| .. | .. |
|---|
| 310 | 310 | dram_dll_dis_freq = <IGNORE_THIS>; |
|---|
| 311 | 311 | phy_dll_dis_freq = <IGNORE_THIS>; |
|---|
| 312 | 312 | /* drv when odt on */ |
|---|
| 313 | | - phy_dq_drv_odten = <35>; |
|---|
| 313 | + phy_dq_drv_odten = <44>; |
|---|
| 314 | 314 | phy_ca_drv_odten = <38>; |
|---|
| 315 | 315 | phy_clk_drv_odten = <47>; |
|---|
| 316 | 316 | dram_dq_drv_odten = <40>; |
|---|
| 317 | 317 | /* drv when odt off */ |
|---|
| 318 | | - phy_dq_drv_odtoff = <35>; |
|---|
| 318 | + phy_dq_drv_odtoff = <44>; |
|---|
| 319 | 319 | phy_ca_drv_odtoff = <38>; |
|---|
| 320 | 320 | phy_clk_drv_odtoff = <47>; |
|---|
| 321 | 321 | dram_dq_drv_odtoff = <40>; |
|---|
| .. | .. |
|---|
| 328 | 328 | dram_dq_odt_en_freq = <800>; |
|---|
| 329 | 329 | phy_odt_en_freq = <800>; |
|---|
| 330 | 330 | /* slew rate when odt enable */ |
|---|
| 331 | | - phy_dq_sr_odten = <0x0>; |
|---|
| 331 | + phy_dq_sr_odten = <0x7>; |
|---|
| 332 | 332 | phy_ca_sr_odten = <0x1>; |
|---|
| 333 | 333 | phy_clk_sr_odten = <0x1>; |
|---|
| 334 | 334 | /* slew rate when odt disable */ |
|---|
| 335 | | - phy_dq_sr_odtoff = <0x0>; |
|---|
| 335 | + phy_dq_sr_odtoff = <0x7>; |
|---|
| 336 | 336 | phy_ca_sr_odtoff = <0x1>; |
|---|
| 337 | 337 | phy_clk_sr_odtoff = <0x1>; |
|---|
| 338 | 338 | /* ssmod setting*/ |
|---|
| .. | .. |
|---|
| 371 | 371 | lp4_dq_vref_odten = <276>; |
|---|
| 372 | 372 | lp4_ca_vref_odten = <380>; |
|---|
| 373 | 373 | /* lp4 vref info when odt disable */ |
|---|
| 374 | | - phy_lp4_dq_vref_odtoff = <340>; |
|---|
| 374 | + phy_lp4_dq_vref_odtoff = <420>; |
|---|
| 375 | 375 | lp4_dq_vref_odtoff = <420>; |
|---|
| 376 | 376 | lp4_ca_vref_odtoff = <420>; |
|---|
| 377 | 377 | }; |
|---|