.. | .. |
---|
127 | 127 | st,bank-name = "GPIOK"; |
---|
128 | 128 | }; |
---|
129 | 129 | |
---|
130 | | - cec_pins_a: cec@0 { |
---|
| 130 | + cec_pins_a: cec-0 { |
---|
131 | 131 | pins { |
---|
132 | 132 | pinmux = <STM32_PINMUX('A', 15, AF4)>; /* HDMI CEC */ |
---|
133 | 133 | slew-rate = <0>; |
---|
.. | .. |
---|
136 | 136 | }; |
---|
137 | 137 | }; |
---|
138 | 138 | |
---|
139 | | - usart1_pins_a: usart1@0 { |
---|
| 139 | + usart1_pins_a: usart1-0 { |
---|
140 | 140 | pins1 { |
---|
141 | 141 | pinmux = <STM32_PINMUX('A', 9, AF7)>; /* USART1_TX */ |
---|
142 | 142 | bias-disable; |
---|
.. | .. |
---|
149 | 149 | }; |
---|
150 | 150 | }; |
---|
151 | 151 | |
---|
152 | | - usart1_pins_b: usart1@1 { |
---|
| 152 | + usart1_pins_b: usart1-1 { |
---|
153 | 153 | pins1 { |
---|
154 | 154 | pinmux = <STM32_PINMUX('A', 9, AF7)>; /* USART1_TX */ |
---|
155 | 155 | bias-disable; |
---|
.. | .. |
---|
162 | 162 | }; |
---|
163 | 163 | }; |
---|
164 | 164 | |
---|
165 | | - i2c1_pins_b: i2c1@0 { |
---|
| 165 | + i2c1_pins_b: i2c1-0 { |
---|
166 | 166 | pins { |
---|
167 | 167 | pinmux = <STM32_PINMUX('B', 9, AF4)>, /* I2C1 SDA */ |
---|
168 | 168 | <STM32_PINMUX('B', 8, AF4)>; /* I2C1 SCL */ |
---|
.. | .. |
---|
172 | 172 | }; |
---|
173 | 173 | }; |
---|
174 | 174 | |
---|
175 | | - usbotg_hs_pins_a: usbotg-hs@0 { |
---|
| 175 | + usbotg_hs_pins_a: usbotg-hs-0 { |
---|
176 | 176 | pins { |
---|
177 | 177 | pinmux = <STM32_PINMUX('H', 4, AF10)>, /* OTG_HS_ULPI_NXT */ |
---|
178 | 178 | <STM32_PINMUX('I', 11, AF10)>, /* OTG_HS_ULPI_DIR */ |
---|
.. | .. |
---|
192 | 192 | }; |
---|
193 | 193 | }; |
---|
194 | 194 | |
---|
195 | | - usbotg_hs_pins_b: usbotg-hs@1 { |
---|
| 195 | + usbotg_hs_pins_b: usbotg-hs-1 { |
---|
196 | 196 | pins { |
---|
197 | 197 | pinmux = <STM32_PINMUX('H', 4, AF10)>, /* OTG_HS_ULPI_NXT */ |
---|
198 | 198 | <STM32_PINMUX('C', 2, AF10)>, /* OTG_HS_ULPI_DIR */ |
---|
.. | .. |
---|
212 | 212 | }; |
---|
213 | 213 | }; |
---|
214 | 214 | |
---|
215 | | - usbotg_fs_pins_a: usbotg-fs@0 { |
---|
| 215 | + usbotg_fs_pins_a: usbotg-fs-0 { |
---|
216 | 216 | pins { |
---|
217 | 217 | pinmux = <STM32_PINMUX('A', 10, AF10)>, /* OTG_FS_ID */ |
---|
218 | 218 | <STM32_PINMUX('A', 11, AF10)>, /* OTG_FS_DM */ |
---|
.. | .. |
---|
223 | 223 | }; |
---|
224 | 224 | }; |
---|
225 | 225 | |
---|
226 | | - sdio_pins_a: sdio_pins_a@0 { |
---|
| 226 | + sdio_pins_a: sdio-pins-a-0 { |
---|
227 | 227 | pins { |
---|
228 | 228 | pinmux = <STM32_PINMUX('C', 8, AF12)>, /* SDMMC1 D0 */ |
---|
229 | 229 | <STM32_PINMUX('C', 9, AF12)>, /* SDMMC1 D1 */ |
---|
.. | .. |
---|
236 | 236 | }; |
---|
237 | 237 | }; |
---|
238 | 238 | |
---|
239 | | - sdio_pins_od_a: sdio_pins_od_a@0 { |
---|
| 239 | + sdio_pins_od_a: sdio-pins-od-a-0 { |
---|
240 | 240 | pins1 { |
---|
241 | 241 | pinmux = <STM32_PINMUX('C', 8, AF12)>, /* SDMMC1 D0 */ |
---|
242 | 242 | <STM32_PINMUX('C', 9, AF12)>, /* SDMMC1 D1 */ |
---|
.. | .. |
---|
254 | 254 | }; |
---|
255 | 255 | }; |
---|
256 | 256 | |
---|
257 | | - sdio_pins_b: sdio_pins_b@0 { |
---|
| 257 | + sdio_pins_b: sdio-pins-b-0 { |
---|
258 | 258 | pins { |
---|
259 | 259 | pinmux = <STM32_PINMUX('G', 9, AF11)>, /* SDMMC2 D0 */ |
---|
260 | 260 | <STM32_PINMUX('G', 10, AF11)>, /* SDMMC2 D1 */ |
---|
.. | .. |
---|
267 | 267 | }; |
---|
268 | 268 | }; |
---|
269 | 269 | |
---|
270 | | - sdio_pins_od_b: sdio_pins_od_b@0 { |
---|
| 270 | + sdio_pins_od_b: sdio-pins-od-b-0 { |
---|
271 | 271 | pins1 { |
---|
272 | 272 | pinmux = <STM32_PINMUX('G', 9, AF11)>, /* SDMMC2 D0 */ |
---|
273 | 273 | <STM32_PINMUX('G', 10, AF11)>, /* SDMMC2 D1 */ |
---|