| .. | .. |
|---|
| 1 | +// SPDX-License-Identifier: GPL-2.0-or-later |
|---|
| 1 | 2 | /* |
|---|
| 2 | 3 | * arch/powerpc/sysdev/qe_lib/ucc.c |
|---|
| 3 | 4 | * |
|---|
| .. | .. |
|---|
| 7 | 8 | * |
|---|
| 8 | 9 | * Authors: Shlomi Gridish <gridish@freescale.com> |
|---|
| 9 | 10 | * Li Yang <leoli@freescale.com> |
|---|
| 10 | | - * |
|---|
| 11 | | - * This program is free software; you can redistribute it and/or modify it |
|---|
| 12 | | - * under the terms of the GNU General Public License as published by the |
|---|
| 13 | | - * Free Software Foundation; either version 2 of the License, or (at your |
|---|
| 14 | | - * option) any later version. |
|---|
| 15 | 11 | */ |
|---|
| 16 | 12 | #include <linux/kernel.h> |
|---|
| 17 | 13 | #include <linux/errno.h> |
|---|
| .. | .. |
|---|
| 19 | 15 | #include <linux/spinlock.h> |
|---|
| 20 | 16 | #include <linux/export.h> |
|---|
| 21 | 17 | |
|---|
| 22 | | -#include <asm/irq.h> |
|---|
| 23 | 18 | #include <asm/io.h> |
|---|
| 24 | 19 | #include <soc/fsl/qe/immap_qe.h> |
|---|
| 25 | 20 | #include <soc/fsl/qe/qe.h> |
|---|
| .. | .. |
|---|
| 39 | 34 | return -EINVAL; |
|---|
| 40 | 35 | |
|---|
| 41 | 36 | spin_lock_irqsave(&cmxgcr_lock, flags); |
|---|
| 42 | | - clrsetbits_be32(&qe_immr->qmx.cmxgcr, QE_CMXGCR_MII_ENET_MNG, |
|---|
| 43 | | - ucc_num << QE_CMXGCR_MII_ENET_MNG_SHIFT); |
|---|
| 37 | + qe_clrsetbits_be32(&qe_immr->qmx.cmxgcr, QE_CMXGCR_MII_ENET_MNG, |
|---|
| 38 | + ucc_num << QE_CMXGCR_MII_ENET_MNG_SHIFT); |
|---|
| 44 | 39 | spin_unlock_irqrestore(&cmxgcr_lock, flags); |
|---|
| 45 | 40 | |
|---|
| 46 | 41 | return 0; |
|---|
| .. | .. |
|---|
| 84 | 79 | return -EINVAL; |
|---|
| 85 | 80 | } |
|---|
| 86 | 81 | |
|---|
| 87 | | - clrsetbits_8(guemr, UCC_GUEMR_MODE_MASK, |
|---|
| 88 | | - UCC_GUEMR_SET_RESERVED3 | speed); |
|---|
| 82 | + qe_clrsetbits_8(guemr, UCC_GUEMR_MODE_MASK, |
|---|
| 83 | + UCC_GUEMR_SET_RESERVED3 | speed); |
|---|
| 89 | 84 | |
|---|
| 90 | 85 | return 0; |
|---|
| 91 | 86 | } |
|---|
| .. | .. |
|---|
| 113 | 108 | get_cmxucr_reg(ucc_num, &cmxucr, ®_num, &shift); |
|---|
| 114 | 109 | |
|---|
| 115 | 110 | if (set) |
|---|
| 116 | | - setbits32(cmxucr, mask << shift); |
|---|
| 111 | + qe_setbits_be32(cmxucr, mask << shift); |
|---|
| 117 | 112 | else |
|---|
| 118 | | - clrbits32(cmxucr, mask << shift); |
|---|
| 113 | + qe_clrbits_be32(cmxucr, mask << shift); |
|---|
| 119 | 114 | |
|---|
| 120 | 115 | return 0; |
|---|
| 121 | 116 | } |
|---|
| .. | .. |
|---|
| 211 | 206 | if (mode == COMM_DIR_RX) |
|---|
| 212 | 207 | shift += 4; |
|---|
| 213 | 208 | |
|---|
| 214 | | - clrsetbits_be32(cmxucr, QE_CMXUCR_TX_CLK_SRC_MASK << shift, |
|---|
| 215 | | - clock_bits << shift); |
|---|
| 209 | + qe_clrsetbits_be32(cmxucr, QE_CMXUCR_TX_CLK_SRC_MASK << shift, |
|---|
| 210 | + clock_bits << shift); |
|---|
| 216 | 211 | |
|---|
| 217 | 212 | return 0; |
|---|
| 218 | 213 | } |
|---|
| .. | .. |
|---|
| 524 | 519 | int clock_bits; |
|---|
| 525 | 520 | u32 shift; |
|---|
| 526 | 521 | struct qe_mux __iomem *qe_mux_reg; |
|---|
| 527 | | - __be32 __iomem *cmxs1cr; |
|---|
| 522 | + __be32 __iomem *cmxs1cr; |
|---|
| 528 | 523 | |
|---|
| 529 | 524 | qe_mux_reg = &qe_immr->qmx; |
|---|
| 530 | 525 | |
|---|
| 531 | | - if (tdm_num > 7 || tdm_num < 0) |
|---|
| 526 | + if (tdm_num > 7) |
|---|
| 532 | 527 | return -EINVAL; |
|---|
| 533 | 528 | |
|---|
| 534 | 529 | /* The communications direction must be RX or TX */ |
|---|
| .. | .. |
|---|
| 544 | 539 | cmxs1cr = (tdm_num < 4) ? &qe_mux_reg->cmxsi1cr_l : |
|---|
| 545 | 540 | &qe_mux_reg->cmxsi1cr_h; |
|---|
| 546 | 541 | |
|---|
| 547 | | - qe_clrsetbits32(cmxs1cr, QE_CMXUCR_TX_CLK_SRC_MASK << shift, |
|---|
| 548 | | - clock_bits << shift); |
|---|
| 542 | + qe_clrsetbits_be32(cmxs1cr, QE_CMXUCR_TX_CLK_SRC_MASK << shift, |
|---|
| 543 | + clock_bits << shift); |
|---|
| 549 | 544 | |
|---|
| 550 | 545 | return 0; |
|---|
| 551 | 546 | } |
|---|
| .. | .. |
|---|
| 637 | 632 | { |
|---|
| 638 | 633 | int source; |
|---|
| 639 | 634 | u32 shift; |
|---|
| 640 | | - struct qe_mux *qe_mux_reg; |
|---|
| 635 | + struct qe_mux __iomem *qe_mux_reg; |
|---|
| 641 | 636 | |
|---|
| 642 | 637 | qe_mux_reg = &qe_immr->qmx; |
|---|
| 643 | 638 | |
|---|
| .. | .. |
|---|
| 654 | 649 | |
|---|
| 655 | 650 | shift = ucc_get_tdm_sync_shift(mode, tdm_num); |
|---|
| 656 | 651 | |
|---|
| 657 | | - qe_clrsetbits32(&qe_mux_reg->cmxsi1syr, |
|---|
| 658 | | - QE_CMXUCR_TX_CLK_SRC_MASK << shift, |
|---|
| 659 | | - source << shift); |
|---|
| 652 | + qe_clrsetbits_be32(&qe_mux_reg->cmxsi1syr, |
|---|
| 653 | + QE_CMXUCR_TX_CLK_SRC_MASK << shift, |
|---|
| 654 | + source << shift); |
|---|
| 660 | 655 | |
|---|
| 661 | 656 | return 0; |
|---|
| 662 | 657 | } |
|---|