hc
2024-01-05 071106ecf68c401173c58808b1cf5f68cc50d390
kernel/include/uapi/linux/rk-pcie-ep.h
....@@ -8,19 +8,115 @@
88
99 #include <linux/types.h>
1010
11
-struct pcie_ep_user_data {
12
- __u32 elbi_app_user[11];
13
-};
11
+/* rkep device mode status definition */
12
+#define RKEP_MODE_BOOTROM 1
13
+#define RKEP_MODE_LOADER 2
14
+#define RKEP_MODE_KERNEL 3
15
+#define RKEP_MODE_FUN0 4
16
+/* Common status */
17
+#define RKEP_SMODE_INIT 0
18
+#define RKEP_SMODE_LNKRDY 1
19
+#define RKEP_SMODE_LNKUP 2
20
+#define RKEP_SMODE_ERR 0xff
21
+/* Firmware download status */
22
+#define RKEP_SMODE_FWDLRDY 0x10
23
+#define RKEP_SMODE_FWDLDONE 0x11
24
+/* Application status*/
25
+#define RKEP_SMODE_APPRDY 0x20
1426
27
+/*
28
+ * rockchip driver cache ioctrl input param
29
+ */
1530 struct pcie_ep_dma_cache_cfg {
1631 __u64 addr;
1732 __u32 size;
1833 };
1934
35
+struct pcie_ep_dma_block {
36
+ __u64 bus_paddr;
37
+ __u64 local_paddr;
38
+ __u32 size;
39
+};
40
+
41
+struct pcie_ep_dma_block_req {
42
+ __u16 vir_id; /* Default 0 */
43
+ __u8 chn;
44
+ __u8 wr;
45
+ __u32 flag;
46
+#define PCIE_EP_DMA_BLOCK_FLAG_COHERENT BIT(0) /* Cache coherent, 1-need, 0-None */
47
+ struct pcie_ep_dma_block block;
48
+};
49
+
50
+#define PCIE_EP_OBJ_INFO_MAGIC 0x524B4550
51
+
52
+enum pcie_ep_obj_irq_type {
53
+ OBJ_IRQ_UNKNOWN,
54
+ OBJ_IRQ_DMA,
55
+ OBJ_IRQ_USER,
56
+ OBJ_IRQ_ELBI,
57
+};
58
+
59
+struct pcie_ep_obj_irq_dma_status {
60
+ __u32 wr;
61
+ __u32 rd;
62
+};
63
+
64
+enum pcie_ep_mmap_resource {
65
+ PCIE_EP_MMAP_RESOURCE_DBI,
66
+ PCIE_EP_MMAP_RESOURCE_BAR0,
67
+ PCIE_EP_MMAP_RESOURCE_BAR2,
68
+ PCIE_EP_MMAP_RESOURCE_BAR4,
69
+ PCIE_EP_MMAP_RESOURCE_USER_MEM,
70
+ PCIE_EP_MMAP_RESOURCE_RK3568_RC_DBI,
71
+ PCIE_EP_MMAP_RESOURCE_RK3588_RC_DBI,
72
+ PCIE_EP_MMAP_RESOURCE_MAX,
73
+};
74
+
75
+#define PCIE_EP_OBJ_INFO_MSI_DATA_NUM 0x8
76
+#define RKEP_EP_VIRTUAL_ID_MAX (PCIE_EP_OBJ_INFO_MSI_DATA_NUM * 32) /* 256 virtual_id */
77
+
78
+/*
79
+ * rockchip ep device information which is store in BAR0
80
+ */
81
+struct pcie_ep_obj_info {
82
+ __u32 magic;
83
+ __u32 version;
84
+ struct {
85
+ __u16 mode;
86
+ __u16 submode;
87
+ } devmode;
88
+ __u32 msi_data[PCIE_EP_OBJ_INFO_MSI_DATA_NUM];
89
+ __u8 reserved[0x1D0];
90
+
91
+ __u32 irq_type_rc; /* Generate in ep isr, valid only for rc, clear in rc */
92
+ struct pcie_ep_obj_irq_dma_status dma_status_rc; /* Generate in ep isr, valid only for rc, clear in rc */
93
+ __u32 irq_type_ep; /* Generate in ep isr, valid only for ep, clear in ep */
94
+ struct pcie_ep_obj_irq_dma_status dma_status_ep; /* Generate in ep isr, valid only for ep, clear in ep */
95
+ __u32 irq_user_data_rc; /* Generate in ep, valid only for rc, No need to clear */
96
+ __u32 irq_user_data_ep; /* Generate in rc, valid only for ep, No need to clear */
97
+};
98
+
99
+/*
100
+ * rockchip driver ep_obj poll ioctrl input param
101
+ */
102
+struct pcie_ep_obj_poll_virtual_id_cfg {
103
+ __u32 timeout_ms;
104
+ __u32 sync;
105
+ __u32 virtual_id;
106
+ __u32 poll_status;
107
+};
108
+
20109 #define PCIE_BASE 'P'
21
-#define PCIE_DMA_GET_ELBI_DATA _IOR(PCIE_BASE, 0, struct pcie_ep_user_data)
22110 #define PCIE_DMA_CACHE_INVALIDE _IOW(PCIE_BASE, 1, struct pcie_ep_dma_cache_cfg)
23111 #define PCIE_DMA_CACHE_FLUSH _IOW(PCIE_BASE, 2, struct pcie_ep_dma_cache_cfg)
24112 #define PCIE_DMA_IRQ_MASK_ALL _IOW(PCIE_BASE, 3, int)
113
+#define PCIE_EP_RAISE_MSI _IOW(PCIE_BASE, 4, int)
114
+#define PCIE_EP_SET_MMAP_RESOURCE _IOW(PCIE_BASE, 6, int)
115
+#define PCIE_EP_RAISE_ELBI _IOW(PCIE_BASE, 7, int)
116
+#define PCIE_EP_REQUEST_VIRTUAL_ID _IOR(PCIE_BASE, 16, int)
117
+#define PCIE_EP_RELEASE_VIRTUAL_ID _IOW(PCIE_BASE, 17, int)
118
+#define PCIE_EP_RAISE_IRQ_USER _IOW(PCIE_BASE, 18, int)
119
+#define PCIE_EP_POLL_IRQ_USER _IOW(PCIE_BASE, 19, struct pcie_ep_obj_poll_virtual_id_cfg)
120
+#define PCIE_EP_DMA_XFER_BLOCK _IOW(PCIE_BASE, 32, struct pcie_ep_dma_block_req)
25121
26122 #endif