| .. | .. |
|---|
| 186 | 186 | /* hdmi_tx_cec */ |
|---|
| 187 | 187 | <0 RK_PA3 1 &pcfg_pull_none>, |
|---|
| 188 | 188 | /* hdmi_tx_scl */ |
|---|
| 189 | | - <0 RK_PA4 1 &pcfg_pull_none_smt>, |
|---|
| 189 | + <0 RK_PA4 1 &pcfg_pull_none>, |
|---|
| 190 | 190 | /* hdmi_tx_sda */ |
|---|
| 191 | | - <0 RK_PA5 1 &pcfg_pull_none_smt>; |
|---|
| 191 | + <0 RK_PA5 1 &pcfg_pull_none>; |
|---|
| 192 | 192 | }; |
|---|
| 193 | 193 | |
|---|
| 194 | 194 | /omit-if-no-ref/ |
|---|
| .. | .. |
|---|
| 366 | 366 | i2s0m0_lrck: i2s0m0-lrck { |
|---|
| 367 | 367 | rockchip,pins = |
|---|
| 368 | 368 | /* i2s0_lrck_m0 */ |
|---|
| 369 | | - <3 RK_PB6 1 &pcfg_pull_none>; |
|---|
| 369 | + <3 RK_PB6 1 &pcfg_pull_none_smt>; |
|---|
| 370 | 370 | }; |
|---|
| 371 | 371 | |
|---|
| 372 | 372 | /omit-if-no-ref/ |
|---|
| 373 | 373 | i2s0m0_mclk: i2s0m0-mclk { |
|---|
| 374 | 374 | rockchip,pins = |
|---|
| 375 | 375 | /* i2s0_mclk_m0 */ |
|---|
| 376 | | - <3 RK_PB4 1 &pcfg_pull_none>; |
|---|
| 376 | + <3 RK_PB4 1 &pcfg_pull_none_smt>; |
|---|
| 377 | 377 | }; |
|---|
| 378 | 378 | |
|---|
| 379 | 379 | /omit-if-no-ref/ |
|---|
| 380 | 380 | i2s0m0_sclk: i2s0m0-sclk { |
|---|
| 381 | 381 | rockchip,pins = |
|---|
| 382 | 382 | /* i2s0_sclk_m0 */ |
|---|
| 383 | | - <3 RK_PB5 1 &pcfg_pull_none>; |
|---|
| 383 | + <3 RK_PB5 1 &pcfg_pull_none_smt>; |
|---|
| 384 | 384 | }; |
|---|
| 385 | 385 | |
|---|
| 386 | 386 | /omit-if-no-ref/ |
|---|
| .. | .. |
|---|
| 400 | 400 | i2s0m1_lrck: i2s0m1-lrck { |
|---|
| 401 | 401 | rockchip,pins = |
|---|
| 402 | 402 | /* i2s0_lrck_m1 */ |
|---|
| 403 | | - <1 RK_PB6 1 &pcfg_pull_none>; |
|---|
| 403 | + <1 RK_PB6 1 &pcfg_pull_none_smt>; |
|---|
| 404 | 404 | }; |
|---|
| 405 | 405 | |
|---|
| 406 | 406 | /omit-if-no-ref/ |
|---|
| 407 | 407 | i2s0m1_mclk: i2s0m1-mclk { |
|---|
| 408 | 408 | rockchip,pins = |
|---|
| 409 | 409 | /* i2s0_mclk_m1 */ |
|---|
| 410 | | - <1 RK_PB4 1 &pcfg_pull_none>; |
|---|
| 410 | + <1 RK_PB4 1 &pcfg_pull_none_smt>; |
|---|
| 411 | 411 | }; |
|---|
| 412 | 412 | |
|---|
| 413 | 413 | /omit-if-no-ref/ |
|---|
| 414 | 414 | i2s0m1_sclk: i2s0m1-sclk { |
|---|
| 415 | 415 | rockchip,pins = |
|---|
| 416 | 416 | /* i2s0_sclk_m1 */ |
|---|
| 417 | | - <1 RK_PB5 1 &pcfg_pull_none>; |
|---|
| 417 | + <1 RK_PB5 1 &pcfg_pull_none_smt>; |
|---|
| 418 | 418 | }; |
|---|
| 419 | 419 | |
|---|
| 420 | 420 | /omit-if-no-ref/ |
|---|
| .. | .. |
|---|
| 436 | 436 | i2s1_lrck: i2s1-lrck { |
|---|
| 437 | 437 | rockchip,pins = |
|---|
| 438 | 438 | /* i2s1_lrck */ |
|---|
| 439 | | - <4 RK_PA6 1 &pcfg_pull_none>; |
|---|
| 439 | + <4 RK_PA6 1 &pcfg_pull_none_smt>; |
|---|
| 440 | 440 | }; |
|---|
| 441 | 441 | |
|---|
| 442 | 442 | /omit-if-no-ref/ |
|---|
| 443 | 443 | i2s1_mclk: i2s1-mclk { |
|---|
| 444 | 444 | rockchip,pins = |
|---|
| 445 | 445 | /* i2s1_mclk */ |
|---|
| 446 | | - <4 RK_PA4 1 &pcfg_pull_none>; |
|---|
| 446 | + <4 RK_PA4 1 &pcfg_pull_none_smt>; |
|---|
| 447 | 447 | }; |
|---|
| 448 | 448 | |
|---|
| 449 | 449 | /omit-if-no-ref/ |
|---|
| 450 | 450 | i2s1_sclk: i2s1-sclk { |
|---|
| 451 | 451 | rockchip,pins = |
|---|
| 452 | 452 | /* i2s1_sclk */ |
|---|
| 453 | | - <4 RK_PA5 1 &pcfg_pull_none>; |
|---|
| 453 | + <4 RK_PA5 1 &pcfg_pull_none_smt>; |
|---|
| 454 | 454 | }; |
|---|
| 455 | 455 | |
|---|
| 456 | 456 | /omit-if-no-ref/ |
|---|
| .. | .. |
|---|
| 1030 | 1030 | spi0_pins: spi0-pins { |
|---|
| 1031 | 1031 | rockchip,pins = |
|---|
| 1032 | 1032 | /* spi0_clk */ |
|---|
| 1033 | | - <4 RK_PB4 2 &pcfg_pull_none>, |
|---|
| 1033 | + <4 RK_PB4 2 &pcfg_pull_none_drv_level_2>, |
|---|
| 1034 | 1034 | /* spi0_miso */ |
|---|
| 1035 | | - <4 RK_PB3 2 &pcfg_pull_none>, |
|---|
| 1035 | + <4 RK_PB3 2 &pcfg_pull_none_drv_level_2>, |
|---|
| 1036 | 1036 | /* spi0_mosi */ |
|---|
| 1037 | | - <4 RK_PB2 2 &pcfg_pull_none>; |
|---|
| 1037 | + <4 RK_PB2 2 &pcfg_pull_none_drv_level_2>; |
|---|
| 1038 | 1038 | }; |
|---|
| 1039 | 1039 | |
|---|
| 1040 | 1040 | /omit-if-no-ref/ |
|---|
| 1041 | 1041 | spi0_csn0: spi0-csn0 { |
|---|
| 1042 | 1042 | rockchip,pins = |
|---|
| 1043 | 1043 | /* spi0_csn0 */ |
|---|
| 1044 | | - <4 RK_PB6 2 &pcfg_pull_none>; |
|---|
| 1044 | + <4 RK_PB6 2 &pcfg_pull_none_drv_level_2>; |
|---|
| 1045 | 1045 | }; |
|---|
| 1046 | 1046 | /omit-if-no-ref/ |
|---|
| 1047 | 1047 | spi0_csn1: spi0-csn1 { |
|---|
| 1048 | 1048 | rockchip,pins = |
|---|
| 1049 | 1049 | /* spi0_csn1 */ |
|---|
| 1050 | | - <4 RK_PC1 2 &pcfg_pull_none>; |
|---|
| 1050 | + <4 RK_PC1 2 &pcfg_pull_none_drv_level_2>; |
|---|
| 1051 | 1051 | }; |
|---|
| 1052 | 1052 | }; |
|---|
| 1053 | 1053 | |
|---|
| .. | .. |
|---|
| 1056 | 1056 | spi1_pins: spi1-pins { |
|---|
| 1057 | 1057 | rockchip,pins = |
|---|
| 1058 | 1058 | /* spi1_clk */ |
|---|
| 1059 | | - <1 RK_PB6 2 &pcfg_pull_none>, |
|---|
| 1059 | + <1 RK_PB6 2 &pcfg_pull_none_drv_level_2>, |
|---|
| 1060 | 1060 | /* spi1_miso */ |
|---|
| 1061 | | - <1 RK_PC0 2 &pcfg_pull_none>, |
|---|
| 1061 | + <1 RK_PC0 2 &pcfg_pull_none_drv_level_2>, |
|---|
| 1062 | 1062 | /* spi1_mosi */ |
|---|
| 1063 | | - <1 RK_PB7 2 &pcfg_pull_none>; |
|---|
| 1063 | + <1 RK_PB7 2 &pcfg_pull_none_drv_level_2>; |
|---|
| 1064 | 1064 | }; |
|---|
| 1065 | 1065 | |
|---|
| 1066 | 1066 | /omit-if-no-ref/ |
|---|
| 1067 | 1067 | spi1_csn0: spi1-csn0 { |
|---|
| 1068 | 1068 | rockchip,pins = |
|---|
| 1069 | 1069 | /* spi1_csn0 */ |
|---|
| 1070 | | - <1 RK_PC1 1 &pcfg_pull_none>; |
|---|
| 1070 | + <1 RK_PC1 1 &pcfg_pull_none_drv_level_2>; |
|---|
| 1071 | 1071 | }; |
|---|
| 1072 | 1072 | /omit-if-no-ref/ |
|---|
| 1073 | 1073 | spi1_csn1: spi1-csn1 { |
|---|
| 1074 | 1074 | rockchip,pins = |
|---|
| 1075 | 1075 | /* spi1_csn1 */ |
|---|
| 1076 | | - <1 RK_PC2 1 &pcfg_pull_none>; |
|---|
| 1076 | + <1 RK_PC2 1 &pcfg_pull_none_drv_level_2>; |
|---|
| 1077 | 1077 | }; |
|---|
| 1078 | 1078 | }; |
|---|
| 1079 | 1079 | |
|---|