lin
2025-03-11 6f4f7a76e03a46fefb056a4b18197f1d9e8aa939
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
/*
 * clock specification for Xilinx ZynqMP ep108 development board
 *
 * (C) Copyright 2015, Xilinx, Inc.
 *
 * Michal Simek <michal.simek@xilinx.com>
 *
 * This program is free software; you can redistribute it and/or
 * modify it under the terms of the GNU General Public License as
 * published by the Free Software Foundation; either version 2 of
 * the License, or (at your option) any later version.
 */
 
&amba {
   misc_clk: misc_clk {
       compatible = "fixed-clock";
       #clock-cells = <0>;
       clock-frequency = <25000000>;
   };
 
   i2c_clk: i2c_clk {
       compatible = "fixed-clock";
       #clock-cells = <0x0>;
       clock-frequency = <111111111>;
   };
 
   sata_clk: sata_clk {
       compatible = "fixed-clock";
       #clock-cells = <0>;
       clock-frequency = <75000000>;
   };
};
 
&can0 {
   clocks = <&misc_clk &misc_clk>;
};
 
&gem0 {
   clocks = <&misc_clk>, <&misc_clk>, <&misc_clk>;
};
 
&gpio {
   clocks = <&misc_clk>;
};
 
&i2c0 {
   clocks = <&i2c_clk>;
};
 
&i2c1 {
   clocks = <&i2c_clk>;
};
 
&sata {
   clocks = <&sata_clk>;
};
 
&sdhci0 {
   clocks = <&misc_clk>, <&misc_clk>;
};
 
&sdhci1 {
   clocks = <&misc_clk>, <&misc_clk>;
};
 
&spi0 {
   clocks = <&misc_clk &misc_clk>;
};
 
&spi1 {
   clocks = <&misc_clk &misc_clk>;
};
 
&uart0 {
   clocks = <&misc_clk &misc_clk>;
};
 
&usb0 {
   clocks = <&misc_clk>, <&misc_clk>;
};
 
&usb1 {
   clocks = <&misc_clk>, <&misc_clk>;
};
 
&watchdog0 {
   clocks= <&misc_clk>;
};