huangcm
2025-02-24 69ed55dec4b2116a19e4cca4393cbc014fce5fb2
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
/* SPDX-License-Identifier: GPL-2.0+ */
/*
 * Copyright (c) 2017 Tuomas Tynkkynen
 */
 
#ifndef __CONFIG_H
#define __CONFIG_H
 
#include <linux/sizes.h>
 
/* Physical memory map */
 
#define CONFIG_NR_DRAM_BANKS        1
#define CONFIG_SYS_SDRAM_BASE        0x40000000
 
/* The DTB generated by QEMU is placed at start of RAM, stay away from there */
#define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_SDRAM_BASE + SZ_2M)
#define CONFIG_SYS_LOAD_ADDR        (CONFIG_SYS_SDRAM_BASE + SZ_2M)
#define CONFIG_SYS_MALLOC_LEN        SZ_16M
 
/* For timer, QEMU emulates an ARMv7/ARMv8 architected timer */
#define CONFIG_SYS_HZ                       1000
 
/* For block devices, QEMU emulates an ICH9 AHCI controller over PCI */
#define CONFIG_SYS_SCSI_MAX_SCSI_ID 6
 
/* Environment options */
#define CONFIG_ENV_SIZE                SZ_64K
 
#define BOOT_TARGET_DEVICES(func) \
   func(SCSI, scsi, 0)
 
#include <config_distro_bootcmd.h>
 
#define CONFIG_PREBOOT "pci enum"
#define CONFIG_EXTRA_ENV_SETTINGS \
   "fdt_high=0xffffffff\0" \
   "initrd_high=0xffffffff\0" \
   "fdt_addr=0x40000000\0" \
   "scriptaddr=0x40200000\0" \
   "pxefile_addr_r=0x40300000\0" \
   "kernel_addr_r=0x40400000\0" \
   "ramdisk_addr_r=0x44000000\0" \
   BOOTENV
 
#define CONFIG_SYS_CBSIZE 512
 
#endif /* __CONFIG_H */