hc
2024-03-25 edb30157bad0c0001c32b854271ace01d3b9a16a
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
/** @file
Framework PEIM to initialize memory on a QuarkNcSocId Memory Controller.
 
Copyright (c) 2013-2015 Intel Corporation.
 
SPDX-License-Identifier: BSD-2-Clause-Patent
 
**/
 
//
// Include common header file for this module.
//
#include "MemoryInit.h"
 
static PEI_QNC_MEMORY_INIT_PPI mPeiQNCMemoryInitPpi =
{ MrcStart };
 
static EFI_PEI_PPI_DESCRIPTOR PpiListPeiQNCMemoryInit =
{
    (EFI_PEI_PPI_DESCRIPTOR_PPI | EFI_PEI_PPI_DESCRIPTOR_TERMINATE_LIST),
    &gQNCMemoryInitPpiGuid,
    &mPeiQNCMemoryInitPpi
};
 
void Mrc( MRCParams_t *MrcData);
 
/**
 
 Do memory initialization for QuarkNcSocId DDR3 SDRAM Controller
 
 @param  FfsHeader    Not used.
 @param  PeiServices  General purpose services available to every PEIM.
 
 @return EFI_SUCCESS  Memory initialization completed successfully.
 All other error conditions encountered result in an ASSERT.
 
 **/
EFI_STATUS
PeimMemoryInit(
    IN EFI_PEI_FILE_HANDLE FileHandle,
    IN CONST EFI_PEI_SERVICES **PeiServices
    )
{
  EFI_STATUS Status;
 
  Status = (**PeiServices).InstallPpi(PeiServices, &PpiListPeiQNCMemoryInit);
 
  return Status;
}
 
VOID
EFIAPI
MrcStart(
    IN OUT MRCParams_t *MrcData
    )
{
 
  Mrc(MrcData);
}