hc
2024-03-22 a0752693d998599af469473b8dc239ef973a012f
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
/** @file
  Register names for GPIO
 
Conventions:
 
  - Register definition format:
    Prefix_[GenerationName]_[ComponentName]_SubsystemName_RegisterSpace_RegisterName
  - Prefix:
    Definitions beginning with "R_" are registers
    Definitions beginning with "B_" are bits within registers
    Definitions beginning with "V_" are meaningful values within the bits
    Definitions beginning with "S_" are register size
    Definitions beginning with "N_" are the bit position
  - [GenerationName]:
    Three letter acronym of the generation is used .
    Register name without GenerationName applies to all generations.
  - [ComponentName]:
    This field indicates the component name that the register belongs to (e.g. PCH, SA etc.)
    Register name without ComponentName applies to all components.
    Register that is specific to -H denoted by "_PCH_H_" in component name.
    Register that is specific to -LP denoted by "_PCH_LP_" in component name.
  - SubsystemName:
    This field indicates the subsystem name of the component that the register belongs to
    (e.g. PCIE, USB, SATA, GPIO, PMC etc.).
  - RegisterSpace:
    MEM - MMIO space register of subsystem.
    IO  - IO space register of subsystem.
    PCR - Private configuration register of subsystem.
    CFG - PCI configuration space register of subsystem.
  - RegisterName:
    Full register name.
 
  Copyright (c) 2019 Intel Corporation. All rights reserved. <BR>
 
  SPDX-License-Identifier: BSD-2-Clause-Patent
**/
 
#ifndef _PCH_REGS_GPIO_CNL_H_
#define _PCH_REGS_GPIO_CNL_H_
 
//
// PCH-LP GPIO
//
#define CNL_PCH_LP_GPIO_GROUP_MAX             15
 
#define CNL_PCH_LP_GPIO_GPP_A_PAD_MAX         25
#define CNL_PCH_LP_GPIO_GPP_B_PAD_MAX         26
#define CNL_PCH_LP_GPIO_GPP_C_PAD_MAX         24
#define CNL_PCH_LP_GPIO_GPP_D_PAD_MAX         24
#define CNL_PCH_LP_GPIO_GPP_E_PAD_MAX         24
#define CNL_PCH_LP_GPIO_GPP_F_PAD_MAX         24
#define CNL_PCH_LP_GPIO_GPP_G_PAD_MAX         8
#define CNL_PCH_LP_GPIO_GPP_H_PAD_MAX         24
#define CNL_PCH_LP_GPIO_GPD_PAD_MAX           16
#define CNL_PCH_LP_GPIO_VGPIO_PAD_MAX         40
#define CNL_PCH_LP_GPIO_SPI_PAD_MAX           9
#define CNL_PCH_LP_GPIO_AZA_PAD_MAX           8
#define CNL_PCH_LP_GPIO_CPU_PAD_MAX           11
#define CNL_PCH_LP_GPIO_JTAG_PAD_MAX          9
#define CNL_PCH_LP_GPIO_HVMOS_PAD_MAX         6
 
//
// PCH-H GPIO
//
#define CNL_PCH_H_GPIO_GROUP_MAX              17
 
#define CNL_PCH_H_GPIO_GPP_A_PAD_MAX          25
#define CNL_PCH_H_GPIO_GPP_B_PAD_MAX          26
#define CNL_PCH_H_GPIO_GPP_C_PAD_MAX          24
#define CNL_PCH_H_GPIO_GPP_D_PAD_MAX          24
#define CNL_PCH_H_GPIO_GPP_E_PAD_MAX          13
#define CNL_PCH_H_GPIO_GPP_F_PAD_MAX          24
#define CNL_PCH_H_GPIO_GPP_G_PAD_MAX          8
#define CNL_PCH_H_GPIO_GPP_H_PAD_MAX          24
#define CNL_PCH_H_GPIO_GPP_I_PAD_MAX          18
#define CNL_PCH_H_GPIO_GPP_J_PAD_MAX          12
#define CNL_PCH_H_GPIO_GPP_K_PAD_MAX          24
#define CNL_PCH_H_GPIO_GPD_PAD_MAX            16
#define CNL_PCH_H_GPIO_VGPIO_PAD_MAX          40
#define CNL_PCH_H_GPIO_SPI_PAD_MAX            9
#define CNL_PCH_H_GPIO_AZA_PAD_MAX            8
#define CNL_PCH_H_GPIO_CPU_PAD_MAX            11
#define CNL_PCH_H_GPIO_JTAG_PAD_MAX           9
 
//
// PCH-LP GPIO registers
//
//
// GPIO Community Common Private Configuration Registers
//
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_GPP_A     0x0
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_GPP_B     0x1
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_GPP_C     0xC
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_GPP_D     0x4
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_GPP_E     0xD
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_GPP_F     0x5
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_GPP_G     0x2
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_GPP_H     0x6
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_GPD       0x9
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_VGPIO     0x7
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_SPI       0x3
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_AZA       0xA
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_CPU       0xB
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_JTAG      0xE
#define V_CNL_PCH_LP_GPIO_PCR_MISCCFG_GPE0_HVMOS     0xF
 
//
// GPIO Community 0 Private Configuration Registers
//
#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_PAD_OWN        0x20
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_PAD_OWN        0x30
#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_PAD_OWN        0x40
#define R_CNL_PCH_LP_GPIO_PCR_SPI_PAD_OWN          0x44
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_PADCFGLOCK     0x80
#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_PADCFGLOCKTX   0x84
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_PADCFGLOCK     0x88
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_PADCFGLOCKTX   0x8C
#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_PADCFGLOCK     0x90
#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_PADCFGLOCKTX   0x94
#define R_CNL_PCH_LP_GPIO_PCR_SPI_PADCFGLOCK       0x98
#define R_CNL_PCH_LP_GPIO_PCR_SPI_PADCFGLOCKTX     0x9C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_HOSTSW_OWN     0xB0
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_HOSTSW_OWN     0xB4
#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_HOSTSW_OWN     0xB8
#define R_CNL_PCH_LP_GPIO_PCR_SPI_HOSTSW_OWN       0xBC
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_GPI_IS         0x0100
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_GPI_IS         0x0104
#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_GPI_IS         0x0108
#define R_CNL_PCH_LP_GPIO_PCR_SPI_GPI_IS           0x010C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_GPI_IE         0x0120
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_GPI_IE         0x0124
#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_GPI_IE         0x0128
#define R_CNL_PCH_LP_GPIO_PCR_SPI_GPI_IE           0x012C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_GPI_GPE_STS    0x0140
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_GPI_GPE_STS    0x0144
#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_GPI_GPE_STS    0x0148
#define R_CNL_PCH_LP_GPIO_PCR_SPI_GPI_GPE_STS      0x014C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_GPI_GPE_EN     0x0160
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_GPI_GPE_EN     0x0164
#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_GPI_GPE_EN     0x0168
#define R_CNL_PCH_LP_GPIO_PCR_SPI_GPI_GPE_EN       0x016C
 
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_SMI_STS        0x0180  // Not supported setting for this group
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_SMI_STS        0x0184
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_SMI_STS        0x0188  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_SPI_SMI_STS          0x018C  // Not supported setting for this group
 
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_SMI_EN         0x01A0  // Not supported setting for this group
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_SMI_EN         0x01A4
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_SMI_EN         0x01A8  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_SPI_SMI_EN           0x01AC  // Not supported setting for this group
 
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_NMI_STS        0x01C0  // Not supported setting for this group
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_NMI_STS        0x01C4
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_NMI_STS        0x01C8  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_SPI_NMI_STS          0x01CC  // Not supported setting for this group
 
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_NMI_EN         0x01E0  // Not supported setting for this group
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_NMI_EN         0x01E4
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_NMI_EN         0x01E8  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_SPI_NMI_EN           0x01EC  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_A_PADCFG_OFFSET  0x600
#define R_CNL_PCH_LP_GPIO_PCR_GPP_B_PADCFG_OFFSET  0x790
#define R_CNL_PCH_LP_GPIO_PCR_GPP_G_PADCFG_OFFSET  0x930
#define R_CNL_PCH_LP_GPIO_PCR_SPI_PADCFG_OFFSET    0x9B0
 
//
// GPIO Community 1 Private Configuration Registers
//
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_PAD_OWN        0x20
#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_PAD_OWN        0x30
#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_PAD_OWN        0x3C
#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_PAD_OWN        0x48
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_PADCFGLOCK     0x80
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_PADCFGLOCKTX   0x84
#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_PADCFGLOCK     0x88
#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_PADCFGLOCKTX   0x8C
#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_PADCFGLOCK     0x90
#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_PADCFGLOCKTX   0x94
#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_0_PADCFGLOCK   0x98
#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_0_PADCFGLOCKTX 0x9C
#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_1_PADCFGLOCK   0xA0
#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_1_PADCFGLOCKTX 0xA4
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_HOSTSW_OWN     0xB0
#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_HOSTSW_OWN     0xB4
#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_HOSTSW_OWN     0xB8
#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_HOSTSW_OWN     0xBC
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_GPI_IS         0x0100
#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_GPI_IS         0x0104
#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_GPI_IS         0x0108
#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_GPI_IS         0x010C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_GPI_IE         0x0120
#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_GPI_IE         0x0124
#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_GPI_IE         0x0128
#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_GPI_IE         0x012C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_GPI_GPE_STS    0x0140
#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_GPI_GPE_STS    0x0144
#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_GPI_GPE_STS    0x0148
#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_GPI_GPE_STS    0x014C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_GPI_GPE_EN     0x0160
#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_GPI_GPE_EN     0x0164
#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_GPI_GPE_EN     0x0168
#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_GPI_GPE_EN     0x016C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_SMI_STS        0x0180
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_SMI_STS        0x0184  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_SMI_STS        0x0188  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_SMI_STS        0x018C  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_SMI_EN         0x01A0
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_SMI_EN         0x01A4  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_SMI_EN         0x01A8  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_SMI_EN         0x01AC  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_NMI_STS        0x01C0
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_NMI_STS        0x01C4  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_NMI_STS        0x01C8  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_NMI_STS        0x01CC  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_NMI_EN         0x01E0
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_NMI_EN         0x01E4  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_NMI_EN         0x01E8  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_NMI_EN         0x01EC  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_D_PADCFG_OFFSET  0x600
#define R_CNL_PCH_LP_GPIO_PCR_GPP_F_PADCFG_OFFSET  0x790
#define R_CNL_PCH_LP_GPIO_PCR_GPP_H_PADCFG_OFFSET  0x910
#define R_CNL_PCH_LP_GPIO_PCR_VGPIO_PADCFG_OFFSET  0xA90
 
//
// GPIO Community 2 Private Configuration Registers
//
#define R_CNL_PCH_LP_GPIO_PCR_GPD_PAD_OWN          0x20
 
#define R_CNL_PCH_LP_GPIO_PCR_GPD_PADCFGLOCK       0x80
#define R_CNL_PCH_LP_GPIO_PCR_GPD_PADCFGLOCKTX     0x84
 
#define R_CNL_PCH_LP_GPIO_PCR_GPD_HOSTSW_OWN       0xB0
 
#define R_CNL_PCH_LP_GPIO_PCR_GPD_GPI_IS           0x0100
#define R_CNL_PCH_LP_GPIO_PCR_GPD_GPI_IE           0x0120
 
#define R_CNL_PCH_LP_GPIO_PCR_GPD_GPI_GPE_STS      0x0140
#define R_CNL_PCH_LP_GPIO_PCR_GPD_GPI_GPE_EN       0x0160
 
//#define R_CNL_PCH_LP_GPIO_PCR_GPD_SMI_STS        0x0180  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_GPD_SMI_EN         0x01A0  // Not supported setting for this group
 
//#define R_CNL_PCH_LP_GPIO_PCR_GPD_NMI_STS        0x01C0  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_GPD_NMI_EN         0x01E0  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_GPD_PADCFG_OFFSET    0x600
 
//
// GPIO Community 3 Private Configuration Registers
//
#define R_CNL_PCH_LP_GPIO_PCR_AZA_PAD_OWN          0x20
#define R_CNL_PCH_LP_GPIO_PCR_CPU_PAD_OWN          0x24
 
#define R_CNL_PCH_LP_GPIO_PCR_AZA_PADCFGLOCK       0x80
#define R_CNL_PCH_LP_GPIO_PCR_AZA_PADCFGLOCKTX     0x84
#define R_CNL_PCH_LP_GPIO_PCR_CPU_PADCFGLOCK       0x88
#define R_CNL_PCH_LP_GPIO_PCR_CPU_PADCFGLOCKTX     0x8C
 
#define R_CNL_PCH_LP_GPIO_PCR_AZA_HOSTSW_OWN       0xB0
#define R_CNL_PCH_LP_GPIO_PCR_CPU_HOSTSW_OWN       0xB4
 
#define R_CNL_PCH_LP_GPIO_PCR_AZA_GPI_IS           0x0100
//#define R_CNL_PCH_LP_GPIO_PCR_CPU_GPI_IS           0x0104  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_AZA_GPI_IE           0x0120
//#define R_CNL_PCH_LP_GPIO_PCR_CPU_GPI_IE           0x0124  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_AZA_GPI_GPE_STS      0x0140
//#define R_CNL_PCH_LP_GPIO_PCR_CPU_GPI_GPE_STS      0x0144  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_AZA_GPI_GPE_EN       0x0160
//#define R_CNL_PCH_LP_GPIO_PCR_CPU_GPI_GPE_EN       0x0164  // Not supported setting for this group
 
//#define R_CNL_PCH_LP_GPIO_PCR_AZA_SMI_STS          0x0180  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_CPU_SMI_STS          0x0184  // Not supported setting for this group
 
//#define R_CNL_PCH_LP_GPIO_PCR_AZA_SMI_EN           0x01A0  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_CPU_SMI_EN           0x01A4  // Not supported setting for this group
 
//#define R_CNL_PCH_LP_GPIO_PCR_AZA_NMI_STS          0x01C0  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_CPU_NMI_STS          0x01C4  // Not supported setting for this group
 
//#define R_CNL_PCH_LP_GPIO_PCR_AZA_NMI_EN           0x01E0  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_CPU_NMI_EN           0x01E4  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_AZA_PADCFG_OFFSET    0x600
#define R_CNL_PCH_LP_GPIO_PCR_CPU_PADCFG_OFFSET    0x680
 
//
// GPIO Community 4 Private Configuration Registers
//
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_PAD_OWN        0x20
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_PAD_OWN        0x2C
#define R_CNL_PCH_LP_GPIO_PCR_JTAG_PAD_OWN         0x38
#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_PAD_OWN        0x40
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_PADCFGLOCK     0x80
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_PADCFGLOCKTX   0x84
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_PADCFGLOCK     0x88
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_PADCFGLOCKTX   0x8C
#define R_CNL_PCH_LP_GPIO_PCR_JTAG_PADCFGLOCK      0x90
#define R_CNL_PCH_LP_GPIO_PCR_JTAG_PADCFGLOCKTX    0x94
#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_PADCFGLOCK     0x98
#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_PADCFGLOCKTX   0x9C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_HOSTSW_OWN     0xB0
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_HOSTSW_OWN     0xB4
#define R_CNL_PCH_LP_GPIO_PCR_JTAG_HOSTSW_OWN      0xB8
#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_HOSTSW_OWN     0xBC
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_GPI_IS         0x0100
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_GPI_IS         0x0104
//#define R_CNL_PCH_LP_GPIO_PCR_JTAG_GPI_IS          0x0108  // Not supported setting for this group
#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_GPI_IS         0x010C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_GPI_IE         0x0120
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_GPI_IE         0x0124
//#define R_CNL_PCH_LP_GPIO_PCR_JTAG_GPI_IE          0x0128  // Not supported setting for this group
#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_GPI_IE         0x012C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_GPI_GPE_STS    0x0140
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_GPI_GPE_STS    0x0144
//#define R_CNL_PCH_LP_GPIO_PCR_JTAG_GPI_GPE_STS     0x0148  // Not supported setting for this group
#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_GPI_GPE_STS    0x014C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_GPI_GPE_EN     0x0160
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_GPI_GPE_EN     0x0164
//#define R_CNL_PCH_LP_GPIO_PCR_JTAG_GPI_GPE_EN      0x0168  // Not supported setting for this group
#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_GPI_GPE_EN     0x016C
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_SMI_STS        0x0180
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_SMI_STS        0x0184
//#define R_CNL_PCH_LP_GPIO_PCR_JTAG_SMI_STS         0x0188  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_SMI_STS        0x018C  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_SMI_EN         0x01A0
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_SMI_EN         0x01A4
//#define R_CNL_PCH_LP_GPIO_PCR_JTAG_SMI_EN          0x01A8  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_SMI_EN         0x01AC  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_NMI_STS        0x01C0
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_NMI_STS        0x01C4
//#define R_CNL_PCH_LP_GPIO_PCR_JTAG_NMI_STS         0x01C8  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_NMI_STS        0x01CC  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_NMI_EN         0x01E0
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_NMI_EN         0x01E4
//#define R_CNL_PCH_LP_GPIO_PCR_JTAG_NMI_EN          0x01E8  // Not supported setting for this group
//#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_NMI_EN         0x01EC  // Not supported setting for this group
 
#define R_CNL_PCH_LP_GPIO_PCR_GPP_C_PADCFG_OFFSET  0x600
#define R_CNL_PCH_LP_GPIO_PCR_GPP_E_PADCFG_OFFSET  0x780
#define R_CNL_PCH_LP_GPIO_PCR_JTAG_PADCFG_OFFSET   0x900
#define R_CNL_PCH_LP_GPIO_PCR_HVMOS_PADCFG_OFFSET  0x990
 
//
// PCH-H GPIO registers
//
//
// GPIO Community Common Private Configuration Registers
//
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPP_A      0x0
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPP_B      0x1
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPP_C      0x2
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPP_D      0x3
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPP_E      0x6
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPP_F      0x7
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPP_G      0x4
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPP_H      0x8
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPP_K      0x9
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPP_I      0xA
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPP_J      0xB
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_GPD        0x5
#define V_CNL_PCH_H_GPIO_PCR_MISCCFG_GPE0_VGPIO      0xD
 
//
// GPIO Community 0 Private Configuration Registers
//
#define R_CNL_PCH_H_GPIO_PCR_GPP_A_PAD_OWN         0x20
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_PAD_OWN         0x30
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_A_PADCFGLOCK      0x80
#define R_CNL_PCH_H_GPIO_PCR_GPP_A_PADCFGLOCKTX    0x84
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_PADCFGLOCK      0x88
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_PADCFGLOCKTX    0x8C
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_A_HOSTSW_OWN      0xC0
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_HOSTSW_OWN      0xC4
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_A_GPI_IS          0x0100
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_GPI_IS          0x0104
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_A_GPI_IE          0x0120
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_GPI_IE          0x0124
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_A_GPI_GPE_STS     0x0140
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_GPI_GPE_STS     0x0144
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_A_GPI_GPE_EN      0x0160
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_GPI_GPE_EN      0x0164
 
//#define R_CNL_PCH_H_GPIO_PCR_GPP_A_SMI_STS         0x0180  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_SMI_STS         0x0184
 
//#define R_CNL_PCH_H_GPIO_PCR_GPP_A_SMI_EN          0x01A0  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_SMI_EN          0x01A4
 
//#define R_CNL_PCH_H_GPIO_PCR_GPP_A_NMI_STS         0x01C0  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_NMI_STS         0x01C4
 
//#define R_CNL_PCH_H_GPIO_PCR_GPP_A_NMI_EN          0x01E0  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_NMI_EN          0x01E4
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_A_PADCFG_OFFSET   0x600
#define R_CNL_PCH_H_GPIO_PCR_GPP_B_PADCFG_OFFSET   0x790
 
//
// GPIO Community 1 Private Configuration Registers
//
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_PAD_OWN         0x20
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_PAD_OWN         0x2C
#define R_CNL_PCH_H_GPIO_PCR_GPP_G_PAD_OWN         0x38
#define R_CNL_PCH_H_GPIO_PCR_AZA_PAD_OWN           0x3C
#define R_CNL_PCH_H_GPIO_PCR_VGPIO_PAD_OWN         0x40
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_PADCFGLOCK      0x80
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_PADCFGLOCKTX    0x84
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_PADCFGLOCK      0x88
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_PADCFGLOCKTX    0x8C
#define R_CNL_PCH_H_GPIO_PCR_GPP_G_PADCFGLOCK      0x90
#define R_CNL_PCH_H_GPIO_PCR_GPP_G_PADCFGLOCKTX    0x94
#define R_CNL_PCH_H_GPIO_PCR_AZA_PADCFGLOCK        0x98
#define R_CNL_PCH_H_GPIO_PCR_AZA_PADCFGLOCKTX      0x9C
#define R_CNL_PCH_H_GPIO_PCR_VGPIO_0_PADCFGLOCK    0xA0
#define R_CNL_PCH_H_GPIO_PCR_VGPIO_0_PADCFGLOCKTX  0xA4
#define R_CNL_PCH_H_GPIO_PCR_VGPIO_1_PADCFGLOCK    0xA8
#define R_CNL_PCH_H_GPIO_PCR_VGPIO_1_PADCFGLOCKTX  0xAC
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_HOSTSW_OWN      0xC0
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_HOSTSW_OWN      0xC4
#define R_CNL_PCH_H_GPIO_PCR_GPP_G_HOSTSW_OWN      0xC8
#define R_CNL_PCH_H_GPIO_PCR_AZA_HOSTSW_OWN        0xCC
#define R_CNL_PCH_H_GPIO_PCR_VGPIO_HOSTSW_OWN      0xD0
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_GPI_IS          0x0100
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_GPI_IS          0x0104
#define R_CNL_PCH_H_GPIO_PCR_GPP_G_GPI_IS          0x0108
//#define R_CNL_PCH_H_GPIO_PCR_AZA_GPI_IS            0x010C  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_VGPIO_GPI_IS          0x0110
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_GPI_IE          0x0120
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_GPI_IE          0x0124
#define R_CNL_PCH_H_GPIO_PCR_GPP_G_GPI_IE          0x0128
//#define R_CNL_PCH_H_GPIO_PCR_AZA_GPI_IE            0x012C  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_VGPIO_GPI_IE          0x0130
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_GPI_GPE_STS     0x0140
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_GPI_GPE_STS     0x0144
#define R_CNL_PCH_H_GPIO_PCR_GPP_G_GPI_GPE_STS     0x0148
//#define R_CNL_PCH_H_GPIO_PCR_AZA_GPI_GPE_STS       0x014C  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_VGPIO_GPI_GPE_STS     0x0150
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_GPI_GPE_EN      0x0160
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_GPI_GPE_EN      0x0164
#define R_CNL_PCH_H_GPIO_PCR_GPP_G_GPI_GPE_EN      0x0168
//#define R_CNL_PCH_H_GPIO_PCR_AZA_GPI_GPE_EN        0x016C  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_VGPIO_GPI_GPE_EN      0x0170
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_SMI_STS         0x0180
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_SMI_STS         0x0184
#define R_CNL_PCH_H_GPIO_PCR_GPP_G_SMI_STS         0x0188
//#define R_CNL_PCH_H_GPIO_PCR_AZA_SMI_STS           0x018C  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_VGPIO_SMI_STS         0x0190  // Not supported setting for this group
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_SMI_EN          0x01A0
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_SMI_EN          0x01A4
#define R_CNL_PCH_H_GPIO_PCR_GPP_G_SMI_EN          0x01A8
//#define R_CNL_PCH_H_GPIO_PCR_AZA_SMI_EN            0x01AC  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_VGPIO_SMI_EN          0x01B0  // Not supported setting for this group
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_NMI_STS         0x01C0
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_NMI_STS         0x01C4
//#define R_CNL_PCH_H_GPIO_PCR_GPP_G_NMI_STS         0x01C8  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_AZA_NMI_STS           0x01CC  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_VGPIO_NMI_STS         0x01D0  // Not supported setting for this group
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_NMI_EN          0x01E0
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_NMI_EN          0x01E4
//#define R_CNL_PCH_H_GPIO_PCR_GPP_G_NMI_EN          0x01E8  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_AZA_NMI_EN            0x01EC  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_VGPIO_NMI_EN          0x01F0  // Not supported setting for this group
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_C_PADCFG_OFFSET   0x600
#define R_CNL_PCH_H_GPIO_PCR_GPP_D_PADCFG_OFFSET   0x780
#define R_CNL_PCH_H_GPIO_PCR_GPP_G_PADCFG_OFFSET   0x900
#define R_CNL_PCH_H_GPIO_PCR_AZA_PADCFG_OFFSET     0x980
#define R_CNL_PCH_H_GPIO_PCR_VGPIO_PADCFG_OFFSET   0xA00
 
//
// GPIO Community 2 Private Configuration Registers
//
 
#define R_CNL_PCH_H_GPIO_PCR_GPD_PAD_OWN           0x20
 
#define R_CNL_PCH_H_GPIO_PCR_GPD_PADCFGLOCK        0x80
#define R_CNL_PCH_H_GPIO_PCR_GPD_PADCFGLOCKTX      0x84
 
#define R_CNL_PCH_H_GPIO_PCR_GPD_HOSTSW_OWN        0xB0
 
#define R_CNL_PCH_H_GPIO_PCR_GPD_GPI_IS            0x0100
 
#define R_CNL_PCH_H_GPIO_PCR_GPD_GPI_IE            0x0120
 
#define R_CNL_PCH_H_GPIO_PCR_GPD_GPI_GPE_STS       0x0140
 
#define R_CNL_PCH_H_GPIO_PCR_GPD_GPI_GPE_EN        0x0160
 
//#define R_CNL_PCH_H_GPIO_PCR_GPD_SMI_STS         0x0180  // Not supported setting for this group
 
//#define R_CNL_PCH_H_GPIO_PCR_GPD_SMI_EN          0x01A0  // Not supported setting for this group
 
//#define R_CNL_PCH_H_GPIO_PCR_GPD_NMI_STS         0x01C0  // Not supported setting for this group
 
//#define R_CNL_PCH_H_GPIO_PCR_GPD_NMI_EN          0x01E0  // Not supported setting for this group
 
#define R_CNL_PCH_H_GPIO_PCR_GPD_PADCFG_OFFSET     0x600
 
//
// GPIO Community 3 Private Configuration Registers
//
#define R_CNL_PCH_H_GPIO_PCR_GPP_K_PAD_OWN         0x20
#define R_CNL_PCH_H_GPIO_PCR_GPP_H_PAD_OWN         0x2C
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_PAD_OWN         0x38
#define R_CNL_PCH_H_GPIO_PCR_GPP_F_PAD_OWN         0x40
#define R_CNL_PCH_H_GPIO_PCR_SPI_PAD_OWN           0x4C
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_K_PADCFGLOCK      0x80
#define R_CNL_PCH_H_GPIO_PCR_GPP_K_PADCFGLOCKTX    0x84
#define R_CNL_PCH_H_GPIO_PCR_GPP_H_PADCFGLOCK      0x88
#define R_CNL_PCH_H_GPIO_PCR_GPP_H_PADCFGLOCKTX    0x8C
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_PADCFGLOCK      0x90
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_PADCFGLOCKTX    0x94
#define R_CNL_PCH_H_GPIO_PCR_GPP_F_PADCFGLOCK      0x98
#define R_CNL_PCH_H_GPIO_PCR_GPP_F_PADCFGLOCKTX    0x9C
#define R_CNL_PCH_H_GPIO_PCR_SPI_PADCFGLOCK        0xA0
#define R_CNL_PCH_H_GPIO_PCR_SPI_PADCFGLOCKTX      0xA4
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_K_HOSTSW_OWN      0xC0
#define R_CNL_PCH_H_GPIO_PCR_GPP_H_HOSTSW_OWN      0xC4
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_HOSTSW_OWN      0xC8
#define R_CNL_PCH_H_GPIO_PCR_GPP_F_HOSTSW_OWN      0xCC
#define R_CNL_PCH_H_GPIO_PCR_SPI_HOSTSW_OWN        0xD0
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_K_GPI_IS          0x0100
#define R_CNL_PCH_H_GPIO_PCR_GPP_H_GPI_IS          0x0104
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_GPI_IS          0x0108
#define R_CNL_PCH_H_GPIO_PCR_GPP_F_GPI_IS          0x010C
//#define R_CNL_PCH_H_GPIO_PCR_SPI_GPI_IS            0x0110  // Not supported setting for this group
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_K_GPI_IE          0x0120
#define R_CNL_PCH_H_GPIO_PCR_GPP_H_GPI_IE          0x0124
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_GPI_IE          0x0128
#define R_CNL_PCH_H_GPIO_PCR_GPP_F_GPI_IE          0x012C
//#define R_CNL_PCH_H_GPIO_PCR_SPI_GPI_IE            0x0130  // Not supported setting for this group
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_K_GPI_GPE_STS     0x0140
#define R_CNL_PCH_H_GPIO_PCR_GPP_H_GPI_GPE_STS     0x0144
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_GPI_GPE_STS     0x0148
#define R_CNL_PCH_H_GPIO_PCR_GPP_F_GPI_GPE_STS     0x014C
//#define R_CNL_PCH_H_GPIO_PCR_SPI_GPI_GPE_STS       0x0150  // Not supported setting for this group
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_K_GPI_GPE_EN      0x0160
#define R_CNL_PCH_H_GPIO_PCR_GPP_H_GPI_GPE_EN      0x0164
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_GPI_GPE_EN      0x0168
#define R_CNL_PCH_H_GPIO_PCR_GPP_F_GPI_GPE_EN      0x016C
//#define R_CNL_PCH_H_GPIO_PCR_SPI_GPI_GPE_EN        0x0170  // Not supported setting for this group
 
//#define R_CNL_PCH_H_GPIO_PCR_GPP_K_SMI_STS         0x0180  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_GPP_H_SMI_STS         0x0184  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_SMI_STS         0x0188
//#define R_CNL_PCH_H_GPIO_PCR_GPP_F_SMI_STS         0x018C  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_SPI_SMI_STS           0x0190  // Not supported setting for this group
 
//#define R_CNL_PCH_H_GPIO_PCR_GPP_K_SMI_EN          0x01A0  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_GPP_H_SMI_EN          0x01A4  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_SMI_EN          0x01A8
//#define R_CNL_PCH_H_GPIO_PCR_GPP_F_SMI_EN          0x01AC  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_SPI_SMI_EN            0x01B0  // Not supported setting for this group
 
//#define R_CNL_PCH_H_GPIO_PCR_GPP_K_NMI_STS         0x01C0  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_GPP_H_NMI_STS         0x01C4  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_NMI_STS         0x01C8
//#define R_CNL_PCH_H_GPIO_PCR_GPP_F_NMI_STS         0x01CC  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_SPI_NMI_STS           0x01D0  // Not supported setting for this group
 
//#define R_CNL_PCH_H_GPIO_PCR_GPP_K_NMI_EN          0x01E0  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_GPP_H_NMI_EN          0x01E4  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_NMI_EN          0x01E8
//#define R_CNL_PCH_H_GPIO_PCR_GPP_F_NMI_EN          0x01EC  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_SPI_NMI_EN            0x01F0  // Not supported setting for this group
 
#define R_CNL_PCH_H_GPIO_PCR_GPP_K_PADCFG_OFFSET   0x600
#define R_CNL_PCH_H_GPIO_PCR_GPP_H_PADCFG_OFFSET   0x780
#define R_CNL_PCH_H_GPIO_PCR_GPP_E_PADCFG_OFFSET   0x900
#define R_CNL_PCH_H_GPIO_PCR_GPP_F_PADCFG_OFFSET   0x9D0
#define R_CNL_PCH_H_GPIO_PCR_SPI_PADCFG_OFFSET     0xB50
 
//
// GPIO Community 4 Private Configuration Registers
//
#define R_CNL_PCH_H_GPIO_PCR_CPU_PAD_OWN           0x20
#define R_CNL_PCH_H_GPIO_PCR_JTAG_PAD_OWN          0x28
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_PAD_OWN         0x30
#define R_CNL_PCH_H_GPIO_PCR_GPP_J_PAD_OWN         0x3C
 
#define R_CNL_PCH_H_GPIO_PCR_CPU_PADCFGLOCK        0x80
#define R_CNL_PCH_H_GPIO_PCR_CPU_PADCFGLOCKTX      0x84
#define R_CNL_PCH_H_GPIO_PCR_JTAG_PADCFGLOCK       0x88
#define R_CNL_PCH_H_GPIO_PCR_JTAG_PADCFGLOCKTX     0x8C
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_PADCFGLOCK      0x90
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_PADCFGLOCKTX    0x94
#define R_CNL_PCH_H_GPIO_PCR_GPP_J_PADCFGLOCK      0x98
#define R_CNL_PCH_H_GPIO_PCR_GPP_J_PADCFGLOCKTX    0x9C
 
#define R_CNL_PCH_H_GPIO_PCR_CPU_HOSTSW_OWN        0xC0
#define R_CNL_PCH_H_GPIO_PCR_JTAG_HOSTSW_OWN       0xC4
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_HOSTSW_OWN      0xC8
#define R_CNL_PCH_H_GPIO_PCR_GPP_J_HOSTSW_OWN      0xCC
 
//#define R_CNL_PCH_H_GPIO_PCR_CPU_GPI_IS            0x0100  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_JTAG_GPI_IS           0x0104  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_GPI_IS          0x0108
#define R_CNL_PCH_H_GPIO_PCR_GPP_J_GPI_IS          0x010C
 
//#define R_CNL_PCH_H_GPIO_PCR_CPU_GPI_IE            0x0120  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_JTAG_GPI_IE           0x0124  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_GPI_IE          0x0128
#define R_CNL_PCH_H_GPIO_PCR_GPP_J_GPI_IE          0x012C
 
//#define R_CNL_PCH_H_GPIO_PCR_CPU_GPI_GPE_STS       0x0140  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_JTAG_GPI_GPE_STS      0x0144  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_GPI_GPE_STS     0x0148
#define R_CNL_PCH_H_GPIO_PCR_GPP_J_GPI_GPE_STS     0x014C
 
//#define R_CNL_PCH_H_GPIO_PCR_CPU_GPI_GPE_EN        0x0160  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_JTAG_GPI_GPE_EN       0x0164  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_GPI_GPE_EN      0x0168
#define R_CNL_PCH_H_GPIO_PCR_GPP_J_GPI_GPE_EN      0x016C
 
//#define R_CNL_PCH_H_GPIO_PCR_CPU_SMI_STS           0x0180  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_JTAG_SMI_STS          0x0184  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_SMI_STS         0x0188
//#define R_CNL_PCH_H_GPIO_PCR_GPP_J_SMI_STS         0x018C  // Not supported setting for this group
 
//#define R_CNL_PCH_H_GPIO_PCR_CPU_SMI_EN            0x01A0  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_JTAG_SMI_EN           0x01A4  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_SMI_EN          0x01A8
//#define R_CNL_PCH_H_GPIO_PCR_GPP_J_SMI_EN          0x01AC  // Not supported setting for this group
 
//#define R_CNL_PCH_H_GPIO_PCR_CPU_NMI_STS           0x01C0  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_JTAG_NMI_STS          0x01C4  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_NMI_STS         0x01C8
//#define R_CNL_PCH_H_GPIO_PCR_GPP_J_NMI_STS         0x01CC  // Not supported setting for this group
 
//#define R_CNL_PCH_H_GPIO_PCR_CPU_NMI_EN            0x01E0  // Not supported setting for this group
//#define R_CNL_PCH_H_GPIO_PCR_JTAG_NMI_EN           0x01E4  // Not supported setting for this group
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_NMI_EN          0x01E8
//#define R_CNL_PCH_H_GPIO_PCR_GPP_J_NMI_EN          0x01EC  // Not supported setting for this group
 
#define R_CNL_PCH_H_GPIO_PCR_CPU_PADCFG_OFFSET     0x600
#define R_CNL_PCH_H_GPIO_PCR_JTAG_PADCFG_OFFSET    0x6B0
#define R_CNL_PCH_H_GPIO_PCR_GPP_I_PADCFG_OFFSET   0x740
#define R_CNL_PCH_H_GPIO_PCR_GPP_J_PADCFG_OFFSET   0x860
 
#endif