hc
2024-08-12 233ab1bd4c5697f5cdec94e60206e8c6ac609b4c
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
/*
 * Copyright 2012 Red Hat Inc.
 *
 * Permission is hereby granted, free of charge, to any person obtaining a
 * copy of this software and associated documentation files (the "Software"),
 * to deal in the Software without restriction, including without limitation
 * the rights to use, copy, modify, merge, publish, distribute, sublicense,
 * and/or sell copies of the Software, and to permit persons to whom the
 * Software is furnished to do so, subject to the following conditions:
 *
 * The above copyright notice and this permission notice shall be included in
 * all copies or substantial portions of the Software.
 *
 * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
 * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
 * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
 * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
 * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
 * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
 * OTHER DEALINGS IN THE SOFTWARE.
 *
 * Authors: Ben Skeggs
 */
#include "priv.h"
#include "regsnv04.h"
 
static void
nv40_timer_init(struct nvkm_timer *tmr)
{
   struct nvkm_subdev *subdev = &tmr->subdev;
   struct nvkm_device *device = subdev->device;
   u32 f = 0; /*XXX: figure this out */
   u32 n, d;
 
   /* aim for 31.25MHz, which gives us nanosecond timestamps */
   d = 1000000 / 32;
   n = f;
 
   if (!f) {
       n = nvkm_rd32(device, NV04_PTIMER_NUMERATOR);
       d = nvkm_rd32(device, NV04_PTIMER_DENOMINATOR);
       if (!n || !d) {
           n = 1;
           d = 1;
       }
       nvkm_warn(subdev, "unknown input clock freq\n");
   }
 
   /* reduce ratio to acceptable values */
   while (((n % 5) == 0) && ((d % 5) == 0)) {
       n /= 5;
       d /= 5;
   }
 
   while (((n % 2) == 0) && ((d % 2) == 0)) {
       n /= 2;
       d /= 2;
   }
 
   while (n > 0xffff || d > 0xffff) {
       n >>= 1;
       d >>= 1;
   }
 
   nvkm_debug(subdev, "input frequency : %dHz\n", f);
   nvkm_debug(subdev, "numerator       : %08x\n", n);
   nvkm_debug(subdev, "denominator     : %08x\n", d);
   nvkm_debug(subdev, "timer frequency : %dHz\n", f * d / n);
 
   nvkm_wr32(device, NV04_PTIMER_NUMERATOR, n);
   nvkm_wr32(device, NV04_PTIMER_DENOMINATOR, d);
}
 
static const struct nvkm_timer_func
nv40_timer = {
   .init = nv40_timer_init,
   .intr = nv04_timer_intr,
   .read = nv04_timer_read,
   .time = nv04_timer_time,
   .alarm_init = nv04_timer_alarm_init,
   .alarm_fini = nv04_timer_alarm_fini,
};
 
int
nv40_timer_new(struct nvkm_device *device, int index, struct nvkm_timer **ptmr)
{
   return nvkm_timer_new_(&nv40_timer, device, index, ptmr);
}