hc
2025-02-14 bbb9540dc49f70f6b703d1c8d1b85fa5f602d86e
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
/*
 * Copyright (C) 2015, Bin Meng <bmeng.cn@gmail.com>
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
/*
 * board/config.h - configuration options, board specific
 */
 
#ifndef __CONFIG_H
#define __CONFIG_H
 
#include <configs/x86-common.h>
 
#define CONFIG_SYS_MONITOR_LEN        (1 << 20)
 
#define CONFIG_STD_DEVICES_SETTINGS    "stdin=serial,i8042-kbd\0" \
                   "stdout=serial,vidconsole\0" \
                   "stderr=serial,vidconsole\0"
 
/*
 * ATA/SATA support for QEMU x86 targets
 *   - Only legacy IDE controller is supported for QEMU '-M pc' target
 *   - AHCI controller is supported for QEMU '-M q35' target
 */
#define CONFIG_SYS_IDE_MAXBUS        2
#define CONFIG_SYS_IDE_MAXDEVICE    4
#define CONFIG_SYS_ATA_BASE_ADDR    0
#define CONFIG_SYS_ATA_DATA_OFFSET    0
#define CONFIG_SYS_ATA_REG_OFFSET    0
#define CONFIG_SYS_ATA_ALT_OFFSET    0
#define CONFIG_SYS_ATA_IDE0_OFFSET    0x1f0
#define CONFIG_SYS_ATA_IDE1_OFFSET    0x170
#define CONFIG_ATAPI
 
/* SPI is not supported */
 
#define CONFIG_SPL_FRAMEWORK
 
#define CONFIG_SPL_TEXT_BASE        0xfffd0000
 
#define BOOT_DEVICE_SPI            10
 
#define CONFIG_SPL_BOARD_LOAD_IMAGE
#define BOOT_DEVICE_BOARD        11
 
#endif    /* __CONFIG_H */