hc
2025-02-14 bbb9540dc49f70f6b703d1c8d1b85fa5f602d86e
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
/*
 * Copyright 2009-2011 Freescale Semiconductor, Inc.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
/*
 * P4080 DS board configuration file
 * Also supports P4040 DS
 */
#define CONFIG_FSL_NGPIXIS        /* use common ngPIXIS code */
 
#define CONFIG_PCIE3
 
#define CONFIG_SATA_SIL
#define CONFIG_SYS_SATA_MAX_DEVICE  2
#define CONFIG_LIBATA
#define CONFIG_LBA48
 
#define CONFIG_SYS_SRIO
#define CONFIG_SRIO1            /* SRIO port 1 */
#define CONFIG_SRIO2            /* SRIO port 2 */
#define CONFIG_SRIO_PCIE_BOOT_MASTER
#define CONFIG_ICS307_REFCLK_HZ        33333000  /* ICS307 ref clk freq */
 
#include "corenet_ds.h"