hc
2025-02-14 bbb9540dc49f70f6b703d1c8d1b85fa5f602d86e
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
/*
 * Copyright (C) 2015 Freescale Semiconductor, Inc.
 *
 * Configuration settings for the Freescale i.MX7.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#ifndef __MX7_COMMON_H
#define __MX7_COMMON_H
 
#include <linux/sizes.h>
#include <asm/arch/imx-regs.h>
#include <asm/mach-imx/gpio.h>
 
#ifndef CONFIG_MX7
#define CONFIG_MX7
#endif
 
/* Timer settings */
#define CONFIG_MXC_GPT_HCLK
#define CONFIG_SYSCOUNTER_TIMER
#define CONFIG_SC_TIMER_CLK 8000000 /* 8Mhz */
#define COUNTER_FREQUENCY CONFIG_SC_TIMER_CLK
#define CONFIG_SYS_FSL_CLK
 
#define CONFIG_SYS_BOOTM_LEN    0x1000000
 
/* Enable iomux-lpsr support */
#define CONFIG_IOMUX_LPSR
 
#define CONFIG_LOADADDR                 0x80800000
#define CONFIG_SYS_TEXT_BASE            0x87800000
 
/* allow to overwrite serial and ethaddr */
#define CONFIG_ENV_OVERWRITE
#define CONFIG_CONS_INDEX               1
 
/* Miscellaneous configurable options */
#define CONFIG_SYS_LONGHELP
#define CONFIG_CMDLINE_EDITING
#define CONFIG_AUTO_COMPLETE
#define CONFIG_SYS_CBSIZE        512
#define CONFIG_SYS_MAXARGS        32
 
#ifndef CONFIG_SYS_DCACHE_OFF
#endif
 
/* GPIO */
#define CONFIG_MXC_GPIO
 
/* UART */
#define CONFIG_MXC_UART
 
/* MMC */
#define CONFIG_BOUNCE_BUFFER
#define CONFIG_FSL_ESDHC
#define CONFIG_FSL_USDHC
 
/* Fuses */
#define CONFIG_MXC_OCOTP
 
#define CONFIG_ARMV7_SECURE_BASE    0x00900000
 
/* Secure boot (HAB) support */
#ifdef CONFIG_SECURE_BOOT
#define CONFIG_CSF_SIZE            0x2000
#endif
 
#endif