hc
2025-02-14 bbb9540dc49f70f6b703d1c8d1b85fa5f602d86e
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
/*
 * Copyright 2011 Freescale Semiconductor, Inc.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
#include <common.h>
#include <mpc85xx.h>
#include <asm/io.h>
#include <ns16550.h>
#include <nand.h>
#include <asm/mmu.h>
#include <asm/immap_85xx.h>
#include <fsl_ddr_sdram.h>
#include <asm/fsl_law.h>
#include <asm/global_data.h>
 
DECLARE_GLOBAL_DATA_PTR;
 
void board_init_f(ulong bootflag)
{
   u32 plat_ratio;
   ccsr_gur_t *gur = (void *)CONFIG_SYS_MPC85xx_GUTS_ADDR;
 
#if defined(CONFIG_SYS_NAND_BR_PRELIM) && defined(CONFIG_SYS_NAND_OR_PRELIM)
   set_lbc_br(0, CONFIG_SYS_NAND_BR_PRELIM);
   set_lbc_or(0, CONFIG_SYS_NAND_OR_PRELIM);
#endif
 
   /* initialize selected port with appropriate baud rate */
   plat_ratio = in_be32(&gur->porpllsr) & MPC85xx_PORPLLSR_PLAT_RATIO;
   plat_ratio >>= 1;
   gd->bus_clk = CONFIG_SYS_CLK_FREQ * plat_ratio;
 
   NS16550_init((NS16550_t)CONFIG_SYS_NS16550_COM1,
           gd->bus_clk / 16 / CONFIG_BAUDRATE);
 
   puts("\nNAND boot... ");
 
   /* copy code to RAM and jump to it - this should not return */
   /* NOTE - code has to be copied out of NAND buffer before
    * other blocks can be read.
    */
 
   relocate_code(CONFIG_SPL_RELOC_STACK, 0, CONFIG_SPL_RELOC_TEXT_BASE);
}
 
void board_init_r(gd_t *gd, ulong dest_addr)
{
   puts("\nSecond program loader running in sram...");
   nand_boot();
}
 
void putc(char c)
{
   if (c == '\n')
       NS16550_putc((NS16550_t)CONFIG_SYS_NS16550_COM1, '\r');
 
   NS16550_putc((NS16550_t)CONFIG_SYS_NS16550_COM1, c);
}
 
void puts(const char *str)
{
   while (*str)
       putc(*str++);
}