hc
2025-02-14 bbb9540dc49f70f6b703d1c8d1b85fa5f602d86e
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
/*
 * Copyright (C) 2016 Freescale Semiconductor, Inc.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <config.h>
 
.macro imx7ulp_ddr_freq_decrease
   ldr r2, =0x403f0000
   ldr r3, =0x00000000
   str r3, [r2, #0xdc]
 
   ldr r2, =0x403e0000
   ldr r3, =0x01000020
   str r3, [r2, #0x40]
   ldr r3, =0x01000000
   str r3, [r2, #0x500]
   ldr r3, =0x80808080
   str r3, [r2, #0x50c]
   ldr r3, =0x00140000
   str r3, [r2, #0x508]
   ldr r3, =0x00000004
   str r3, [r2, #0x510]
   ldr r3, =0x00000002
   str r3, [r2, #0x514]
   ldr r3, =0x00000001
   str r3, [r2, #0x500]
 
   ldr r3, =0x01000000
wait1:
   ldr r4, [r2, #0x500]
   and r4, r3
   cmp r4, r3
   bne wait1
 
   ldr r3, =0x8080801E
   str r3, [r2, #0x50c]
 
   ldr r3, =0x00000040
wait2:
   ldr r4, [r2, #0x50c]
   and r4, r3
   cmp r4, r3
   bne wait2
 
   ldr r3, =0x00000001
   str r3, [r2, #0x30]
   ldr r3, =0x11000020
   str r3, [r2, #0x40]
 
   ldr r2, =0x403f0000
   ldr r3, =0x42000000
   str r3, [r2, #0xdc]
 
.endm
 
.macro imx7ulp_evk_ddr_setting
 
   imx7ulp_ddr_freq_decrease
 
   /* Enable MMDC PCC clock */
   ldr r2, =0x40b30000
   ldr r3, =0x40000000
   str r3, [r2, #0xac]
 
   /* Configure DDR pad */
   ldr r0, =0x40ad0000
   ldr r1, =0x00040000
   str r1, [r0, #0x128]
   ldr r1, =0x0
   str r1, [r0, #0xf8]
   ldr r1, =0x00000180
   str r1, [r0, #0xd8]
   ldr r1, =0x00000180
   str r1, [r0, #0x108]
   ldr r1, =0x00000180
   str r1, [r0, #0x104]
   ldr r1, =0x00010000
   str r1, [r0, #0x124]
   ldr r1, =0x0000018C
   str r1, [r0, #0x80]
   ldr r1, =0x0000018C
   str r1, [r0, #0x84]
   ldr r1, =0x0000018C
   str r1, [r0, #0x88]
   ldr r1, =0x0000018C
   str r1, [r0, #0x8c]
 
   ldr r1, =0x00010000
   str r1, [r0, #0x120]
   ldr r1, =0x00000180
   str r1, [r0, #0x10c]
   ldr r1, =0x00000180
   str r1, [r0, #0x110]
   ldr r1, =0x00000180
   str r1, [r0, #0x114]
   ldr r1, =0x00000180
   str r1, [r0, #0x118]
   ldr r1, =0x00000180
   str r1, [r0, #0x90]
   ldr r1, =0x00000180
   str r1, [r0, #0x94]
   ldr r1, =0x00000180
   str r1, [r0, #0x98]
   ldr r1, =0x00000180
   str r1, [r0, #0x9c]
   ldr r1, =0x00040000
   str r1, [r0, #0xe0]
   ldr r1, =0x00040000
   str r1, [r0, #0xe4]
 
   ldr r0, =0x40ab0000
   ldr r1, =0x00008000
   str r1, [r0, #0x1c]
   ldr r1, =0xA1390003
   str r1, [r0, #0x800]
   ldr r1, =0x0D3900A0
   str r1, [r0, #0x85c]
   ldr r1, =0x00400000
   str r1, [r0, #0x890]
 
   ldr r1, =0x40404040
   str r1, [r0, #0x848]
   ldr r1, =0x40404040
   str r1, [r0, #0x850]
   ldr r1, =0x33333333
   str r1, [r0, #0x81c]
   ldr r1, =0x33333333
   str r1, [r0, #0x820]
   ldr r1, =0x33333333
   str r1, [r0, #0x824]
   ldr r1, =0x33333333
   str r1, [r0, #0x828]
 
   ldr r1, =0xf3333333
   str r1, [r0, #0x82c]
   ldr r1, =0xf3333333
   str r1, [r0, #0x830]
   ldr r1, =0xf3333333
   str r1, [r0, #0x834]
   ldr r1, =0xf3333333
   str r1, [r0, #0x838]
 
   ldr r1, =0x24922492
   str r1, [r0, #0x8c0]
   ldr r1, =0x00000800
   str r1, [r0, #0x8b8]
 
   ldr r1, =0x00020052
   str r1, [r0, #0x4]
   ldr r1, =0x292C42F3
   str r1, [r0, #0xc]
   ldr r1, =0x00100A22
   str r1, [r0, #0x10]
   ldr r1, =0x00120556
   str r1, [r0, #0x38]
   ldr r1, =0x00C700DB
   str r1, [r0, #0x14]
   ldr r1, =0x00211718
   str r1, [r0, #0x18]
 
   ldr r1, =0x0F9F26D2
   str r1, [r0, #0x2c]
   ldr r1, =0x009F0E10
   str r1, [r0, #0x30]
   ldr r1, =0x0000003F
   str r1, [r0, #0x40]
   ldr r1, =0xC3190000
   str r1, [r0, #0x0]
 
   ldr r1, =0x00008050
   str r1, [r0, #0x1c]
   ldr r1, =0x00008058
   str r1, [r0, #0x1c]
   ldr r1, =0x003F8030
   str r1, [r0, #0x1c]
   ldr r1, =0x003F8038
   str r1, [r0, #0x1c]
   ldr r1, =0xFF0A8030
   str r1, [r0, #0x1c]
   ldr r1, =0xFF0A8038
   str r1, [r0, #0x1c]
   ldr r1, =0x04028030
   str r1, [r0, #0x1c]
   ldr r1, =0x04028038
   str r1, [r0, #0x1c]
   ldr r1, =0x83018030
   str r1, [r0, #0x1c]
   ldr r1, =0x83018038
   str r1, [r0, #0x1c]
   ldr r1, =0x01038030
   str r1, [r0, #0x1c]
   ldr r1, =0x01038038
   str r1, [r0, #0x1c]
 
   ldr r1, =0x20000000
   str r1, [r0, #0x83c]
 
   ldr r1, =0x00001800
   str r1, [r0, #0x20]
   ldr r1, =0xA1310000
   str r1, [r0, #0x800]
   ldr r1, =0x00020052
   str r1, [r0, #0x4]
   ldr r1, =0x00011006
   str r1, [r0, #0x404]
   ldr r1, =0x00000000
   str r1, [r0, #0x1c]
 
.endm
 
.macro imx7ulp_clock_gating
.endm
 
.macro imx7ulp_qos_setting
.endm
 
.macro imx7ulp_ddr_setting
   imx7ulp_evk_ddr_setting
.endm
 
/* include the common plugin code here */
#include <asm/arch/mx7ulp_plugin.S>