hc
2025-02-14 bbb9540dc49f70f6b703d1c8d1b85fa5f602d86e
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
/*
 * Xtensa Secondary Processors startup code.
 *
 * This file is subject to the terms and conditions of the GNU General Public
 * License.  See the file "COPYING" in the main directory of this archive
 * for more details.
 *
 * Copyright (C) 2001 - 2013 Tensilica Inc.
 *
 * Joe Taylor <joe@tensilica.com>
 * Chris Zankel <chris@zankel.net>
 * Marc Gauthier <marc@tensilica.com, marc@alumni.uwaterloo.ca>
 * Pete Delaney <piet@tensilica.com>
 */
 
#include <linux/linkage.h>
 
#include <asm/cacheasm.h>
#include <asm/initialize_mmu.h>
#include <asm/mxregs.h>
#include <asm/regs.h>
 
 
   .section .SecondaryResetVector.text, "ax"
 
 
ENTRY(_SecondaryResetVector)
   _j _SetupOCD
 
   .begin  no-absolute-literals
   .literal_position
 
_SetupOCD:
   /*
    * Initialize WB, WS, and clear PS.EXCM (to allow loop instructions).
    * Set Interrupt Level just below XCHAL_DEBUGLEVEL to allow
    * xt-gdb to single step via DEBUG exceptions received directly
    * by ocd.
    */
   movi    a1, 1
   movi    a0, 0
   wsr    a1, windowstart
   wsr    a0, windowbase
   rsync
 
   movi    a1, LOCKLEVEL
   wsr    a1, ps
   rsync
 
_SetupMMU:
#ifdef CONFIG_INITIALIZE_XTENSA_MMU_INSIDE_VMLINUX
   initialize_mmu
#endif
 
   /*
    * Start Secondary Processors with NULL pointer to boot params.
    */
   movi    a2, 0                #  a2 == NULL
   movi    a3, _startup
   jx    a3
 
   .end    no-absolute-literals