hc
2025-02-14 bbb9540dc49f70f6b703d1c8d1b85fa5f602d86e
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
/* SPDX-License-Identifier: GPL-2.0 */
#ifndef __KVM_IO_APIC_H
#define __KVM_IO_APIC_H
 
#include <linux/kvm_host.h>
#include <kvm/iodev.h>
#include "irq.h"
 
struct kvm;
struct kvm_vcpu;
 
#define IOAPIC_NUM_PINS  KVM_IOAPIC_NUM_PINS
#define MAX_NR_RESERVED_IOAPIC_PINS KVM_MAX_IRQ_ROUTES
#define IOAPIC_VERSION_ID 0x11    /* IOAPIC version */
#define IOAPIC_EDGE_TRIG  0
#define IOAPIC_LEVEL_TRIG 1
 
#define IOAPIC_DEFAULT_BASE_ADDRESS  0xfec00000
#define IOAPIC_MEM_LENGTH            0x100
 
/* Direct registers. */
#define IOAPIC_REG_SELECT  0x00
#define IOAPIC_REG_WINDOW  0x10
 
/* Indirect registers. */
#define IOAPIC_REG_APIC_ID 0x00    /* x86 IOAPIC only */
#define IOAPIC_REG_VERSION 0x01
#define IOAPIC_REG_ARB_ID  0x02    /* x86 IOAPIC only */
 
/*ioapic delivery mode*/
#define    IOAPIC_FIXED            0x0
#define    IOAPIC_LOWEST_PRIORITY        0x1
#define    IOAPIC_PMI            0x2
#define    IOAPIC_NMI            0x4
#define    IOAPIC_INIT            0x5
#define    IOAPIC_EXTINT            0x7
 
#ifdef CONFIG_X86
#define RTC_GSI 8
#else
#define RTC_GSI -1U
#endif
 
struct dest_map {
   /* vcpu bitmap where IRQ has been sent */
   DECLARE_BITMAP(map, KVM_MAX_VCPU_ID);
 
   /*
    * Vector sent to a given vcpu, only valid when
    * the vcpu's bit in map is set
    */
   u8 vectors[KVM_MAX_VCPU_ID];
};
 
 
struct rtc_status {
   int pending_eoi;
   struct dest_map dest_map;
};
 
union kvm_ioapic_redirect_entry {
   u64 bits;
   struct {
       u8 vector;
       u8 delivery_mode:3;
       u8 dest_mode:1;
       u8 delivery_status:1;
       u8 polarity:1;
       u8 remote_irr:1;
       u8 trig_mode:1;
       u8 mask:1;
       u8 reserve:7;
       u8 reserved[4];
       u8 dest_id;
   } fields;
};
 
struct kvm_ioapic {
   u64 base_address;
   u32 ioregsel;
   u32 id;
   u32 irr;
   u32 pad;
   union kvm_ioapic_redirect_entry redirtbl[IOAPIC_NUM_PINS];
   unsigned long irq_states[IOAPIC_NUM_PINS];
   struct kvm_io_device dev;
   struct kvm *kvm;
   void (*ack_notifier)(void *opaque, int irq);
   spinlock_t lock;
   struct rtc_status rtc_status;
   struct delayed_work eoi_inject;
   u32 irq_eoi[IOAPIC_NUM_PINS];
   u32 irr_delivered;
};
 
#ifdef DEBUG
#define ASSERT(x)                              \
do {                                    \
   if (!(x)) {                            \
       printk(KERN_EMERG "assertion failed %s: %d: %s\n",    \
              __FILE__, __LINE__, #x);                \
       BUG();                            \
   }                                \
} while (0)
#else
#define ASSERT(x) do { } while (0)
#endif
 
static inline int ioapic_in_kernel(struct kvm *kvm)
{
   return irqchip_kernel(kvm);
}
 
void kvm_rtc_eoi_tracking_restore_one(struct kvm_vcpu *vcpu);
void kvm_ioapic_update_eoi(struct kvm_vcpu *vcpu, int vector,
           int trigger_mode);
int kvm_ioapic_init(struct kvm *kvm);
void kvm_ioapic_destroy(struct kvm *kvm);
int kvm_ioapic_set_irq(struct kvm_ioapic *ioapic, int irq, int irq_source_id,
              int level, bool line_status);
void kvm_ioapic_clear_all(struct kvm_ioapic *ioapic, int irq_source_id);
void kvm_get_ioapic(struct kvm *kvm, struct kvm_ioapic_state *state);
void kvm_set_ioapic(struct kvm *kvm, struct kvm_ioapic_state *state);
void kvm_ioapic_scan_entry(struct kvm_vcpu *vcpu,
              ulong *ioapic_handled_vectors);
void kvm_scan_ioapic_routes(struct kvm_vcpu *vcpu,
               ulong *ioapic_handled_vectors);
#endif