hc
2025-02-14 bbb9540dc49f70f6b703d1c8d1b85fa5f602d86e
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
// SPDX-License-Identifier: (GPL-2.0+ OR BSD-3-Clause)
/*
 * Copyright (C) STMicroelectronics 2019 - All Rights Reserved
 * Author: Alexandre Torgue <alexandre.torgue@st.com> for STMicroelectronics.
 */
 
#include "stm32mp153.dtsi"
 
/ {
   soc {
       gpu: gpu@59000000 {
           compatible = "vivante,gc";
           reg = <0x59000000 0x800>;
           interrupts = <GIC_SPI 109 IRQ_TYPE_LEVEL_HIGH>;
           clocks = <&rcc GPU>, <&rcc GPU_K>;
           clock-names = "bus" ,"core";
           resets = <&rcc GPU_R>;
       };
 
       dsi: dsi@5a000000 {
           compatible = "st,stm32-dsi";
           reg = <0x5a000000 0x800>;
           clocks = <&rcc DSI_K>, <&clk_hse>, <&rcc DSI_PX>;
           clock-names = "pclk", "ref", "px_clk";
           resets = <&rcc DSI_R>;
           reset-names = "apb";
           #address-cells = <1>;
           #size-cells = <0>;
           status = "disabled";
 
           ports {
               #address-cells = <1>;
               #size-cells = <0>;
           };
       };
   };
};