hc
2025-02-14 bbb9540dc49f70f6b703d1c8d1b85fa5f602d86e
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
// SPDX-License-Identifier: GPL-2.0 OR MIT
//
// Copyright 2019 Armadeus Systems <support@armadeus.com>
 
/dts-v1/;
#include "imx6ull-opos6ul.dtsi"
#include "imx6ul-imx6ull-opos6uldev.dtsi"
 
/ {
   model = "Armadeus Systems OPOS6UL SoM (i.MX6ULL) on OPOS6ULDev board";
   compatible = "armadeus,imx6ull-opos6uldev", "armadeus,imx6ull-opos6ul", "fsl,imx6ull";
};
 
&iomuxc_snvs {
   pinctrl-names = "default";
   pinctrl-0 = <&pinctrl_tamper_gpios>;
 
   pinctrl_tamper_gpios: tampergpiosgrp {
       fsl,pins = <
           MX6ULL_PAD_SNVS_TAMPER0__GPIO5_IO00    0x0b0b0
           MX6ULL_PAD_SNVS_TAMPER2__GPIO5_IO02    0x0b0b0
           MX6ULL_PAD_SNVS_TAMPER3__GPIO5_IO03    0x0b0b0
           MX6ULL_PAD_SNVS_TAMPER4__GPIO5_IO04    0x0b0b0
           MX6ULL_PAD_SNVS_TAMPER5__GPIO5_IO05    0x0b0b0
           MX6ULL_PAD_SNVS_TAMPER6__GPIO5_IO06    0x0b0b0
           MX6ULL_PAD_SNVS_TAMPER7__GPIO5_IO07    0x0b0b0
           MX6ULL_PAD_SNVS_TAMPER8__GPIO5_IO08    0x0b0b0
       >;
   };
 
   pinctrl_usbotg2_vbus: usbotg2vbusgrp {
       fsl,pins = <
           MX6ULL_PAD_SNVS_TAMPER9__GPIO5_IO09    0x1b0b0
       >;
   };
 
   pinctrl_w1: w1grp {
       fsl,pins = <
           MX6ULL_PAD_SNVS_TAMPER1__GPIO5_IO01    0x0b0b0
       >;
   };
};