hc
2024-03-22 f63cd4c03ea42695d5f9b0e1798edd196923aae6
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
/* SPDX-License-Identifier: GPL-2.0-only */
/*
 * Copyright (c) 2014 MediaTek Inc.
 * Author: Flora Fu <flora.fu@mediatek.com>
 */
 
#ifndef __LINUX_REGULATOR_MT6397_H
#define __LINUX_REGULATOR_MT6397_H
 
enum {
   MT6397_ID_VPCA15 = 0,
   MT6397_ID_VPCA7,
   MT6397_ID_VSRAMCA15,
   MT6397_ID_VSRAMCA7,
   MT6397_ID_VCORE,
   MT6397_ID_VGPU,
   MT6397_ID_VDRM,
   MT6397_ID_VIO18 = 7,
   MT6397_ID_VTCXO,
   MT6397_ID_VA28,
   MT6397_ID_VCAMA,
   MT6397_ID_VIO28,
   MT6397_ID_VUSB,
   MT6397_ID_VMC,
   MT6397_ID_VMCH,
   MT6397_ID_VEMC3V3,
   MT6397_ID_VGP1,
   MT6397_ID_VGP2,
   MT6397_ID_VGP3,
   MT6397_ID_VGP4,
   MT6397_ID_VGP5,
   MT6397_ID_VGP6,
   MT6397_ID_VIBR,
   MT6397_ID_RG_MAX,
};
 
#define MT6397_MAX_REGULATOR    MT6397_ID_RG_MAX
#define MT6397_REGULATOR_ID97    0x97
#define MT6397_REGULATOR_ID91    0x91
 
#endif /* __LINUX_REGULATOR_MT6397_H */