hc
2024-05-08 f309769f8af08599af39b6de4f675784ce76530d
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
1290
1291
1292
1293
1294
1295
1296
1297
1298
1299
1300
1301
1302
1303
1304
1305
1306
1307
1308
1309
1310
1311
1312
1313
1314
1315
1316
1317
1318
1319
1320
1321
1322
1323
1324
1325
1326
1327
1328
1329
1330
1331
1332
1333
1334
1335
1336
1337
1338
1339
1340
1341
1342
1343
1344
1345
1346
1347
1348
1349
1350
1351
1352
1353
1354
1355
1356
1357
1358
1359
1360
1361
1362
1363
1364
1365
1366
1367
1368
1369
1370
1371
1372
1373
1374
1375
1376
1377
1378
1379
1380
1381
1382
1383
1384
1385
1386
1387
1388
1389
1390
1391
1392
1393
1394
1395
1396
1397
1398
1399
1400
1401
1402
1403
1404
1405
1406
1407
1408
1409
1410
1411
1412
1413
1414
1415
1416
1417
1418
1419
1420
1421
1422
1423
1424
1425
1426
1427
1428
1429
1430
1431
1432
1433
1434
1435
1436
1437
1438
1439
1440
1441
1442
1443
1444
1445
1446
1447
1448
1449
1450
1451
1452
1453
1454
1455
1456
1457
1458
1459
1460
1461
1462
1463
1464
1465
1466
1467
1468
1469
1470
1471
1472
1473
1474
1475
1476
1477
1478
1479
1480
1481
1482
1483
1484
1485
1486
1487
1488
1489
1490
1491
1492
1493
1494
1495
1496
1497
1498
1499
1500
1501
1502
1503
1504
1505
1506
1507
1508
1509
1510
1511
1512
1513
1514
1515
1516
1517
1518
1519
1520
1521
1522
1523
1524
1525
1526
1527
1528
1529
1530
1531
1532
1533
1534
1535
1536
1537
1538
1539
1540
1541
1542
1543
1544
1545
1546
1547
1548
1549
1550
1551
1552
1553
1554
1555
1556
1557
1558
1559
1560
1561
1562
1563
1564
1565
1566
1567
1568
1569
1570
1571
1572
1573
1574
1575
1576
1577
1578
1579
1580
1581
1582
1583
1584
1585
1586
1587
1588
1589
1590
1591
1592
1593
1594
1595
1596
1597
1598
1599
1600
1601
1602
1603
1604
1605
1606
1607
1608
1609
1610
1611
1612
1613
1614
1615
1616
1617
1618
1619
1620
1621
1622
1623
1624
1625
1626
1627
1628
1629
1630
1631
1632
1633
1634
1635
1636
1637
1638
1639
1640
1641
1642
1643
1644
1645
1646
1647
1648
1649
1650
1651
1652
1653
1654
1655
1656
1657
1658
1659
1660
1661
1662
1663
1664
1665
1666
1667
1668
1669
1670
1671
1672
1673
1674
1675
1676
1677
1678
1679
1680
1681
1682
1683
1684
1685
1686
1687
1688
1689
1690
1691
1692
1693
1694
1695
1696
1697
1698
1699
1700
/******************************************************************************
 *
 * Copyright(c) 2007 - 2017  Realtek Corporation.
 *
 * This program is free software; you can redistribute it and/or modify it
 * under the terms of version 2 of the GNU General Public License as
 * published by the Free Software Foundation.
 *
 * This program is distributed in the hope that it will be useful, but WITHOUT
 * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
 * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
 * more details.
 *
 * The full GNU General Public License is included in this distribution in the
 * file called LICENSE.
 *
 * Contact Information:
 * wlanfae <wlanfae@realtek.com>
 * Realtek Corporation, No. 2, Innovation Road II, Hsinchu Science Park,
 * Hsinchu 300, Taiwan.
 *
 * Larry Finger <Larry.Finger@lwfinger.net>
 *
 *****************************************************************************/
 
/*************************************************************
 * include files
 * *************************************************************/
#include "mp_precomp.h"
#include "phydm_precomp.h"
 
#ifdef PHYDM_LNA_SAT_CHK_SUPPORT
 
#ifdef PHYDM_LNA_SAT_CHK_TYPE1
void phydm_lna_sat_chk_init(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t *lna_info = &dm->dm_lna_sat_info;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s ==>\n", __func__);
 
   lna_info->check_time = 0;
   lna_info->sat_cnt_acc_patha = 0;
   lna_info->sat_cnt_acc_pathb = 0;
   #ifdef PHYDM_IC_ABOVE_3SS
   lna_info->sat_cnt_acc_pathc = 0;
   #endif
   #ifdef PHYDM_IC_ABOVE_4SS
   lna_info->sat_cnt_acc_pathd = 0;
   #endif
   lna_info->cur_sat_status = 0;
   lna_info->pre_sat_status = 0;
   lna_info->cur_timer_check_cnt = 0;
   lna_info->pre_timer_check_cnt = 0;
 
   #if (RTL8198F_SUPPORT || RTL8814B_SUPPORT)
   if (dm->support_ic_type & (ODM_RTL8198F | ODM_RTL8814B | ODM_RTL8814C))
       phydm_lna_sat_chk_bb_init(dm);
   #endif
}
 
#if (RTL8198F_SUPPORT || RTL8814B_SUPPORT)
void phydm_lna_sat_chk_bb_init(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t *lna_info = &dm->dm_lna_sat_info;
 
   boolean disable_bb_switch_tab = false;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s ==>\n", __func__);
 
   /*@set table switch mux r_6table_sel_anten*/
   odm_set_bb_reg(dm, 0x18ac, BIT(8), 0);
 
   /*@tab decision when idle*/
   odm_set_bb_reg(dm, 0x18ac, BIT(16), disable_bb_switch_tab);
   odm_set_bb_reg(dm, 0x41ac, BIT(16), disable_bb_switch_tab);
   odm_set_bb_reg(dm, 0x52ac, BIT(16), disable_bb_switch_tab);
   odm_set_bb_reg(dm, 0x53ac, BIT(16), disable_bb_switch_tab);
   /*@tab decision when ofdmcca*/
   odm_set_bb_reg(dm, 0x18ac, BIT(17), disable_bb_switch_tab);
   odm_set_bb_reg(dm, 0x41ac, BIT(17), disable_bb_switch_tab);
   odm_set_bb_reg(dm, 0x52ac, BIT(17), disable_bb_switch_tab);
   odm_set_bb_reg(dm, 0x53ac, BIT(17), disable_bb_switch_tab);
}
 
void phydm_set_ofdm_agc_tab_path(
   void *dm_void,
   u8 tab_sel,
   enum rf_path path)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s ==>\n", __func__);
   if (dm->support_ic_type &
       (ODM_RTL8198F | ODM_RTL8814B | ODM_RTL8814C)) {
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "set AGC Tab%d\n", tab_sel);
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "r_6table_sel_anten = 0x%x\n",
             odm_get_bb_reg(dm, 0x18ac, BIT(8)));
   }
 
   if (dm->support_ic_type & ODM_RTL8198F) {
       /*@table sel:0/2, mapping 2 to 1 */
       if (tab_sel == OFDM_AGC_TAB_0) {
           odm_set_bb_reg(dm, 0x18ac, BIT(4), 0);
           odm_set_bb_reg(dm, 0x41ac, BIT(4), 0);
           odm_set_bb_reg(dm, 0x52ac, BIT(4), 0);
           odm_set_bb_reg(dm, 0x53ac, BIT(4), 0);
       } else if (tab_sel == OFDM_AGC_TAB_2) {
           odm_set_bb_reg(dm, 0x18ac, BIT(4), 1);
           odm_set_bb_reg(dm, 0x41ac, BIT(4), 1);
           odm_set_bb_reg(dm, 0x52ac, BIT(4), 1);
           odm_set_bb_reg(dm, 0x53ac, BIT(4), 1);
       } else {
           odm_set_bb_reg(dm, 0x18ac, BIT(4), 0);
           odm_set_bb_reg(dm, 0x41ac, BIT(4), 0);
           odm_set_bb_reg(dm, 0x52ac, BIT(4), 0);
           odm_set_bb_reg(dm, 0x53ac, BIT(4), 0);
       }
   } else if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C)) {
       if (tab_sel == OFDM_AGC_TAB_0) {
           odm_set_bb_reg(dm, 0x18ac, 0xf0, 0);
           odm_set_bb_reg(dm, 0x41ac, 0xf0, 0);
           odm_set_bb_reg(dm, 0x52ac, 0xf0, 0);
           odm_set_bb_reg(dm, 0x53ac, 0xf0, 0);
       } else if (tab_sel == OFDM_AGC_TAB_2) {
           odm_set_bb_reg(dm, 0x18ac, 0xf0, 2);
           odm_set_bb_reg(dm, 0x41ac, 0xf0, 2);
           odm_set_bb_reg(dm, 0x52ac, 0xf0, 2);
           odm_set_bb_reg(dm, 0x53ac, 0xf0, 2);
       } else {
           odm_set_bb_reg(dm, 0x18ac, 0xf0, 0);
           odm_set_bb_reg(dm, 0x41ac, 0xf0, 0);
           odm_set_bb_reg(dm, 0x52ac, 0xf0, 0);
           odm_set_bb_reg(dm, 0x53ac, 0xf0, 0);
       }
   }
}
 
u8 phydm_get_ofdm_agc_tab_path(
   void *dm_void,
   enum rf_path path)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   u8 tab_sel = 0;
 
   if (dm->support_ic_type & ODM_RTL8198F) {
       tab_sel = (u8)odm_get_bb_reg(dm, R_0x18ac, BIT(4));
       if (tab_sel == 0)
           tab_sel = OFDM_AGC_TAB_0;
       else if (tab_sel == 1)
           tab_sel = OFDM_AGC_TAB_2;
   } else if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C)) {
       tab_sel = (u8)odm_get_bb_reg(dm, R_0x18ac, 0xf0);
       if (tab_sel == 0)
           tab_sel = OFDM_AGC_TAB_0;
       else if (tab_sel == 2)
           tab_sel = OFDM_AGC_TAB_2;
   }
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "get path %d AGC Tab %d\n",
         path, tab_sel);
   return tab_sel;
}
#endif /*@#if (RTL8198F_SUPPORT || RTL8814B_SUPPORT)*/
 
void phydm_set_ofdm_agc_tab(
   void *dm_void,
   u8 tab_sel)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
 
   /*@table sel:0/2, 1 is used for CCK */
   if (tab_sel == OFDM_AGC_TAB_0)
       odm_set_bb_reg(dm, R_0xc70, 0x1e00, OFDM_AGC_TAB_0);
   else if (tab_sel == OFDM_AGC_TAB_2)
       odm_set_bb_reg(dm, R_0xc70, 0x1e00, OFDM_AGC_TAB_2);
   else
       odm_set_bb_reg(dm, R_0xc70, 0x1e00, OFDM_AGC_TAB_0);
}
 
u8 phydm_get_ofdm_agc_tab(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
 
   return (u8)odm_get_bb_reg(dm, R_0xc70, 0x1e00);
}
 
void phydm_lna_sat_chk(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_dig_struct *dig_t = &dm->dm_dig_table;
   struct phydm_lna_sat_t *lna_info = &dm->dm_lna_sat_info;
   u8 igi_rssi_min;
   u8 rssi_min = dm->rssi_min;
   u32 sat_status_a, sat_status_b;
   #ifdef PHYDM_IC_ABOVE_3SS
   u32 sat_status_c;
   #endif
   #ifdef PHYDM_IC_ABOVE_4SS
   u32 sat_status_d;
   #endif
   u8 igi_restore = dig_t->cur_ig_value;
   u8 i, chk_cnt = lna_info->chk_cnt;
   u32 lna_sat_cnt_thd = 0;
   u8 agc_tab;
   u32 max_check_time = 0;
   /*@use rssi_max if rssi_min is not stable;*/
   /*@rssi_min = dm->rssi_max;*/
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "\n%s ==>\n", __func__);
 
   if (!(dm->support_ability & ODM_BB_LNA_SAT_CHK)) {
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "Func disable\n");
       return;
   }
 
   if (lna_info->is_disable_lna_sat_chk) {
       phydm_lna_sat_chk_init(dm);
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "disable_lna_sat_chk\n");
       return;
   }
 
   /*@move igi to target pin of rssi_min */
   if (rssi_min == 0 || rssi_min == 0xff) {
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
             "rssi_min=%d, set AGC Tab0\n", rssi_min);
       /*@adapt agc table 0*/
       phydm_set_ofdm_agc_tab(dm, OFDM_AGC_TAB_0);
       phydm_lna_sat_chk_init(dm);
       return;
   } else if (rssi_min % 2 != 0) {
       igi_rssi_min = rssi_min + DIFF_RSSI_TO_IGI - 1;
   } else {
       igi_rssi_min = rssi_min + DIFF_RSSI_TO_IGI;
   }
 
   if ((lna_info->chk_period > 0) && (lna_info->chk_period <= ONE_SEC_MS))
       max_check_time = chk_cnt * (ONE_SEC_MS / (lna_info->chk_period)) * 5;
   else
       max_check_time = chk_cnt * 5;
 
   lna_sat_cnt_thd = (max_check_time * lna_info->chk_duty_cycle) / 100;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
         "check_time=%d, rssi_min=%d, igi_rssi_min=0x%x\nchk_cnt=%d, chk_period=%d, max_check_time=%d, lna_sat_cnt_thd=%d\n",
         lna_info->check_time,
         rssi_min,
         igi_rssi_min,
         chk_cnt,
         lna_info->chk_period,
         max_check_time,
         lna_sat_cnt_thd);
 
   odm_write_dig(dm, igi_rssi_min);
 
   /*@adapt agc table 0 check saturation status*/
   #if (RTL8198F_SUPPORT || RTL8814B_SUPPORT)
   if (dm->support_ic_type & (ODM_RTL8198F | ODM_RTL8814B | ODM_RTL8814C))
       phydm_set_ofdm_agc_tab_path(dm, OFDM_AGC_TAB_0, RF_PATH_A);
   else
   #endif
       phydm_set_ofdm_agc_tab(dm, OFDM_AGC_TAB_0);
   /*@open rf power detection ckt & set detection range */
#if (RTL8198F_SUPPORT)
   if (dm->support_ic_type & ODM_RTL8198F) {
       /*@set rf detection range (threshold)*/
       config_phydm_write_rf_reg_8198f(dm, RF_PATH_A, 0x85,
                       0x3f, 0x3f);
       config_phydm_write_rf_reg_8198f(dm, RF_PATH_B, 0x85,
                       0x3f, 0x3f);
       config_phydm_write_rf_reg_8198f(dm, RF_PATH_C, 0x85,
                       0x3f, 0x3f);
       config_phydm_write_rf_reg_8198f(dm, RF_PATH_D, 0x85,
                       0x3f, 0x3f);
       /*@open rf power detection ckt*/
       config_phydm_write_rf_reg_8198f(dm, RF_PATH_A, 0x86, 0x10, 1);
       config_phydm_write_rf_reg_8198f(dm, RF_PATH_B, 0x86, 0x10, 1);
       config_phydm_write_rf_reg_8198f(dm, RF_PATH_C, 0x86, 0x10, 1);
       config_phydm_write_rf_reg_8198f(dm, RF_PATH_D, 0x86, 0x10, 1);
   }
#elif (RTL8814B_SUPPORT)
   if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C)) {
       /*@set rf detection range (threshold)*/
       config_phydm_write_rf_reg_8814b(dm, RF_PATH_A, 0x8B, 0x3, 0x3);
       config_phydm_write_rf_reg_8814b(dm, RF_PATH_B, 0x8B, 0x3, 0x3);
       config_phydm_write_rf_reg_8814b(dm, RF_PATH_C, 0x8B, 0x3, 0x3);
       config_phydm_write_rf_reg_8814b(dm, RF_PATH_D, 0x8B, 0x3, 0x3);
       /*@open rf power detection ckt*/
       config_phydm_write_rf_reg_8814b(dm, RF_PATH_A, 0x8B, 0x4, 1);
       config_phydm_write_rf_reg_8814b(dm, RF_PATH_B, 0x8B, 0x4, 1);
       config_phydm_write_rf_reg_8814b(dm, RF_PATH_C, 0x8B, 0x4, 1);
       config_phydm_write_rf_reg_8814b(dm, RF_PATH_D, 0x8B, 0x4, 1);
   }
#else
   odm_set_rf_reg(dm, RF_PATH_A, RF_0x86, 0x1f, 0x10);
   odm_set_rf_reg(dm, RF_PATH_B, RF_0x86, 0x1f, 0x10);
   #ifdef PHYDM_IC_ABOVE_3SS
   odm_set_rf_reg(dm, RF_PATH_C, RF_0x86, 0x1f, 0x10);
   #endif
   #ifdef PHYDM_IC_ABOVE_4SS
   odm_set_rf_reg(dm, RF_PATH_D, RF_0x86, 0x1f, 0x10);
   #endif
#endif
 
   /*@check saturation status*/
   for (i = 0; i < chk_cnt; i++) {
#if (RTL8198F_SUPPORT)
   if (dm->support_ic_type & ODM_RTL8198F) {
       sat_status_a = config_phydm_read_rf_reg_8198f(dm, RF_PATH_A,
                                 RF_0xae,
                                 0xe0000);
       sat_status_b = config_phydm_read_rf_reg_8198f(dm, RF_PATH_B,
                                 RF_0xae,
                                 0xe0000);
       sat_status_c = config_phydm_read_rf_reg_8198f(dm, RF_PATH_C,
                                 RF_0xae,
                                 0xe0000);
       sat_status_d = config_phydm_read_rf_reg_8198f(dm, RF_PATH_D,
                                 RF_0xae,
                                 0xe0000);
   }
#elif (RTL8814B_SUPPORT)
   if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C)) {
   /*@read peak detector info from 8814B rf reg*/
       sat_status_a = config_phydm_read_rf_reg_8814b(dm, RF_PATH_A,
                                 RF_0xae,
                                 0xc0000);
       sat_status_b = config_phydm_read_rf_reg_8814b(dm, RF_PATH_B,
                                 RF_0xae,
                                 0xc0000);
       sat_status_c = config_phydm_read_rf_reg_8814b(dm, RF_PATH_C,
                                 RF_0xae,
                                 0xc0000);
       sat_status_d = config_phydm_read_rf_reg_8814b(dm, RF_PATH_D,
                                 RF_0xae,
                                 0xc0000);
   }
#else
       sat_status_a = odm_get_rf_reg(dm, RF_PATH_A, RF_0xae, 0xc0000);
       sat_status_b = odm_get_rf_reg(dm, RF_PATH_B, RF_0xae, 0xc0000);
       #ifdef PHYDM_IC_ABOVE_3SS
       sat_status_c = odm_get_rf_reg(dm, RF_PATH_C, RF_0xae, 0xc0000);
       #endif
       #ifdef PHYDM_IC_ABOVE_4SS
       sat_status_d = odm_get_rf_reg(dm, RF_PATH_D, RF_0xae, 0xc0000);
       #endif
#endif
 
       if (sat_status_a != 0)
           lna_info->sat_cnt_acc_patha++;
       if (sat_status_b != 0)
           lna_info->sat_cnt_acc_pathb++;
       #ifdef PHYDM_IC_ABOVE_3SS
       if (sat_status_c != 0)
           lna_info->sat_cnt_acc_pathc++;
       #endif
       #ifdef PHYDM_IC_ABOVE_4SS
       if (sat_status_d != 0)
           lna_info->sat_cnt_acc_pathd++;
       #endif
 
       if (lna_info->sat_cnt_acc_patha >= lna_sat_cnt_thd ||
           lna_info->sat_cnt_acc_pathb >= lna_sat_cnt_thd ||
           #ifdef PHYDM_IC_ABOVE_3SS
           lna_info->sat_cnt_acc_pathc >= lna_sat_cnt_thd ||
           #endif
           #ifdef PHYDM_IC_ABOVE_4SS
           lna_info->sat_cnt_acc_pathd >= lna_sat_cnt_thd ||
           #endif
           0) {
           lna_info->cur_sat_status = 1;
           PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
                 "cur_sat_status=%d, check_time=%d\n",
                 lna_info->cur_sat_status,
                 lna_info->check_time);
           break;
       }
       lna_info->cur_sat_status = 0;
   }
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
         "cur_sat_status=%d, pre_sat_status=%d, sat_cnt_acc_patha=%d, sat_cnt_acc_pathb=%d\n",
         lna_info->cur_sat_status,
         lna_info->pre_sat_status,
         lna_info->sat_cnt_acc_patha,
         lna_info->sat_cnt_acc_pathb);
 
   #ifdef PHYDM_IC_ABOVE_4SS
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
         "cur_sat_status=%d, pre_sat_status=%d, sat_cnt_acc_pathc=%d, sat_cnt_acc_pathd=%d\n",
         lna_info->cur_sat_status,
         lna_info->pre_sat_status,
         lna_info->sat_cnt_acc_pathc,
         lna_info->sat_cnt_acc_pathd);
   #endif
   /*@agc table decision*/
   if (lna_info->cur_sat_status) {
       if (!lna_info->dis_agc_table_swh)
           #if (RTL8198F_SUPPORT || RTL8814B_SUPPORT)
           if (dm->support_ic_type &
               (ODM_RTL8198F | ODM_RTL8814B | ODM_RTL8814C))
               phydm_set_ofdm_agc_tab_path(dm,
                               OFDM_AGC_TAB_2,
                               RF_PATH_A);
           else
           #endif
               phydm_set_ofdm_agc_tab(dm, OFDM_AGC_TAB_2);
       else
           PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
                 "disable set to AGC Tab%d\n", OFDM_AGC_TAB_2);
       lna_info->check_time = 0;
       lna_info->sat_cnt_acc_patha = 0;
       lna_info->sat_cnt_acc_pathb = 0;
       #ifdef PHYDM_IC_ABOVE_3SS
       lna_info->sat_cnt_acc_pathc = 0;
       #endif
       #ifdef PHYDM_IC_ABOVE_4SS
       lna_info->sat_cnt_acc_pathd = 0;
       #endif
       lna_info->pre_sat_status = lna_info->cur_sat_status;
 
   } else if (lna_info->check_time <= (max_check_time - 1)) {
       if (lna_info->pre_sat_status && !lna_info->dis_agc_table_swh)
           #if (RTL8198F_SUPPORT || RTL8814B_SUPPORT)
           if (dm->support_ic_type &
               (ODM_RTL8198F | ODM_RTL8814B | ODM_RTL8814C))
               phydm_set_ofdm_agc_tab_path(dm,
                               OFDM_AGC_TAB_2,
                               RF_PATH_A);
           else
           #endif
               phydm_set_ofdm_agc_tab(dm, OFDM_AGC_TAB_2);
 
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "ckeck time not reached\n");
       if (lna_info->dis_agc_table_swh)
           PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
                 "disable set to AGC Tab%d\n", OFDM_AGC_TAB_2);
       lna_info->check_time++;
 
   } else if (lna_info->check_time >= max_check_time) {
       if (!lna_info->dis_agc_table_swh)
           #if (RTL8198F_SUPPORT || RTL8814B_SUPPORT)
           if (dm->support_ic_type &
               (ODM_RTL8198F | ODM_RTL8814B | ODM_RTL8814C))
               phydm_set_ofdm_agc_tab_path(dm,
                               OFDM_AGC_TAB_0,
                               RF_PATH_A);
           else
           #endif
               phydm_set_ofdm_agc_tab(dm, OFDM_AGC_TAB_0);
 
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "ckeck time reached\n");
       if (lna_info->dis_agc_table_swh)
           PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
                 "disable set to AGC Tab%d\n", OFDM_AGC_TAB_0);
       lna_info->check_time = 0;
       lna_info->sat_cnt_acc_patha = 0;
       lna_info->sat_cnt_acc_pathb = 0;
       #ifdef PHYDM_IC_ABOVE_3SS
       lna_info->sat_cnt_acc_pathc = 0;
       #endif
       #ifdef PHYDM_IC_ABOVE_4SS
       lna_info->sat_cnt_acc_pathd = 0;
       #endif
       lna_info->pre_sat_status = lna_info->cur_sat_status;
   }
 
   #if (RTL8198F_SUPPORT || RTL8814B_SUPPORT)
   if (dm->support_ic_type & (ODM_RTL8198F | ODM_RTL8814B | ODM_RTL8814C))
       agc_tab = phydm_get_ofdm_agc_tab_path(dm, RF_PATH_A);
   else
   #endif
       agc_tab = phydm_get_ofdm_agc_tab(dm);
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "use AGC tab %d\n", agc_tab);
 
   /*@restore previous igi*/
   odm_write_dig(dm, igi_restore);
   lna_info->cur_timer_check_cnt++;
   odm_set_timer(dm, &lna_info->phydm_lna_sat_chk_timer,
             lna_info->chk_period);
}
 
void phydm_lna_sat_chk_callback(
   void *dm_void
 
   )
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "\n%s ==>\n", __func__);
   phydm_lna_sat_chk(dm);
}
 
void phydm_lna_sat_chk_timers(
   void *dm_void,
   u8 state)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t *lna_info = &dm->dm_lna_sat_info;
 
   if (state == INIT_LNA_SAT_CHK_TIMMER) {
       odm_initialize_timer(dm,
                    &lna_info->phydm_lna_sat_chk_timer,
                    (void *)phydm_lna_sat_chk_callback, NULL,
                    "phydm_lna_sat_chk_timer");
   } else if (state == CANCEL_LNA_SAT_CHK_TIMMER) {
       odm_cancel_timer(dm, &lna_info->phydm_lna_sat_chk_timer);
   } else if (state == RELEASE_LNA_SAT_CHK_TIMMER) {
       odm_release_timer(dm, &lna_info->phydm_lna_sat_chk_timer);
   }
}
 
void phydm_lna_sat_chk_watchdog_type1(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t *lna_info = &dm->dm_lna_sat_info;
 
   u8 rssi_min = dm->rssi_min;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s ==>\n", __func__);
 
   if (!(dm->support_ability & ODM_BB_LNA_SAT_CHK)) {
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
             "func disable\n");
       return;
   }
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
         "pre_timer_check_cnt=%d, cur_timer_check_cnt=%d\n",
         lna_info->pre_timer_check_cnt,
         lna_info->cur_timer_check_cnt);
 
   if (lna_info->is_disable_lna_sat_chk) {
       phydm_lna_sat_chk_init(dm);
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
             "is_disable_lna_sat_chk=%d, return\n",
             lna_info->is_disable_lna_sat_chk);
       return;
   }
 
   if (rssi_min == 0 || rssi_min == 0xff) {
       /*@adapt agc table 0 */
       phydm_set_ofdm_agc_tab(dm, OFDM_AGC_TAB_0);
       phydm_lna_sat_chk_init(dm);
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
             "rssi_min=%d, return\n", rssi_min);
       return;
   }
 
   if (lna_info->cur_timer_check_cnt == lna_info->pre_timer_check_cnt) {
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "fail, restart timer\n");
       odm_set_timer(dm, &lna_info->phydm_lna_sat_chk_timer,
                 lna_info->chk_period);
   } else {
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "Timer check pass\n");
   }
   lna_info->pre_timer_check_cnt = lna_info->cur_timer_check_cnt;
}
 
#endif /*@#ifdef PHYDM_LNA_SAT_CHK_TYPE1*/
 
#ifdef PHYDM_LNA_SAT_CHK_TYPE2
 
void phydm_bubble_sort(
   void *dm_void,
   u8 *array,
   u16 array_length)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   u16 i, j;
   u8 temp;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s ==>\n", __func__);
   for (i = 0; i < (array_length - 1); i++) {
       for (j = (i + 1); j < (array_length); j++) {
           if (array[i] > array[j]) {
               temp = array[i];
               array[i] = array[j];
               array[j] = temp;
           }
       }
   }
}
 
void phydm_lna_sat_chk_type2_init(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
   u8 real_shift = pinfo->total_bit_shift;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s ==>\n", __func__);
 
   pinfo->total_cnt_snr = 1 << real_shift;
   pinfo->is_sm_done = TRUE;
   pinfo->is_snr_done = FALSE;
   pinfo->cur_snr_mean = 0;
   pinfo->cur_snr_var = 0;
   pinfo->cur_lower_snr_mean = 0;
   pinfo->pre_snr_mean = 0;
   pinfo->pre_snr_var = 0;
   pinfo->pre_lower_snr_mean = 0;
   pinfo->nxt_state = ORI_TABLE_MONITOR;
   pinfo->pre_state = ORI_TABLE_MONITOR;
}
 
void phydm_snr_collect(
   void *dm_void,
   u8 rx_snr)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
 
   if (pinfo->is_sm_done) {
       /* @adapt only path-A for calculation */
       pinfo->snr_statistic[pinfo->cnt_snr_statistic] = rx_snr;
 
       if (pinfo->cnt_snr_statistic == (pinfo->total_cnt_snr - 1)) {
           pinfo->is_snr_done = TRUE;
           pinfo->cnt_snr_statistic = 0;
       } else {
           pinfo->cnt_snr_statistic++;
       }
   } else {
       return;
   }
}
 
void phydm_parsing_snr(void *dm_void, void *pktinfo_void, s8 *rx_snr)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *lna_t = &dm->dm_lna_sat_info;
   struct phydm_perpkt_info_struct *pktinfo = NULL;
   u8 target_macid = dm->rssi_min_macid;
 
   if (!(dm->support_ability & ODM_BB_LNA_SAT_CHK))
       return;
 
   pktinfo = (struct phydm_perpkt_info_struct *)pktinfo_void;
 
   if (!pktinfo->is_packet_match_bssid)
       return;
 
   if (lna_t->force_traget_macid != 0)
       target_macid = lna_t->force_traget_macid;
 
   if (target_macid != pktinfo->station_id)
       return;
 
   phydm_snr_collect(dm, rx_snr[0]); /*path-A B C D???*/
}
 
void phydm_snr_data_processing(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
   u8 real_shift = pinfo->total_bit_shift;
   u16 total_snr_cnt = pinfo->total_cnt_snr;
   u16 total_loop_cnt = (total_snr_cnt - 1), i;
   u32 temp;
   u32 sum_snr_statistic = 0;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s ==>\n", __func__);
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
         "total_loop_cnt=%d\n", total_loop_cnt);
 
   for (i = 0; (i <= total_loop_cnt); i++) {
       if (pinfo->is_snr_detail_en) {
           PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
                 "snr[%d]=%d\n", i, pinfo->snr_statistic[i]);
       }
 
       sum_snr_statistic += (u32)(pinfo->snr_statistic[i]);
 
       pinfo->snr_statistic_sqr[i] = (u16)(pinfo->snr_statistic[i] * pinfo->snr_statistic[i]);
   }
 
   phydm_bubble_sort(dm, pinfo->snr_statistic, pinfo->total_cnt_snr);
 
   /*update SNR's cur mean*/
   pinfo->cur_snr_mean = (sum_snr_statistic >> real_shift);
 
   for (i = 0; (i <= total_loop_cnt); i++) {
       if (pinfo->snr_statistic[i] >= pinfo->cur_snr_mean)
           temp = pinfo->snr_statistic[i] - pinfo->cur_snr_mean;
       else
           temp = pinfo->cur_snr_mean - pinfo->snr_statistic[i];
 
       pinfo->cur_snr_var += (temp * temp);
   }
 
   /*update SNR's VAR*/
   pinfo->cur_snr_var = (pinfo->cur_snr_var >> real_shift);
 
   /*@acquire lower SNR's statistics*/
   temp = 0;
   pinfo->cnt_lower_snr_statistic = (total_snr_cnt >> pinfo->lwr_snr_ratio_bit_shift);
   pinfo->cnt_lower_snr_statistic = MAX_2(pinfo->cnt_lower_snr_statistic, SNR_RPT_MAX);
 
   for (i = 0; i < pinfo->cnt_lower_snr_statistic; i++)
       temp += pinfo->snr_statistic[i];
 
   pinfo->cur_lower_snr_mean = temp >> (real_shift - pinfo->lwr_snr_ratio_bit_shift);
}
 
boolean phydm_is_snr_improve(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
   boolean is_snr_improve;
   u8 cur_state = pinfo->nxt_state;
   u32 cur_mean = pinfo->cur_snr_mean;
   u32 pre_mean = pinfo->pre_snr_mean;
   u32 cur_lower_mean = pinfo->cur_lower_snr_mean;
   u32 pre_lower_mean = pinfo->pre_lower_snr_mean;
   u32 cur_var = pinfo->cur_snr_var;
 
   /*special case, zero VAR, interference is gone*/
    /*@make sure pre_var is larger enough*/
   if (cur_state == SAT_TABLE_MONITOR ||
       cur_state == ORI_TABLE_TRAINING) {
       if (cur_mean >= pre_mean) {
           if (cur_var == 0)
               return true;
       }
   }
#if 0
   /*special case, mean degrade less than VAR improvement*/
   /*@make sure pre_var is larger enough*/
   if (cur_state == ORI_TABLE_MONITOR &&
       cur_mean < pre_mean &&
       cur_var < pre_var) {
       diff_mean = pre_mean - cur_mean;
       diff_var = pre_var - cur_var;
       return (diff_var > (2 * diff_mean * diff_mean)) ? true : false;
   }
 
#endif
   if (cur_lower_mean >= (pre_lower_mean + pinfo->delta_snr_mean))
       is_snr_improve = true;
   else
       is_snr_improve = false;
#if 0
/* @condition refine, mean is bigger enough or VAR is smaller enough*/
/* @1. from mean's view, mean improve delta_snr_mean(2), VAR not degrade lot*/
   if (cur_mean > (pre_mean + pinfo->delta_snr_mean)) {
       is_mean_improve = TRUE;
       is_var_improve = (cur_var <= pre_var + dm->delta_snr_var)
                ? TRUE : FALSE;
 
   } else if (cur_var + dm->delta_snr_var <= pre_var) {
       is_var_improve = TRUE;
       is_mean_improve = ((cur_mean + 1) >= pre_mean) ? TRUE : FALSE;
   } else {
       return false;
   }
#endif
   return is_snr_improve;
}
 
boolean phydm_is_snr_degrade(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
   u32 cur_lower_mean = pinfo->cur_lower_snr_mean;
   u32 pre_lower_mean = pinfo->pre_lower_snr_mean;
   boolean is_degrade;
 
   if (cur_lower_mean <= (pre_lower_mean - pinfo->delta_snr_mean))
       is_degrade = TRUE;
   else
       is_degrade = FALSE;
#if 0
   is_mean_dgrade = (pinfo->cur_snr_mean + pinfo->delta_snr_mean <= pinfo->pre_snr_mean) ? TRUE : FALSE;
   is_var_degrade = (pinfo->cur_snr_var > (pinfo->pre_snr_var + pinfo->delta_snr_mean)) ? TRUE : FALSE;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s: cur_mean=%d, pre_mean=%d, cur_var=%d, pre_var=%d\n",
         __func__,
         pinfo->cur_snr_mean,
         pinfo->pre_snr_mean,
         pinfo->cur_snr_var,
         pinfo->pre_snr_var);
 
   return (is_mean_dgrade & is_var_degrade);
#endif
   return is_degrade;
}
 
boolean phydm_is_large_var(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
   boolean is_large_var = (pinfo->cur_snr_var >= pinfo->snr_var_thd) ? TRUE : FALSE;
 
   return is_large_var;
}
 
void phydm_update_pre_status(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
 
   pinfo->pre_lower_snr_mean = pinfo->cur_lower_snr_mean;
   pinfo->pre_snr_mean = pinfo->cur_snr_mean;
   pinfo->pre_snr_var = pinfo->cur_snr_var;
}
 
void phydm_ori_table_monitor(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
 
   if (phydm_is_large_var(dm)) {
       pinfo->nxt_state = SAT_TABLE_TRAINING;
       config_phydm_switch_agc_tab_8822b(dm, *dm->channel, LNA_SAT_AGC_TABLE);
   } else {
       pinfo->nxt_state = ORI_TABLE_MONITOR;
       /*switch to anti-sat table*/
       config_phydm_switch_agc_tab_8822b(dm, *dm->channel, DEFAULT_AGC_TABLE);
   }
   phydm_update_pre_status(dm);
   pinfo->pre_state = ORI_TABLE_MONITOR;
}
 
void phydm_sat_table_training(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
 
   #if 0
   if pre_state = ORI_TABLE_MONITOR || SAT_TABLE_TRY_FAIL,
   /*@"pre" adapt ori-table, "cur" adapt sat-table*/
   /*@adapt ori table*/
   if (pinfo->pre_state == ORI_TABLE_MONITOR) {
       pinfo->nxt_state = SAT_TABLE_TRAINING;
       config_phydm_switch_agc_tab_8822b(dm, *dm->channel, LNA_SAT_AGC_TABLE);
   } else {
   #endif
   if (phydm_is_snr_improve(dm)) {
       pinfo->nxt_state = SAT_TABLE_MONITOR;
   } else {
       pinfo->nxt_state = SAT_TABLE_TRY_FAIL;
       config_phydm_switch_agc_tab_8822b(dm, *dm->channel, DEFAULT_AGC_TABLE);
   }
   /*@}*/
 
   phydm_update_pre_status(dm);
   pinfo->pre_state = SAT_TABLE_TRAINING;
}
 
void phydm_sat_table_try_fail(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
 
   /* @if pre_state = SAT_TABLE_TRAINING, "pre" adapt sat-table, "cur" adapt ori-table */
   /* @if pre_state = SAT_TABLE_TRY_FAIL, "pre" adapt ori-table, "cur" adapt ori-table */
 
   if (phydm_is_large_var(dm)) {
       if (phydm_is_snr_degrade(dm)) {
           pinfo->nxt_state = SAT_TABLE_TRAINING;
           config_phydm_switch_agc_tab_8822b(dm, *dm->channel, LNA_SAT_AGC_TABLE);
       } else {
           pinfo->nxt_state = SAT_TABLE_TRY_FAIL;
       }
   } else {
       pinfo->nxt_state = ORI_TABLE_MONITOR;
   }
   phydm_update_pre_status(dm);
   pinfo->pre_state = SAT_TABLE_TRY_FAIL;
}
 
void phydm_sat_table_monitor(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
 
   if (phydm_is_snr_improve(dm)) {
       pinfo->sat_table_monitor_times = 0;
 
       /* @if pre_state = SAT_TABLE_MONITOR, "pre" adapt sat-table, "cur" adapt sat-table */
       if (pinfo->pre_state == SAT_TABLE_MONITOR) {
           pinfo->nxt_state = ORI_TABLE_TRAINING;
           config_phydm_switch_agc_tab_8822b(dm, *dm->channel, DEFAULT_AGC_TABLE);
           //phydm_update_pre_status(dm);
       } else {
           pinfo->nxt_state = SAT_TABLE_MONITOR;
       }
 
       /* @if pre_state = SAT_TABLE_TRAINING, "pre" adapt sat-table, "cur" adapt sat-table */
       /* @if pre_state = ORI_TABLE_TRAINING, "pre" adapt ori-table, "cur" adapt sat-table */
       /*pre_state above is no need to update*/
   } else {
       if (pinfo->sat_table_monitor_times == pinfo->force_change_period) {
           PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s: sat_table_monitor_times=%d\n",
                 __func__, pinfo->sat_table_monitor_times);
 
           pinfo->nxt_state = ORI_TABLE_TRAINING;
           pinfo->sat_table_monitor_times = 0;
           config_phydm_switch_agc_tab_8822b(dm, *dm->channel, DEFAULT_AGC_TABLE);
       } else {
           pinfo->nxt_state = SAT_TABLE_MONITOR;
           pinfo->sat_table_monitor_times++;
       }
   }
   phydm_update_pre_status(dm);
   pinfo->pre_state = SAT_TABLE_MONITOR;
}
 
void phydm_ori_table_training(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
 
   /* pre_state = SAT_TABLE_MONITOR, "pre" adapt sat-table, "cur" adapt ori-table */
 
   if (phydm_is_snr_degrade(dm) == FALSE) {
       pinfo->nxt_state = ORI_TABLE_MONITOR;
   } else {
       if (pinfo->pre_snr_var == 0)
           pinfo->nxt_state = ORI_TABLE_TRY_FAIL;
       else
           pinfo->nxt_state = SAT_TABLE_MONITOR;
 
       config_phydm_switch_agc_tab_8822b(dm, *dm->channel, LNA_SAT_AGC_TABLE);
   }
   phydm_update_pre_status(dm);
   pinfo->pre_state = ORI_TABLE_TRAINING;
}
 
void phydm_ori_table_try_fail(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
 
   if (pinfo->pre_state == ORI_TABLE_TRY_FAIL) {
       if (phydm_is_snr_improve(dm)) {
           pinfo->nxt_state = ORI_TABLE_TRAINING;
           pinfo->ori_table_try_fail_times = 0;
           config_phydm_switch_agc_tab_8822b(dm, *dm->channel, DEFAULT_AGC_TABLE);
       } else {
           if (pinfo->ori_table_try_fail_times == pinfo->force_change_period) {
               PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
                     "%s: ori_table_try_fail_times=%d\n", __func__, pinfo->ori_table_try_fail_times);
 
               pinfo->nxt_state = ORI_TABLE_TRY_FAIL;
               pinfo->ori_table_try_fail_times = 0;
               phydm_update_pre_status(dm);
           } else {
               pinfo->nxt_state = ORI_TABLE_TRY_FAIL;
               pinfo->ori_table_try_fail_times++;
               phydm_update_pre_status(dm);
               //config_phydm_switch_agc_tab_8822b(dm, *dm->channel, LNA_SAT_AGC_TABLE);
           }
       }
   } else {
       pinfo->nxt_state = ORI_TABLE_TRY_FAIL;
       pinfo->ori_table_try_fail_times = 0;
       phydm_update_pre_status(dm);
       //config_phydm_switch_agc_tab_8822b(dm, *dm->channel, LNA_SAT_AGC_TABLE);
   }
 
#if 0
   if (phydm_is_large_var(dm)) {
       if (phydm_is_snr_degrade(dm)) {
           pinfo->nxt_state = SAT_TABLE_TRAINING;
           config_phydm_switch_agc_tab_8822b(dm, *dm->channel, LNA_SAT_AGC_TABLE);
       } else {
           pinfo->nxt_state = SAT_TABLE_TRY_FAIL;
       }
   } else {
       pinfo->nxt_state = ORI_TABLE_MONITOR;
   }
 
   phydm_update_pre_status(dm);
#endif
   pinfo->pre_state = ORI_TABLE_TRY_FAIL;
}
 
char *phydm_lna_sat_state_msg(
   void *dm_void,
   IN u8 state)
{
   char *dbg_message;
 
   switch (state) {
   case ORI_TABLE_MONITOR:
       dbg_message = "ORI_TABLE_MONITOR";
       break;
 
   case SAT_TABLE_TRAINING:
       dbg_message = "SAT_TABLE_TRAINING";
       break;
 
   case SAT_TABLE_TRY_FAIL:
       dbg_message = "SAT_TABLE_TRY_FAIL";
       break;
 
   case SAT_TABLE_MONITOR:
       dbg_message = "SAT_TABLE_MONITOR";
       break;
 
   case ORI_TABLE_TRAINING:
       dbg_message = "ORI_TABLE_TRAINING";
       break;
 
   case ORI_TABLE_TRY_FAIL:
       dbg_message = "ORI_TABLE_TRY_FAIL";
       break;
 
   default:
       dbg_message = "ORI_TABLE_MONITOR";
       break;
   }
 
   return dbg_message;
}
 
void phydm_lna_sat_type2_sm(
   void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *pinfo = &dm->dm_lna_sat_info;
   u8 state = pinfo->nxt_state;
   u8 agc_tab = (u8)odm_get_bb_reg(dm, 0x958, 0x1f);
   char *dbg_message, *nxt_dbg_message;
   u8 real_shift = pinfo->total_bit_shift;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "\n\n%s ==>\n", __func__);
 
   if ((dm->support_ic_type & ODM_RTL8822B) == FALSE) {
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "ODM_BB_LNA_SAT_CHK_TYPE2 only support 22B.\n");
       return;
   }
 
   if ((dm->support_ability & ODM_BB_LNA_SAT_CHK) == FALSE) {
       phydm_lna_sat_chk_type2_init(dm);
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "ODM_BB_LNA_SAT_CHK_TYPE2 is NOT supported, cur table=%d\n", agc_tab);
       return;
   }
 
   if (pinfo->is_snr_done)
       phydm_snr_data_processing(dm);
   else
       return;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "cur agc table %d\n", agc_tab);
 
   if (pinfo->is_force_lna_sat_table != AUTO_AGC_TABLE) {
       /*reset state machine*/
       pinfo->nxt_state = ORI_TABLE_MONITOR;
       if (pinfo->is_snr_done) {
           if (pinfo->is_force_lna_sat_table == DEFAULT_AGC_TABLE)
               config_phydm_switch_agc_tab_8822b(dm, *dm->channel, DEFAULT_AGC_TABLE);
           else if (pinfo->is_force_lna_sat_table == LNA_SAT_AGC_TABLE)
               config_phydm_switch_agc_tab_8822b(dm, *dm->channel, LNA_SAT_AGC_TABLE);
           else
               config_phydm_switch_agc_tab_8822b(dm, *dm->channel, DEFAULT_AGC_TABLE);
 
           PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
                 "%s: cur_mean=%d, pre_mean=%d, cur_var=%d, pre_var=%d,cur_lower_mean=%d, pre_lower_mean=%d, cnt_lower_snr=%d\n",
                 __func__,
                 pinfo->cur_snr_mean,
                 pinfo->pre_snr_mean,
                 pinfo->cur_snr_var,
                 pinfo->pre_snr_var,
                 pinfo->cur_lower_snr_mean,
                 pinfo->pre_lower_snr_mean,
                 pinfo->cnt_lower_snr_statistic);
 
           pinfo->is_snr_done = FALSE;
           pinfo->is_sm_done = TRUE;
           phydm_update_pre_status(dm);
       } else {
           return;
       }
   } else if (pinfo->is_snr_done) {
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
             "%s: cur_mean=%d, pre_mean=%d, cur_var=%d, pre_var=%d,cur_lower_mean=%d, pre_lower_mean=%d, cnt_lower_snr=%d\n",
             __func__,
             pinfo->cur_snr_mean,
             pinfo->pre_snr_mean,
             pinfo->cur_snr_var,
             pinfo->pre_snr_var,
             pinfo->cur_lower_snr_mean,
             pinfo->pre_lower_snr_mean,
             pinfo->cnt_lower_snr_statistic);
 
       switch (state) {
       case ORI_TABLE_MONITOR:
           dbg_message = "ORI_TABLE_MONITOR";
           phydm_ori_table_monitor(dm);
           break;
 
       case SAT_TABLE_TRAINING:
           dbg_message = "SAT_TABLE_TRAINING";
           phydm_sat_table_training(dm);
           break;
 
       case SAT_TABLE_TRY_FAIL:
           dbg_message = "SAT_TABLE_TRY_FAIL";
           phydm_sat_table_try_fail(dm);
           break;
 
       case SAT_TABLE_MONITOR:
           dbg_message = "SAT_TABLE_MONITOR";
           phydm_sat_table_monitor(dm);
           break;
 
       case ORI_TABLE_TRAINING:
           dbg_message = "ORI_TABLE_TRAINING";
           phydm_ori_table_training(dm);
           break;
 
       case ORI_TABLE_TRY_FAIL:
           dbg_message = "ORI_TABLE_TRAINING";
           phydm_ori_table_try_fail(dm);
           break;
 
       default:
           dbg_message = "ORI_TABLE_MONITOR";
           phydm_ori_table_monitor(dm);
           break;
       }
 
       dbg_message = phydm_lna_sat_state_msg(dm, state);
       nxt_dbg_message = phydm_lna_sat_state_msg(dm, pinfo->nxt_state);
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "state: [%s]->[%s]\n",
             dbg_message, nxt_dbg_message);
 
       pinfo->is_snr_done = FALSE;
       pinfo->is_sm_done = TRUE;
       pinfo->total_cnt_snr = 1 << real_shift;
 
   } else {
       return;
   }
}
#endif /*@#ifdef PHYDM_LNA_SAT_CHK_TYPE2*/
 
#ifdef PHYDM_HW_SWITCH_AGC_TAB
u32 phydm_get_lna_pd_reg(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   u32 rf_pd_reg = RF_0x8b;
 
#if (RTL8814B_SUPPORT)
       if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C)) {
           if (*dm->channel <= 14)
               rf_pd_reg = RF_0x87;
           else
               rf_pd_reg = RF_0x8b;
       }
#endif
   return rf_pd_reg;
}
 
u32 phydm_get_lna_pd_en_mask(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   u32 rf_pd_en_msk = BIT(2);
 
#if (RTL8814B_SUPPORT)
       if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C)) {
           if (*dm->channel <= 14)
               rf_pd_en_msk = BIT(4);
           else
               rf_pd_en_msk = BIT(2);
       }
#endif
   return rf_pd_en_msk;
}
 
boolean phydm_get_lna_pd_en(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   u32 rf_pd_reg = RF_0x8b;
   u32 rf_pd_en_msk = BIT(2);
   u32 pd_en = 0;
 
   rf_pd_reg = phydm_get_lna_pd_reg(dm);
   rf_pd_en_msk = phydm_get_lna_pd_en_mask(dm);
 
#if (RTL8814B_SUPPORT)
       if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C))
           pd_en = config_phydm_read_rf_reg_8814b(dm, RF_PATH_A,
                                  rf_pd_reg,
                                  rf_pd_en_msk);
#endif
   return (boolean)pd_en;
}
 
void phydm_set_lna_pd_en(void *dm_void, boolean lna_pd_en)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   enum rf_path i = RF_PATH_A;
   u32 rf_pd_reg = RF_0x8b;
   u32 rf_pd_en_msk = BIT(2);
 
   rf_pd_reg = phydm_get_lna_pd_reg(dm);
   rf_pd_en_msk = phydm_get_lna_pd_en_mask(dm);
 
#if (RTL8814B_SUPPORT)
       if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C))
           for (i = RF_PATH_A; i < MAX_PATH_NUM_8814B; i++)
               config_phydm_write_rf_reg_8814b(dm, i,
                               rf_pd_reg,
                               rf_pd_en_msk,
                               (u8)lna_pd_en);
#endif
}
 
u32 phydm_get_lna_pd_th_mask(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   u32 rf_pd_th_msk = 0x3;
 
#if (RTL8814B_SUPPORT)
       if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C))
           rf_pd_th_msk = 0x3;
#endif
   return rf_pd_th_msk;
}
 
enum lna_pd_th_level phydm_get_lna_pd_th_lv(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   u32 rf_pd_reg = RF_0x8b;
   u32 rf_pd_th_msk = 0x3;
   u32 pd_th_lv = 0x0;
 
   rf_pd_reg = phydm_get_lna_pd_reg(dm);
   rf_pd_th_msk = phydm_get_lna_pd_th_mask(dm);
 
#if (RTL8814B_SUPPORT)
   if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C))
       pd_th_lv = config_phydm_read_rf_reg_8814b(dm, RF_PATH_A,
                             rf_pd_reg,
                             rf_pd_th_msk);
#endif
   return (enum lna_pd_th_level)pd_th_lv;
}
 
void phydm_set_lna_pd_th_lv(void *dm_void,
               enum lna_pd_th_level lna_pd_th_lv)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   enum rf_path i = RF_PATH_A;
   u32 rf_pd_reg = RF_0x8b;
   u32 rf_pd_th_msk = 0x3;
 
   rf_pd_reg = phydm_get_lna_pd_reg(dm);
   rf_pd_th_msk = phydm_get_lna_pd_th_mask(dm);
 
#if (RTL8814B_SUPPORT)
       if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C))
           for (i = RF_PATH_A; i < MAX_PATH_NUM_8814B; i++)
               config_phydm_write_rf_reg_8814b(dm, i,
                               rf_pd_reg,
                               rf_pd_th_msk,
                               lna_pd_th_lv);
#endif
}
 
u32 phydm_get_sat_agc_tab_version(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
 
#if (RTL8814B_SUPPORT)
   if (dm->support_ic_type & ODM_RTL8814B)
       return odm_get_version_mp_8814b_extra_agc_tab();
#endif
#if (RTL8814C_SUPPORT)
   if (dm->support_ic_type & ODM_RTL8814C)
       return odm_get_version_mp_8814c_extra_agc_tab();
#endif
   return 0;
}
 
boolean phydm_get_auto_agc_config(void *dm_void,
                 enum agc_tab_switch_state state_sel)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   u32 state_en = 0;
#ifdef PHYDM_IC_JGR3_SERIES_SUPPORT
   switch (state_sel) {
   case AGC_SWH_IDLE:
       state_en = odm_get_bb_reg(dm, R_0x18ac, BIT(16));
       break;
   case AGC_SWH_OFDM:
       state_en = odm_get_bb_reg(dm, R_0x18ac, BIT(17));
       break;
   case AGC_SWH_CCK:
       state_en = odm_get_bb_reg(dm, R_0x18ac, BIT(18));
       break;
   default:
       state_en = 0;
       break;
   }
#endif
   return (boolean)state_en;
}
 
boolean phydm_is_auto_agc_on(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   boolean state_on = false;
 
   state_on = ((phydm_get_auto_agc_config(dm, AGC_SWH_IDLE) ||
            phydm_get_auto_agc_config(dm, AGC_SWH_CCK) ||
            phydm_get_auto_agc_config(dm, AGC_SWH_OFDM)) &&
            phydm_get_lna_pd_en(dm));
 
   return state_on;
}
 
void phydm_config_auto_agc(void *dm_void,
              boolean idle_en,
              boolean cck_cca_en,
              boolean ofdm_cca_en)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   u32 hwagc_opt = 0;
#ifdef PHYDM_IC_JGR3_SERIES_SUPPORT
   if (!(dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C)))
       return;
 
   if (idle_en)
       hwagc_opt |= BIT(0);
   else
       hwagc_opt &= ~BIT(0);
   if (ofdm_cca_en)
       hwagc_opt |= BIT(1);
   else
       hwagc_opt &= ~BIT(1);
   if (cck_cca_en)
       hwagc_opt |= BIT(2);
   else
       hwagc_opt &= ~BIT(2);
 
   odm_set_bb_reg(dm, R_0x18ac, BIT(18) | BIT(17) | BIT(16), hwagc_opt);
#ifdef PHYDM_COMPILE_ABOVE_2SS
   odm_set_bb_reg(dm, R_0x41ac, BIT(18) | BIT(17) | BIT(16), hwagc_opt);
#endif
#ifdef PHYDM_COMPILE_ABOVE_3SS
   odm_set_bb_reg(dm, R_0x52ac, BIT(18) | BIT(17) | BIT(16), hwagc_opt);
#endif
#ifdef PHYDM_COMPILE_ABOVE_4SS
   odm_set_bb_reg(dm, R_0x53ac, BIT(18) | BIT(17) | BIT(16), hwagc_opt);
#endif
#endif
}
 
void phydm_auto_agc_tab_reset(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
 
   phydm_set_lna_pd_th_lv(dm, 0x0);
   phydm_config_auto_agc(dm, true, false, true);
   phydm_set_lna_pd_en(dm, true);
}
 
void phydm_auto_agc_tab_off(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
 
   phydm_config_auto_agc(dm, false, false, false);
   phydm_set_lna_pd_en(dm, false);
}
 
void phydm_switch_sat_agc_by_band(void *dm_void, enum odm_rf_band band)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
 
#if (RTL8814B_SUPPORT)
   if (dm->support_ic_type & ODM_RTL8814B)
       odm_config_mp_8814b_extra_agc_tab(dm, band);
#endif
#if (RTL8814C_SUPPORT)
   if (dm->support_ic_type & ODM_RTL8814C)
       odm_config_mp_8814c_extra_agc_tab(dm, band);
#endif
#if (DM_ODM_SUPPORT_TYPE == ODM_AP)
   pr_debug("%s ==> switch to band%d\n", __func__, band);
#else
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s ==> switch to band%d\n",
         __func__, band);
#endif
}
 
void phydm_auto_agc_tab_init(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *lna_sat = &dm->dm_lna_sat_info;
   u8 channel = *dm->channel;
 
   lna_sat->cur_rf_band = phydm_ch_to_rf_band(dm, channel);
   phydm_switch_sat_agc_by_band(dm, lna_sat->cur_rf_band);
 
   if ((dm->support_ability & ODM_BB_LNA_SAT_CHK)) {
       phydm_auto_agc_tab_reset(dm);
       lna_sat->hw_swh_tab_on = true;
   } else {
       phydm_auto_agc_tab_off(dm);
       lna_sat->hw_swh_tab_on = false;
   }
}
 
void phydm_auto_agc_tab_watchdog(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *lna_sat = &dm->dm_lna_sat_info;
   boolean hw_swh_on = false;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s ==>\n", __func__);
 
   if (!(dm->support_ability & ODM_BB_LNA_SAT_CHK)) {
       if (lna_sat->hw_swh_tab_on) {
           phydm_auto_agc_tab_off(dm);
           lna_sat->hw_swh_tab_on = false;
       }
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "Disabled LNA sat. check\n");
       return;
   }
 
   if (!lna_sat->hw_swh_tab_on)
       PHYDM_DBG(dm, DBG_LNA_SAT_CHK,
             "[WARNING] HW switch AGC Tab not fully enabled\n");
}
 
void phydm_auto_agc_tab_debug(void *dm_void, char input[][16], u32 *_used,
                 char *output, u32 *_out_len)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *lna_sat = &dm->dm_lna_sat_info;
   char help[] = "-h";
   u32 var1[10] = {0};
   u32 used = *_used;
   u32 out_len = *_out_len;
   u8 i;
   u8 agc_tab = 0;
 
   if ((strcmp(input[1], help) == 0)) {
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "LNA sat. AGC Tab version : %d\n",
            phydm_get_sat_agc_tab_version(dm));
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "Enable LNA peak detector : {0} {lna_pd_en = %d}\n",
            phydm_get_lna_pd_en(dm));
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "Set LNA peak detector lv : {1} {lna_pd_th_lv = %d}\n",
            phydm_get_lna_pd_th_lv(dm));
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "Config hw switch AGC tab : {2} {hw_swh_en_rx_idle} {hw_swh_en_cck_cca} {hw_swh_en_ofdm_cca} = (%d, %d, %d)\n",
            phydm_get_auto_agc_config(dm, AGC_SWH_IDLE),
            phydm_get_auto_agc_config(dm, AGC_SWH_CCK),
            phydm_get_auto_agc_config(dm, AGC_SWH_OFDM));
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "Reset to default setting : {3}\n",
            phydm_get_auto_agc_config(dm, AGC_SWH_IDLE),
            phydm_get_auto_agc_config(dm, AGC_SWH_CCK),
            phydm_get_auto_agc_config(dm, AGC_SWH_OFDM));
 
   } else {
       PHYDM_SSCANF(input[1], DCMD_DECIMAL, &var1[0]);
       for (i = 1; i < 10; i++) {
           if (input[i + 1])
               PHYDM_SSCANF(input[i + 1], DCMD_DECIMAL,
                        &var1[i]);
       }
       
       if (var1[0] == 0) {
           phydm_set_lna_pd_en(dm, (boolean)var1[1]);
           PDM_SNPF(out_len, used, output + used, out_len - used,
                "set lna_pd_en = %d\n",
                (u8)phydm_get_lna_pd_en(dm));
       } else if (var1[0] == 1) {
           phydm_set_lna_pd_th_lv(dm, (u8)var1[1]);
           PDM_SNPF(out_len, used, output + used, out_len - used,
                "set lna_pd_th_lv = %d\n",
                phydm_get_lna_pd_th_lv(dm));
       }  else if (var1[0] == 2) {
           phydm_config_auto_agc(dm, (boolean)var1[1],
                         (boolean)var1[2],
                         (boolean)var1[3]);
           PDM_SNPF(out_len, used, output + used, out_len - used,
                "set hw switch agc tab en: (rx_idle, cck_cca, ofdm_cca) = (%d, %d, %d)\n",
                phydm_get_auto_agc_config(dm, AGC_SWH_IDLE),
                phydm_get_auto_agc_config(dm, AGC_SWH_CCK),
                phydm_get_auto_agc_config(dm, AGC_SWH_OFDM));
       }  else if (var1[0] == 3) {
           PDM_SNPF(out_len, used, output + used, out_len - used,
                "reset to default settings\n");
           phydm_auto_agc_tab_reset(dm);
       }
       lna_sat->hw_swh_tab_on = phydm_is_auto_agc_on(dm);
   }
   *_used = used;
   *_out_len = out_len;
}
#endif /*@#ifdef PHYDM_HW_SWITCH_AGC_TAB*/
 
void phydm_lna_sat_debug(void *dm_void,    char input[][16], u32 *_used,
            char *output, u32 *_out_len)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *lna_t = &dm->dm_lna_sat_info;
   char help[] = "-h";
   char monitor[] = "-m";
   u32 var1[10] = {0};
   u32 used = *_used;
   u32 out_len = *_out_len;
   u8 i;
   u8 agc_tab = 0;
 
   if ((strcmp(input[1], help) == 0)) {
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "monitor: -m\n");
       #ifdef PHYDM_LNA_SAT_CHK_TYPE1
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "{0} {lna_sat_chk_en}\n");
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "{1} {agc_table_switch_en}\n");
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "{2} {chk_cnt per callback}\n");
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "{3} {chk_period(ms)}\n");
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "{4} {chk_duty_cycle(%)}\n");
       #endif
   } else if ((strcmp(input[1], monitor) == 0)) {
#ifdef PHYDM_LNA_SAT_CHK_TYPE1
       #if (RTL8198F_SUPPORT || RTL8814B_SUPPORT)
       if (dm->support_ic_type &
           (ODM_RTL8198F | ODM_RTL8814B | ODM_RTL8814C))
           agc_tab = phydm_get_ofdm_agc_tab_path(dm, RF_PATH_A);
       else
       #endif
           agc_tab = phydm_get_ofdm_agc_tab(dm);
 
       PDM_SNPF(out_len, used, output + used, out_len - used,
            "%s%d, %s%d, %s%d, %s%d\n",
            "check_time = ", lna_t->check_time,
            "pre_sat_status = ", lna_t->pre_sat_status,
            "cur_sat_status = ", lna_t->cur_sat_status,
            "current AGC tab = ", agc_tab);
#endif
   } else {
       PHYDM_SSCANF(input[1], DCMD_DECIMAL, &var1[0]);
 
       for (i = 1; i < 10; i++) {
           if (input[i + 1])
               PHYDM_SSCANF(input[i + 1], DCMD_DECIMAL,
                        &var1[i]);
       }
       #ifdef PHYDM_LNA_SAT_CHK_TYPE1
       if (var1[0] == 0) {
           if (var1[1] == 1)
               lna_t->is_disable_lna_sat_chk = false;
           else if (var1[1] == 0)
               lna_t->is_disable_lna_sat_chk = true;
 
           PDM_SNPF(out_len, used, output + used, out_len - used,
                "dis_lna_sat_chk=%d\n",
                lna_t->is_disable_lna_sat_chk);
       } else if (var1[0] == 1) {
           if (var1[1] == 1)
               lna_t->dis_agc_table_swh = false;
           else if (var1[1] == 0)
               lna_t->dis_agc_table_swh = true;
 
           PDM_SNPF(out_len, used, output + used, out_len - used,
                "dis_agc_table_swh=%d\n",
                lna_t->dis_agc_table_swh);
 
       } else if (var1[0] == 2) {
           lna_t->chk_cnt = (u8)var1[1];
           PDM_SNPF(out_len, used, output + used, out_len - used,
                "chk_cnt=%d\n", lna_t->chk_cnt);
       } else if (var1[0] == 3) {
           lna_t->chk_period = var1[1];
           PDM_SNPF(out_len, used, output + used, out_len - used,
                "chk_period=%d\n", lna_t->chk_period);
       } else if (var1[0] == 4) {
           lna_t->chk_duty_cycle = (u8)var1[1];
           PDM_SNPF(out_len, used, output + used, out_len - used,
                "chk_duty_cycle=%d\n",
                lna_t->chk_duty_cycle);
       }
       #endif
       #ifdef PHYDM_LNA_SAT_CHK_TYPE2
       if (var1[0] == 1)
           lna_t->force_traget_macid = var1[1];
       #endif
   }
   *_used = used;
   *_out_len = out_len;
}
 
void phydm_lna_sat_chk_watchdog(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t *lna_sat = &dm->dm_lna_sat_info;
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "%s ==>\n", __func__);
 
   if (lna_sat->lna_sat_type == LNA_SAT_WITH_PEAK_DET) {
       #ifdef PHYDM_HW_SWITCH_AGC_TAB
       if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C)) {
           phydm_auto_agc_tab_watchdog(dm);
           return;
       }
       #endif
       #ifdef PHYDM_LNA_SAT_CHK_TYPE1
       if (dm->support_ic_type & (ODM_RTL8197F | ODM_RTL8198F |
           ODM_RTL8814B | ODM_RTL8814C)) {
           phydm_lna_sat_chk_watchdog_type1(dm);
           return;
       }
       #endif
   } else if (lna_sat->lna_sat_type == LNA_SAT_WITH_TRAIN) {
       #ifdef PHYDM_LNA_SAT_CHK_TYPE2
       return;
       #endif
   }
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "support_ic_type match fail, return\n");
}
 
void phydm_lna_sat_config(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *lna_sat = &dm->dm_lna_sat_info;
 
   lna_sat->lna_sat_type = 0;
   #if (RTL8822B_SUPPORT == 1)
   if (dm->support_ic_type & (ODM_RTL8822B))
       lna_sat->lna_sat_type = LNA_SAT_WITH_TRAIN;
   #endif
 
   #if (RTL8197F_SUPPORT || RTL8192F_SUPPORT || \
        RTL8198F_SUPPORT || RTL8814B_SUPPORT)
   if (dm->support_ic_type & (ODM_RTL8197F | ODM_RTL8192F |
       ODM_RTL8198F | ODM_RTL8814B | ODM_RTL8814C))
       lna_sat->lna_sat_type = LNA_SAT_WITH_PEAK_DET;
   #endif
 
   PHYDM_DBG(dm, DBG_LNA_SAT_CHK, "[%s] lna_sat_type=%d\n",
         __func__, lna_sat->lna_sat_type);
}
 
void phydm_lna_sat_check_init(void *dm_void)
{
   struct dm_struct *dm = (struct dm_struct *)dm_void;
   struct phydm_lna_sat_t    *lna_sat = &dm->dm_lna_sat_info;
 
   /*@2018.04.17 Johnson*/
   phydm_lna_sat_config(dm);
   #ifdef PHYDM_LNA_SAT_CHK_TYPE1
   lna_sat->chk_period = LNA_CHK_PERIOD;
   lna_sat->chk_cnt = LNA_CHK_CNT;
   lna_sat->chk_duty_cycle = LNA_CHK_DUTY_CYCLE;
   lna_sat->dis_agc_table_swh = false;
   #endif
   /*@2018.04.17 Johnson end*/
 
   if (lna_sat->lna_sat_type == LNA_SAT_WITH_PEAK_DET) {
       #ifdef PHYDM_HW_SWITCH_AGC_TAB
       if (dm->support_ic_type & (ODM_RTL8814B | ODM_RTL8814C)) {
           phydm_auto_agc_tab_init(dm);
           return;
       }
       #endif
       #ifdef PHYDM_LNA_SAT_CHK_TYPE1
       phydm_lna_sat_chk_init(dm);
       #endif
   } else if (lna_sat->lna_sat_type == LNA_SAT_WITH_TRAIN) {
       #ifdef PHYDM_LNA_SAT_CHK_TYPE2
       phydm_lna_sat_chk_type2_init(dm);
       #endif
   }
}
 
#endif /*@#ifdef PHYDM_LNA_SAT_CHK_SUPPORT*/