hc
2024-03-26 e0728245c89800c2038c23308f2d88969d5b41c8
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
/* SPDX-License-Identifier: GPL-2.0-only */
/*
 * Copyright (c) 2015 MediaTek Inc.
 */
 
#ifndef __MTK_MMSYS_H
#define __MTK_MMSYS_H
 
enum mtk_ddp_comp_id;
struct device;
 
enum mtk_ddp_comp_id {
   DDP_COMPONENT_AAL0,
   DDP_COMPONENT_AAL1,
   DDP_COMPONENT_BLS,
   DDP_COMPONENT_CCORR,
   DDP_COMPONENT_COLOR0,
   DDP_COMPONENT_COLOR1,
   DDP_COMPONENT_DITHER,
   DDP_COMPONENT_DPI0,
   DDP_COMPONENT_DPI1,
   DDP_COMPONENT_DSI0,
   DDP_COMPONENT_DSI1,
   DDP_COMPONENT_DSI2,
   DDP_COMPONENT_DSI3,
   DDP_COMPONENT_GAMMA,
   DDP_COMPONENT_OD0,
   DDP_COMPONENT_OD1,
   DDP_COMPONENT_OVL0,
   DDP_COMPONENT_OVL_2L0,
   DDP_COMPONENT_OVL_2L1,
   DDP_COMPONENT_OVL1,
   DDP_COMPONENT_PWM0,
   DDP_COMPONENT_PWM1,
   DDP_COMPONENT_PWM2,
   DDP_COMPONENT_RDMA0,
   DDP_COMPONENT_RDMA1,
   DDP_COMPONENT_RDMA2,
   DDP_COMPONENT_UFOE,
   DDP_COMPONENT_WDMA0,
   DDP_COMPONENT_WDMA1,
   DDP_COMPONENT_ID_MAX,
};
 
void mtk_mmsys_ddp_connect(struct device *dev,
              enum mtk_ddp_comp_id cur,
              enum mtk_ddp_comp_id next);
 
void mtk_mmsys_ddp_disconnect(struct device *dev,
                 enum mtk_ddp_comp_id cur,
                 enum mtk_ddp_comp_id next);
 
#endif /* __MTK_MMSYS_H */