hc
2024-05-09 b9d5c334faa47a75f1f28e72d203fc0334e8471d
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
/* SPDX-License-Identifier: GPL-2.0 */
#ifndef ARCH_ARM_PLAT_OMAP4_ISS_H
#define ARCH_ARM_PLAT_OMAP4_ISS_H
 
#include <linux/i2c.h>
 
struct iss_device;
 
enum iss_interface_type {
   ISS_INTERFACE_CSI2A_PHY1,
   ISS_INTERFACE_CSI2B_PHY2,
};
 
/**
 * struct iss_csiphy_lane: CSI2 lane position and polarity
 * @pos: position of the lane
 * @pol: polarity of the lane
 */
struct iss_csiphy_lane {
   u8 pos;
   u8 pol;
};
 
#define ISS_CSIPHY1_NUM_DATA_LANES    4
#define ISS_CSIPHY2_NUM_DATA_LANES    1
 
/**
 * struct iss_csiphy_lanes_cfg - CSI2 lane configuration
 * @data: Configuration of one or two data lanes
 * @clk: Clock lane configuration
 */
struct iss_csiphy_lanes_cfg {
   struct iss_csiphy_lane data[ISS_CSIPHY1_NUM_DATA_LANES];
   struct iss_csiphy_lane clk;
};
 
/**
 * struct iss_csi2_platform_data - CSI2 interface platform data
 * @crc: Enable the cyclic redundancy check
 * @vpclk_div: Video port output clock control
 */
struct iss_csi2_platform_data {
   unsigned crc:1;
   unsigned vpclk_div:2;
   struct iss_csiphy_lanes_cfg lanecfg;
};
 
struct iss_subdev_i2c_board_info {
   struct i2c_board_info *board_info;
   int i2c_adapter_id;
};
 
struct iss_v4l2_subdevs_group {
   struct iss_subdev_i2c_board_info *subdevs;
   enum iss_interface_type interface;
   union {
       struct iss_csi2_platform_data csi2;
   } bus; /* gcc < 4.6.0 chokes on anonymous union initializers */
};
 
struct iss_platform_data {
   struct iss_v4l2_subdevs_group *subdevs;
   void (*set_constraints)(struct iss_device *iss, bool enable);
};
 
#endif