hc
2024-03-22 a0752693d998599af469473b8dc239ef973a012f
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
/* SPDX-License-Identifier: GPL-2.0-or-later */
/*
 * Copyright (C) 2019-20 Sean Anderson <seanga2@gmail.com>
 * Copyright (c) 2020 Western Digital Corporation or its affiliates.
 */
#ifndef K210_CLK_H
#define K210_CLK_H
 
/*
 * Arbitrary identifiers for clocks.
 * The structure is: in0 -> pll0 -> aclk -> cpu
 *
 * Since we use the hardware defaults for now, set all these to the same clock.
 */
#define K210_CLK_PLL0   0
#define K210_CLK_PLL1   0
#define K210_CLK_ACLK   0
#define K210_CLK_CPU    0
 
#endif /* K210_CLK_H */