hc
2024-03-22 a0752693d998599af469473b8dc239ef973a012f
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
/* SPDX-License-Identifier: GPL-2.0 */
/* Copyright(c) 2009-2012  Realtek Corporation.*/
 
#ifndef    __RTL92COMMON_DM_H__
#define __RTL92COMMON_DM_H__
 
#include "../wifi.h"
#include "../rtl8192ce/def.h"
#include "../rtl8192ce/reg.h"
#include "fw_common.h"
 
#define HAL_DM_DIG_DISABLE            BIT(0)
#define HAL_DM_HIPWR_DISABLE            BIT(1)
 
#define OFDM_TABLE_LENGTH            37
#define CCK_TABLE_LENGTH            33
 
#define OFDM_TABLE_SIZE                37
#define CCK_TABLE_SIZE                33
 
#define BW_AUTO_SWITCH_HIGH_LOW            25
#define BW_AUTO_SWITCH_LOW_HIGH            30
 
#define DM_DIG_FA_UPPER                0x32
#define DM_DIG_FA_LOWER                0x20
#define DM_DIG_FA_TH0                0x20
#define DM_DIG_FA_TH1                0x100
#define DM_DIG_FA_TH2                0x200
 
#define RXPATHSELECTION_SS_TH_LOW        30
#define RXPATHSELECTION_DIFF_TH            18
 
#define DM_RATR_STA_INIT            0
#define DM_RATR_STA_HIGH            1
#define DM_RATR_STA_MIDDLE            2
#define DM_RATR_STA_LOW                3
 
#define CTS2SELF_THVAL                30
#define REGC38_TH                20
 
#define WAIOTTHVAL                25
 
#define TXHIGHPWRLEVEL_NORMAL            0
#define TXHIGHPWRLEVEL_LEVEL1            1
#define TXHIGHPWRLEVEL_LEVEL2            2
#define TXHIGHPWRLEVEL_BT1            3
#define TXHIGHPWRLEVEL_BT2            4
 
#define DM_TYPE_BYFW                0
#define DM_TYPE_BYDRIVER            1
 
#define TX_POWER_NEAR_FIELD_THRESH_LVL2        74
#define TX_POWER_NEAR_FIELD_THRESH_LVL1        67
 
#define DYNAMIC_FUNC_DISABLE            0x0
#define DYNAMIC_FUNC_DIG            BIT(0)
#define DYNAMIC_FUNC_HP                BIT(1)
#define DYNAMIC_FUNC_SS                BIT(2) /*Tx Power Tracking*/
#define DYNAMIC_FUNC_BT                BIT(3)
#define DYNAMIC_FUNC_ANT_DIV            BIT(4)
 
#define    RSSI_CCK                0
#define    RSSI_OFDM                1
#define    RSSI_DEFAULT                2
 
struct swat_t {
   u8 failure_cnt;
   u8 try_flag;
   u8 stop_trying;
   long pre_rssi;
   long trying_threshold;
   u8 cur_antenna;
   u8 pre_antenna;
};
 
enum tag_dynamic_init_gain_operation_type_definition {
   DIG_TYPE_THRESH_HIGH = 0,
   DIG_TYPE_THRESH_LOW = 1,
   DIG_TYPE_BACKOFF = 2,
   DIG_TYPE_RX_GAIN_MIN = 3,
   DIG_TYPE_RX_GAIN_MAX = 4,
   DIG_TYPE_ENABLE = 5,
   DIG_TYPE_DISABLE = 6,
   DIG_OP_TYPE_MAX
};
 
enum dm_1r_cca_e {
   CCA_1R = 0,
   CCA_2R = 1,
   CCA_MAX = 2,
};
 
enum dm_rf_e {
   RF_SAVE = 0,
   RF_NORMAL = 1,
   RF_MAX = 2,
};
 
enum dm_sw_ant_switch_e {
   ANS_ANTENNA_B = 1,
   ANS_ANTENNA_A = 2,
   ANS_ANTENNA_MAX = 3,
};
 
void rtl92c_dm_init(struct ieee80211_hw *hw);
void rtl92c_dm_watchdog(struct ieee80211_hw *hw);
void rtl92c_dm_write_dig(struct ieee80211_hw *hw);
void rtl92c_dm_init_edca_turbo(struct ieee80211_hw *hw);
void rtl92c_dm_check_txpower_tracking(struct ieee80211_hw *hw);
void rtl92c_dm_init_rate_adaptive_mask(struct ieee80211_hw *hw);
void rtl92c_dm_rf_saving(struct ieee80211_hw *hw, u8 bforce_in_normal);
void rtl92c_phy_ap_calibrate(struct ieee80211_hw *hw, s8 delta);
void rtl92c_phy_lc_calibrate(struct ieee80211_hw *hw);
void rtl92c_phy_iq_calibrate(struct ieee80211_hw *hw, bool recovery);
void rtl92c_dm_dynamic_txpower(struct ieee80211_hw *hw);
void rtl92c_dm_bt_coexist(struct ieee80211_hw *hw);
void dm_savepowerindex(struct ieee80211_hw *hw);
void dm_writepowerindex(struct ieee80211_hw *hw, u8 value);
void dm_restorepowerindex(struct ieee80211_hw *hw);
 
#endif