hc
2024-08-14 93e8ba98c407598d13d8ade71bc7802acfb19c58
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
// SPDX-License-Identifier: GPL-2.0-only
/*
 * ARM64 CPU idle arch support
 *
 * Copyright (C) 2014 ARM Ltd.
 * Author: Lorenzo Pieralisi <lorenzo.pieralisi@arm.com>
 */
 
#include <linux/acpi.h>
#include <linux/cpuidle.h>
#include <linux/cpu_pm.h>
#include <linux/of.h>
#include <linux/of_device.h>
#include <linux/psci.h>
 
#include <asm/cpuidle.h>
#include <asm/cpu_ops.h>
 
int arm_cpuidle_init(unsigned int cpu)
{
   const struct cpu_operations *ops = get_cpu_ops(cpu);
   int ret = -EOPNOTSUPP;
 
   if (ops && ops->cpu_suspend && ops->cpu_init_idle)
       ret = ops->cpu_init_idle(cpu);
 
   return ret;
}
 
/**
 * arm_cpuidle_suspend() - function to enter a low-power idle state
 * @arg: argument to pass to CPU suspend operations
 *
 * Return: 0 on success, -EOPNOTSUPP if CPU suspend hook not initialized, CPU
 * operations back-end error code otherwise.
 */
int arm_cpuidle_suspend(int index)
{
   int cpu = smp_processor_id();
   const struct cpu_operations *ops = get_cpu_ops(cpu);
 
   return ops->cpu_suspend(index);
}
 
#ifdef CONFIG_ACPI
 
#include <acpi/processor.h>
 
#define ARM64_LPI_IS_RETENTION_STATE(arch_flags) (!(arch_flags))
 
static int psci_acpi_cpu_init_idle(unsigned int cpu)
{
   int i, count;
   struct acpi_lpi_state *lpi;
   struct acpi_processor *pr = per_cpu(processors, cpu);
 
   if (unlikely(!pr || !pr->flags.has_lpi))
       return -EINVAL;
 
   /*
    * If the PSCI cpu_suspend function hook has not been initialized
    * idle states must not be enabled, so bail out
    */
   if (!psci_ops.cpu_suspend)
       return -EOPNOTSUPP;
 
   count = pr->power.count - 1;
   if (count <= 0)
       return -ENODEV;
 
   for (i = 0; i < count; i++) {
       u32 state;
 
       lpi = &pr->power.lpi_states[i + 1];
       /*
        * Only bits[31:0] represent a PSCI power_state while
        * bits[63:32] must be 0x0 as per ARM ACPI FFH Specification
        */
       state = lpi->address;
       if (!psci_power_state_is_valid(state)) {
           pr_warn("Invalid PSCI power state %#x\n", state);
           return -EINVAL;
       }
   }
 
   return 0;
}
 
int acpi_processor_ffh_lpi_probe(unsigned int cpu)
{
   return psci_acpi_cpu_init_idle(cpu);
}
 
int acpi_processor_ffh_lpi_enter(struct acpi_lpi_state *lpi)
{
   u32 state = lpi->address;
 
   if (ARM64_LPI_IS_RETENTION_STATE(lpi->arch_flags))
       return CPU_PM_CPU_IDLE_ENTER_RETENTION_PARAM(psci_cpu_suspend_enter,
                       lpi->index, state);
   else
       return CPU_PM_CPU_IDLE_ENTER_PARAM(psci_cpu_suspend_enter,
                        lpi->index, state);
}
#endif