hc
2024-11-01 7e970c18f85f99acc678d90128b6e01dce1bf273
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
/* SPDX-License-Identifier: GPL-2.0-or-later */
/*
 * mx3_camera.h - i.MX3x camera driver header file
 *
 * Copyright (C) 2008, Guennadi Liakhovetski, DENX Software Engineering, <lg@denx.de>
 */
 
#ifndef _MX3_CAMERA_H_
#define _MX3_CAMERA_H_
 
#include <linux/device.h>
 
#define MX3_CAMERA_CLK_SRC    1
#define MX3_CAMERA_EXT_VSYNC    2
#define MX3_CAMERA_DP        4
#define MX3_CAMERA_PCP        8
#define MX3_CAMERA_HSP        0x10
#define MX3_CAMERA_VSP        0x20
#define MX3_CAMERA_DATAWIDTH_4    0x40
#define MX3_CAMERA_DATAWIDTH_8    0x80
#define MX3_CAMERA_DATAWIDTH_10    0x100
#define MX3_CAMERA_DATAWIDTH_15    0x200
 
#define MX3_CAMERA_DATAWIDTH_MASK (MX3_CAMERA_DATAWIDTH_4 | MX3_CAMERA_DATAWIDTH_8 | \
                  MX3_CAMERA_DATAWIDTH_10 | MX3_CAMERA_DATAWIDTH_15)
 
struct v4l2_async_subdev;
 
/**
 * struct mx3_camera_pdata - i.MX3x camera platform data
 * @flags:    MX3_CAMERA_* flags
 * @mclk_10khz:    master clock frequency in 10kHz units
 * @dma_dev:    IPU DMA device to match against in channel allocation
 */
struct mx3_camera_pdata {
   unsigned long flags;
   unsigned long mclk_10khz;
   struct device *dma_dev;
   struct v4l2_async_subdev **asd;    /* Flat array, arranged in groups */
   int *asd_sizes;            /* 0-terminated array of asd group sizes */
};
 
#endif