hc
2024-08-16 62c46c9150c4afde7e5b25436263fddf79d66f0b
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
/* SPDX-License-Identifier: BSD-3-Clause-Clear */
/*
 * Copyright (c) 2019-2020 The Linux Foundation. All rights reserved.
 */
#ifndef _ATH11K_PCI_H
#define _ATH11K_PCI_H
 
#include <linux/mhi.h>
 
#include "core.h"
 
#define PCIE_SOC_GLOBAL_RESET            0x3008
#define PCIE_SOC_GLOBAL_RESET_V            1
 
#define WLAON_WARM_SW_ENTRY            0x1f80504
#define WLAON_SOC_RESET_CAUSE_REG        0x01f8060c
 
#define PCIE_Q6_COOKIE_ADDR            0x01f80500
#define PCIE_Q6_COOKIE_DATA            0xc0000000
 
/* register to wake the UMAC from power collapse */
#define PCIE_SCRATCH_0_SOC_PCIE_REG        0x4040
 
/* register used for handshake mechanism to validate UMAC is awake */
#define PCIE_SOC_WAKE_PCIE_LOCAL_REG        0x3004
 
struct ath11k_msi_user {
   char *name;
   int num_vectors;
   u32 base_vector;
};
 
struct ath11k_msi_config {
   int total_vectors;
   int total_users;
   struct ath11k_msi_user *users;
};
 
enum ath11k_pci_flags {
   ATH11K_PCI_FLAG_INIT_DONE,
};
 
struct ath11k_pci {
   struct pci_dev *pdev;
   struct ath11k_base *ab;
   u16 dev_id;
   char amss_path[100];
   u32 msi_ep_base_data;
   struct mhi_controller *mhi_ctrl;
   unsigned long mhi_state;
   u32 register_window;
 
   /* protects register_window above */
   spinlock_t window_lock;
 
   /* enum ath11k_pci_flags */
   unsigned long flags;
};
 
static inline struct ath11k_pci *ath11k_pci_priv(struct ath11k_base *ab)
{
   return (struct ath11k_pci *)ab->drv_priv;
}
 
int ath11k_pci_get_user_msi_assignment(struct ath11k_pci *ar_pci, char *user_name,
                      int *num_vectors, u32 *user_base_data,
                      u32 *base_vector);
int ath11k_pci_get_msi_irq(struct device *dev, unsigned int vector);
void ath11k_pci_write32(struct ath11k_base *ab, u32 offset, u32 value);
u32 ath11k_pci_read32(struct ath11k_base *ab, u32 offset);
 
#endif