hc
2024-08-12 233ab1bd4c5697f5cdec94e60206e8c6ac609b4c
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
/*
 * Copyright (C) 2012-2020  ASPEED Technology Inc.
 * Ryan Chen <ryan_chen@aspeedtech.com>
 *
 * Copyright 2016 IBM Corporation
 * (C) Copyright 2016 Google, Inc
 *
 * SPDX-License-Identifier:     GPL-2.0+
 */
 
#ifndef __AST_COMMON_CONFIG_H
#define __AST_COMMON_CONFIG_H
 
/* Misc CPU related */
#define CONFIG_CMDLINE_TAG
#define CONFIG_SETUP_MEMORY_TAGS
#define CONFIG_INITRD_TAG
 
#define CONFIG_CMDLINE_EDITING
 
/* Enable cache controller */
#define CONFIG_SYS_DCACHE_OFF
 
#define CONFIG_SYS_SDRAM_BASE        0x80000000
 
#ifdef CONFIG_PRE_CON_BUF_SZ
#define CONFIG_SYS_INIT_RAM_ADDR    (0x1e720000 + CONFIG_PRE_CON_BUF_SZ)
#define CONFIG_SYS_INIT_RAM_SIZE    (36*1024 - CONFIG_PRE_CON_BUF_SZ)
#else
#define CONFIG_SYS_INIT_RAM_ADDR    (0x1e720000)
#define CONFIG_SYS_INIT_RAM_SIZE    (36*1024)
#endif
 
#define SYS_INIT_RAM_END        (CONFIG_SYS_INIT_RAM_ADDR \
                    + CONFIG_SYS_INIT_RAM_SIZE)
#define CONFIG_SYS_INIT_SP_ADDR        (SYS_INIT_RAM_END \
                    - GENERATED_GBL_DATA_SIZE)
 
#define CONFIG_NR_DRAM_BANKS        1
 
#define CONFIG_SYS_MALLOC_LEN        (32 << 20)
 
/*
 * NS16550 Configuration
 */
 
/*
 * BOOTP options
 */
#define CONFIG_BOOTP_BOOTFILESIZE
#define CONFIG_BOOTP_BOOTPATH
#define CONFIG_BOOTP_GATEWAY
#define CONFIG_BOOTP_HOSTNAME
#define CONFIG_BOOTP_SUBNETMASK
 
/*
 * Miscellaneous configurable options
 */
#define CONFIG_SYS_LONGHELP
 
#define CONFIG_BOOTCOMMAND        "bootm 20080000 20300000"
#define CONFIG_ENV_OVERWRITE
 
#define CONFIG_EXTRA_ENV_SETTINGS \
   "verify=yes\0"    \
   "spi_dma=yes\0" \
   ""
 
#endif    /* __AST_COMMON_CONFIG_H */