hc
2024-08-12 233ab1bd4c5697f5cdec94e60206e8c6ac609b4c
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
/*
 * Configuation settings for the Freescale MCF5208EVBe.
 *
 * Copyright (C) 2004-2008 Freescale Semiconductor, Inc.
 * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#ifndef _M5208EVBE_H
#define _M5208EVBE_H
 
/*
 * High Level Configuration Options
 * (easy to change)
 */
#define CONFIG_MCFUART
#define CONFIG_SYS_UART_PORT        (0)
 
#undef CONFIG_WATCHDOG
#define CONFIG_WATCHDOG_TIMEOUT        5000
 
#define CONFIG_MCFFEC
#ifdef CONFIG_MCFFEC
#    define CONFIG_MII        1
#    define CONFIG_MII_INIT        1
#    define CONFIG_SYS_DISCOVER_PHY
#    define CONFIG_SYS_RX_ETH_BUFFER    8
#    define CONFIG_SYS_FAULT_ECHO_LINK_DOWN
#    define CONFIG_HAS_ETH1
 
#    define CONFIG_SYS_FEC0_PINMUX    0
#    define CONFIG_SYS_FEC0_MIIBASE    CONFIG_SYS_FEC0_IOBASE
#    define MCFFEC_TOUT_LOOP        50000
/* If CONFIG_SYS_DISCOVER_PHY is not defined - hardcoded */
#    ifndef CONFIG_SYS_DISCOVER_PHY
#        define FECDUPLEX    FULL
#        define FECSPEED        _100BASET
#    else
#        ifndef CONFIG_SYS_FAULT_ECHO_LINK_DOWN
#            define CONFIG_SYS_FAULT_ECHO_LINK_DOWN
#        endif
#    endif            /* CONFIG_SYS_DISCOVER_PHY */
#endif
 
/* Timer */
#define CONFIG_MCFTMR
#undef CONFIG_MCFPIT
 
/* I2C */
#define CONFIG_SYS_I2C
#define CONFIG_SYS_I2C_FSL
#define CONFIG_SYS_FSL_I2C_SPEED    80000
#define CONFIG_SYS_FSL_I2C_SLAVE    0x7F
#define CONFIG_SYS_FSL_I2C_OFFSET    0x58000
#define CONFIG_SYS_IMMR            CONFIG_SYS_MBAR
 
#define CONFIG_UDP_CHECKSUM
 
#ifdef CONFIG_MCFFEC
#    define CONFIG_IPADDR    192.162.1.2
#    define CONFIG_NETMASK    255.255.255.0
#    define CONFIG_SERVERIP    192.162.1.1
#    define CONFIG_GATEWAYIP    192.162.1.1
#endif                /* CONFIG_MCFFEC */
 
#define CONFIG_HOSTNAME        M5208EVBe
#define CONFIG_EXTRA_ENV_SETTINGS        \
   "netdev=eth0\0"                \
   "loadaddr=40010000\0"            \
   "u-boot=u-boot.bin\0"            \
   "load=tftp ${loadaddr) ${u-boot}\0"    \
   "upd=run load; run prog\0"        \
   "prog=prot off 0 3ffff;"        \
   "era 0 3ffff;"                \
   "cp.b ${loadaddr} 0 ${filesize};"    \
   "save\0"                \
   ""
 
#define CONFIG_PRAM        512    /* 512 KB */
#define CONFIG_SYS_LONGHELP    /* undef to save memory */
 
#define CONFIG_SYS_LOAD_ADDR    0x40010000
 
#define CONFIG_SYS_CLK        166666666    /* CPU Core Clock */
#define CONFIG_SYS_PLL_ODR    0x36
#define CONFIG_SYS_PLL_FDR    0x7D
 
#define CONFIG_SYS_MBAR        0xFC000000
 
/*
 * Low Level Configuration Settings
 * (address mappings, register initial values, etc.)
 * You should know what you are doing if you make changes here.
 */
/* Definitions for initial stack pointer and data area (in DPRAM) */
#define CONFIG_SYS_INIT_RAM_ADDR    0x80000000
#define CONFIG_SYS_INIT_RAM_SIZE        0x4000    /* Size of used area in internal SRAM */
#define CONFIG_SYS_INIT_RAM_CTRL    0x221
#define CONFIG_SYS_GBL_DATA_OFFSET    ((CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE) - 0x10)
#define CONFIG_SYS_INIT_SP_OFFSET    CONFIG_SYS_GBL_DATA_OFFSET
 
/*
 * Start addresses for the final memory configuration
 * (Set up by the startup code)
 * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
 */
#define CONFIG_SYS_SDRAM_BASE        0x40000000
#define CONFIG_SYS_SDRAM_SIZE        32    /* SDRAM size in MB */
#define CONFIG_SYS_SDRAM_CFG1        0x43711630
#define CONFIG_SYS_SDRAM_CFG2        0x56670000
#define CONFIG_SYS_SDRAM_CTRL        0xE1002000
#define CONFIG_SYS_SDRAM_EMOD        0x80010000
#define CONFIG_SYS_SDRAM_MODE        0x00CD0000
 
#define CONFIG_SYS_MEMTEST_START    CONFIG_SYS_SDRAM_BASE + 0x400
#define CONFIG_SYS_MEMTEST_END        ((CONFIG_SYS_SDRAM_SIZE - 3) << 20)
 
#define CONFIG_SYS_MONITOR_BASE        (CONFIG_SYS_FLASH_BASE + 0x400)
#define CONFIG_SYS_MONITOR_LEN        (256 << 10)    /* Reserve 256 kB for Monitor */
 
#define CONFIG_SYS_BOOTPARAMS_LEN    64*1024
#define CONFIG_SYS_MALLOC_LEN        (128 << 10)    /* Reserve 128 kB for malloc() */
 
/*
 * For booting Linux, the board info and command line data
 * have to be in the first 8 MB of memory, since this is
 * the maximum mapped by the Linux kernel during initialization ??
 */
#define CONFIG_SYS_BOOTMAPSZ        (CONFIG_SYS_SDRAM_BASE + (CONFIG_SYS_SDRAM_SIZE << 20))
#define CONFIG_SYS_BOOTM_LEN        (CONFIG_SYS_SDRAM_SIZE << 20)
 
/* FLASH organization */
#define CONFIG_SYS_FLASH_CFI
#ifdef CONFIG_SYS_FLASH_CFI
#    define CONFIG_FLASH_CFI_DRIVER        1
#    define CONFIG_SYS_FLASH_SIZE        0x800000    /* Max size that the board might have */
#    define CONFIG_SYS_FLASH_CFI_WIDTH    FLASH_CFI_16BIT
#    define CONFIG_SYS_MAX_FLASH_BANKS    1    /* max number of memory banks */
#    define CONFIG_SYS_MAX_FLASH_SECT    254    /* max number of sectors on one chip */
#    define CONFIG_SYS_FLASH_PROTECTION    /* "Real" (hardware) sectors protection */
#endif
 
#define CONFIG_SYS_FLASH_BASE        CONFIG_SYS_CS0_BASE
 
/*
 * Configuration for environment
 * Environment is embedded in u-boot in the second sector of the flash
 */
#define CONFIG_ENV_OFFSET        0x2000
#define CONFIG_ENV_SIZE            0x1000
#define CONFIG_ENV_SECT_SIZE        0x2000
 
#define LDS_BOARD_TEXT \
   . = DEFINED(env_offset) ? env_offset : .; \
   env/embedded.o(.text*);
 
/* Cache Configuration */
#define CONFIG_SYS_CACHELINE_SIZE    16
 
#define ICACHE_STATUS            (CONFIG_SYS_INIT_RAM_ADDR + \
                    CONFIG_SYS_INIT_RAM_SIZE - 8)
#define DCACHE_STATUS            (CONFIG_SYS_INIT_RAM_ADDR + \
                    CONFIG_SYS_INIT_RAM_SIZE - 4)
#define CONFIG_SYS_ICACHE_INV        (CF_CACR_CINV | CF_CACR_INVI)
#define CONFIG_SYS_CACHE_ACR0        (CONFIG_SYS_SDRAM_BASE | \
                    CF_ADDRMASK(CONFIG_SYS_SDRAM_SIZE) | \
                    CF_ACR_EN | CF_ACR_SM_ALL)
#define CONFIG_SYS_CACHE_ICACR        (CF_CACR_CENB | CF_CACR_CINV | \
                    CF_CACR_DISD | CF_CACR_INVI | \
                    CF_CACR_CEIB | CF_CACR_DCM | \
                    CF_CACR_EUSP)
 
/* Chipselect bank definitions */
/*
 * CS0 - NOR Flash
 * CS1 - Available
 * CS2 - Available
 * CS3 - Available
 * CS4 - Available
 * CS5 - Available
 */
#define CONFIG_SYS_CS0_BASE        0
#define CONFIG_SYS_CS0_MASK        0x007F0001
#define CONFIG_SYS_CS0_CTRL        0x00001FA0
 
#endif                /* _M5208EVBE_H */