hc
2024-08-12 233ab1bd4c5697f5cdec94e60206e8c6ac609b4c
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
/*
 * Copyright (C) 2016, Bin Meng <bmeng.cn@gmail.com>
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <common.h>
#include <asm/io.h>
#include <errno.h>
#include <smsc_sio1007.h>
 
static inline u8 sio1007_read(int port, int reg)
{
   outb(reg, port);
 
   return inb(port + 1);
}
 
static inline void sio1007_write(int port, int reg, int val)
{
   outb(reg, port);
   outb(val, port + 1);
}
 
static inline void sio1007_clrsetbits(int port, int reg, u8 clr, u8 set)
{
   sio1007_write(port, reg, (sio1007_read(port, reg) & ~clr) | set);
}
 
void sio1007_enable_serial(int port, int num, int iobase, int irq)
{
   if (num < 0 || num > SIO1007_UART_NUM)
       return;
 
   /* enter configuration state */
   outb(0x55, port);
 
   /* power on serial port and set up its i/o base & irq */
   if (!num) {
       sio1007_clrsetbits(port, DEV_POWER_CTRL, 0, UART1_POWER_ON);
       sio1007_clrsetbits(port, UART1_IOBASE, 0xfe, iobase >> 2);
       sio1007_clrsetbits(port, UART_IRQ, 0xf0, irq << 4);
   } else {
       sio1007_clrsetbits(port, DEV_POWER_CTRL, 0, UART2_POWER_ON);
       sio1007_clrsetbits(port, UART2_IOBASE, 0xfe, iobase >> 2);
       sio1007_clrsetbits(port, UART_IRQ, 0x0f, irq);
   }
 
   /* exit configuration state */
   outb(0xaa, port);
}
 
void sio1007_enable_runtime(int port, int iobase)
{
   /* enter configuration state */
   outb(0x55, port);
 
   /* set i/o base for the runtime register block */
   sio1007_clrsetbits(port, RTR_IOBASE_LOW, 0, iobase >> 4);
   sio1007_clrsetbits(port, RTR_IOBASE_HIGH, 0, iobase >> 12);
   /* turn on address decoding for this block */
   sio1007_clrsetbits(port, DEV_ACTIVATE, 0, RTR_EN);
 
   /* exit configuration state */
   outb(0xaa, port);
}
 
void sio1007_gpio_config(int port, int gpio, int dir, int pol, int type)
{
   int reg = GPIO0_DIR;
 
   if (gpio < 0 || gpio > SIO1007_GPIO_NUM)
       return;
   if (gpio >= GPIO_NUM_PER_GROUP) {
       reg = GPIO1_DIR;
       gpio -= GPIO_NUM_PER_GROUP;
   }
 
   /* enter configuration state */
   outb(0x55, port);
 
   /* set gpio pin direction, polority and type */
   sio1007_clrsetbits(port, reg, 1 << gpio, dir << gpio);
   sio1007_clrsetbits(port, reg + 1, 1 << gpio, pol << gpio);
   sio1007_clrsetbits(port, reg + 2, 1 << gpio, type << gpio);
 
   /* exit configuration state */
   outb(0xaa, port);
}
 
int sio1007_gpio_get_value(int port, int gpio)
{
   int reg = GPIO0_DATA;
   int val;
 
   if (gpio < 0 || gpio > SIO1007_GPIO_NUM)
       return -EINVAL;
   if (gpio >= GPIO_NUM_PER_GROUP) {
       reg = GPIO1_DATA;
       gpio -= GPIO_NUM_PER_GROUP;
   }
 
   val = inb(port + reg);
   if (val & (1 << gpio))
       return 1;
   else
       return 0;
}
 
void sio1007_gpio_set_value(int port, int gpio, int val)
{
   int reg = GPIO0_DATA;
   u8 data;
 
   if (gpio < 0 || gpio > SIO1007_GPIO_NUM)
       return;
   if (gpio >= GPIO_NUM_PER_GROUP) {
       reg = GPIO1_DATA;
       gpio -= GPIO_NUM_PER_GROUP;
   }
 
   data = inb(port + reg);
   data &= ~(1 << gpio);
   data |= (val << gpio);
   outb(data, port + reg);
}