hc
2024-08-12 233ab1bd4c5697f5cdec94e60206e8c6ac609b4c
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
/*
 * (C) Copyright 2008 - 2013 Tensilica Inc.
 * (C) Copyright 2014 - 2016 Cadence Design Systems Inc.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <common.h>
#include <asm/cache.h>
 
/*
 * We currently run always with caches enabled when running from memory.
 * Xtensa version D or later will support changing cache behavior, so
 * we could implement it if necessary.
 */
 
int dcache_status(void)
{
   return 1;
}
 
void dcache_enable(void)
{
}
 
void dcache_disable(void)
{
}
 
void flush_cache(ulong start_addr, ulong size)
{
   __flush_invalidate_dcache_range(start_addr, size);
   __invalidate_icache_range(start_addr, size);
}
 
void flush_dcache_all(void)
{
   __flush_dcache_all();
   __invalidate_icache_all();
}
 
void flush_dcache_range(ulong start_addr, ulong end_addr)
{
   __flush_invalidate_dcache_range(start_addr, end_addr - start_addr);
}
 
void invalidate_dcache_range(ulong start, ulong stop)
{
   __invalidate_dcache_range(start, stop - start);
}
 
void invalidate_dcache_all(void)
{
   __invalidate_dcache_all();
}
 
void invalidate_icache_all(void)
{
   __invalidate_icache_all();
}