hc
2023-08-21 fc437ccf3419c424092701f3d883215fa4552a8b
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
* Samsung Exynos 5440 PCIe interface
 
This PCIe host controller is based on the Synopsys DesignWare PCIe IP
and thus inherits all the common properties defined in designware-pcie.txt.
 
Required properties:
- compatible: "samsung,exynos5440-pcie"
- reg: base addresses and lengths of the PCIe controller,
- reg-names : First name should be set to "elbi".
   And use the "config" instead of getting the configuration address space
   from "ranges".
   NOTE: When using the "config" property, reg-names must be set.
- interrupts: A list of interrupt outputs for level interrupt,
   pulse interrupt, special interrupt.
- phys: From PHY binding. Phandle for the generic PHY.
   Refer to Documentation/devicetree/bindings/phy/samsung-phy.txt
 
For other common properties, refer to
   Documentation/devicetree/bindings/pci/designware-pcie.txt
 
Example:
 
SoC-specific DT Entry (with using PHY framework):
 
   pcie_phy0: pcie-phy@270000 {
       ...
       reg = <0x270000 0x1000>, <0x271000 0x40>;
       reg-names = "phy", "block";
       ...
   };
 
   pcie@290000 {
       compatible = "samsung,exynos5440-pcie", "snps,dw-pcie";
       reg = <0x290000 0x1000>, <0x40000000 0x1000>;
       reg-names = "elbi", "config";
       clocks = <&clock 28>, <&clock 27>;
       clock-names = "pcie", "pcie_bus";
       #address-cells = <3>;
       #size-cells = <2>;
       device_type = "pci";
       phys = <&pcie_phy0>;
       ranges = <0x81000000 0 0      0x60001000 0 0x00010000
             0x82000000 0 0x60011000 0x60011000 0 0x1ffef000>;
       #interrupt-cells = <1>;
       interrupt-map-mask = <0 0 0 0>;
       interrupt-map = <0 0 0 0 &gic GIC_SPI 21 IRQ_TYPE_LEVEL_HIGH>;
       num-lanes = <4>;
   };
 
Board-specific DT Entry:
 
   pcie@290000 {
       reset-gpio = <&pin_ctrl 5 0>;
   };
 
   pcie@2a0000 {
       reset-gpio = <&pin_ctrl 22 0>;
   };