hc
2023-11-06 e3e12f52b214121840b44c91de5b3e5af5d3eb84
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
1290
1291
1292
1293
1294
1295
1296
1297
1298
1299
1300
1301
1302
1303
1304
1305
1306
1307
1308
1309
1310
1311
1312
1313
1314
1315
1316
1317
1318
1319
1320
1321
1322
1323
1324
1325
1326
1327
1328
1329
1330
1331
1332
1333
1334
1335
1336
1337
1338
1339
1340
1341
1342
1343
1344
1345
1346
1347
1348
1349
1350
1351
1352
1353
1354
1355
1356
1357
1358
1359
1360
1361
1362
1363
1364
1365
1366
1367
1368
1369
1370
1371
1372
1373
1374
1375
1376
1377
1378
1379
1380
1381
1382
1383
1384
1385
1386
1387
1388
1389
1390
1391
1392
1393
1394
1395
1396
1397
1398
1399
1400
1401
1402
1403
1404
1405
1406
1407
1408
1409
1410
1411
1412
1413
1414
1415
1416
1417
1418
1419
1420
1421
1422
1423
1424
1425
1426
1427
1428
1429
1430
1431
1432
1433
1434
1435
1436
1437
1438
1439
1440
1441
1442
1443
1444
1445
1446
1447
1448
1449
1450
1451
1452
1453
1454
1455
1456
1457
1458
1459
1460
1461
1462
1463
1464
1465
1466
1467
1468
1469
1470
1471
1472
1473
1474
1475
1476
1477
1478
1479
1480
1481
1482
1483
1484
1485
1486
1487
1488
1489
1490
1491
1492
1493
1494
1495
1496
1497
1498
1499
1500
1501
1502
1503
1504
1505
1506
1507
1508
1509
1510
1511
1512
1513
1514
1515
1516
1517
1518
1519
1520
1521
1522
1523
1524
1525
1526
1527
1528
1529
1530
1531
1532
1533
1534
1535
1536
1537
1538
1539
1540
1541
1542
1543
1544
1545
1546
1547
1548
1549
1550
1551
1552
1553
1554
1555
1556
1557
1558
1559
1560
1561
1562
1563
1564
1565
1566
1567
1568
1569
1570
1571
1572
1573
1574
1575
1576
1577
1578
1579
1580
1581
1582
1583
1584
1585
1586
1587
1588
1589
1590
1591
1592
1593
1594
1595
1596
1597
1598
1599
1600
1601
1602
1603
1604
1605
1606
1607
1608
1609
1610
1611
1612
1613
1614
1615
1616
1617
1618
1619
1620
1621
1622
1623
1624
1625
1626
1627
1628
1629
1630
1631
1632
1633
1634
1635
1636
1637
1638
1639
1640
1641
1642
1643
1644
1645
1646
1647
1648
1649
1650
1651
1652
1653
1654
1655
1656
1657
1658
1659
1660
1661
1662
1663
1664
1665
1666
1667
1668
1669
1670
1671
1672
1673
1674
1675
1676
1677
1678
1679
1680
1681
1682
1683
1684
1685
1686
1687
1688
1689
1690
1691
1692
1693
1694
1695
1696
1697
1698
1699
1700
1701
1702
1703
1704
1705
1706
1707
1708
1709
1710
1711
1712
1713
1714
1715
1716
1717
1718
1719
1720
1721
1722
1723
1724
1725
1726
1727
1728
1729
1730
1731
1732
1733
1734
1735
1736
1737
1738
1739
1740
1741
1742
1743
1744
1745
1746
1747
1748
1749
1750
1751
1752
1753
1754
1755
1756
1757
1758
1759
1760
1761
1762
1763
1764
1765
1766
1767
1768
1769
1770
1771
1772
1773
1774
1775
1776
1777
1778
1779
1780
1781
1782
1783
1784
1785
1786
1787
1788
1789
1790
1791
1792
1793
1794
1795
1796
1797
1798
1799
1800
1801
1802
1803
1804
1805
1806
1807
1808
1809
1810
1811
1812
1813
1814
1815
1816
1817
1818
1819
1820
1821
1822
1823
1824
1825
1826
1827
1828
1829
1830
1831
1832
1833
1834
1835
1836
1837
1838
1839
1840
1841
1842
1843
1844
1845
1846
1847
1848
1849
1850
1851
1852
1853
1854
1855
1856
1857
1858
1859
1860
1861
1862
1863
1864
1865
1866
1867
1868
1869
1870
1871
1872
1873
1874
1875
1876
1877
1878
1879
1880
1881
1882
1883
1884
1885
1886
1887
1888
1889
1890
1891
1892
1893
1894
1895
1896
1897
1898
1899
1900
1901
1902
1903
1904
1905
1906
1907
1908
1909
1910
1911
1912
1913
1914
1915
1916
1917
1918
1919
1920
1921
1922
1923
1924
1925
1926
1927
1928
1929
1930
1931
1932
1933
1934
1935
1936
1937
1938
1939
1940
1941
1942
1943
1944
1945
1946
1947
1948
1949
1950
1951
1952
1953
1954
1955
1956
1957
1958
1959
1960
1961
1962
1963
1964
1965
1966
1967
1968
1969
1970
1971
1972
1973
1974
1975
1976
1977
1978
1979
1980
1981
1982
1983
1984
1985
1986
1987
1988
1989
1990
1991
1992
1993
1994
1995
1996
1997
1998
1999
2000
2001
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
2025
2026
2027
2028
2029
2030
2031
2032
2033
2034
2035
2036
2037
2038
2039
2040
2041
2042
2043
2044
2045
2046
2047
2048
2049
2050
2051
2052
2053
2054
2055
2056
2057
2058
2059
2060
2061
2062
2063
2064
2065
2066
2067
2068
2069
2070
2071
2072
2073
2074
2075
2076
2077
2078
2079
2080
2081
2082
2083
2084
2085
2086
2087
2088
2089
2090
2091
2092
2093
2094
2095
2096
2097
2098
2099
2100
2101
2102
2103
2104
2105
2106
2107
2108
2109
2110
2111
2112
2113
2114
2115
2116
2117
2118
2119
2120
2121
2122
2123
2124
2125
2126
2127
2128
2129
2130
2131
2132
2133
2134
2135
2136
2137
2138
2139
2140
2141
2142
2143
2144
2145
2146
2147
2148
2149
2150
2151
2152
2153
2154
2155
2156
2157
2158
2159
2160
2161
2162
2163
2164
2165
2166
2167
2168
2169
2170
2171
2172
2173
2174
2175
2176
2177
2178
2179
2180
2181
2182
2183
2184
2185
2186
2187
2188
2189
2190
2191
2192
2193
2194
2195
2196
2197
2198
2199
2200
2201
2202
2203
2204
2205
2206
2207
2208
2209
2210
2211
2212
2213
2214
2215
2216
2217
2218
2219
2220
2221
2222
2223
2224
2225
2226
2227
2228
2229
2230
2231
2232
2233
2234
2235
2236
2237
2238
2239
2240
2241
2242
2243
2244
2245
2246
2247
2248
2249
2250
2251
2252
2253
2254
2255
2256
2257
2258
2259
2260
2261
2262
2263
2264
2265
2266
2267
2268
2269
2270
2271
2272
2273
2274
2275
2276
2277
2278
2279
2280
2281
2282
2283
2284
2285
2286
2287
2288
2289
2290
2291
2292
2293
2294
2295
2296
2297
2298
2299
2300
2301
2302
2303
2304
2305
2306
2307
2308
2309
2310
2311
2312
2313
2314
2315
2316
2317
2318
2319
2320
2321
2322
2323
2324
2325
2326
2327
2328
2329
2330
2331
2332
2333
2334
2335
2336
2337
2338
2339
2340
2341
2342
2343
2344
2345
2346
2347
2348
2349
2350
2351
2352
2353
2354
2355
2356
2357
2358
2359
2360
2361
2362
2363
2364
2365
2366
2367
2368
2369
2370
2371
2372
2373
2374
2375
2376
2377
2378
2379
2380
2381
2382
2383
2384
2385
2386
2387
2388
2389
2390
2391
2392
2393
2394
2395
2396
2397
2398
2399
2400
2401
2402
2403
2404
2405
2406
2407
2408
2409
2410
2411
2412
2413
2414
2415
2416
2417
2418
2419
2420
2421
2422
2423
2424
2425
2426
2427
2428
2429
2430
2431
2432
2433
2434
2435
2436
2437
2438
2439
2440
2441
2442
2443
2444
2445
2446
2447
2448
2449
2450
2451
2452
2453
2454
2455
2456
2457
2458
2459
2460
2461
2462
2463
2464
2465
2466
2467
2468
2469
2470
2471
2472
2473
2474
2475
2476
2477
2478
2479
2480
2481
2482
2483
2484
2485
2486
2487
2488
2489
2490
2491
2492
2493
2494
2495
2496
2497
2498
2499
2500
2501
2502
2503
2504
2505
2506
2507
2508
2509
2510
2511
2512
2513
2514
2515
2516
2517
2518
2519
2520
2521
2522
2523
2524
2525
2526
2527
2528
2529
2530
2531
2532
2533
2534
2535
2536
2537
2538
2539
2540
2541
2542
2543
2544
2545
2546
2547
2548
2549
2550
2551
2552
2553
2554
2555
2556
2557
2558
2559
2560
2561
2562
2563
2564
2565
2566
2567
2568
2569
2570
2571
2572
2573
2574
2575
2576
2577
2578
2579
2580
2581
2582
2583
2584
2585
2586
2587
2588
2589
2590
2591
2592
2593
2594
2595
2596
2597
2598
2599
2600
2601
2602
2603
2604
2605
2606
2607
2608
2609
2610
2611
2612
2613
2614
2615
2616
2617
2618
2619
2620
2621
2622
2623
2624
2625
2626
2627
2628
2629
2630
2631
2632
2633
2634
2635
2636
2637
2638
2639
2640
2641
2642
2643
2644
2645
2646
2647
2648
2649
2650
2651
2652
2653
2654
2655
2656
2657
2658
2659
2660
2661
2662
2663
2664
2665
2666
2667
2668
2669
2670
2671
2672
2673
2674
2675
2676
2677
2678
2679
2680
2681
2682
2683
2684
2685
2686
2687
2688
2689
2690
2691
2692
2693
2694
2695
2696
2697
2698
2699
2700
2701
2702
2703
2704
2705
2706
2707
2708
2709
2710
2711
2712
2713
2714
2715
2716
2717
2718
2719
2720
2721
2722
2723
2724
2725
2726
2727
2728
2729
2730
2731
2732
2733
2734
2735
2736
2737
2738
2739
2740
2741
2742
2743
2744
2745
2746
2747
2748
2749
2750
2751
2752
2753
2754
2755
2756
2757
2758
2759
2760
2761
2762
2763
2764
2765
2766
2767
2768
2769
2770
2771
2772
2773
2774
2775
2776
2777
2778
2779
2780
2781
2782
2783
2784
2785
2786
2787
2788
2789
2790
2791
2792
2793
2794
2795
2796
2797
2798
2799
2800
2801
2802
2803
2804
2805
2806
2807
2808
2809
2810
2811
2812
2813
2814
2815
2816
2817
2818
2819
2820
2821
2822
2823
2824
2825
2826
2827
2828
2829
2830
2831
2832
2833
2834
2835
2836
2837
2838
2839
2840
2841
2842
2843
2844
2845
2846
2847
2848
2849
2850
2851
2852
2853
2854
2855
2856
2857
2858
2859
2860
2861
2862
2863
2864
2865
2866
2867
2868
2869
2870
2871
2872
2873
2874
2875
2876
2877
2878
2879
2880
2881
2882
2883
2884
2885
2886
2887
2888
2889
2890
2891
2892
2893
2894
2895
2896
2897
2898
2899
2900
2901
2902
2903
2904
2905
2906
2907
2908
2909
2910
2911
2912
2913
2914
2915
2916
2917
2918
2919
2920
2921
2922
2923
2924
2925
2926
2927
2928
2929
2930
2931
2932
2933
2934
2935
2936
2937
2938
2939
2940
2941
2942
2943
2944
2945
2946
2947
2948
2949
2950
2951
2952
2953
2954
2955
2956
2957
2958
2959
2960
2961
2962
2963
2964
2965
2966
2967
2968
2969
2970
2971
2972
2973
2974
2975
2976
2977
2978
2979
2980
2981
2982
2983
2984
2985
2986
2987
2988
2989
2990
2991
2992
2993
2994
2995
2996
2997
2998
2999
3000
3001
3002
3003
3004
3005
3006
3007
3008
3009
3010
3011
3012
3013
3014
3015
3016
3017
3018
3019
3020
3021
3022
3023
3024
3025
3026
3027
3028
3029
3030
3031
3032
3033
3034
3035
3036
3037
3038
3039
3040
3041
3042
3043
3044
3045
3046
3047
3048
3049
3050
3051
3052
3053
3054
3055
3056
3057
3058
3059
3060
3061
3062
3063
3064
3065
3066
3067
3068
3069
3070
3071
3072
3073
3074
3075
3076
3077
3078
3079
3080
3081
3082
3083
3084
3085
3086
3087
3088
3089
3090
3091
3092
3093
3094
3095
3096
3097
3098
3099
3100
3101
3102
3103
3104
3105
3106
3107
3108
3109
3110
3111
3112
3113
3114
3115
3116
3117
3118
3119
3120
3121
3122
3123
3124
3125
3126
3127
3128
3129
3130
3131
3132
3133
3134
3135
3136
3137
3138
3139
3140
3141
3142
3143
3144
3145
3146
3147
3148
3149
3150
3151
3152
3153
3154
3155
3156
3157
3158
3159
3160
3161
3162
3163
3164
3165
3166
3167
3168
3169
3170
3171
3172
3173
3174
3175
3176
3177
3178
3179
3180
3181
3182
3183
3184
3185
3186
3187
3188
3189
3190
3191
3192
3193
3194
3195
3196
3197
3198
3199
3200
3201
3202
3203
3204
3205
3206
3207
3208
3209
3210
3211
3212
3213
3214
3215
3216
3217
3218
3219
3220
3221
3222
3223
3224
3225
3226
3227
3228
3229
3230
3231
3232
3233
3234
3235
3236
3237
3238
3239
3240
3241
3242
3243
3244
3245
3246
3247
3248
3249
3250
3251
3252
3253
3254
3255
3256
3257
3258
3259
3260
3261
3262
3263
3264
3265
3266
3267
3268
3269
3270
3271
3272
3273
3274
3275
3276
3277
3278
3279
3280
3281
3282
3283
3284
3285
3286
3287
3288
3289
3290
3291
3292
3293
3294
3295
3296
3297
3298
3299
3300
3301
3302
3303
3304
3305
3306
3307
3308
3309
3310
3311
3312
3313
3314
3315
3316
3317
3318
3319
3320
3321
3322
3323
3324
3325
3326
3327
3328
3329
3330
3331
3332
3333
3334
3335
3336
3337
3338
3339
3340
3341
3342
3343
3344
3345
3346
3347
3348
3349
3350
3351
3352
3353
3354
3355
3356
3357
3358
3359
3360
3361
3362
3363
3364
3365
3366
3367
3368
3369
3370
3371
3372
3373
3374
3375
3376
3377
3378
3379
3380
3381
3382
3383
3384
3385
3386
3387
3388
3389
3390
3391
3392
3393
3394
3395
3396
3397
3398
3399
3400
3401
3402
3403
3404
3405
3406
3407
3408
3409
3410
3411
3412
3413
3414
3415
3416
3417
3418
3419
3420
3421
3422
3423
3424
3425
3426
3427
3428
3429
3430
3431
3432
3433
3434
3435
3436
3437
3438
3439
3440
3441
3442
3443
3444
3445
3446
3447
3448
3449
3450
3451
3452
3453
3454
3455
3456
3457
3458
3459
3460
3461
3462
3463
3464
3465
3466
3467
3468
3469
3470
3471
3472
3473
3474
3475
3476
3477
3478
3479
3480
3481
3482
3483
3484
3485
3486
3487
3488
3489
3490
3491
3492
3493
3494
3495
3496
3497
3498
3499
3500
3501
3502
3503
3504
3505
3506
3507
3508
3509
3510
3511
3512
3513
3514
3515
3516
3517
3518
3519
3520
3521
3522
3523
3524
3525
3526
3527
3528
3529
3530
3531
3532
3533
3534
3535
3536
3537
3538
3539
3540
3541
3542
3543
3544
3545
3546
3547
3548
3549
3550
3551
3552
3553
3554
3555
3556
3557
3558
3559
3560
3561
3562
3563
3564
3565
3566
3567
3568
3569
3570
3571
3572
3573
3574
3575
3576
3577
3578
3579
3580
3581
3582
3583
3584
3585
3586
3587
3588
3589
3590
3591
3592
3593
3594
3595
3596
3597
3598
3599
3600
3601
3602
3603
3604
3605
3606
3607
3608
3609
3610
3611
3612
3613
3614
3615
3616
3617
3618
3619
3620
3621
3622
3623
3624
3625
3626
3627
3628
3629
3630
3631
3632
3633
3634
3635
3636
3637
3638
3639
3640
3641
3642
3643
3644
3645
3646
3647
3648
3649
3650
3651
3652
3653
3654
3655
3656
3657
3658
3659
3660
3661
3662
3663
3664
3665
3666
3667
3668
3669
3670
3671
3672
3673
3674
3675
3676
3677
3678
3679
3680
3681
3682
3683
3684
3685
3686
3687
3688
3689
3690
3691
3692
3693
3694
3695
3696
3697
3698
3699
3700
3701
3702
3703
3704
3705
3706
3707
3708
3709
3710
3711
3712
3713
3714
3715
3716
3717
3718
3719
3720
3721
3722
3723
3724
3725
3726
3727
3728
3729
3730
3731
3732
3733
3734
3735
3736
3737
3738
3739
3740
3741
3742
3743
3744
3745
3746
3747
3748
3749
3750
3751
3752
3753
3754
3755
3756
3757
3758
3759
3760
3761
3762
3763
3764
3765
3766
3767
3768
3769
3770
3771
3772
3773
3774
3775
3776
3777
3778
3779
3780
3781
3782
3783
3784
3785
3786
3787
3788
3789
3790
3791
3792
3793
3794
3795
3796
3797
3798
3799
3800
3801
3802
3803
3804
3805
3806
3807
3808
3809
3810
3811
3812
3813
3814
3815
3816
3817
3818
3819
3820
3821
3822
3823
3824
3825
3826
3827
3828
3829
3830
3831
3832
3833
3834
3835
3836
3837
3838
3839
3840
3841
3842
3843
3844
3845
3846
3847
3848
3849
3850
3851
3852
3853
3854
3855
3856
3857
3858
3859
3860
3861
3862
3863
3864
3865
3866
3867
3868
3869
3870
3871
3872
3873
3874
3875
3876
3877
3878
3879
3880
3881
3882
3883
3884
3885
3886
3887
3888
3889
3890
3891
3892
3893
3894
3895
3896
3897
3898
3899
3900
3901
3902
3903
3904
3905
3906
3907
3908
3909
3910
3911
3912
3913
3914
3915
3916
3917
3918
3919
3920
3921
3922
3923
3924
3925
3926
3927
3928
3929
3930
3931
3932
3933
3934
3935
3936
3937
3938
3939
3940
3941
3942
3943
3944
3945
3946
3947
3948
3949
3950
3951
3952
3953
3954
3955
3956
3957
3958
3959
3960
3961
3962
3963
3964
3965
3966
3967
3968
3969
3970
3971
3972
3973
3974
3975
3976
3977
3978
3979
3980
3981
3982
3983
3984
3985
3986
3987
3988
3989
3990
3991
3992
3993
3994
3995
3996
3997
3998
3999
4000
4001
4002
4003
4004
4005
4006
4007
4008
4009
4010
4011
4012
4013
4014
4015
4016
4017
4018
4019
4020
4021
4022
4023
4024
4025
4026
4027
4028
4029
4030
4031
4032
4033
4034
4035
4036
4037
4038
4039
4040
4041
4042
4043
4044
4045
4046
4047
4048
4049
4050
4051
4052
4053
4054
4055
4056
4057
4058
4059
4060
4061
4062
4063
4064
4065
4066
4067
4068
4069
4070
4071
4072
4073
4074
4075
4076
4077
4078
4079
4080
4081
4082
4083
4084
4085
4086
4087
4088
4089
4090
4091
4092
4093
4094
4095
4096
4097
4098
4099
4100
4101
4102
4103
4104
4105
4106
4107
4108
4109
4110
4111
4112
4113
4114
4115
4116
4117
4118
4119
4120
4121
4122
4123
4124
4125
4126
4127
4128
4129
4130
4131
4132
4133
4134
4135
4136
4137
4138
4139
4140
4141
4142
4143
4144
4145
4146
4147
4148
4149
4150
4151
4152
4153
4154
4155
4156
4157
4158
4159
4160
4161
4162
4163
4164
4165
4166
4167
4168
4169
4170
4171
4172
4173
4174
4175
4176
4177
4178
4179
4180
4181
4182
4183
4184
4185
4186
4187
4188
4189
4190
4191
4192
4193
4194
4195
4196
4197
4198
4199
4200
4201
4202
4203
4204
4205
4206
4207
4208
4209
4210
4211
4212
4213
4214
4215
4216
4217
4218
4219
4220
4221
4222
4223
4224
4225
4226
4227
4228
4229
4230
4231
4232
4233
4234
4235
4236
4237
4238
4239
4240
4241
4242
4243
4244
4245
4246
4247
4248
4249
4250
4251
4252
4253
4254
4255
4256
4257
4258
4259
4260
4261
4262
4263
4264
4265
4266
4267
4268
4269
4270
4271
4272
4273
4274
4275
4276
4277
4278
4279
4280
4281
4282
4283
4284
4285
4286
4287
4288
4289
4290
4291
4292
4293
4294
4295
4296
4297
4298
4299
4300
4301
4302
4303
4304
4305
4306
4307
4308
4309
4310
4311
4312
4313
4314
4315
4316
4317
4318
4319
4320
4321
4322
4323
4324
4325
4326
4327
4328
4329
4330
4331
4332
4333
4334
4335
4336
4337
4338
4339
4340
4341
4342
4343
4344
4345
4346
4347
4348
4349
4350
4351
4352
4353
4354
4355
4356
4357
4358
4359
4360
4361
4362
4363
4364
4365
4366
4367
4368
4369
4370
4371
4372
4373
4374
4375
4376
4377
4378
4379
4380
4381
4382
4383
4384
4385
4386
4387
4388
4389
4390
4391
4392
4393
4394
4395
4396
4397
4398
4399
4400
4401
4402
4403
4404
4405
4406
4407
4408
4409
4410
4411
4412
4413
4414
4415
4416
4417
4418
4419
4420
4421
4422
4423
4424
4425
4426
4427
4428
4429
4430
4431
4432
4433
4434
4435
4436
4437
4438
4439
4440
4441
4442
4443
4444
4445
4446
4447
4448
4449
4450
4451
4452
4453
4454
4455
4456
4457
4458
4459
4460
4461
4462
4463
4464
4465
4466
4467
4468
4469
4470
4471
4472
4473
4474
4475
4476
4477
4478
4479
4480
4481
4482
4483
4484
4485
4486
4487
4488
4489
4490
4491
4492
4493
4494
4495
4496
4497
4498
4499
4500
4501
4502
4503
4504
4505
4506
4507
4508
4509
4510
4511
4512
4513
4514
4515
4516
4517
4518
4519
4520
4521
4522
4523
4524
4525
4526
4527
4528
4529
4530
4531
4532
4533
4534
4535
4536
4537
4538
4539
4540
4541
4542
4543
4544
4545
4546
4547
4548
4549
4550
4551
4552
4553
4554
4555
4556
4557
4558
4559
4560
4561
4562
4563
4564
4565
4566
4567
4568
4569
4570
4571
4572
4573
4574
4575
4576
4577
4578
4579
4580
4581
4582
4583
4584
4585
4586
4587
4588
4589
4590
4591
4592
4593
4594
4595
4596
4597
4598
4599
4600
4601
4602
4603
4604
4605
4606
4607
4608
4609
4610
4611
4612
4613
4614
4615
4616
4617
4618
4619
4620
4621
4622
4623
4624
4625
4626
4627
4628
4629
4630
4631
4632
4633
4634
4635
4636
4637
4638
4639
4640
4641
4642
4643
4644
4645
4646
4647
4648
4649
4650
4651
4652
4653
4654
4655
4656
4657
4658
4659
4660
4661
4662
4663
4664
4665
4666
4667
4668
4669
4670
4671
4672
4673
4674
4675
4676
4677
4678
4679
4680
4681
4682
4683
4684
4685
4686
4687
4688
4689
4690
4691
4692
4693
4694
4695
4696
4697
4698
4699
4700
4701
4702
4703
4704
4705
4706
4707
4708
4709
4710
4711
4712
4713
4714
4715
4716
4717
4718
4719
4720
4721
4722
4723
4724
4725
4726
4727
4728
4729
4730
4731
4732
4733
4734
4735
4736
4737
4738
4739
4740
4741
4742
4743
4744
4745
4746
4747
4748
4749
4750
4751
4752
4753
4754
4755
4756
4757
4758
4759
4760
4761
4762
4763
4764
4765
4766
4767
4768
4769
4770
4771
4772
4773
4774
4775
4776
4777
4778
4779
4780
4781
4782
4783
4784
4785
4786
4787
4788
4789
4790
4791
4792
4793
4794
4795
4796
4797
4798
4799
4800
4801
4802
4803
4804
4805
4806
4807
4808
4809
4810
4811
4812
4813
4814
4815
4816
4817
4818
4819
4820
4821
4822
4823
4824
4825
4826
4827
4828
4829
4830
4831
4832
4833
4834
4835
4836
4837
4838
4839
4840
4841
4842
4843
4844
4845
4846
4847
4848
4849
4850
4851
4852
4853
4854
4855
4856
4857
4858
4859
4860
4861
4862
4863
4864
4865
4866
4867
4868
4869
4870
4871
4872
4873
4874
4875
4876
4877
4878
4879
4880
4881
4882
4883
4884
4885
4886
4887
4888
4889
4890
4891
4892
4893
4894
4895
4896
4897
4898
4899
4900
4901
4902
4903
4904
4905
4906
4907
4908
4909
4910
4911
4912
4913
4914
4915
4916
4917
4918
4919
4920
4921
4922
4923
4924
4925
4926
4927
4928
4929
4930
4931
4932
4933
4934
4935
4936
4937
4938
4939
4940
4941
4942
4943
4944
4945
4946
4947
4948
4949
4950
4951
4952
4953
4954
4955
4956
4957
4958
4959
4960
4961
4962
4963
4964
4965
4966
4967
4968
4969
4970
4971
4972
4973
4974
4975
4976
4977
4978
4979
4980
4981
4982
4983
4984
4985
4986
4987
4988
4989
4990
4991
4992
4993
4994
4995
4996
4997
4998
4999
5000
5001
5002
5003
5004
5005
5006
5007
5008
5009
5010
5011
5012
5013
5014
5015
5016
5017
5018
5019
5020
5021
5022
5023
5024
5025
5026
5027
5028
5029
5030
5031
5032
5033
5034
5035
5036
5037
5038
5039
5040
5041
5042
5043
5044
5045
5046
5047
5048
5049
5050
5051
5052
5053
5054
5055
5056
5057
5058
5059
5060
5061
5062
5063
5064
5065
5066
5067
5068
5069
5070
5071
5072
5073
5074
5075
5076
5077
5078
5079
5080
5081
5082
5083
5084
5085
5086
5087
5088
5089
5090
5091
5092
5093
5094
5095
5096
5097
5098
5099
5100
5101
5102
5103
5104
5105
5106
5107
5108
5109
5110
5111
5112
5113
5114
5115
5116
5117
5118
5119
5120
5121
5122
5123
5124
5125
5126
5127
5128
5129
5130
5131
5132
5133
5134
5135
5136
5137
5138
5139
5140
5141
5142
5143
5144
5145
5146
5147
5148
5149
5150
5151
5152
5153
5154
5155
5156
5157
5158
5159
5160
5161
5162
5163
5164
5165
5166
5167
5168
5169
5170
5171
5172
5173
5174
5175
5176
5177
5178
5179
5180
5181
5182
5183
5184
5185
5186
5187
5188
5189
5190
5191
5192
5193
5194
5195
5196
5197
5198
5199
5200
5201
5202
5203
5204
5205
5206
5207
5208
5209
5210
5211
5212
5213
5214
5215
5216
5217
5218
5219
5220
5221
5222
5223
5224
5225
5226
5227
5228
5229
5230
5231
5232
5233
5234
5235
5236
5237
5238
5239
5240
5241
5242
5243
5244
5245
5246
5247
5248
5249
5250
5251
5252
5253
5254
5255
5256
5257
5258
5259
5260
5261
5262
5263
5264
5265
5266
5267
5268
5269
5270
5271
5272
5273
5274
5275
5276
5277
5278
5279
5280
5281
5282
5283
5284
5285
5286
5287
5288
5289
5290
5291
5292
5293
5294
5295
5296
5297
5298
5299
5300
5301
5302
5303
5304
5305
5306
5307
5308
5309
5310
5311
5312
5313
5314
5315
5316
5317
5318
5319
5320
5321
5322
5323
5324
5325
5326
5327
5328
5329
5330
5331
5332
5333
5334
5335
5336
5337
5338
5339
5340
5341
5342
5343
5344
5345
5346
5347
5348
5349
5350
5351
5352
5353
5354
5355
5356
5357
5358
5359
5360
5361
5362
5363
5364
5365
5366
5367
5368
5369
5370
5371
5372
5373
5374
5375
5376
5377
5378
5379
5380
5381
5382
5383
5384
5385
5386
5387
5388
5389
5390
5391
5392
5393
5394
5395
5396
5397
5398
5399
5400
5401
5402
5403
5404
5405
5406
5407
5408
5409
5410
5411
5412
5413
5414
5415
5416
5417
5418
5419
5420
5421
5422
5423
5424
5425
5426
5427
5428
5429
5430
5431
5432
5433
5434
5435
5436
5437
5438
5439
5440
5441
5442
5443
5444
5445
5446
5447
5448
5449
5450
5451
5452
5453
5454
5455
5456
5457
5458
5459
5460
5461
5462
5463
5464
5465
5466
5467
5468
5469
5470
5471
5472
5473
5474
5475
5476
5477
5478
5479
5480
5481
5482
5483
5484
5485
5486
5487
5488
5489
5490
5491
5492
5493
5494
5495
5496
5497
5498
5499
5500
5501
5502
5503
5504
5505
5506
5507
5508
5509
5510
5511
5512
5513
5514
5515
5516
5517
5518
5519
5520
5521
5522
5523
5524
5525
5526
5527
5528
5529
5530
5531
5532
5533
5534
5535
5536
5537
5538
5539
5540
5541
5542
5543
5544
5545
5546
5547
5548
5549
5550
5551
5552
5553
5554
5555
5556
5557
5558
5559
5560
5561
5562
5563
5564
5565
5566
5567
5568
5569
5570
5571
5572
5573
5574
5575
5576
5577
5578
5579
5580
5581
5582
5583
5584
5585
5586
5587
5588
5589
5590
5591
5592
5593
5594
5595
5596
5597
5598
5599
5600
5601
5602
5603
5604
5605
5606
5607
5608
5609
5610
5611
5612
5613
5614
5615
5616
5617
5618
5619
5620
5621
5622
5623
5624
5625
5626
5627
5628
5629
5630
5631
5632
5633
5634
5635
5636
5637
5638
5639
5640
5641
5642
5643
5644
5645
5646
5647
5648
5649
5650
5651
5652
5653
5654
5655
5656
5657
5658
5659
5660
5661
5662
5663
5664
5665
5666
5667
5668
5669
5670
5671
5672
5673
5674
5675
5676
5677
5678
5679
5680
5681
5682
5683
5684
5685
5686
5687
5688
5689
5690
5691
5692
5693
5694
5695
5696
5697
5698
5699
5700
5701
5702
5703
5704
5705
5706
5707
5708
5709
5710
5711
5712
5713
5714
5715
5716
5717
5718
5719
5720
5721
5722
5723
5724
5725
5726
5727
5728
5729
5730
5731
5732
5733
5734
5735
5736
5737
5738
5739
5740
5741
5742
5743
5744
5745
5746
5747
5748
5749
5750
5751
5752
5753
5754
5755
5756
5757
5758
5759
5760
5761
5762
5763
5764
5765
5766
5767
5768
5769
5770
5771
5772
5773
5774
5775
5776
5777
5778
5779
5780
5781
5782
5783
5784
5785
5786
5787
5788
5789
5790
5791
5792
5793
5794
5795
5796
5797
5798
5799
5800
5801
5802
5803
5804
5805
5806
5807
5808
5809
5810
5811
5812
5813
5814
5815
5816
5817
5818
5819
5820
5821
5822
5823
5824
5825
5826
5827
5828
5829
5830
5831
5832
5833
5834
5835
5836
5837
5838
5839
5840
5841
5842
5843
5844
5845
5846
5847
5848
5849
5850
5851
5852
5853
5854
5855
5856
5857
5858
5859
5860
5861
5862
5863
5864
5865
5866
5867
5868
5869
5870
5871
5872
5873
5874
5875
5876
5877
5878
5879
5880
5881
5882
5883
5884
5885
5886
5887
5888
5889
5890
5891
5892
5893
5894
5895
5896
5897
5898
5899
5900
5901
5902
5903
5904
5905
5906
5907
5908
5909
5910
5911
5912
5913
5914
5915
5916
5917
5918
5919
5920
5921
5922
5923
5924
5925
5926
5927
5928
5929
5930
5931
5932
5933
5934
5935
5936
5937
5938
5939
5940
5941
5942
5943
5944
5945
5946
5947
5948
5949
5950
5951
5952
5953
5954
5955
5956
5957
5958
5959
5960
5961
5962
5963
5964
5965
5966
5967
5968
5969
5970
5971
5972
5973
5974
5975
5976
5977
5978
5979
5980
5981
5982
5983
5984
5985
5986
5987
5988
5989
5990
5991
5992
5993
5994
5995
5996
5997
5998
5999
6000
6001
6002
6003
6004
6005
6006
6007
6008
6009
6010
6011
6012
6013
6014
6015
6016
6017
6018
6019
6020
6021
6022
6023
6024
6025
6026
6027
6028
6029
6030
6031
6032
6033
6034
6035
6036
6037
6038
6039
6040
6041
6042
6043
6044
6045
6046
6047
6048
6049
6050
6051
6052
6053
6054
6055
6056
6057
6058
6059
6060
6061
6062
6063
6064
6065
6066
6067
6068
6069
6070
6071
6072
6073
6074
6075
6076
6077
6078
6079
6080
6081
6082
6083
6084
6085
6086
6087
6088
6089
6090
6091
6092
6093
6094
6095
6096
6097
6098
6099
6100
6101
6102
6103
6104
6105
6106
6107
6108
6109
6110
6111
6112
6113
6114
6115
6116
6117
6118
6119
6120
6121
6122
6123
6124
6125
6126
6127
6128
6129
6130
6131
6132
6133
6134
6135
6136
6137
6138
6139
6140
6141
6142
6143
6144
6145
6146
6147
6148
6149
6150
6151
6152
6153
6154
6155
6156
6157
6158
6159
6160
6161
6162
6163
6164
6165
6166
6167
6168
6169
6170
6171
6172
6173
6174
6175
6176
6177
6178
6179
6180
6181
6182
6183
6184
6185
6186
6187
6188
6189
6190
6191
6192
6193
6194
6195
6196
6197
6198
6199
6200
6201
6202
6203
6204
6205
6206
6207
6208
6209
6210
6211
6212
6213
6214
6215
6216
6217
6218
6219
6220
6221
6222
6223
6224
6225
6226
6227
6228
6229
6230
6231
6232
6233
6234
6235
6236
6237
6238
6239
6240
6241
6242
6243
6244
6245
6246
6247
6248
6249
6250
6251
6252
6253
6254
6255
6256
6257
6258
6259
6260
6261
6262
6263
6264
6265
6266
6267
6268
6269
6270
6271
6272
6273
6274
6275
6276
6277
6278
6279
6280
6281
6282
6283
6284
6285
6286
6287
6288
6289
6290
6291
6292
6293
6294
6295
6296
6297
6298
6299
6300
6301
6302
6303
6304
6305
6306
6307
6308
6309
6310
6311
6312
6313
6314
6315
6316
6317
6318
6319
6320
6321
6322
6323
6324
6325
6326
6327
6328
6329
6330
6331
6332
6333
6334
6335
6336
6337
6338
6339
6340
6341
6342
6343
6344
6345
6346
6347
6348
6349
6350
6351
6352
6353
6354
6355
6356
6357
6358
6359
6360
6361
6362
6363
6364
6365
6366
6367
6368
6369
6370
6371
6372
6373
6374
6375
6376
6377
6378
6379
6380
6381
6382
6383
6384
6385
6386
6387
6388
6389
6390
6391
6392
6393
6394
6395
6396
6397
6398
6399
6400
6401
6402
6403
6404
6405
6406
6407
6408
6409
6410
6411
6412
6413
6414
6415
6416
6417
6418
6419
6420
6421
6422
6423
6424
6425
6426
6427
6428
6429
6430
6431
6432
6433
6434
6435
6436
6437
6438
6439
6440
6441
6442
6443
6444
6445
6446
6447
6448
6449
6450
6451
6452
6453
6454
6455
6456
6457
6458
6459
6460
6461
6462
6463
6464
6465
6466
6467
6468
6469
6470
6471
6472
6473
6474
6475
6476
6477
6478
6479
6480
6481
6482
6483
6484
6485
6486
6487
6488
6489
6490
6491
6492
6493
6494
6495
6496
6497
6498
6499
6500
6501
6502
6503
6504
6505
6506
6507
6508
6509
6510
6511
6512
6513
6514
6515
6516
6517
6518
6519
6520
6521
6522
6523
6524
6525
6526
6527
6528
6529
6530
6531
6532
6533
6534
6535
6536
6537
6538
6539
6540
6541
6542
6543
6544
6545
6546
6547
6548
6549
6550
6551
6552
6553
6554
6555
6556
6557
6558
6559
6560
6561
6562
6563
6564
6565
6566
6567
6568
6569
6570
6571
6572
6573
6574
6575
6576
6577
6578
6579
6580
6581
6582
6583
6584
6585
6586
6587
6588
6589
6590
6591
6592
6593
6594
6595
6596
6597
6598
6599
6600
6601
6602
6603
6604
6605
6606
6607
6608
6609
6610
6611
6612
6613
6614
6615
6616
6617
6618
6619
6620
6621
6622
6623
6624
6625
6626
6627
6628
6629
6630
6631
6632
6633
6634
6635
6636
6637
6638
6639
6640
6641
6642
6643
6644
6645
6646
6647
6648
6649
6650
6651
6652
6653
6654
6655
6656
6657
6658
6659
6660
6661
6662
6663
6664
6665
6666
6667
6668
6669
6670
6671
6672
6673
6674
6675
6676
6677
6678
6679
6680
6681
6682
6683
6684
6685
6686
6687
6688
6689
6690
6691
6692
6693
6694
6695
6696
6697
6698
6699
6700
6701
6702
6703
6704
6705
6706
6707
6708
6709
6710
6711
6712
6713
6714
6715
6716
6717
6718
6719
6720
6721
6722
6723
6724
6725
6726
6727
6728
6729
6730
6731
6732
6733
6734
6735
6736
6737
6738
6739
6740
6741
6742
6743
6744
6745
6746
6747
6748
6749
6750
6751
6752
6753
6754
6755
6756
6757
6758
6759
6760
6761
6762
6763
6764
6765
6766
6767
6768
6769
6770
6771
6772
6773
6774
6775
6776
6777
6778
6779
6780
6781
6782
6783
6784
6785
6786
6787
6788
6789
6790
6791
6792
6793
6794
6795
6796
6797
6798
6799
6800
6801
6802
6803
6804
6805
6806
6807
6808
6809
6810
6811
6812
6813
6814
6815
6816
6817
6818
6819
6820
6821
6822
6823
6824
6825
6826
6827
6828
6829
6830
6831
6832
6833
6834
6835
6836
6837
6838
6839
6840
6841
6842
6843
6844
6845
6846
6847
6848
6849
6850
6851
6852
6853
6854
6855
6856
6857
6858
6859
6860
6861
6862
6863
6864
6865
6866
6867
6868
6869
6870
6871
6872
6873
6874
6875
6876
6877
6878
6879
6880
6881
6882
6883
6884
6885
6886
6887
6888
6889
6890
6891
6892
6893
6894
6895
6896
6897
6898
6899
6900
6901
6902
6903
6904
6905
6906
6907
6908
6909
6910
6911
6912
6913
6914
6915
6916
6917
6918
6919
6920
6921
6922
6923
6924
6925
6926
6927
6928
6929
6930
6931
6932
6933
6934
6935
6936
6937
6938
6939
6940
6941
6942
6943
6944
6945
6946
6947
6948
6949
6950
6951
6952
6953
6954
6955
6956
6957
6958
6959
6960
6961
6962
6963
6964
6965
6966
6967
6968
6969
6970
6971
6972
6973
6974
6975
6976
6977
6978
6979
6980
6981
6982
6983
6984
6985
6986
6987
6988
6989
6990
6991
6992
6993
6994
6995
6996
6997
6998
6999
7000
7001
7002
7003
7004
7005
7006
7007
7008
7009
7010
7011
7012
7013
7014
7015
7016
7017
7018
7019
7020
7021
7022
7023
7024
7025
7026
7027
7028
7029
7030
7031
7032
7033
7034
7035
7036
7037
7038
7039
7040
7041
7042
7043
7044
7045
7046
7047
7048
7049
7050
7051
7052
7053
7054
7055
7056
7057
7058
7059
7060
7061
7062
7063
7064
7065
7066
7067
7068
7069
7070
7071
7072
7073
7074
7075
7076
7077
7078
7079
7080
7081
7082
7083
7084
7085
7086
7087
7088
7089
7090
7091
7092
7093
7094
7095
7096
7097
7098
7099
7100
7101
7102
7103
7104
7105
7106
7107
7108
7109
7110
7111
7112
7113
7114
7115
7116
7117
7118
7119
7120
7121
7122
7123
7124
7125
7126
7127
7128
7129
7130
7131
7132
7133
7134
7135
7136
7137
7138
7139
7140
7141
7142
7143
7144
7145
7146
7147
7148
7149
7150
7151
7152
7153
7154
7155
7156
7157
7158
7159
7160
7161
7162
7163
7164
7165
7166
7167
7168
7169
7170
7171
7172
7173
7174
7175
7176
7177
7178
7179
7180
7181
7182
7183
7184
7185
7186
7187
7188
7189
7190
7191
7192
7193
7194
7195
7196
7197
7198
7199
7200
7201
7202
7203
7204
7205
7206
7207
7208
7209
7210
7211
7212
7213
7214
7215
7216
7217
7218
7219
7220
7221
7222
7223
7224
7225
7226
7227
7228
7229
7230
7231
7232
7233
7234
7235
7236
7237
7238
7239
7240
7241
7242
7243
7244
7245
7246
7247
7248
7249
7250
7251
7252
7253
7254
7255
7256
7257
7258
7259
7260
7261
7262
7263
7264
7265
7266
7267
7268
7269
7270
7271
7272
7273
7274
7275
7276
7277
7278
7279
7280
7281
7282
7283
7284
7285
7286
7287
7288
7289
7290
7291
7292
7293
7294
7295
7296
7297
7298
7299
7300
7301
7302
7303
7304
7305
7306
7307
7308
7309
7310
7311
7312
7313
7314
7315
7316
7317
7318
7319
7320
7321
7322
7323
7324
7325
7326
7327
7328
7329
7330
7331
7332
7333
7334
7335
7336
7337
7338
7339
7340
7341
7342
7343
7344
7345
7346
7347
7348
7349
7350
7351
7352
7353
7354
7355
7356
7357
7358
7359
7360
7361
7362
7363
7364
7365
7366
7367
7368
7369
7370
7371
7372
7373
7374
7375
7376
7377
7378
7379
7380
7381
7382
7383
7384
7385
7386
7387
7388
7389
7390
7391
7392
7393
7394
7395
7396
7397
7398
7399
7400
7401
7402
7403
7404
7405
7406
7407
7408
7409
7410
7411
7412
7413
7414
7415
7416
7417
7418
7419
7420
7421
7422
7423
7424
7425
7426
7427
7428
7429
7430
7431
7432
7433
7434
7435
7436
7437
7438
7439
7440
7441
7442
7443
7444
7445
7446
7447
7448
7449
7450
7451
7452
7453
7454
7455
7456
7457
7458
7459
7460
7461
7462
7463
7464
7465
7466
7467
7468
7469
7470
7471
7472
7473
7474
7475
7476
7477
7478
7479
7480
7481
7482
7483
7484
7485
7486
7487
7488
7489
7490
7491
7492
7493
7494
7495
7496
7497
7498
7499
7500
7501
7502
7503
7504
7505
7506
7507
7508
7509
7510
7511
7512
7513
7514
7515
7516
7517
7518
7519
7520
7521
7522
7523
7524
7525
7526
7527
7528
7529
7530
7531
7532
7533
7534
7535
7536
7537
7538
7539
7540
7541
7542
7543
7544
7545
7546
7547
7548
7549
7550
7551
7552
7553
7554
7555
7556
7557
7558
7559
7560
7561
7562
7563
7564
7565
7566
7567
7568
7569
7570
7571
7572
7573
7574
7575
7576
7577
7578
7579
7580
7581
7582
7583
7584
7585
7586
7587
7588
7589
7590
7591
7592
7593
7594
7595
7596
7597
7598
7599
7600
7601
7602
7603
7604
7605
7606
7607
7608
7609
7610
7611
7612
7613
7614
7615
7616
7617
7618
7619
7620
7621
7622
7623
7624
7625
7626
7627
7628
7629
7630
7631
7632
7633
7634
7635
7636
7637
7638
7639
7640
7641
7642
7643
7644
7645
7646
7647
7648
7649
7650
7651
7652
7653
7654
7655
7656
7657
7658
7659
7660
7661
7662
7663
7664
7665
7666
7667
7668
7669
7670
7671
7672
7673
7674
7675
7676
7677
7678
7679
7680
7681
7682
7683
7684
7685
7686
7687
7688
7689
7690
7691
7692
7693
7694
7695
7696
7697
7698
7699
7700
7701
7702
7703
7704
7705
7706
7707
7708
7709
7710
7711
7712
7713
7714
7715
7716
7717
7718
7719
7720
7721
7722
7723
7724
7725
7726
7727
7728
7729
7730
7731
7732
7733
7734
7735
7736
7737
7738
7739
7740
7741
7742
7743
7744
7745
7746
7747
7748
7749
7750
7751
7752
7753
7754
7755
7756
7757
7758
7759
7760
7761
7762
7763
7764
7765
7766
7767
7768
7769
7770
7771
7772
7773
7774
7775
7776
7777
7778
7779
7780
7781
7782
7783
7784
7785
7786
7787
7788
7789
7790
7791
7792
7793
7794
7795
7796
7797
7798
7799
7800
7801
7802
7803
7804
7805
7806
7807
7808
7809
7810
7811
7812
7813
7814
7815
7816
7817
7818
7819
7820
7821
7822
7823
7824
7825
7826
7827
7828
7829
7830
7831
7832
7833
7834
7835
7836
7837
7838
7839
7840
7841
7842
7843
7844
7845
7846
7847
7848
7849
7850
7851
7852
7853
7854
7855
7856
7857
7858
7859
7860
7861
7862
7863
7864
7865
7866
7867
7868
7869
7870
7871
7872
7873
7874
7875
7876
7877
7878
7879
7880
7881
7882
7883
7884
7885
7886
7887
7888
7889
7890
7891
7892
7893
7894
7895
7896
7897
7898
7899
7900
7901
7902
7903
7904
7905
7906
7907
7908
7909
7910
7911
7912
7913
7914
7915
7916
7917
7918
7919
7920
7921
7922
7923
7924
7925
7926
7927
7928
7929
7930
7931
7932
7933
7934
7935
7936
7937
7938
7939
7940
7941
7942
7943
7944
7945
7946
7947
7948
7949
7950
7951
7952
7953
7954
7955
7956
7957
7958
7959
7960
7961
7962
7963
7964
7965
7966
7967
7968
7969
7970
7971
7972
7973
7974
7975
7976
7977
7978
7979
7980
7981
7982
7983
7984
7985
7986
7987
7988
7989
7990
7991
7992
7993
7994
7995
7996
7997
7998
7999
8000
8001
8002
8003
8004
8005
8006
8007
8008
8009
8010
8011
8012
8013
8014
8015
8016
8017
8018
8019
8020
8021
8022
8023
8024
8025
8026
8027
8028
8029
8030
8031
8032
8033
8034
8035
8036
8037
8038
8039
8040
8041
8042
8043
8044
8045
8046
8047
8048
8049
8050
8051
8052
8053
8054
8055
8056
8057
8058
8059
8060
8061
8062
8063
8064
8065
8066
8067
8068
8069
8070
8071
8072
8073
8074
8075
8076
8077
8078
8079
8080
8081
8082
8083
8084
8085
8086
8087
8088
8089
8090
8091
8092
8093
8094
8095
8096
8097
8098
8099
8100
8101
8102
8103
8104
8105
8106
8107
8108
8109
8110
8111
8112
8113
8114
8115
8116
8117
8118
8119
8120
8121
8122
8123
8124
8125
8126
8127
8128
8129
8130
8131
8132
8133
8134
8135
8136
8137
8138
8139
8140
8141
8142
8143
8144
8145
8146
8147
8148
8149
8150
8151
8152
8153
8154
8155
8156
8157
8158
8159
8160
8161
8162
8163
8164
8165
8166
8167
8168
8169
8170
8171
8172
8173
8174
8175
8176
8177
8178
8179
8180
8181
8182
8183
8184
8185
8186
8187
8188
8189
8190
8191
8192
8193
8194
8195
8196
8197
8198
8199
8200
8201
8202
8203
8204
8205
8206
8207
8208
8209
8210
8211
8212
8213
8214
8215
8216
8217
8218
8219
8220
8221
8222
8223
8224
8225
8226
8227
8228
8229
8230
8231
8232
8233
8234
8235
8236
8237
8238
8239
8240
8241
8242
8243
8244
8245
8246
8247
8248
8249
8250
8251
8252
8253
8254
8255
8256
8257
8258
8259
8260
8261
8262
8263
8264
8265
8266
8267
8268
8269
8270
8271
8272
8273
8274
8275
8276
8277
8278
8279
8280
8281
8282
8283
8284
8285
8286
8287
8288
8289
8290
8291
8292
8293
8294
8295
8296
8297
8298
8299
8300
8301
8302
8303
8304
8305
8306
8307
8308
8309
8310
8311
8312
8313
8314
8315
8316
8317
8318
8319
8320
8321
8322
8323
8324
8325
8326
8327
8328
8329
8330
8331
8332
8333
8334
8335
8336
8337
8338
8339
8340
8341
8342
8343
8344
8345
8346
8347
8348
8349
8350
8351
8352
8353
8354
8355
8356
8357
8358
8359
8360
8361
8362
8363
8364
8365
8366
8367
8368
8369
8370
8371
8372
8373
8374
8375
8376
8377
8378
8379
8380
8381
8382
8383
8384
8385
8386
8387
8388
8389
8390
8391
8392
8393
8394
8395
8396
8397
8398
8399
8400
8401
8402
8403
8404
8405
8406
8407
8408
8409
8410
8411
8412
8413
8414
8415
8416
8417
8418
8419
8420
8421
8422
8423
8424
8425
8426
8427
8428
8429
8430
8431
8432
8433
8434
8435
8436
8437
8438
8439
8440
8441
8442
8443
8444
8445
8446
8447
8448
8449
8450
8451
8452
8453
8454
8455
8456
8457
8458
8459
8460
8461
8462
8463
8464
8465
8466
8467
8468
8469
8470
8471
8472
8473
8474
8475
8476
8477
8478
8479
8480
8481
8482
8483
8484
8485
8486
8487
8488
8489
8490
8491
8492
8493
8494
8495
8496
8497
8498
8499
8500
8501
8502
8503
8504
8505
8506
8507
8508
8509
8510
8511
8512
8513
8514
8515
8516
8517
8518
8519
8520
8521
8522
8523
8524
8525
8526
8527
8528
8529
8530
8531
8532
8533
8534
8535
8536
8537
8538
8539
8540
8541
8542
8543
8544
8545
8546
8547
8548
8549
8550
8551
8552
8553
8554
8555
8556
8557
8558
8559
8560
8561
8562
8563
8564
8565
8566
8567
8568
8569
8570
8571
8572
8573
8574
8575
8576
8577
8578
8579
8580
8581
8582
8583
8584
8585
8586
8587
8588
8589
8590
8591
8592
8593
8594
8595
8596
8597
8598
8599
8600
8601
8602
8603
8604
8605
8606
8607
8608
8609
8610
8611
8612
8613
8614
8615
8616
8617
8618
8619
8620
8621
8622
8623
8624
8625
8626
8627
8628
8629
8630
8631
8632
8633
8634
8635
8636
8637
8638
8639
8640
8641
8642
8643
8644
8645
8646
8647
8648
8649
8650
8651
8652
8653
8654
8655
8656
8657
8658
8659
8660
8661
8662
8663
8664
8665
8666
8667
8668
8669
8670
8671
8672
8673
8674
8675
8676
8677
8678
8679
8680
8681
8682
8683
8684
8685
8686
8687
8688
8689
8690
8691
8692
8693
8694
8695
8696
8697
8698
8699
8700
8701
8702
8703
8704
8705
8706
8707
8708
8709
8710
8711
8712
8713
8714
8715
8716
8717
8718
8719
8720
8721
8722
8723
8724
8725
8726
8727
8728
8729
8730
8731
8732
8733
8734
8735
8736
8737
8738
8739
8740
8741
8742
8743
8744
8745
8746
8747
8748
8749
8750
8751
8752
8753
8754
8755
8756
8757
8758
8759
8760
8761
8762
8763
8764
8765
8766
8767
8768
8769
8770
8771
8772
8773
8774
8775
8776
8777
8778
8779
8780
8781
8782
8783
8784
8785
8786
8787
8788
8789
8790
8791
8792
8793
8794
8795
8796
8797
8798
8799
8800
8801
8802
8803
8804
8805
8806
8807
8808
8809
8810
8811
8812
8813
8814
8815
8816
8817
8818
8819
8820
8821
8822
8823
8824
8825
8826
8827
8828
8829
8830
8831
8832
8833
8834
8835
8836
8837
8838
8839
8840
8841
8842
8843
8844
8845
8846
8847
8848
8849
8850
8851
8852
8853
8854
8855
8856
8857
8858
8859
8860
8861
8862
8863
8864
8865
8866
8867
8868
8869
8870
8871
8872
8873
8874
8875
8876
8877
8878
8879
8880
8881
8882
8883
8884
8885
8886
8887
8888
8889
8890
8891
8892
8893
8894
8895
8896
8897
8898
8899
8900
8901
8902
8903
8904
8905
8906
8907
8908
8909
8910
8911
8912
8913
8914
8915
8916
8917
8918
8919
8920
8921
8922
8923
8924
8925
8926
8927
8928
8929
8930
8931
8932
8933
8934
8935
8936
8937
8938
8939
8940
8941
8942
8943
8944
8945
8946
8947
8948
8949
8950
8951
8952
8953
8954
8955
8956
8957
8958
8959
8960
8961
8962
8963
8964
8965
8966
8967
8968
8969
8970
8971
8972
8973
8974
8975
8976
8977
8978
8979
8980
8981
8982
8983
8984
8985
8986
8987
8988
8989
8990
8991
8992
8993
8994
8995
8996
8997
8998
8999
9000
9001
9002
9003
9004
9005
9006
9007
9008
9009
9010
9011
9012
9013
9014
9015
9016
9017
9018
9019
9020
9021
9022
9023
9024
9025
9026
9027
9028
9029
9030
9031
9032
9033
9034
9035
9036
9037
9038
9039
9040
9041
9042
9043
9044
9045
9046
9047
9048
9049
9050
9051
9052
9053
9054
9055
9056
9057
9058
9059
9060
9061
9062
9063
9064
9065
9066
9067
9068
9069
9070
9071
9072
9073
9074
9075
9076
9077
9078
9079
9080
9081
9082
9083
9084
9085
9086
9087
9088
9089
9090
9091
9092
9093
9094
9095
9096
9097
9098
9099
9100
9101
9102
9103
9104
9105
9106
9107
9108
9109
9110
9111
9112
9113
9114
9115
9116
9117
9118
9119
9120
9121
9122
9123
9124
9125
9126
9127
9128
9129
9130
9131
9132
9133
9134
9135
9136
9137
9138
9139
9140
9141
9142
9143
9144
9145
9146
9147
9148
9149
9150
9151
9152
9153
9154
9155
9156
9157
9158
9159
9160
9161
9162
9163
9164
9165
9166
9167
9168
9169
9170
9171
9172
9173
9174
9175
9176
9177
9178
9179
9180
9181
9182
9183
9184
9185
9186
9187
9188
9189
9190
9191
9192
9193
9194
9195
9196
9197
9198
9199
9200
9201
9202
9203
9204
9205
9206
9207
9208
9209
9210
9211
9212
9213
9214
9215
9216
9217
9218
9219
9220
9221
9222
9223
9224
9225
9226
9227
9228
9229
9230
9231
9232
9233
9234
9235
9236
9237
9238
9239
9240
9241
9242
9243
9244
9245
9246
9247
9248
9249
9250
9251
9252
9253
9254
9255
9256
9257
9258
9259
9260
9261
9262
9263
9264
9265
9266
9267
9268
9269
9270
9271
9272
9273
9274
9275
9276
9277
9278
9279
9280
9281
9282
9283
9284
9285
9286
9287
9288
9289
9290
9291
9292
9293
9294
9295
9296
9297
9298
9299
9300
9301
9302
9303
9304
9305
9306
9307
9308
9309
9310
9311
9312
9313
9314
9315
9316
9317
9318
9319
9320
9321
9322
9323
9324
9325
9326
9327
9328
9329
9330
9331
9332
9333
9334
9335
9336
9337
9338
9339
9340
9341
9342
9343
9344
9345
9346
9347
9348
9349
9350
9351
9352
9353
9354
9355
9356
9357
9358
9359
9360
9361
9362
9363
9364
9365
9366
9367
9368
9369
9370
9371
9372
9373
9374
9375
9376
9377
9378
9379
9380
9381
9382
9383
9384
9385
9386
9387
9388
9389
9390
9391
9392
9393
9394
9395
9396
9397
9398
9399
9400
9401
9402
9403
9404
9405
9406
9407
9408
9409
9410
9411
9412
9413
9414
9415
9416
9417
9418
9419
9420
9421
9422
9423
9424
9425
9426
9427
9428
9429
9430
9431
9432
9433
9434
9435
9436
9437
9438
9439
9440
9441
9442
9443
9444
9445
9446
9447
9448
9449
9450
9451
9452
9453
9454
9455
9456
9457
9458
9459
9460
9461
9462
9463
9464
9465
9466
9467
9468
9469
9470
9471
9472
9473
9474
9475
9476
9477
9478
9479
9480
9481
9482
9483
9484
9485
9486
9487
9488
9489
9490
9491
9492
9493
9494
9495
9496
9497
9498
9499
9500
9501
9502
9503
9504
9505
9506
9507
9508
9509
9510
9511
9512
9513
9514
9515
9516
9517
9518
9519
9520
9521
9522
9523
9524
9525
9526
9527
9528
9529
9530
9531
9532
9533
9534
9535
9536
9537
9538
9539
9540
9541
9542
9543
9544
9545
9546
9547
9548
9549
9550
9551
9552
9553
9554
9555
9556
9557
9558
9559
9560
9561
9562
9563
9564
9565
9566
9567
9568
9569
9570
9571
9572
9573
9574
9575
9576
9577
9578
9579
9580
9581
9582
9583
9584
9585
9586
9587
9588
9589
9590
9591
9592
9593
9594
9595
9596
9597
9598
9599
9600
9601
9602
9603
9604
9605
9606
9607
9608
9609
9610
9611
9612
9613
9614
9615
9616
9617
9618
9619
9620
9621
9622
9623
9624
9625
9626
9627
9628
9629
9630
9631
9632
9633
9634
9635
9636
9637
9638
9639
9640
9641
9642
9643
9644
9645
9646
9647
9648
9649
9650
9651
9652
9653
9654
9655
9656
9657
9658
9659
9660
9661
9662
9663
9664
9665
9666
9667
9668
9669
9670
9671
9672
9673
9674
9675
9676
9677
9678
9679
9680
9681
9682
9683
9684
9685
9686
9687
9688
9689
9690
9691
9692
9693
9694
9695
9696
9697
9698
9699
9700
9701
9702
9703
9704
9705
9706
9707
9708
9709
9710
9711
9712
9713
9714
9715
9716
9717
9718
9719
9720
9721
9722
9723
9724
9725
9726
9727
9728
9729
9730
9731
9732
9733
9734
9735
9736
9737
9738
9739
9740
9741
9742
9743
9744
9745
9746
9747
9748
9749
9750
9751
9752
9753
9754
9755
9756
9757
9758
9759
9760
9761
9762
9763
9764
9765
9766
9767
9768
9769
9770
9771
9772
9773
9774
9775
9776
9777
9778
9779
9780
9781
9782
9783
9784
9785
9786
9787
9788
9789
9790
9791
9792
9793
9794
9795
9796
9797
9798
9799
9800
9801
9802
9803
9804
9805
9806
9807
9808
9809
9810
9811
9812
9813
9814
9815
9816
9817
9818
9819
9820
9821
9822
9823
9824
9825
9826
9827
9828
9829
9830
9831
9832
9833
9834
9835
9836
9837
9838
9839
9840
9841
9842
9843
9844
9845
9846
9847
9848
9849
9850
9851
9852
9853
9854
9855
9856
9857
9858
9859
9860
9861
9862
9863
9864
9865
9866
9867
9868
9869
9870
9871
9872
9873
9874
9875
9876
9877
9878
9879
9880
9881
9882
9883
9884
9885
9886
9887
9888
9889
9890
9891
9892
9893
9894
9895
9896
9897
9898
9899
9900
9901
9902
9903
9904
9905
9906
9907
9908
9909
9910
9911
9912
9913
9914
9915
9916
9917
9918
9919
9920
9921
9922
9923
9924
9925
9926
9927
9928
9929
9930
9931
9932
9933
9934
9935
9936
9937
9938
9939
9940
9941
9942
9943
9944
9945
9946
9947
9948
9949
9950
9951
9952
9953
9954
9955
9956
9957
9958
9959
9960
9961
9962
9963
9964
9965
9966
9967
9968
9969
9970
9971
9972
9973
9974
9975
9976
9977
9978
9979
9980
9981
9982
9983
9984
9985
9986
9987
9988
9989
9990
9991
9992
9993
9994
9995
9996
9997
9998
9999
10000
10001
10002
10003
10004
10005
10006
10007
10008
10009
10010
10011
10012
10013
10014
10015
10016
10017
10018
10019
10020
10021
10022
10023
10024
10025
10026
10027
10028
10029
10030
10031
10032
10033
10034
10035
10036
10037
10038
10039
10040
10041
10042
10043
10044
10045
10046
10047
10048
10049
10050
10051
10052
10053
10054
10055
10056
10057
10058
10059
10060
10061
10062
10063
10064
10065
10066
10067
10068
10069
10070
10071
10072
10073
10074
10075
10076
10077
10078
10079
10080
10081
10082
10083
10084
10085
10086
10087
10088
10089
10090
10091
10092
10093
10094
10095
10096
10097
10098
10099
10100
10101
10102
10103
10104
10105
10106
10107
10108
10109
10110
10111
10112
10113
10114
10115
10116
10117
10118
10119
10120
10121
10122
10123
10124
10125
10126
10127
10128
10129
10130
10131
10132
10133
10134
10135
10136
10137
10138
10139
10140
10141
10142
10143
10144
10145
10146
10147
10148
10149
10150
10151
10152
10153
10154
10155
10156
10157
10158
10159
10160
10161
10162
10163
10164
10165
10166
10167
10168
10169
10170
10171
10172
10173
10174
10175
10176
10177
10178
10179
10180
10181
10182
10183
10184
10185
10186
10187
10188
10189
10190
10191
10192
10193
10194
10195
10196
10197
10198
10199
10200
10201
10202
10203
10204
10205
10206
10207
10208
10209
10210
10211
10212
10213
10214
10215
10216
10217
10218
10219
10220
10221
10222
10223
10224
10225
10226
10227
10228
10229
10230
10231
10232
10233
10234
10235
10236
10237
10238
10239
10240
10241
10242
10243
10244
10245
10246
10247
10248
10249
10250
10251
10252
10253
10254
10255
10256
10257
10258
10259
10260
10261
10262
10263
10264
10265
10266
10267
10268
10269
10270
10271
10272
10273
10274
10275
10276
10277
10278
10279
10280
10281
10282
10283
10284
10285
10286
10287
10288
10289
10290
10291
10292
10293
10294
10295
10296
10297
10298
10299
10300
10301
10302
10303
10304
10305
10306
10307
10308
10309
10310
10311
10312
10313
10314
10315
10316
10317
10318
10319
10320
10321
10322
10323
10324
10325
10326
10327
10328
10329
10330
10331
10332
10333
10334
10335
10336
10337
10338
10339
10340
10341
10342
10343
10344
10345
10346
10347
10348
10349
10350
10351
10352
10353
10354
10355
10356
10357
10358
10359
10360
10361
10362
10363
10364
10365
10366
10367
10368
10369
10370
10371
10372
10373
10374
10375
10376
10377
10378
10379
10380
10381
10382
10383
10384
10385
10386
10387
10388
10389
10390
10391
10392
10393
10394
10395
10396
10397
10398
10399
10400
10401
10402
10403
10404
10405
10406
10407
10408
10409
10410
10411
10412
10413
10414
10415
10416
10417
10418
10419
10420
10421
10422
10423
10424
10425
10426
10427
10428
10429
10430
10431
10432
10433
10434
10435
10436
10437
10438
10439
10440
10441
10442
10443
10444
10445
10446
10447
10448
10449
10450
10451
10452
10453
10454
10455
10456
10457
10458
10459
10460
10461
10462
10463
10464
10465
10466
10467
10468
10469
10470
10471
10472
10473
10474
10475
10476
10477
10478
10479
10480
10481
10482
10483
10484
10485
10486
10487
10488
10489
10490
10491
10492
10493
10494
10495
10496
10497
10498
10499
10500
10501
10502
10503
10504
10505
10506
10507
10508
10509
10510
10511
10512
10513
10514
10515
10516
10517
10518
10519
10520
10521
10522
10523
10524
10525
10526
10527
10528
10529
10530
10531
10532
10533
10534
10535
10536
10537
10538
10539
10540
10541
10542
10543
10544
10545
10546
10547
10548
10549
10550
10551
10552
10553
10554
10555
10556
10557
10558
10559
10560
10561
10562
10563
10564
10565
10566
10567
10568
10569
10570
10571
10572
10573
10574
10575
10576
10577
10578
10579
10580
10581
10582
10583
10584
10585
10586
10587
10588
10589
10590
10591
10592
10593
10594
10595
10596
10597
10598
10599
10600
10601
10602
10603
10604
10605
10606
10607
10608
10609
10610
10611
10612
10613
10614
10615
10616
10617
10618
10619
10620
10621
10622
10623
10624
10625
10626
10627
10628
10629
10630
10631
10632
10633
10634
10635
10636
10637
10638
10639
10640
10641
10642
10643
10644
10645
10646
10647
10648
10649
10650
10651
10652
10653
10654
10655
10656
10657
10658
10659
10660
10661
10662
10663
10664
10665
10666
10667
10668
10669
10670
10671
10672
10673
10674
10675
10676
10677
10678
10679
10680
10681
10682
10683
10684
10685
10686
10687
10688
10689
10690
10691
10692
10693
10694
10695
10696
10697
10698
10699
10700
10701
10702
10703
10704
10705
10706
10707
10708
10709
10710
10711
10712
10713
10714
10715
10716
10717
10718
10719
10720
10721
10722
10723
10724
10725
10726
10727
10728
10729
10730
10731
10732
10733
10734
10735
10736
10737
10738
10739
10740
10741
10742
10743
10744
10745
10746
10747
10748
10749
10750
10751
10752
10753
10754
10755
10756
10757
10758
10759
10760
10761
10762
10763
10764
10765
10766
10767
10768
10769
10770
10771
10772
10773
10774
10775
10776
10777
10778
10779
10780
10781
10782
10783
10784
10785
10786
10787
10788
10789
10790
10791
10792
10793
10794
10795
10796
10797
10798
10799
10800
10801
10802
10803
10804
10805
10806
10807
10808
10809
10810
10811
10812
10813
10814
10815
10816
10817
10818
10819
10820
10821
10822
10823
10824
10825
10826
10827
10828
10829
10830
10831
10832
10833
10834
10835
10836
10837
10838
10839
10840
10841
10842
10843
10844
10845
10846
10847
10848
10849
10850
10851
10852
10853
10854
10855
10856
10857
10858
10859
10860
10861
10862
10863
10864
10865
10866
10867
10868
10869
10870
10871
10872
10873
10874
10875
10876
10877
10878
10879
10880
10881
10882
10883
10884
10885
10886
10887
10888
10889
10890
10891
10892
10893
10894
10895
10896
10897
10898
10899
10900
10901
10902
10903
10904
10905
10906
10907
10908
10909
10910
10911
10912
10913
10914
10915
10916
10917
10918
10919
10920
10921
10922
10923
10924
10925
10926
10927
10928
10929
10930
10931
10932
10933
10934
10935
10936
10937
10938
10939
10940
10941
10942
10943
10944
10945
10946
10947
10948
10949
10950
10951
10952
10953
10954
10955
10956
10957
10958
10959
10960
10961
10962
10963
10964
10965
10966
10967
10968
10969
10970
10971
10972
10973
10974
10975
10976
10977
10978
10979
10980
10981
10982
10983
10984
10985
10986
10987
10988
10989
10990
10991
10992
10993
10994
10995
10996
10997
10998
10999
11000
11001
11002
11003
11004
11005
11006
11007
11008
11009
11010
11011
11012
11013
11014
11015
11016
11017
11018
11019
11020
11021
11022
11023
11024
11025
11026
11027
11028
11029
11030
11031
11032
11033
11034
11035
11036
11037
11038
11039
11040
11041
11042
11043
11044
11045
11046
11047
11048
11049
11050
11051
11052
11053
11054
11055
11056
11057
11058
11059
11060
11061
11062
11063
11064
11065
11066
11067
11068
11069
11070
11071
11072
11073
11074
11075
11076
11077
11078
11079
11080
11081
11082
11083
11084
11085
11086
11087
11088
11089
11090
11091
11092
11093
11094
11095
11096
11097
11098
11099
11100
11101
11102
11103
11104
11105
11106
11107
11108
11109
11110
11111
11112
11113
11114
11115
11116
11117
11118
11119
11120
11121
11122
11123
11124
11125
11126
11127
11128
11129
11130
11131
11132
11133
11134
11135
11136
11137
11138
11139
11140
11141
11142
11143
11144
11145
11146
11147
11148
11149
11150
11151
11152
11153
11154
11155
11156
11157
11158
11159
11160
11161
11162
11163
11164
11165
11166
11167
11168
11169
11170
11171
11172
11173
11174
11175
11176
11177
11178
11179
11180
11181
11182
11183
11184
11185
11186
11187
11188
11189
11190
11191
11192
11193
11194
11195
11196
11197
11198
11199
11200
11201
11202
11203
11204
11205
11206
11207
11208
11209
11210
11211
11212
11213
11214
11215
11216
11217
11218
11219
11220
11221
11222
11223
11224
11225
11226
11227
11228
11229
11230
11231
11232
11233
11234
11235
11236
11237
11238
11239
11240
11241
11242
11243
11244
11245
11246
11247
11248
11249
11250
11251
11252
11253
11254
11255
11256
11257
11258
11259
11260
11261
11262
11263
11264
11265
11266
11267
11268
11269
11270
11271
11272
11273
11274
11275
11276
11277
11278
11279
11280
11281
11282
11283
11284
11285
11286
11287
11288
11289
11290
11291
11292
11293
11294
11295
11296
11297
11298
11299
11300
11301
11302
11303
11304
11305
11306
11307
11308
11309
11310
11311
11312
11313
11314
11315
11316
11317
11318
11319
11320
11321
11322
11323
11324
11325
11326
11327
11328
11329
11330
11331
11332
11333
11334
11335
11336
11337
11338
11339
11340
11341
11342
11343
11344
11345
11346
11347
11348
11349
11350
11351
11352
11353
11354
11355
11356
11357
11358
11359
11360
11361
11362
11363
11364
11365
11366
11367
11368
11369
11370
11371
11372
11373
11374
11375
11376
11377
11378
11379
11380
11381
11382
11383
11384
11385
11386
11387
11388
11389
11390
11391
11392
11393
11394
11395
11396
11397
11398
11399
11400
11401
11402
11403
11404
11405
11406
11407
11408
11409
11410
11411
11412
11413
11414
11415
11416
11417
11418
11419
11420
11421
11422
11423
11424
11425
11426
11427
11428
11429
11430
11431
11432
11433
11434
11435
11436
11437
11438
11439
11440
11441
11442
11443
11444
11445
11446
11447
11448
11449
11450
11451
11452
11453
11454
11455
11456
11457
11458
11459
11460
11461
11462
11463
11464
11465
11466
11467
11468
11469
11470
11471
11472
11473
11474
11475
11476
11477
11478
11479
11480
11481
11482
11483
11484
11485
11486
11487
11488
11489
11490
11491
11492
11493
11494
11495
11496
11497
11498
11499
11500
11501
11502
11503
11504
11505
11506
11507
11508
11509
11510
11511
11512
11513
11514
11515
11516
11517
11518
11519
11520
11521
11522
11523
11524
11525
11526
11527
11528
11529
11530
11531
11532
11533
11534
11535
11536
11537
11538
11539
11540
11541
11542
11543
11544
11545
11546
11547
11548
11549
11550
11551
11552
11553
11554
11555
11556
11557
11558
11559
11560
11561
11562
11563
11564
11565
11566
11567
11568
11569
11570
11571
11572
11573
11574
11575
11576
11577
11578
11579
11580
11581
11582
11583
11584
11585
11586
11587
11588
11589
11590
11591
11592
11593
11594
11595
11596
11597
11598
11599
11600
11601
11602
11603
11604
11605
11606
11607
11608
11609
11610
11611
11612
11613
11614
11615
11616
11617
11618
11619
11620
11621
11622
11623
11624
11625
11626
11627
11628
11629
11630
11631
11632
11633
11634
11635
11636
11637
11638
11639
11640
11641
11642
11643
11644
11645
11646
11647
11648
11649
11650
11651
11652
11653
11654
11655
11656
11657
11658
11659
11660
11661
11662
11663
11664
11665
11666
11667
11668
11669
11670
11671
11672
11673
11674
11675
11676
11677
11678
11679
11680
11681
11682
11683
11684
11685
11686
11687
11688
11689
11690
11691
11692
11693
11694
11695
11696
11697
11698
11699
11700
11701
11702
11703
11704
11705
11706
11707
11708
11709
11710
11711
11712
11713
11714
11715
11716
11717
11718
11719
11720
11721
11722
11723
11724
11725
11726
11727
11728
11729
11730
11731
11732
11733
11734
11735
11736
11737
11738
11739
11740
11741
11742
11743
11744
11745
11746
11747
11748
11749
11750
11751
11752
11753
11754
11755
11756
11757
11758
11759
11760
11761
11762
11763
11764
11765
11766
11767
11768
11769
11770
11771
11772
11773
11774
11775
11776
11777
11778
11779
11780
11781
11782
11783
11784
11785
11786
11787
11788
11789
11790
11791
11792
11793
11794
11795
11796
11797
11798
11799
11800
11801
11802
11803
11804
11805
11806
11807
11808
11809
11810
11811
11812
11813
11814
11815
11816
11817
11818
11819
11820
11821
11822
11823
11824
11825
11826
11827
11828
11829
11830
11831
11832
11833
11834
11835
11836
11837
11838
11839
11840
11841
11842
11843
11844
11845
11846
11847
11848
11849
11850
11851
11852
11853
11854
11855
11856
11857
11858
11859
11860
11861
11862
11863
11864
11865
11866
11867
11868
11869
11870
11871
11872
11873
11874
11875
11876
11877
11878
11879
11880
11881
11882
11883
11884
11885
11886
11887
11888
11889
11890
11891
11892
11893
11894
11895
11896
11897
11898
11899
11900
11901
11902
11903
11904
11905
11906
11907
11908
11909
11910
11911
11912
11913
11914
11915
11916
11917
11918
11919
11920
11921
11922
11923
11924
11925
11926
11927
11928
11929
11930
11931
11932
11933
11934
11935
11936
11937
11938
11939
11940
11941
11942
11943
11944
11945
11946
11947
11948
11949
11950
11951
11952
11953
11954
11955
11956
11957
11958
11959
11960
11961
11962
11963
11964
11965
11966
11967
11968
11969
11970
11971
11972
11973
11974
11975
11976
11977
11978
11979
11980
11981
11982
11983
11984
11985
11986
11987
11988
11989
11990
11991
11992
11993
11994
11995
11996
11997
11998
11999
12000
12001
12002
12003
12004
12005
12006
12007
12008
12009
12010
12011
12012
12013
12014
12015
12016
12017
12018
12019
12020
12021
12022
12023
12024
12025
12026
12027
12028
12029
12030
12031
12032
12033
12034
12035
12036
12037
12038
12039
12040
12041
12042
12043
12044
12045
12046
12047
12048
12049
12050
12051
12052
12053
12054
12055
12056
12057
12058
12059
12060
12061
12062
12063
12064
12065
12066
12067
12068
12069
12070
12071
12072
12073
12074
12075
12076
12077
12078
12079
12080
12081
12082
12083
12084
12085
12086
12087
12088
12089
12090
12091
12092
12093
12094
12095
12096
12097
12098
12099
12100
12101
12102
12103
12104
12105
12106
12107
12108
12109
12110
12111
12112
12113
12114
12115
12116
12117
12118
12119
12120
12121
12122
12123
12124
12125
12126
12127
12128
12129
12130
12131
12132
12133
12134
12135
12136
12137
12138
12139
12140
12141
12142
12143
12144
12145
12146
12147
12148
12149
12150
12151
12152
12153
12154
12155
12156
12157
12158
12159
12160
12161
12162
12163
12164
12165
12166
12167
12168
12169
12170
12171
12172
12173
12174
12175
12176
12177
12178
12179
12180
12181
12182
12183
12184
12185
12186
12187
12188
12189
12190
12191
12192
12193
12194
12195
12196
12197
12198
12199
12200
12201
12202
12203
12204
12205
12206
12207
12208
12209
12210
12211
12212
12213
12214
12215
12216
12217
12218
12219
12220
12221
12222
12223
12224
12225
12226
12227
12228
12229
12230
12231
12232
12233
12234
12235
12236
12237
12238
12239
12240
12241
12242
12243
12244
12245
12246
12247
12248
12249
12250
12251
12252
12253
12254
12255
12256
12257
12258
12259
12260
12261
12262
12263
12264
12265
12266
12267
12268
12269
12270
12271
12272
12273
12274
12275
12276
12277
12278
12279
12280
12281
12282
12283
12284
12285
12286
12287
12288
12289
12290
12291
12292
12293
12294
12295
12296
12297
12298
12299
12300
12301
12302
12303
12304
12305
12306
12307
12308
12309
12310
12311
12312
12313
12314
12315
12316
12317
12318
12319
12320
12321
12322
12323
12324
12325
12326
12327
12328
12329
12330
12331
12332
12333
12334
12335
12336
12337
12338
12339
12340
12341
12342
12343
12344
12345
12346
12347
12348
12349
12350
12351
12352
12353
12354
12355
12356
12357
12358
12359
12360
12361
12362
12363
12364
12365
12366
12367
12368
12369
12370
12371
12372
12373
12374
12375
12376
12377
12378
12379
12380
12381
12382
12383
12384
12385
12386
12387
12388
12389
12390
12391
12392
12393
12394
12395
12396
12397
12398
12399
12400
12401
12402
12403
12404
12405
12406
12407
12408
12409
12410
12411
12412
12413
12414
12415
12416
12417
12418
12419
12420
12421
12422
12423
12424
12425
12426
12427
12428
12429
12430
12431
12432
12433
12434
12435
12436
12437
12438
12439
12440
12441
12442
12443
12444
12445
12446
12447
12448
12449
12450
12451
12452
12453
12454
12455
12456
12457
12458
12459
12460
12461
12462
12463
12464
12465
12466
12467
12468
12469
12470
12471
12472
12473
12474
12475
12476
12477
12478
12479
12480
12481
12482
12483
12484
12485
12486
12487
12488
12489
12490
12491
12492
12493
12494
12495
12496
12497
12498
12499
12500
12501
12502
12503
12504
12505
12506
12507
12508
12509
12510
12511
12512
12513
12514
12515
12516
12517
12518
12519
12520
12521
12522
12523
12524
12525
12526
12527
12528
12529
12530
12531
12532
12533
12534
12535
12536
12537
12538
12539
12540
12541
12542
12543
12544
12545
12546
12547
12548
12549
12550
12551
12552
12553
12554
12555
12556
12557
12558
12559
12560
12561
12562
12563
12564
12565
12566
12567
12568
12569
12570
12571
12572
12573
12574
12575
12576
12577
12578
12579
12580
12581
12582
12583
12584
12585
12586
12587
12588
12589
12590
12591
12592
12593
12594
12595
12596
12597
12598
12599
12600
12601
12602
12603
12604
12605
12606
12607
12608
12609
12610
12611
12612
12613
12614
12615
12616
12617
12618
12619
12620
12621
12622
12623
12624
12625
12626
12627
12628
12629
12630
12631
12632
12633
12634
12635
12636
12637
12638
12639
12640
12641
12642
12643
12644
12645
12646
12647
12648
12649
12650
12651
12652
12653
12654
12655
12656
12657
12658
12659
12660
12661
12662
12663
12664
12665
12666
12667
12668
12669
12670
12671
12672
12673
12674
12675
12676
12677
12678
12679
12680
12681
12682
12683
12684
12685
12686
12687
12688
12689
12690
12691
12692
12693
12694
12695
12696
12697
12698
12699
12700
12701
12702
12703
12704
12705
12706
12707
12708
12709
12710
12711
12712
12713
12714
12715
12716
12717
12718
12719
12720
12721
12722
12723
12724
12725
12726
12727
12728
12729
12730
12731
12732
12733
12734
12735
12736
12737
12738
12739
12740
12741
12742
12743
12744
12745
12746
12747
12748
12749
12750
12751
12752
12753
12754
12755
12756
12757
12758
12759
12760
12761
12762
12763
12764
12765
12766
12767
12768
12769
12770
12771
12772
12773
12774
12775
12776
12777
12778
12779
12780
12781
12782
12783
12784
12785
12786
12787
12788
12789
12790
12791
12792
12793
12794
12795
12796
12797
12798
12799
12800
12801
12802
12803
12804
12805
12806
12807
12808
12809
12810
12811
12812
12813
12814
12815
12816
12817
12818
12819
12820
12821
12822
12823
12824
12825
12826
12827
12828
12829
12830
12831
12832
12833
12834
12835
12836
12837
12838
12839
12840
12841
12842
12843
12844
12845
12846
12847
12848
12849
12850
12851
12852
12853
12854
12855
12856
12857
12858
12859
12860
12861
12862
12863
12864
12865
12866
12867
12868
12869
12870
12871
12872
12873
12874
12875
12876
12877
12878
12879
12880
12881
12882
12883
12884
12885
12886
12887
12888
12889
12890
12891
12892
12893
12894
12895
12896
12897
12898
12899
12900
12901
12902
12903
12904
12905
12906
12907
12908
12909
12910
12911
12912
12913
12914
12915
12916
12917
12918
12919
12920
12921
12922
12923
12924
12925
12926
12927
12928
12929
12930
12931
12932
12933
12934
12935
12936
12937
12938
12939
12940
12941
12942
12943
12944
12945
12946
12947
12948
12949
12950
12951
12952
12953
12954
12955
12956
12957
12958
12959
12960
12961
12962
12963
12964
12965
12966
12967
12968
12969
12970
12971
12972
12973
12974
12975
12976
12977
12978
12979
12980
12981
12982
12983
12984
12985
12986
12987
12988
12989
12990
12991
12992
12993
12994
12995
12996
12997
12998
12999
13000
13001
13002
13003
13004
13005
13006
13007
13008
13009
13010
13011
13012
13013
13014
13015
13016
13017
13018
13019
13020
13021
13022
13023
13024
13025
13026
13027
13028
13029
13030
13031
13032
13033
13034
13035
13036
13037
13038
13039
13040
13041
13042
13043
13044
13045
13046
13047
13048
13049
13050
13051
13052
13053
13054
13055
13056
13057
13058
13059
13060
13061
13062
13063
13064
13065
13066
13067
13068
13069
13070
13071
13072
13073
13074
13075
13076
13077
13078
13079
13080
13081
13082
13083
13084
13085
13086
13087
13088
13089
13090
13091
13092
13093
13094
13095
13096
13097
13098
13099
13100
13101
13102
13103
13104
13105
13106
13107
13108
13109
13110
13111
13112
13113
13114
13115
13116
13117
13118
13119
13120
13121
13122
13123
13124
13125
13126
13127
13128
13129
13130
13131
13132
13133
13134
13135
13136
13137
13138
13139
13140
13141
13142
13143
13144
13145
13146
13147
13148
13149
13150
13151
13152
13153
13154
13155
13156
13157
13158
13159
13160
13161
13162
13163
13164
13165
13166
13167
13168
13169
13170
13171
13172
13173
13174
13175
13176
13177
13178
13179
13180
13181
13182
13183
13184
13185
13186
13187
13188
13189
13190
13191
13192
13193
13194
13195
13196
13197
13198
13199
13200
13201
13202
13203
13204
13205
13206
13207
13208
13209
13210
13211
13212
13213
13214
13215
13216
13217
13218
13219
13220
13221
13222
13223
13224
13225
13226
13227
13228
13229
13230
13231
13232
13233
13234
13235
13236
13237
13238
13239
13240
13241
13242
13243
13244
13245
13246
13247
13248
13249
13250
13251
13252
13253
13254
13255
13256
13257
13258
13259
13260
13261
13262
13263
13264
13265
13266
13267
13268
13269
13270
13271
13272
13273
13274
13275
13276
13277
13278
13279
13280
13281
13282
13283
13284
13285
13286
13287
13288
13289
13290
13291
13292
13293
13294
13295
13296
13297
13298
13299
13300
13301
13302
13303
13304
13305
13306
13307
13308
13309
13310
13311
13312
13313
13314
13315
13316
13317
13318
13319
13320
13321
13322
13323
13324
13325
13326
13327
13328
13329
13330
13331
13332
13333
13334
13335
13336
13337
13338
13339
13340
13341
13342
13343
13344
13345
13346
13347
13348
13349
13350
13351
13352
13353
13354
13355
13356
13357
13358
13359
13360
13361
13362
13363
13364
13365
13366
13367
13368
13369
13370
13371
13372
13373
13374
13375
13376
13377
13378
13379
13380
13381
13382
13383
13384
13385
13386
13387
13388
13389
13390
13391
13392
13393
13394
13395
13396
13397
13398
13399
13400
13401
13402
13403
13404
13405
13406
13407
13408
13409
13410
13411
13412
13413
13414
13415
13416
13417
13418
13419
13420
13421
13422
13423
13424
13425
13426
13427
13428
13429
13430
13431
13432
13433
13434
13435
13436
13437
13438
13439
13440
13441
13442
13443
13444
13445
13446
13447
13448
13449
13450
13451
13452
13453
13454
13455
13456
13457
13458
13459
13460
13461
13462
13463
13464
13465
13466
13467
13468
13469
13470
13471
13472
13473
13474
13475
13476
13477
13478
13479
13480
13481
13482
13483
13484
13485
13486
13487
13488
13489
13490
13491
13492
13493
13494
13495
13496
13497
13498
13499
13500
13501
13502
13503
13504
13505
13506
13507
13508
13509
13510
13511
13512
13513
13514
13515
13516
13517
13518
13519
13520
13521
13522
13523
13524
13525
13526
13527
13528
13529
13530
13531
13532
13533
13534
13535
13536
13537
13538
13539
13540
13541
13542
13543
13544
13545
13546
13547
13548
13549
13550
13551
13552
13553
13554
13555
13556
13557
13558
13559
13560
13561
13562
13563
13564
13565
13566
13567
13568
13569
13570
13571
13572
13573
13574
13575
13576
13577
13578
13579
13580
13581
13582
13583
13584
13585
13586
13587
13588
13589
13590
13591
13592
13593
13594
13595
13596
13597
13598
13599
13600
13601
13602
13603
13604
13605
13606
13607
13608
13609
13610
13611
13612
13613
13614
13615
13616
13617
13618
13619
13620
13621
13622
13623
13624
13625
13626
13627
13628
13629
13630
13631
13632
13633
13634
13635
13636
13637
13638
13639
13640
13641
13642
13643
13644
13645
13646
13647
13648
13649
13650
13651
13652
13653
13654
13655
13656
13657
13658
13659
13660
13661
13662
13663
13664
13665
13666
13667
13668
13669
13670
13671
13672
13673
13674
13675
13676
13677
13678
13679
13680
13681
13682
13683
13684
13685
13686
13687
13688
13689
13690
13691
13692
13693
13694
13695
13696
13697
13698
13699
13700
13701
13702
13703
13704
13705
13706
13707
13708
13709
13710
13711
13712
13713
13714
13715
13716
13717
13718
13719
13720
13721
13722
13723
13724
13725
13726
13727
13728
13729
13730
13731
13732
13733
13734
13735
13736
13737
13738
13739
13740
13741
13742
13743
13744
13745
13746
13747
13748
13749
13750
13751
13752
13753
13754
13755
13756
13757
13758
13759
13760
13761
13762
13763
13764
13765
13766
13767
13768
13769
13770
13771
13772
13773
13774
13775
13776
13777
13778
13779
13780
13781
13782
13783
13784
13785
13786
13787
13788
13789
13790
13791
13792
13793
13794
13795
13796
13797
13798
13799
13800
13801
13802
13803
13804
13805
13806
13807
13808
13809
13810
13811
13812
13813
13814
13815
13816
13817
13818
13819
13820
13821
13822
13823
13824
13825
13826
13827
13828
13829
13830
13831
13832
13833
13834
13835
13836
13837
13838
13839
13840
13841
13842
13843
13844
13845
13846
13847
13848
13849
13850
13851
13852
13853
13854
13855
13856
13857
13858
13859
13860
13861
13862
13863
13864
13865
13866
13867
13868
13869
13870
13871
13872
13873
13874
13875
13876
13877
13878
13879
13880
13881
13882
13883
13884
13885
13886
13887
13888
13889
13890
13891
13892
13893
13894
13895
13896
13897
13898
13899
13900
13901
13902
13903
13904
13905
13906
13907
13908
13909
13910
13911
13912
13913
13914
13915
13916
13917
13918
13919
13920
13921
13922
13923
13924
13925
13926
13927
13928
13929
13930
13931
13932
13933
13934
13935
13936
13937
13938
13939
13940
13941
13942
13943
13944
13945
13946
13947
13948
13949
13950
13951
13952
13953
13954
13955
13956
13957
13958
13959
13960
13961
13962
13963
13964
13965
13966
13967
13968
13969
13970
13971
13972
13973
13974
13975
13976
13977
13978
13979
13980
13981
13982
13983
13984
13985
13986
13987
13988
13989
13990
13991
13992
13993
13994
13995
13996
13997
13998
13999
14000
14001
14002
14003
14004
14005
14006
14007
14008
14009
14010
14011
14012
14013
14014
14015
14016
14017
14018
14019
14020
14021
14022
14023
14024
14025
14026
14027
14028
14029
14030
14031
14032
14033
14034
14035
14036
14037
14038
14039
14040
14041
14042
14043
14044
14045
14046
14047
14048
14049
14050
14051
14052
14053
14054
14055
14056
14057
14058
14059
14060
14061
14062
14063
14064
14065
14066
14067
14068
14069
14070
14071
14072
14073
14074
14075
14076
14077
14078
14079
14080
14081
14082
14083
14084
14085
14086
14087
14088
14089
14090
14091
14092
14093
14094
14095
14096
14097
14098
14099
14100
14101
14102
14103
14104
14105
14106
14107
14108
14109
14110
14111
14112
14113
14114
14115
14116
14117
14118
14119
14120
14121
14122
14123
14124
14125
14126
14127
14128
14129
14130
14131
14132
14133
14134
14135
14136
14137
14138
14139
14140
14141
14142
14143
14144
14145
14146
14147
14148
14149
14150
14151
14152
14153
14154
14155
14156
14157
14158
14159
14160
14161
14162
14163
14164
14165
14166
14167
14168
14169
14170
14171
14172
14173
14174
14175
14176
14177
14178
14179
14180
14181
14182
14183
14184
14185
14186
14187
14188
14189
14190
14191
14192
14193
14194
14195
14196
14197
14198
14199
14200
14201
14202
14203
14204
14205
14206
14207
14208
14209
14210
14211
14212
14213
14214
14215
14216
14217
14218
14219
14220
14221
14222
14223
14224
14225
14226
14227
14228
14229
14230
14231
14232
14233
14234
14235
14236
14237
14238
14239
14240
14241
14242
14243
14244
14245
14246
14247
14248
14249
14250
14251
14252
14253
14254
14255
14256
14257
14258
14259
14260
14261
14262
14263
14264
14265
14266
14267
14268
14269
14270
14271
14272
14273
14274
14275
14276
14277
14278
14279
14280
14281
14282
14283
14284
14285
14286
14287
14288
14289
14290
14291
14292
14293
14294
14295
14296
14297
14298
14299
14300
14301
14302
14303
14304
14305
14306
14307
14308
14309
14310
14311
14312
14313
14314
14315
14316
14317
14318
14319
14320
14321
14322
14323
14324
14325
14326
14327
14328
14329
14330
14331
14332
14333
14334
14335
14336
14337
14338
14339
14340
14341
14342
14343
14344
14345
14346
14347
14348
14349
14350
14351
14352
14353
14354
14355
14356
14357
14358
14359
14360
14361
14362
14363
14364
14365
14366
14367
14368
14369
14370
14371
14372
14373
14374
14375
14376
14377
14378
14379
14380
14381
14382
14383
14384
14385
14386
14387
14388
14389
14390
14391
14392
14393
14394
14395
14396
14397
14398
14399
14400
14401
14402
14403
14404
14405
14406
14407
14408
14409
14410
14411
14412
14413
14414
14415
14416
14417
14418
14419
14420
14421
14422
14423
14424
14425
14426
14427
14428
14429
14430
14431
14432
14433
14434
14435
14436
14437
14438
14439
14440
14441
14442
14443
14444
14445
14446
14447
14448
14449
14450
14451
14452
14453
14454
14455
14456
14457
14458
14459
14460
14461
14462
14463
14464
14465
14466
14467
14468
14469
14470
14471
14472
14473
14474
14475
14476
14477
14478
14479
14480
14481
14482
14483
14484
14485
14486
14487
14488
14489
14490
14491
14492
14493
14494
14495
14496
14497
14498
14499
14500
14501
14502
14503
14504
14505
14506
14507
14508
14509
14510
14511
14512
14513
14514
14515
14516
14517
14518
14519
14520
14521
14522
14523
14524
14525
14526
14527
14528
14529
14530
14531
14532
14533
14534
14535
14536
14537
14538
14539
14540
14541
14542
14543
14544
14545
14546
14547
14548
14549
14550
14551
14552
14553
14554
14555
14556
14557
14558
14559
14560
14561
14562
14563
14564
14565
14566
14567
14568
14569
14570
14571
14572
14573
14574
14575
14576
14577
14578
14579
14580
14581
14582
14583
14584
14585
14586
14587
14588
14589
14590
14591
14592
14593
14594
14595
14596
14597
14598
14599
14600
14601
14602
14603
14604
14605
14606
14607
14608
14609
14610
14611
14612
14613
14614
14615
14616
14617
14618
14619
14620
14621
14622
14623
14624
14625
14626
14627
14628
14629
14630
14631
14632
14633
14634
14635
14636
14637
14638
14639
14640
14641
14642
14643
14644
14645
14646
14647
14648
14649
14650
14651
14652
14653
14654
14655
14656
14657
14658
14659
14660
14661
14662
14663
14664
14665
14666
14667
14668
14669
14670
14671
14672
14673
14674
14675
14676
14677
14678
14679
14680
14681
14682
14683
14684
14685
14686
14687
14688
14689
14690
14691
14692
14693
14694
14695
14696
14697
14698
14699
14700
14701
14702
14703
14704
14705
14706
14707
14708
14709
14710
14711
14712
14713
14714
14715
14716
14717
14718
14719
14720
14721
14722
14723
14724
14725
14726
14727
14728
14729
14730
14731
14732
14733
14734
14735
14736
14737
14738
14739
14740
14741
14742
14743
14744
14745
14746
14747
14748
14749
14750
14751
14752
14753
14754
14755
14756
14757
14758
14759
14760
14761
14762
14763
14764
14765
14766
14767
14768
14769
14770
14771
14772
14773
14774
14775
14776
14777
14778
14779
14780
14781
14782
14783
14784
14785
14786
14787
14788
14789
14790
14791
14792
14793
14794
14795
14796
14797
14798
14799
14800
14801
14802
14803
14804
14805
14806
14807
14808
14809
14810
14811
14812
14813
14814
14815
14816
14817
14818
14819
14820
14821
14822
14823
14824
14825
14826
14827
14828
14829
14830
14831
14832
14833
14834
14835
14836
14837
14838
14839
14840
14841
14842
14843
14844
14845
14846
14847
14848
14849
14850
14851
14852
14853
14854
14855
14856
14857
14858
14859
14860
14861
14862
14863
14864
14865
14866
14867
14868
14869
14870
14871
14872
14873
14874
14875
14876
14877
14878
14879
14880
14881
14882
14883
14884
14885
14886
14887
14888
14889
14890
14891
14892
14893
14894
14895
14896
14897
14898
14899
14900
14901
14902
14903
14904
14905
14906
14907
14908
14909
14910
14911
14912
14913
14914
14915
14916
14917
14918
14919
14920
14921
14922
14923
14924
14925
14926
14927
14928
14929
14930
14931
14932
14933
14934
14935
14936
14937
14938
14939
14940
14941
14942
14943
14944
14945
14946
14947
14948
14949
14950
14951
14952
14953
14954
14955
14956
14957
14958
14959
14960
14961
14962
14963
14964
14965
14966
14967
14968
14969
14970
14971
14972
14973
14974
14975
14976
14977
14978
14979
14980
14981
14982
14983
14984
14985
14986
14987
14988
14989
14990
14991
14992
14993
14994
14995
14996
14997
14998
14999
15000
15001
15002
15003
15004
15005
15006
15007
15008
15009
15010
15011
15012
15013
15014
15015
15016
15017
15018
15019
15020
15021
15022
15023
15024
15025
15026
15027
15028
15029
15030
15031
15032
15033
15034
15035
15036
15037
15038
15039
15040
15041
15042
15043
15044
15045
15046
15047
15048
15049
15050
15051
15052
15053
15054
15055
15056
15057
15058
15059
15060
15061
15062
15063
15064
15065
15066
15067
15068
15069
15070
15071
15072
15073
15074
15075
15076
15077
15078
15079
15080
15081
15082
15083
15084
15085
15086
15087
15088
15089
15090
15091
15092
15093
15094
15095
15096
15097
15098
15099
15100
15101
15102
15103
15104
15105
15106
15107
15108
15109
15110
15111
15112
15113
15114
15115
15116
15117
15118
15119
15120
15121
15122
15123
15124
15125
15126
15127
15128
15129
15130
15131
15132
15133
15134
15135
15136
15137
15138
15139
15140
15141
15142
15143
15144
15145
15146
15147
15148
15149
15150
15151
15152
15153
15154
15155
15156
15157
15158
15159
15160
15161
15162
15163
15164
15165
15166
15167
15168
15169
15170
15171
15172
15173
15174
15175
15176
15177
15178
15179
15180
15181
15182
15183
15184
15185
15186
15187
15188
15189
15190
15191
15192
15193
15194
15195
15196
15197
15198
15199
15200
15201
15202
15203
15204
15205
15206
15207
15208
15209
15210
15211
15212
15213
15214
15215
15216
15217
15218
15219
15220
15221
15222
15223
15224
15225
15226
15227
15228
15229
15230
15231
15232
15233
15234
15235
15236
15237
15238
15239
15240
15241
15242
15243
15244
15245
15246
15247
15248
15249
15250
15251
15252
15253
15254
15255
15256
15257
15258
15259
15260
15261
15262
15263
15264
15265
15266
15267
15268
15269
15270
15271
15272
15273
15274
15275
15276
15277
15278
15279
15280
15281
15282
15283
15284
15285
15286
15287
15288
15289
15290
15291
15292
15293
15294
15295
15296
15297
15298
15299
15300
15301
15302
15303
15304
15305
15306
15307
15308
15309
15310
15311
15312
15313
15314
15315
15316
15317
15318
15319
15320
15321
15322
15323
15324
15325
15326
15327
15328
15329
15330
15331
15332
15333
15334
15335
15336
15337
15338
15339
15340
15341
15342
15343
15344
15345
15346
15347
15348
15349
15350
15351
15352
15353
15354
15355
15356
15357
15358
15359
15360
15361
15362
15363
15364
15365
15366
15367
15368
15369
15370
15371
15372
15373
15374
15375
15376
15377
15378
15379
15380
15381
15382
15383
15384
15385
15386
15387
15388
15389
15390
15391
15392
15393
15394
15395
15396
15397
15398
15399
15400
15401
15402
15403
15404
15405
15406
15407
15408
15409
15410
15411
15412
15413
15414
15415
15416
15417
15418
15419
15420
15421
15422
15423
15424
15425
15426
15427
15428
15429
15430
15431
15432
15433
15434
15435
15436
15437
15438
15439
15440
15441
15442
15443
15444
15445
15446
15447
15448
15449
15450
15451
15452
15453
15454
15455
15456
15457
15458
15459
15460
15461
15462
15463
15464
15465
15466
15467
15468
15469
15470
15471
15472
15473
15474
15475
15476
15477
15478
15479
15480
15481
15482
15483
15484
15485
15486
15487
15488
15489
15490
15491
15492
15493
15494
15495
15496
15497
15498
15499
15500
15501
15502
15503
15504
15505
15506
15507
15508
15509
15510
15511
15512
15513
15514
15515
15516
15517
15518
15519
15520
15521
15522
15523
15524
15525
15526
15527
15528
15529
15530
15531
15532
15533
15534
15535
15536
15537
15538
15539
15540
15541
15542
15543
15544
15545
15546
15547
15548
15549
15550
15551
15552
15553
15554
15555
15556
15557
15558
15559
15560
15561
15562
15563
15564
15565
15566
15567
15568
15569
15570
15571
15572
15573
15574
15575
15576
15577
15578
15579
15580
15581
15582
15583
15584
15585
15586
15587
15588
15589
15590
15591
15592
15593
15594
15595
15596
15597
15598
15599
15600
15601
15602
15603
15604
15605
15606
15607
15608
15609
15610
15611
15612
15613
15614
15615
15616
15617
15618
15619
15620
15621
15622
15623
15624
15625
15626
15627
15628
15629
15630
15631
15632
15633
15634
15635
15636
15637
15638
15639
15640
15641
15642
15643
15644
15645
15646
15647
15648
15649
15650
15651
15652
15653
15654
15655
15656
15657
15658
15659
15660
15661
15662
15663
15664
15665
15666
15667
15668
15669
15670
15671
15672
15673
15674
15675
15676
15677
15678
15679
15680
15681
15682
15683
15684
15685
15686
15687
15688
15689
15690
15691
15692
15693
15694
15695
15696
15697
15698
15699
15700
15701
15702
15703
15704
15705
15706
15707
15708
15709
15710
15711
15712
15713
15714
15715
15716
15717
15718
15719
15720
15721
15722
15723
15724
15725
15726
15727
15728
15729
15730
15731
15732
15733
15734
15735
15736
15737
15738
15739
15740
15741
15742
15743
15744
15745
15746
15747
15748
15749
15750
15751
15752
15753
15754
15755
15756
15757
15758
15759
15760
15761
15762
15763
15764
15765
15766
15767
15768
15769
15770
15771
15772
15773
15774
15775
15776
15777
15778
15779
15780
15781
15782
15783
15784
15785
15786
15787
15788
15789
15790
15791
15792
15793
15794
15795
15796
15797
15798
15799
15800
15801
15802
15803
15804
15805
15806
15807
15808
15809
15810
15811
15812
15813
15814
15815
15816
15817
15818
15819
15820
15821
15822
15823
15824
15825
15826
15827
15828
15829
15830
15831
15832
15833
15834
15835
15836
15837
15838
15839
15840
15841
15842
15843
15844
15845
15846
15847
15848
15849
15850
15851
15852
15853
15854
15855
15856
15857
15858
15859
15860
15861
15862
15863
15864
15865
15866
15867
15868
15869
15870
15871
15872
15873
15874
15875
15876
15877
15878
15879
15880
15881
15882
15883
15884
15885
15886
15887
15888
15889
15890
15891
15892
15893
15894
15895
15896
15897
15898
15899
15900
15901
15902
15903
15904
15905
15906
15907
15908
15909
15910
15911
15912
15913
15914
15915
15916
15917
15918
15919
15920
15921
15922
15923
15924
15925
15926
15927
15928
15929
15930
15931
15932
15933
15934
15935
15936
15937
15938
15939
15940
15941
15942
15943
15944
15945
15946
15947
15948
15949
15950
15951
15952
15953
15954
15955
15956
15957
15958
15959
15960
15961
15962
15963
15964
15965
15966
15967
15968
15969
15970
15971
15972
15973
15974
15975
15976
15977
15978
15979
15980
15981
15982
15983
15984
15985
15986
15987
15988
15989
15990
15991
15992
15993
15994
15995
15996
15997
15998
15999
16000
16001
16002
16003
16004
16005
16006
16007
16008
16009
16010
16011
16012
16013
16014
16015
16016
16017
16018
16019
16020
16021
16022
16023
16024
16025
16026
16027
16028
16029
16030
16031
16032
16033
16034
16035
16036
16037
16038
16039
16040
16041
16042
16043
16044
16045
16046
16047
16048
16049
16050
16051
16052
16053
16054
16055
16056
16057
16058
16059
16060
16061
16062
16063
16064
16065
16066
16067
16068
16069
16070
16071
16072
16073
16074
16075
16076
16077
16078
16079
16080
16081
16082
16083
16084
16085
16086
16087
16088
16089
16090
16091
16092
16093
16094
16095
16096
16097
16098
16099
16100
16101
16102
16103
16104
16105
16106
16107
16108
16109
16110
16111
16112
16113
16114
16115
16116
16117
16118
16119
16120
16121
16122
16123
16124
16125
16126
16127
16128
16129
16130
16131
16132
16133
16134
16135
16136
16137
16138
16139
16140
16141
16142
16143
16144
16145
16146
16147
16148
16149
16150
16151
16152
16153
16154
16155
16156
16157
16158
16159
16160
16161
16162
16163
16164
16165
16166
16167
16168
16169
16170
16171
16172
16173
16174
16175
16176
16177
16178
16179
16180
16181
16182
16183
16184
16185
16186
16187
16188
16189
16190
16191
16192
16193
16194
16195
16196
16197
16198
16199
16200
16201
16202
16203
16204
16205
16206
16207
16208
16209
16210
16211
16212
16213
16214
16215
16216
16217
16218
16219
16220
16221
16222
16223
16224
16225
16226
16227
16228
16229
16230
16231
16232
16233
16234
16235
16236
16237
16238
16239
16240
16241
16242
16243
16244
16245
16246
16247
16248
16249
16250
16251
16252
16253
16254
16255
16256
16257
16258
16259
16260
16261
16262
16263
16264
16265
16266
16267
16268
16269
16270
16271
16272
16273
16274
16275
16276
16277
16278
16279
16280
16281
16282
16283
16284
16285
16286
16287
16288
16289
16290
16291
16292
16293
16294
16295
16296
16297
16298
16299
16300
16301
16302
16303
16304
16305
16306
16307
16308
16309
16310
16311
16312
16313
16314
16315
16316
16317
16318
16319
16320
16321
16322
16323
16324
16325
16326
16327
16328
16329
16330
16331
16332
16333
16334
16335
16336
16337
16338
16339
16340
16341
16342
16343
16344
16345
16346
16347
16348
16349
16350
16351
16352
16353
16354
16355
16356
16357
16358
16359
16360
16361
16362
16363
16364
16365
16366
16367
16368
16369
16370
16371
16372
16373
16374
16375
16376
16377
16378
16379
16380
16381
16382
16383
16384
16385
16386
16387
16388
16389
16390
16391
16392
16393
16394
16395
16396
16397
16398
16399
16400
16401
16402
16403
16404
16405
16406
16407
16408
16409
16410
16411
16412
16413
16414
16415
16416
16417
16418
16419
16420
16421
16422
16423
16424
16425
16426
16427
16428
16429
16430
16431
16432
16433
16434
16435
16436
16437
16438
16439
16440
16441
16442
16443
16444
16445
16446
16447
16448
16449
16450
16451
16452
16453
16454
16455
16456
16457
16458
16459
16460
16461
16462
16463
16464
16465
16466
16467
16468
16469
16470
16471
16472
16473
16474
16475
16476
16477
16478
16479
16480
16481
16482
16483
16484
16485
16486
16487
16488
16489
16490
16491
16492
16493
16494
16495
16496
16497
16498
16499
16500
16501
16502
16503
16504
16505
16506
16507
16508
16509
16510
16511
16512
16513
16514
16515
16516
16517
16518
16519
16520
16521
16522
16523
16524
16525
16526
16527
16528
16529
16530
16531
16532
16533
16534
16535
16536
16537
16538
16539
16540
16541
16542
16543
16544
16545
16546
16547
16548
16549
16550
16551
16552
16553
16554
16555
16556
16557
16558
16559
16560
16561
16562
16563
16564
16565
16566
16567
16568
16569
16570
16571
16572
16573
16574
16575
16576
16577
16578
16579
16580
16581
16582
16583
16584
16585
16586
16587
16588
16589
16590
16591
16592
16593
16594
16595
16596
16597
16598
16599
16600
16601
16602
16603
16604
16605
16606
16607
16608
16609
16610
16611
16612
16613
16614
16615
16616
16617
16618
16619
16620
16621
16622
16623
16624
16625
16626
16627
16628
16629
16630
16631
16632
16633
16634
16635
16636
16637
16638
16639
16640
16641
16642
16643
16644
16645
16646
16647
16648
16649
16650
16651
16652
16653
16654
16655
16656
16657
16658
16659
16660
16661
16662
16663
16664
16665
16666
16667
16668
16669
16670
16671
16672
16673
16674
16675
16676
16677
16678
16679
16680
16681
16682
16683
16684
16685
16686
16687
16688
16689
16690
16691
16692
16693
16694
16695
16696
16697
16698
16699
16700
16701
16702
16703
16704
16705
16706
16707
16708
16709
16710
16711
16712
16713
16714
16715
16716
16717
16718
16719
16720
16721
16722
16723
16724
16725
16726
16727
16728
16729
16730
16731
16732
16733
16734
16735
16736
16737
16738
16739
16740
16741
16742
16743
16744
16745
16746
16747
16748
16749
16750
16751
16752
16753
16754
16755
16756
16757
16758
16759
16760
16761
16762
16763
16764
16765
16766
16767
16768
16769
16770
16771
16772
16773
16774
16775
16776
16777
16778
16779
16780
16781
16782
16783
16784
16785
16786
16787
16788
16789
16790
16791
16792
16793
16794
16795
16796
16797
16798
16799
16800
16801
16802
16803
16804
16805
16806
16807
16808
16809
16810
16811
16812
16813
16814
16815
16816
16817
16818
16819
16820
16821
16822
16823
16824
16825
16826
16827
16828
16829
16830
16831
16832
16833
16834
16835
16836
16837
16838
16839
16840
16841
16842
16843
16844
16845
16846
16847
16848
16849
16850
16851
16852
16853
16854
16855
16856
16857
16858
16859
16860
16861
16862
16863
16864
16865
16866
16867
16868
16869
16870
16871
16872
16873
16874
16875
16876
16877
16878
16879
16880
16881
16882
16883
16884
16885
16886
16887
16888
16889
16890
16891
16892
16893
16894
16895
16896
16897
16898
16899
16900
16901
16902
16903
16904
16905
16906
16907
16908
16909
16910
16911
16912
16913
16914
16915
16916
16917
16918
16919
16920
16921
16922
16923
16924
16925
16926
16927
16928
16929
16930
16931
16932
16933
16934
16935
16936
16937
16938
16939
16940
16941
16942
16943
16944
16945
16946
16947
16948
16949
16950
16951
16952
16953
16954
16955
16956
16957
16958
16959
16960
16961
16962
16963
16964
16965
16966
16967
16968
16969
16970
16971
16972
16973
16974
16975
16976
16977
16978
16979
16980
16981
16982
16983
16984
16985
16986
16987
16988
16989
16990
16991
16992
16993
16994
16995
16996
16997
16998
16999
17000
17001
17002
17003
17004
17005
17006
17007
17008
17009
17010
17011
17012
17013
17014
17015
17016
17017
17018
17019
17020
17021
17022
17023
17024
17025
17026
17027
17028
17029
17030
17031
17032
17033
17034
17035
17036
17037
17038
17039
17040
17041
17042
17043
17044
17045
17046
17047
17048
17049
17050
17051
17052
17053
17054
17055
17056
17057
17058
17059
17060
17061
17062
17063
17064
17065
17066
17067
17068
17069
17070
17071
17072
17073
17074
17075
17076
17077
17078
17079
17080
17081
17082
17083
17084
17085
17086
17087
17088
17089
17090
17091
17092
17093
17094
17095
17096
17097
17098
17099
17100
17101
17102
17103
17104
17105
17106
17107
17108
17109
17110
17111
17112
17113
17114
17115
17116
17117
17118
17119
17120
17121
17122
17123
17124
17125
17126
17127
17128
17129
17130
17131
17132
17133
17134
17135
17136
17137
17138
17139
17140
17141
17142
17143
17144
17145
17146
17147
17148
17149
17150
17151
17152
17153
17154
17155
17156
17157
17158
17159
17160
17161
17162
17163
17164
17165
17166
17167
17168
17169
17170
17171
17172
17173
17174
17175
17176
17177
17178
17179
17180
17181
17182
17183
17184
17185
17186
17187
17188
17189
17190
17191
17192
17193
17194
17195
17196
17197
17198
17199
17200
17201
17202
17203
17204
17205
17206
17207
17208
17209
17210
17211
17212
17213
17214
17215
17216
17217
17218
17219
17220
17221
17222
17223
17224
17225
17226
17227
17228
17229
17230
17231
17232
17233
17234
17235
17236
17237
17238
17239
17240
17241
17242
17243
17244
17245
17246
17247
17248
17249
17250
17251
17252
17253
17254
17255
17256
17257
17258
17259
17260
17261
17262
17263
17264
17265
17266
17267
17268
17269
17270
17271
17272
17273
17274
17275
17276
17277
17278
17279
17280
17281
17282
17283
17284
17285
17286
17287
17288
17289
17290
17291
17292
17293
17294
17295
17296
17297
17298
17299
17300
17301
17302
17303
17304
17305
17306
17307
17308
17309
17310
17311
17312
17313
17314
17315
17316
17317
17318
17319
17320
17321
17322
17323
17324
17325
17326
17327
17328
17329
17330
17331
17332
17333
17334
17335
17336
17337
17338
17339
17340
17341
17342
17343
17344
17345
17346
17347
17348
17349
17350
17351
17352
17353
17354
17355
17356
17357
17358
17359
17360
17361
17362
17363
17364
17365
17366
17367
17368
17369
17370
17371
17372
17373
17374
17375
17376
17377
17378
17379
17380
17381
17382
17383
17384
17385
17386
17387
17388
17389
17390
17391
17392
17393
17394
17395
17396
17397
17398
17399
17400
17401
17402
17403
17404
17405
17406
17407
17408
17409
17410
17411
17412
17413
17414
17415
17416
17417
17418
17419
17420
17421
17422
17423
17424
17425
17426
17427
17428
17429
17430
17431
17432
17433
17434
17435
17436
17437
17438
17439
17440
17441
17442
17443
17444
17445
17446
17447
17448
17449
17450
17451
17452
17453
17454
17455
17456
17457
17458
17459
17460
17461
17462
17463
17464
17465
17466
17467
17468
17469
17470
17471
17472
17473
17474
17475
17476
17477
17478
17479
17480
17481
17482
17483
17484
17485
17486
17487
17488
17489
17490
17491
17492
17493
17494
17495
17496
17497
17498
17499
17500
17501
17502
17503
17504
17505
17506
17507
17508
17509
17510
17511
17512
17513
17514
17515
17516
17517
17518
17519
17520
17521
17522
17523
17524
17525
17526
17527
17528
17529
17530
17531
17532
17533
17534
17535
17536
17537
17538
17539
17540
17541
17542
17543
17544
17545
17546
17547
17548
17549
17550
17551
17552
17553
17554
17555
17556
17557
17558
17559
17560
17561
17562
17563
17564
17565
17566
17567
17568
17569
17570
17571
17572
17573
17574
17575
17576
17577
17578
17579
17580
17581
17582
17583
17584
17585
17586
17587
17588
17589
17590
17591
17592
17593
17594
17595
17596
17597
17598
17599
17600
17601
17602
17603
17604
17605
17606
17607
17608
17609
17610
17611
17612
17613
17614
17615
17616
17617
17618
17619
17620
17621
17622
17623
17624
17625
17626
17627
17628
17629
17630
17631
17632
17633
17634
17635
17636
17637
17638
17639
17640
17641
17642
17643
17644
17645
17646
17647
17648
17649
17650
17651
17652
17653
17654
17655
17656
17657
17658
17659
17660
17661
17662
17663
17664
17665
17666
17667
17668
17669
17670
17671
17672
17673
17674
17675
17676
17677
17678
17679
17680
17681
17682
17683
17684
17685
17686
17687
17688
17689
17690
17691
17692
17693
17694
17695
17696
17697
17698
17699
17700
17701
17702
17703
17704
17705
17706
17707
17708
17709
17710
17711
17712
17713
17714
17715
17716
17717
17718
17719
17720
17721
17722
17723
17724
17725
17726
17727
17728
17729
17730
17731
17732
17733
17734
17735
17736
17737
17738
17739
17740
17741
17742
17743
17744
17745
17746
17747
17748
17749
17750
17751
17752
17753
17754
17755
17756
17757
17758
17759
17760
17761
17762
17763
17764
17765
17766
17767
17768
17769
17770
17771
17772
17773
17774
17775
17776
17777
17778
17779
17780
17781
17782
17783
17784
17785
17786
17787
17788
17789
17790
17791
17792
17793
17794
17795
17796
17797
17798
17799
17800
17801
17802
17803
17804
17805
17806
17807
17808
17809
17810
17811
17812
17813
17814
17815
17816
17817
17818
17819
17820
17821
17822
17823
17824
17825
17826
17827
17828
17829
17830
17831
17832
17833
17834
17835
17836
17837
17838
17839
17840
17841
17842
17843
17844
17845
17846
17847
17848
17849
17850
17851
17852
17853
17854
17855
17856
17857
17858
17859
17860
17861
17862
17863
17864
17865
17866
17867
17868
17869
17870
17871
17872
17873
17874
17875
17876
17877
17878
17879
17880
17881
17882
17883
17884
17885
17886
17887
17888
17889
17890
17891
17892
17893
17894
17895
17896
17897
17898
17899
17900
17901
17902
17903
17904
17905
17906
17907
17908
17909
17910
17911
17912
17913
17914
17915
17916
17917
17918
17919
17920
17921
17922
17923
17924
17925
17926
17927
17928
17929
17930
17931
17932
17933
17934
17935
17936
17937
17938
17939
17940
17941
17942
17943
17944
17945
17946
17947
17948
17949
17950
17951
17952
17953
17954
17955
17956
17957
17958
17959
17960
17961
17962
17963
17964
17965
17966
17967
17968
17969
17970
17971
17972
17973
17974
17975
17976
17977
17978
17979
17980
17981
17982
17983
17984
17985
17986
17987
17988
17989
17990
17991
17992
17993
17994
17995
17996
17997
17998
17999
18000
18001
18002
18003
18004
18005
18006
18007
18008
18009
18010
18011
18012
18013
18014
18015
18016
18017
18018
18019
18020
18021
18022
18023
18024
18025
18026
18027
18028
18029
18030
18031
18032
18033
18034
18035
18036
18037
18038
18039
18040
18041
18042
18043
18044
18045
18046
18047
18048
18049
18050
18051
18052
18053
18054
18055
18056
18057
18058
18059
18060
18061
18062
18063
18064
18065
18066
18067
18068
18069
18070
18071
18072
18073
18074
18075
18076
18077
18078
18079
18080
18081
18082
18083
18084
18085
18086
18087
18088
18089
18090
18091
18092
18093
18094
18095
18096
18097
18098
18099
18100
18101
18102
18103
18104
18105
18106
18107
18108
18109
18110
18111
18112
18113
18114
18115
18116
18117
18118
18119
18120
18121
18122
18123
18124
18125
18126
18127
18128
18129
18130
18131
18132
18133
18134
18135
18136
18137
18138
18139
18140
18141
18142
18143
18144
18145
18146
18147
18148
18149
18150
18151
18152
18153
18154
18155
18156
18157
18158
18159
18160
18161
18162
18163
18164
18165
18166
18167
18168
18169
18170
18171
18172
18173
18174
18175
18176
18177
18178
18179
18180
18181
18182
18183
18184
18185
18186
18187
18188
18189
18190
18191
18192
18193
18194
18195
18196
18197
18198
18199
18200
18201
18202
18203
18204
18205
18206
18207
18208
18209
18210
18211
18212
18213
18214
18215
18216
18217
18218
18219
18220
18221
18222
18223
18224
18225
18226
18227
18228
18229
18230
18231
18232
18233
18234
18235
18236
18237
18238
18239
18240
18241
18242
18243
18244
18245
18246
18247
18248
18249
18250
18251
18252
18253
18254
18255
18256
18257
18258
18259
18260
18261
18262
18263
18264
18265
18266
18267
18268
18269
18270
18271
18272
18273
18274
18275
18276
18277
18278
18279
18280
18281
18282
18283
18284
18285
18286
18287
18288
18289
18290
18291
18292
18293
18294
18295
18296
18297
18298
18299
18300
18301
18302
18303
18304
18305
18306
18307
18308
18309
18310
18311
18312
18313
18314
18315
18316
18317
18318
18319
18320
18321
18322
18323
18324
18325
18326
18327
18328
18329
18330
18331
18332
18333
18334
18335
18336
18337
18338
18339
18340
18341
18342
18343
18344
18345
18346
18347
18348
18349
18350
18351
18352
18353
18354
18355
18356
18357
18358
18359
18360
18361
18362
18363
18364
18365
18366
18367
18368
18369
18370
18371
18372
18373
18374
18375
18376
18377
18378
18379
18380
18381
18382
18383
18384
18385
18386
18387
18388
18389
18390
18391
18392
18393
18394
18395
18396
18397
18398
18399
18400
18401
18402
18403
18404
18405
18406
18407
18408
18409
18410
18411
18412
18413
18414
18415
18416
18417
18418
18419
18420
18421
18422
18423
18424
18425
18426
18427
18428
18429
18430
18431
18432
18433
18434
18435
18436
18437
18438
18439
18440
18441
18442
18443
18444
18445
18446
18447
18448
18449
18450
18451
18452
18453
18454
18455
18456
18457
18458
18459
18460
18461
18462
18463
18464
18465
18466
18467
18468
18469
18470
18471
18472
18473
18474
18475
18476
18477
18478
18479
18480
18481
18482
18483
18484
18485
18486
18487
18488
18489
18490
18491
18492
18493
18494
18495
18496
18497
18498
18499
18500
18501
18502
18503
18504
18505
18506
18507
18508
18509
18510
18511
18512
18513
18514
18515
18516
18517
18518
18519
18520
18521
18522
18523
18524
18525
18526
18527
18528
18529
18530
18531
18532
18533
18534
18535
18536
18537
18538
18539
18540
18541
18542
18543
18544
18545
18546
18547
18548
18549
18550
18551
18552
18553
18554
18555
18556
18557
18558
18559
18560
18561
18562
18563
18564
18565
18566
18567
18568
18569
18570
18571
18572
18573
18574
18575
18576
18577
18578
18579
18580
18581
18582
18583
18584
18585
18586
18587
18588
18589
18590
18591
18592
18593
18594
18595
18596
18597
18598
18599
18600
18601
18602
18603
18604
18605
18606
18607
18608
18609
18610
18611
18612
18613
18614
18615
18616
18617
18618
18619
18620
18621
18622
18623
18624
18625
18626
18627
18628
18629
18630
18631
18632
18633
18634
18635
18636
18637
18638
18639
18640
18641
18642
18643
18644
18645
18646
18647
18648
18649
18650
18651
18652
18653
18654
18655
18656
18657
18658
18659
18660
18661
18662
18663
18664
18665
18666
18667
18668
18669
18670
18671
18672
18673
18674
18675
18676
18677
18678
18679
18680
18681
18682
18683
18684
18685
18686
18687
18688
18689
18690
18691
18692
18693
18694
18695
18696
18697
18698
18699
18700
18701
18702
18703
18704
18705
18706
18707
18708
18709
18710
18711
18712
18713
18714
18715
18716
18717
18718
18719
18720
18721
18722
18723
18724
18725
18726
18727
18728
18729
18730
18731
18732
18733
18734
18735
18736
18737
18738
18739
18740
18741
18742
18743
18744
18745
18746
18747
18748
18749
18750
18751
18752
18753
18754
18755
18756
18757
18758
18759
18760
18761
18762
18763
18764
18765
18766
18767
18768
18769
18770
18771
18772
18773
18774
18775
18776
18777
18778
18779
18780
18781
18782
18783
18784
18785
18786
18787
18788
18789
18790
18791
18792
18793
18794
18795
18796
18797
18798
18799
18800
18801
18802
18803
18804
18805
18806
18807
18808
18809
18810
18811
18812
18813
18814
18815
18816
18817
18818
18819
18820
18821
18822
18823
18824
18825
18826
18827
18828
18829
18830
18831
18832
18833
18834
18835
18836
18837
18838
18839
18840
18841
18842
18843
18844
18845
18846
18847
18848
18849
18850
18851
18852
18853
18854
18855
18856
18857
18858
18859
18860
18861
18862
18863
18864
18865
18866
18867
18868
18869
18870
18871
18872
18873
18874
18875
18876
18877
18878
18879
18880
18881
18882
18883
18884
18885
18886
18887
18888
18889
18890
18891
18892
18893
18894
18895
18896
18897
18898
18899
18900
18901
18902
18903
18904
18905
18906
18907
18908
18909
18910
18911
18912
18913
18914
18915
18916
18917
18918
18919
18920
18921
18922
18923
18924
18925
18926
18927
18928
18929
18930
18931
18932
18933
18934
18935
18936
18937
18938
18939
18940
18941
18942
18943
18944
18945
18946
18947
18948
18949
18950
18951
18952
18953
18954
18955
18956
18957
18958
18959
18960
18961
18962
18963
18964
18965
18966
18967
18968
18969
18970
18971
18972
18973
18974
18975
18976
18977
18978
18979
18980
18981
18982
18983
18984
18985
18986
18987
18988
18989
18990
18991
18992
18993
18994
18995
18996
18997
18998
18999
19000
19001
19002
19003
19004
19005
19006
19007
19008
19009
19010
19011
19012
19013
19014
19015
19016
19017
19018
19019
19020
19021
19022
19023
19024
19025
19026
19027
19028
19029
19030
19031
19032
19033
19034
19035
19036
19037
19038
19039
19040
19041
19042
19043
19044
19045
19046
19047
19048
19049
19050
19051
19052
19053
19054
19055
19056
19057
19058
19059
19060
19061
19062
19063
19064
19065
19066
19067
19068
19069
19070
19071
19072
19073
19074
19075
19076
19077
19078
19079
19080
19081
19082
19083
19084
19085
19086
19087
19088
19089
19090
19091
19092
19093
19094
19095
19096
19097
19098
19099
19100
19101
19102
19103
19104
19105
19106
19107
19108
19109
19110
19111
19112
19113
19114
19115
19116
19117
19118
19119
19120
19121
19122
19123
19124
19125
19126
19127
19128
19129
19130
19131
19132
19133
19134
19135
19136
19137
19138
19139
19140
19141
19142
19143
19144
19145
19146
19147
19148
19149
19150
19151
19152
19153
19154
19155
19156
19157
19158
19159
19160
19161
19162
19163
19164
19165
19166
19167
19168
19169
19170
19171
19172
19173
19174
19175
19176
19177
19178
19179
19180
19181
19182
19183
19184
19185
19186
19187
19188
19189
19190
19191
19192
19193
19194
19195
19196
19197
19198
19199
19200
19201
19202
19203
19204
19205
19206
19207
19208
19209
19210
19211
19212
19213
19214
19215
19216
19217
19218
19219
19220
19221
19222
19223
19224
19225
19226
19227
19228
19229
19230
19231
19232
19233
19234
19235
19236
19237
19238
19239
19240
19241
19242
19243
19244
19245
19246
19247
19248
19249
19250
19251
19252
19253
19254
19255
19256
19257
19258
19259
19260
19261
19262
19263
19264
19265
19266
19267
19268
19269
19270
19271
19272
19273
19274
19275
19276
19277
19278
19279
19280
19281
19282
19283
19284
19285
19286
19287
19288
19289
19290
19291
19292
19293
19294
19295
19296
19297
19298
19299
19300
19301
19302
19303
19304
19305
19306
19307
19308
19309
19310
19311
19312
19313
19314
19315
19316
19317
19318
19319
19320
19321
19322
19323
19324
19325
19326
19327
19328
19329
19330
19331
19332
19333
19334
19335
19336
19337
19338
19339
19340
19341
19342
19343
19344
19345
19346
19347
19348
19349
19350
19351
19352
19353
19354
19355
19356
19357
19358
19359
19360
19361
19362
19363
19364
19365
19366
19367
19368
19369
19370
19371
19372
19373
19374
19375
19376
19377
19378
19379
19380
19381
19382
19383
19384
19385
19386
19387
19388
19389
19390
19391
19392
19393
19394
19395
19396
19397
19398
19399
19400
19401
19402
19403
19404
19405
19406
19407
19408
19409
19410
19411
19412
19413
19414
19415
19416
19417
19418
19419
19420
19421
19422
19423
19424
19425
19426
19427
19428
19429
19430
19431
19432
19433
19434
19435
19436
19437
19438
19439
19440
19441
19442
19443
19444
19445
19446
19447
19448
19449
19450
19451
19452
19453
19454
19455
19456
19457
19458
19459
19460
19461
19462
19463
19464
19465
19466
19467
19468
19469
19470
19471
19472
19473
19474
19475
19476
19477
19478
19479
19480
19481
19482
19483
19484
19485
19486
19487
19488
19489
19490
19491
19492
19493
19494
19495
19496
19497
19498
19499
19500
19501
19502
19503
19504
19505
19506
19507
19508
19509
19510
19511
19512
19513
19514
19515
19516
19517
19518
19519
19520
19521
19522
19523
19524
19525
19526
19527
19528
19529
19530
19531
19532
19533
19534
19535
19536
19537
19538
19539
19540
19541
19542
19543
19544
19545
19546
19547
19548
19549
19550
19551
19552
19553
19554
19555
19556
19557
19558
19559
19560
19561
19562
19563
19564
19565
19566
19567
19568
19569
19570
19571
19572
19573
19574
19575
19576
19577
19578
19579
19580
19581
19582
19583
19584
19585
19586
19587
19588
19589
19590
19591
19592
19593
19594
19595
19596
19597
19598
19599
19600
19601
19602
19603
19604
19605
19606
19607
19608
19609
19610
19611
19612
19613
19614
19615
19616
19617
19618
19619
19620
19621
19622
19623
19624
19625
19626
19627
19628
19629
19630
19631
19632
19633
19634
19635
19636
19637
19638
19639
19640
19641
19642
19643
19644
19645
19646
19647
19648
19649
19650
19651
19652
19653
19654
19655
19656
19657
19658
19659
19660
19661
19662
19663
19664
19665
19666
19667
19668
19669
19670
19671
19672
19673
19674
19675
19676
19677
19678
19679
19680
19681
19682
19683
19684
19685
19686
19687
19688
19689
19690
19691
19692
19693
19694
19695
19696
19697
19698
19699
19700
19701
19702
19703
19704
19705
19706
19707
19708
19709
19710
19711
19712
19713
19714
19715
19716
19717
19718
19719
19720
19721
19722
19723
19724
19725
19726
19727
19728
19729
19730
19731
19732
19733
19734
19735
19736
19737
19738
19739
19740
19741
19742
19743
19744
19745
19746
19747
19748
19749
19750
19751
19752
19753
19754
19755
19756
19757
19758
19759
19760
19761
19762
19763
19764
19765
19766
19767
19768
19769
19770
19771
19772
19773
19774
19775
19776
19777
19778
19779
19780
19781
19782
19783
19784
19785
19786
19787
19788
19789
19790
19791
19792
19793
19794
19795
19796
19797
19798
19799
19800
19801
19802
19803
19804
19805
19806
19807
19808
19809
19810
19811
19812
19813
19814
19815
19816
19817
19818
19819
19820
19821
19822
19823
19824
19825
19826
19827
19828
19829
19830
19831
19832
19833
19834
19835
19836
19837
19838
19839
19840
19841
19842
19843
19844
19845
19846
19847
19848
19849
19850
19851
19852
19853
19854
19855
19856
19857
19858
19859
19860
19861
19862
19863
19864
19865
19866
19867
19868
19869
19870
19871
19872
19873
19874
19875
19876
19877
19878
19879
19880
19881
19882
19883
19884
19885
19886
19887
19888
19889
19890
19891
19892
19893
19894
19895
19896
19897
19898
19899
19900
19901
19902
19903
19904
19905
19906
19907
19908
19909
19910
19911
19912
19913
19914
19915
19916
19917
19918
19919
19920
19921
19922
19923
19924
19925
19926
19927
19928
19929
19930
19931
19932
19933
19934
19935
19936
19937
19938
19939
19940
19941
19942
19943
19944
19945
19946
19947
19948
19949
19950
19951
19952
19953
19954
19955
19956
19957
19958
19959
19960
19961
19962
19963
19964
19965
19966
19967
19968
19969
19970
19971
19972
19973
19974
19975
19976
19977
19978
19979
19980
19981
19982
19983
19984
19985
19986
19987
19988
19989
19990
19991
19992
19993
19994
19995
19996
19997
19998
19999
20000
20001
20002
20003
20004
20005
20006
20007
20008
20009
20010
20011
20012
20013
20014
20015
20016
20017
20018
20019
20020
20021
20022
20023
20024
20025
20026
20027
20028
20029
20030
20031
20032
20033
20034
20035
20036
20037
20038
20039
20040
20041
20042
20043
20044
20045
20046
20047
20048
20049
20050
20051
20052
20053
20054
20055
20056
20057
20058
20059
20060
20061
20062
20063
20064
20065
20066
20067
20068
20069
20070
20071
20072
20073
20074
20075
20076
20077
20078
20079
20080
20081
20082
20083
20084
20085
20086
20087
20088
20089
20090
20091
20092
20093
20094
20095
20096
20097
20098
20099
20100
20101
20102
20103
20104
20105
20106
20107
20108
20109
20110
20111
20112
20113
20114
20115
20116
20117
20118
20119
20120
20121
20122
20123
20124
20125
20126
20127
20128
20129
20130
20131
20132
20133
20134
20135
20136
20137
20138
20139
20140
20141
20142
20143
20144
20145
20146
20147
20148
20149
20150
20151
20152
20153
20154
20155
20156
20157
20158
20159
20160
20161
20162
20163
20164
20165
20166
20167
20168
20169
20170
20171
20172
20173
20174
20175
20176
20177
20178
20179
20180
20181
20182
20183
20184
20185
20186
20187
20188
20189
20190
20191
20192
20193
20194
20195
20196
20197
20198
20199
20200
20201
20202
20203
20204
20205
20206
20207
20208
20209
20210
20211
20212
20213
20214
20215
20216
20217
20218
20219
20220
20221
20222
20223
20224
20225
20226
20227
20228
20229
20230
20231
20232
20233
20234
20235
20236
20237
20238
20239
20240
20241
20242
20243
20244
20245
20246
20247
20248
20249
20250
20251
20252
20253
20254
20255
20256
20257
20258
20259
20260
20261
20262
20263
20264
20265
20266
20267
20268
20269
20270
20271
20272
20273
20274
20275
20276
20277
20278
20279
20280
20281
20282
20283
20284
20285
20286
20287
20288
20289
20290
20291
20292
20293
20294
20295
20296
20297
20298
20299
20300
20301
20302
20303
20304
20305
20306
20307
20308
20309
20310
20311
20312
20313
20314
20315
20316
20317
20318
20319
20320
20321
20322
20323
20324
20325
20326
20327
20328
20329
20330
20331
20332
20333
20334
20335
20336
20337
20338
20339
20340
20341
20342
20343
20344
20345
20346
20347
20348
20349
20350
20351
20352
20353
20354
20355
20356
20357
20358
20359
20360
20361
20362
20363
20364
20365
20366
20367
20368
20369
20370
20371
20372
20373
20374
20375
20376
20377
20378
20379
20380
20381
20382
20383
20384
20385
20386
20387
20388
20389
20390
20391
20392
20393
20394
20395
20396
20397
20398
20399
20400
20401
20402
20403
20404
20405
20406
20407
20408
20409
20410
20411
20412
20413
20414
20415
20416
20417
20418
20419
20420
20421
20422
20423
20424
20425
20426
20427
20428
20429
20430
20431
20432
20433
20434
20435
20436
20437
20438
20439
20440
20441
20442
20443
20444
20445
20446
20447
20448
20449
20450
20451
20452
20453
20454
20455
20456
20457
20458
20459
20460
20461
20462
20463
20464
20465
20466
20467
20468
20469
20470
20471
20472
20473
20474
20475
20476
20477
20478
20479
20480
20481
20482
20483
20484
20485
20486
20487
20488
20489
20490
20491
20492
20493
20494
20495
20496
20497
20498
20499
20500
20501
20502
20503
20504
20505
20506
20507
20508
20509
20510
20511
20512
20513
20514
20515
20516
20517
20518
20519
20520
20521
20522
20523
20524
20525
20526
20527
20528
20529
20530
20531
20532
20533
20534
20535
20536
20537
20538
20539
20540
20541
20542
20543
20544
20545
20546
20547
20548
20549
20550
20551
20552
20553
20554
20555
20556
20557
20558
20559
20560
20561
20562
20563
20564
20565
20566
20567
20568
20569
20570
20571
20572
20573
20574
20575
20576
20577
20578
20579
20580
20581
20582
20583
20584
20585
20586
20587
20588
20589
20590
20591
20592
20593
20594
20595
20596
20597
20598
20599
20600
20601
20602
20603
20604
20605
20606
20607
20608
20609
20610
20611
20612
20613
20614
20615
20616
20617
20618
20619
20620
20621
20622
20623
20624
20625
20626
20627
20628
20629
20630
20631
20632
20633
20634
20635
20636
20637
20638
20639
20640
20641
20642
20643
20644
20645
20646
20647
20648
20649
20650
20651
20652
20653
20654
20655
20656
20657
20658
20659
20660
20661
20662
20663
20664
20665
20666
20667
20668
20669
20670
20671
20672
20673
20674
20675
20676
20677
20678
20679
20680
20681
20682
20683
20684
20685
20686
20687
20688
20689
20690
20691
20692
20693
20694
20695
20696
20697
20698
20699
20700
20701
20702
20703
20704
20705
20706
20707
20708
20709
20710
20711
20712
20713
20714
20715
20716
20717
20718
20719
20720
20721
20722
20723
20724
20725
20726
20727
20728
20729
20730
20731
20732
20733
20734
20735
20736
20737
20738
20739
20740
20741
20742
20743
20744
20745
20746
20747
20748
20749
20750
20751
20752
20753
20754
20755
20756
20757
20758
20759
20760
20761
20762
20763
20764
20765
20766
20767
20768
20769
20770
20771
20772
20773
20774
20775
20776
20777
20778
20779
20780
20781
20782
20783
20784
20785
20786
20787
20788
20789
20790
20791
20792
20793
20794
20795
20796
20797
20798
20799
20800
20801
20802
20803
20804
20805
20806
20807
20808
20809
20810
20811
20812
20813
20814
20815
20816
20817
20818
20819
20820
20821
20822
20823
20824
20825
20826
20827
20828
20829
20830
20831
20832
20833
20834
20835
20836
20837
20838
20839
20840
20841
20842
20843
20844
20845
20846
20847
20848
20849
20850
20851
20852
20853
20854
20855
20856
20857
20858
20859
20860
20861
20862
20863
20864
20865
20866
20867
20868
20869
20870
20871
20872
20873
20874
20875
20876
20877
20878
20879
20880
20881
20882
20883
20884
20885
20886
20887
20888
20889
20890
20891
20892
20893
20894
20895
20896
20897
20898
20899
20900
20901
20902
20903
20904
20905
20906
20907
20908
20909
20910
20911
20912
20913
20914
20915
20916
20917
20918
20919
20920
20921
20922
20923
20924
20925
20926
20927
20928
20929
20930
20931
20932
20933
20934
20935
20936
20937
20938
20939
20940
20941
20942
20943
20944
20945
20946
20947
20948
20949
20950
20951
20952
20953
20954
20955
20956
20957
20958
20959
20960
20961
20962
20963
20964
20965
20966
20967
20968
20969
20970
20971
20972
20973
20974
20975
20976
20977
20978
20979
20980
20981
20982
20983
20984
20985
20986
20987
20988
20989
20990
20991
20992
20993
20994
20995
20996
20997
20998
20999
21000
21001
21002
21003
21004
21005
21006
21007
21008
21009
21010
21011
21012
21013
21014
21015
21016
21017
21018
21019
21020
21021
21022
21023
21024
21025
21026
21027
21028
21029
21030
21031
21032
21033
21034
21035
21036
21037
21038
21039
21040
21041
21042
21043
21044
21045
21046
21047
21048
21049
21050
21051
21052
21053
21054
21055
21056
21057
21058
21059
21060
21061
21062
21063
21064
21065
21066
21067
21068
21069
21070
21071
21072
21073
21074
21075
21076
21077
21078
21079
21080
21081
21082
21083
21084
21085
21086
21087
21088
21089
21090
21091
21092
21093
21094
21095
21096
21097
21098
21099
21100
21101
21102
21103
21104
21105
21106
21107
21108
21109
21110
21111
21112
21113
21114
21115
21116
21117
21118
21119
21120
21121
21122
21123
21124
21125
21126
21127
21128
21129
21130
21131
21132
21133
21134
21135
21136
21137
21138
21139
21140
21141
21142
21143
21144
21145
21146
21147
21148
21149
21150
21151
21152
21153
21154
21155
21156
21157
21158
21159
21160
21161
21162
21163
21164
21165
21166
21167
21168
21169
21170
21171
21172
21173
21174
21175
21176
21177
21178
21179
21180
21181
21182
21183
21184
21185
21186
21187
21188
21189
21190
21191
21192
21193
21194
21195
21196
21197
21198
21199
21200
21201
21202
21203
21204
21205
21206
21207
21208
21209
21210
21211
21212
21213
21214
21215
21216
21217
21218
21219
21220
21221
21222
21223
21224
21225
21226
21227
21228
21229
21230
21231
21232
21233
21234
21235
21236
21237
21238
21239
21240
21241
21242
21243
21244
21245
21246
21247
21248
21249
21250
21251
21252
21253
21254
21255
21256
21257
21258
21259
21260
21261
21262
21263
21264
21265
21266
21267
21268
21269
21270
21271
21272
21273
21274
21275
21276
21277
21278
21279
21280
21281
21282
21283
21284
21285
21286
21287
21288
21289
21290
21291
21292
21293
21294
21295
21296
21297
21298
21299
21300
21301
21302
21303
21304
21305
21306
21307
21308
21309
21310
21311
21312
21313
21314
21315
21316
21317
21318
21319
21320
21321
21322
21323
21324
21325
21326
21327
21328
21329
21330
21331
21332
21333
21334
21335
21336
21337
21338
21339
21340
21341
21342
21343
21344
21345
21346
21347
21348
21349
21350
21351
21352
21353
21354
21355
21356
21357
21358
21359
21360
21361
21362
21363
21364
21365
21366
21367
21368
21369
21370
21371
21372
21373
21374
21375
21376
21377
21378
21379
21380
21381
21382
21383
21384
21385
21386
21387
21388
21389
21390
21391
21392
21393
21394
21395
21396
21397
21398
21399
21400
21401
21402
21403
21404
21405
21406
21407
21408
21409
21410
21411
21412
21413
21414
21415
21416
21417
21418
21419
21420
21421
21422
21423
21424
21425
21426
21427
21428
21429
21430
21431
21432
21433
21434
21435
21436
21437
21438
21439
21440
21441
21442
21443
21444
21445
21446
21447
21448
21449
21450
21451
21452
21453
21454
21455
21456
21457
21458
21459
21460
21461
21462
21463
21464
21465
21466
21467
21468
21469
21470
21471
21472
21473
21474
21475
21476
21477
21478
21479
21480
21481
21482
21483
21484
21485
21486
21487
21488
21489
21490
21491
21492
21493
21494
21495
21496
21497
21498
21499
21500
21501
21502
21503
21504
21505
21506
21507
21508
21509
21510
21511
21512
21513
21514
21515
21516
21517
21518
21519
21520
21521
21522
21523
21524
21525
21526
21527
21528
21529
21530
21531
21532
21533
21534
21535
21536
21537
21538
21539
21540
21541
21542
21543
21544
21545
21546
21547
21548
21549
21550
21551
21552
21553
21554
21555
21556
21557
21558
21559
21560
21561
21562
21563
21564
21565
21566
21567
21568
21569
21570
21571
21572
21573
21574
21575
21576
21577
21578
21579
21580
21581
21582
21583
21584
21585
21586
21587
21588
21589
21590
21591
21592
21593
21594
21595
21596
21597
21598
21599
21600
21601
21602
21603
21604
21605
21606
21607
21608
21609
21610
21611
21612
21613
21614
21615
21616
21617
21618
21619
21620
21621
21622
21623
21624
21625
21626
21627
21628
21629
21630
21631
21632
21633
21634
21635
21636
21637
21638
21639
21640
21641
21642
21643
21644
21645
21646
21647
21648
21649
21650
21651
21652
21653
21654
21655
21656
21657
21658
21659
21660
21661
21662
21663
21664
21665
21666
21667
21668
21669
21670
21671
21672
21673
21674
21675
21676
21677
21678
21679
21680
21681
21682
21683
21684
21685
21686
21687
21688
21689
21690
21691
21692
21693
21694
21695
21696
21697
21698
21699
21700
21701
21702
21703
21704
21705
21706
21707
21708
21709
21710
21711
21712
21713
21714
21715
21716
21717
21718
21719
21720
21721
21722
21723
21724
21725
21726
21727
21728
21729
21730
21731
21732
21733
21734
21735
21736
21737
21738
21739
21740
21741
21742
21743
21744
21745
21746
21747
21748
21749
21750
21751
21752
21753
21754
21755
21756
21757
21758
21759
21760
21761
21762
21763
21764
21765
21766
21767
21768
21769
21770
21771
21772
21773
21774
21775
21776
21777
21778
21779
21780
21781
21782
21783
21784
21785
21786
21787
21788
21789
21790
21791
21792
21793
21794
21795
21796
21797
21798
21799
21800
21801
21802
21803
21804
21805
21806
21807
21808
21809
21810
21811
21812
21813
21814
21815
21816
21817
21818
21819
21820
21821
21822
21823
21824
21825
21826
21827
21828
21829
21830
21831
21832
21833
21834
21835
21836
21837
21838
21839
21840
21841
21842
21843
21844
21845
21846
21847
21848
21849
21850
21851
21852
21853
21854
21855
21856
21857
21858
21859
21860
21861
21862
21863
21864
21865
21866
21867
21868
21869
21870
21871
21872
21873
21874
21875
21876
21877
21878
21879
21880
21881
21882
21883
21884
21885
21886
21887
21888
21889
21890
21891
21892
21893
21894
21895
21896
21897
21898
21899
21900
21901
21902
21903
21904
21905
21906
21907
21908
21909
21910
21911
21912
21913
21914
21915
21916
21917
21918
21919
21920
21921
21922
21923
21924
21925
21926
21927
21928
21929
21930
21931
21932
21933
21934
21935
21936
21937
21938
21939
21940
21941
21942
21943
21944
21945
21946
21947
21948
21949
21950
21951
21952
21953
21954
21955
21956
21957
21958
21959
21960
21961
21962
21963
21964
21965
21966
21967
21968
21969
21970
21971
21972
21973
21974
21975
21976
21977
21978
21979
21980
21981
21982
21983
21984
21985
21986
21987
21988
21989
21990
21991
21992
21993
21994
21995
21996
21997
21998
21999
22000
22001
22002
22003
22004
22005
22006
22007
22008
22009
22010
22011
22012
22013
22014
22015
22016
22017
22018
22019
22020
22021
22022
22023
22024
22025
22026
22027
22028
22029
22030
22031
22032
22033
22034
22035
22036
22037
22038
22039
22040
22041
22042
22043
22044
22045
22046
22047
22048
22049
22050
22051
22052
22053
22054
22055
22056
22057
22058
22059
22060
22061
22062
22063
22064
22065
22066
22067
22068
22069
22070
22071
22072
22073
22074
22075
22076
22077
22078
22079
22080
22081
22082
22083
22084
22085
22086
22087
22088
22089
22090
22091
22092
22093
22094
22095
22096
22097
22098
22099
22100
22101
22102
22103
22104
22105
22106
22107
22108
22109
22110
22111
22112
22113
22114
22115
22116
22117
22118
22119
22120
22121
22122
22123
22124
22125
22126
22127
22128
22129
22130
22131
22132
22133
22134
22135
22136
22137
22138
22139
22140
22141
22142
22143
22144
22145
22146
22147
22148
22149
22150
22151
22152
22153
22154
22155
22156
22157
22158
22159
22160
22161
22162
22163
22164
22165
22166
22167
22168
22169
22170
22171
22172
22173
22174
22175
22176
22177
22178
22179
22180
22181
22182
22183
22184
22185
22186
22187
22188
22189
22190
22191
22192
22193
22194
22195
22196
22197
22198
22199
22200
22201
22202
22203
22204
22205
22206
22207
22208
22209
22210
22211
22212
22213
22214
22215
22216
22217
22218
22219
22220
22221
22222
22223
22224
22225
22226
22227
22228
22229
22230
22231
22232
22233
22234
22235
22236
22237
22238
22239
22240
22241
22242
22243
22244
22245
22246
22247
22248
22249
22250
22251
22252
22253
22254
22255
22256
22257
22258
22259
22260
22261
22262
22263
22264
22265
22266
22267
22268
22269
22270
22271
22272
22273
22274
22275
22276
22277
22278
22279
22280
22281
22282
22283
22284
22285
22286
22287
22288
22289
22290
22291
22292
22293
22294
22295
22296
22297
22298
22299
22300
22301
22302
22303
22304
22305
22306
22307
22308
22309
22310
22311
22312
22313
22314
22315
22316
22317
22318
22319
22320
22321
22322
22323
22324
22325
22326
22327
22328
22329
22330
22331
22332
22333
22334
22335
22336
22337
22338
22339
22340
22341
22342
22343
22344
22345
22346
22347
22348
22349
22350
22351
22352
22353
22354
22355
22356
22357
22358
22359
22360
22361
22362
22363
22364
22365
22366
22367
22368
22369
22370
22371
22372
22373
22374
22375
22376
22377
22378
22379
22380
22381
22382
22383
22384
22385
22386
22387
22388
22389
22390
22391
22392
22393
22394
22395
22396
22397
22398
22399
22400
22401
22402
22403
22404
22405
22406
22407
22408
22409
22410
22411
22412
22413
22414
22415
22416
22417
22418
22419
22420
22421
22422
22423
22424
22425
22426
22427
22428
22429
22430
22431
22432
22433
22434
22435
22436
22437
22438
22439
22440
22441
22442
22443
22444
22445
22446
22447
22448
22449
22450
22451
22452
22453
22454
22455
22456
22457
22458
22459
22460
22461
22462
22463
22464
22465
22466
22467
22468
22469
22470
22471
22472
22473
22474
22475
22476
22477
22478
22479
22480
22481
22482
22483
22484
22485
22486
22487
22488
22489
22490
22491
22492
22493
22494
22495
22496
22497
22498
22499
22500
22501
22502
22503
22504
22505
22506
22507
22508
22509
22510
22511
22512
22513
22514
22515
22516
22517
22518
22519
22520
22521
22522
22523
22524
22525
22526
22527
22528
22529
22530
22531
22532
22533
22534
22535
22536
22537
22538
22539
22540
22541
22542
22543
22544
22545
22546
22547
22548
22549
22550
22551
22552
22553
22554
22555
22556
22557
22558
22559
22560
22561
22562
22563
22564
22565
22566
22567
22568
22569
22570
22571
22572
22573
22574
22575
22576
22577
22578
22579
22580
22581
22582
22583
22584
22585
22586
22587
22588
22589
22590
22591
22592
22593
22594
22595
22596
22597
22598
22599
22600
22601
22602
22603
22604
22605
22606
22607
22608
22609
22610
22611
22612
22613
22614
22615
22616
22617
22618
22619
22620
22621
22622
22623
22624
22625
22626
22627
22628
22629
22630
22631
22632
22633
22634
22635
22636
22637
22638
22639
22640
22641
22642
22643
22644
22645
22646
22647
22648
22649
22650
22651
22652
22653
22654
22655
22656
22657
22658
22659
22660
22661
22662
22663
22664
22665
22666
22667
22668
22669
22670
22671
22672
22673
22674
22675
22676
22677
22678
22679
22680
22681
22682
22683
22684
22685
22686
22687
22688
22689
22690
22691
22692
22693
22694
22695
22696
22697
22698
22699
22700
22701
22702
22703
22704
22705
22706
22707
22708
22709
22710
22711
22712
22713
22714
22715
22716
22717
22718
22719
22720
22721
22722
22723
22724
22725
22726
22727
22728
22729
22730
22731
22732
22733
22734
22735
22736
22737
22738
22739
22740
22741
22742
22743
22744
22745
22746
22747
22748
22749
22750
22751
22752
22753
22754
22755
22756
22757
22758
22759
22760
22761
22762
22763
22764
22765
22766
22767
22768
22769
22770
22771
22772
22773
22774
22775
22776
22777
22778
22779
22780
22781
22782
22783
22784
22785
22786
22787
22788
22789
22790
22791
22792
22793
22794
22795
22796
22797
22798
22799
22800
22801
22802
22803
22804
22805
22806
22807
22808
22809
22810
22811
22812
22813
22814
22815
22816
22817
22818
22819
22820
22821
22822
22823
22824
22825
22826
22827
22828
22829
22830
22831
22832
22833
22834
22835
22836
22837
22838
22839
22840
22841
22842
22843
22844
22845
22846
22847
22848
22849
22850
22851
22852
22853
22854
22855
22856
22857
22858
22859
22860
22861
22862
22863
22864
22865
22866
22867
22868
22869
22870
22871
22872
22873
22874
22875
22876
22877
22878
22879
22880
22881
22882
22883
22884
22885
22886
22887
22888
22889
22890
22891
22892
22893
22894
22895
22896
22897
22898
22899
22900
22901
22902
22903
22904
22905
22906
22907
22908
22909
22910
22911
22912
22913
22914
22915
22916
22917
22918
22919
22920
22921
22922
22923
22924
22925
22926
22927
22928
22929
22930
22931
22932
22933
22934
22935
22936
22937
22938
22939
22940
22941
22942
22943
22944
22945
22946
22947
22948
22949
22950
22951
22952
22953
22954
22955
22956
22957
22958
22959
22960
22961
22962
22963
22964
22965
22966
22967
22968
22969
22970
22971
22972
22973
22974
22975
22976
22977
22978
22979
22980
22981
22982
22983
22984
22985
22986
22987
22988
22989
22990
22991
22992
22993
22994
22995
22996
22997
22998
22999
23000
23001
23002
23003
23004
23005
23006
23007
23008
23009
23010
23011
23012
23013
23014
23015
23016
23017
23018
23019
23020
23021
23022
23023
23024
23025
23026
23027
23028
23029
23030
23031
23032
23033
23034
23035
23036
23037
23038
23039
23040
23041
23042
23043
23044
23045
23046
23047
23048
23049
23050
23051
23052
23053
23054
23055
23056
23057
23058
23059
23060
23061
23062
23063
23064
23065
23066
23067
23068
23069
23070
23071
23072
23073
23074
23075
23076
23077
23078
23079
23080
23081
23082
23083
23084
23085
23086
23087
23088
23089
23090
23091
23092
23093
23094
23095
23096
23097
23098
23099
23100
23101
23102
23103
23104
23105
23106
23107
23108
23109
23110
23111
23112
23113
23114
23115
23116
23117
23118
23119
23120
23121
23122
23123
23124
23125
23126
23127
23128
23129
23130
23131
23132
23133
23134
23135
23136
23137
23138
23139
23140
23141
23142
23143
23144
23145
23146
23147
23148
23149
23150
23151
23152
23153
23154
23155
23156
23157
23158
23159
23160
23161
23162
23163
23164
23165
23166
23167
23168
23169
23170
23171
23172
23173
23174
23175
23176
23177
23178
23179
23180
23181
23182
23183
23184
23185
23186
23187
23188
23189
23190
23191
23192
23193
23194
23195
23196
23197
23198
23199
23200
23201
23202
23203
23204
23205
23206
23207
23208
23209
23210
23211
23212
23213
23214
23215
23216
23217
23218
23219
23220
23221
23222
23223
23224
23225
23226
23227
23228
23229
23230
23231
23232
23233
23234
23235
23236
23237
23238
23239
23240
23241
23242
23243
23244
23245
23246
23247
23248
23249
23250
23251
23252
23253
23254
23255
23256
23257
23258
23259
23260
23261
23262
23263
23264
23265
23266
23267
23268
23269
23270
23271
23272
23273
23274
23275
23276
23277
23278
23279
23280
23281
23282
23283
23284
23285
23286
23287
23288
23289
23290
23291
23292
23293
23294
23295
23296
23297
23298
23299
23300
23301
23302
23303
23304
23305
23306
23307
23308
23309
23310
23311
23312
23313
23314
23315
23316
23317
23318
23319
23320
23321
23322
23323
23324
23325
23326
23327
23328
23329
23330
23331
23332
23333
23334
23335
23336
23337
23338
23339
23340
23341
23342
23343
23344
23345
23346
23347
23348
23349
23350
23351
23352
23353
23354
23355
23356
23357
23358
23359
23360
23361
23362
23363
23364
23365
23366
23367
23368
23369
23370
23371
23372
23373
23374
23375
23376
23377
23378
23379
23380
23381
23382
23383
23384
23385
23386
23387
23388
23389
23390
23391
23392
23393
23394
23395
23396
23397
23398
23399
23400
23401
23402
23403
23404
23405
23406
23407
23408
23409
23410
23411
23412
23413
23414
23415
23416
23417
23418
23419
23420
23421
23422
23423
23424
23425
23426
23427
23428
23429
23430
23431
23432
23433
23434
23435
23436
23437
23438
23439
23440
23441
23442
23443
23444
23445
23446
23447
23448
23449
23450
23451
23452
23453
23454
23455
23456
23457
23458
23459
23460
23461
23462
23463
23464
23465
23466
23467
23468
23469
23470
23471
23472
23473
23474
23475
23476
23477
23478
23479
23480
23481
23482
23483
23484
23485
23486
23487
23488
23489
23490
23491
23492
23493
23494
23495
23496
23497
23498
23499
23500
23501
23502
23503
23504
23505
23506
23507
23508
23509
23510
23511
23512
23513
23514
23515
23516
23517
23518
23519
23520
23521
23522
23523
23524
23525
23526
23527
23528
23529
23530
23531
23532
23533
23534
23535
23536
23537
23538
23539
23540
23541
23542
23543
23544
23545
23546
23547
23548
23549
23550
23551
23552
23553
23554
23555
23556
23557
23558
23559
23560
23561
23562
23563
23564
23565
23566
23567
23568
23569
23570
23571
23572
23573
23574
23575
23576
23577
23578
23579
23580
23581
23582
23583
23584
23585
23586
23587
23588
23589
23590
23591
23592
23593
23594
23595
23596
23597
23598
23599
23600
23601
23602
23603
23604
23605
23606
23607
23608
23609
23610
23611
23612
23613
23614
23615
23616
23617
23618
23619
23620
23621
23622
23623
23624
23625
23626
23627
23628
23629
23630
23631
23632
23633
23634
23635
23636
23637
23638
23639
23640
23641
23642
23643
23644
23645
23646
23647
23648
23649
23650
23651
23652
23653
23654
23655
23656
23657
23658
23659
23660
23661
23662
23663
23664
23665
23666
23667
23668
23669
23670
23671
23672
23673
23674
23675
23676
23677
23678
23679
23680
23681
23682
23683
23684
23685
23686
23687
23688
23689
23690
23691
23692
23693
23694
23695
23696
23697
23698
23699
23700
23701
23702
23703
23704
23705
23706
23707
23708
23709
23710
23711
23712
23713
23714
23715
23716
23717
23718
23719
23720
23721
23722
23723
23724
23725
23726
23727
23728
23729
23730
23731
23732
23733
23734
23735
23736
23737
23738
23739
23740
23741
23742
23743
23744
23745
23746
23747
23748
23749
23750
23751
23752
23753
23754
23755
23756
23757
23758
23759
23760
23761
23762
23763
23764
23765
23766
23767
23768
23769
23770
23771
23772
23773
23774
23775
23776
23777
23778
23779
23780
23781
23782
23783
23784
23785
23786
23787
23788
23789
23790
23791
23792
23793
23794
23795
23796
23797
23798
23799
23800
23801
23802
23803
23804
23805
23806
23807
23808
23809
23810
23811
23812
23813
23814
23815
23816
23817
23818
23819
23820
23821
23822
23823
23824
23825
23826
23827
23828
23829
23830
23831
23832
23833
23834
23835
23836
23837
23838
23839
23840
23841
23842
23843
23844
23845
23846
23847
23848
23849
23850
23851
23852
23853
23854
23855
23856
23857
23858
23859
23860
23861
23862
23863
23864
23865
23866
23867
23868
23869
23870
23871
23872
23873
23874
23875
23876
23877
23878
23879
23880
23881
23882
23883
23884
23885
23886
23887
23888
23889
23890
23891
23892
23893
23894
23895
23896
23897
23898
23899
23900
23901
23902
23903
23904
23905
23906
23907
23908
23909
23910
23911
23912
23913
23914
23915
23916
23917
23918
23919
23920
23921
23922
23923
23924
23925
23926
23927
23928
23929
23930
23931
23932
23933
23934
23935
23936
23937
23938
23939
23940
23941
23942
23943
23944
23945
23946
23947
23948
23949
23950
23951
23952
23953
23954
23955
23956
23957
23958
23959
23960
23961
23962
23963
23964
23965
23966
23967
23968
23969
23970
23971
23972
23973
23974
23975
23976
23977
23978
23979
23980
23981
23982
23983
23984
23985
23986
23987
23988
23989
23990
23991
23992
23993
23994
23995
23996
23997
23998
23999
24000
24001
24002
24003
24004
24005
24006
24007
24008
24009
24010
24011
24012
24013
24014
24015
24016
24017
24018
24019
24020
24021
24022
24023
24024
24025
24026
24027
24028
24029
24030
24031
24032
24033
24034
24035
24036
24037
24038
24039
24040
24041
24042
24043
24044
24045
24046
24047
24048
24049
24050
24051
24052
24053
24054
24055
24056
24057
24058
24059
24060
24061
24062
24063
24064
24065
24066
24067
24068
24069
24070
24071
24072
24073
24074
24075
24076
24077
24078
24079
24080
24081
24082
24083
24084
24085
24086
24087
24088
24089
24090
24091
24092
24093
24094
24095
24096
24097
24098
24099
24100
24101
24102
24103
24104
24105
24106
24107
24108
24109
24110
24111
24112
24113
24114
24115
24116
24117
24118
24119
24120
24121
24122
24123
24124
24125
24126
24127
24128
24129
24130
24131
24132
24133
24134
24135
24136
24137
24138
24139
24140
24141
24142
24143
24144
24145
24146
24147
24148
24149
24150
24151
24152
24153
24154
24155
24156
24157
24158
24159
24160
24161
24162
24163
24164
24165
24166
24167
24168
24169
24170
24171
24172
24173
24174
24175
24176
24177
24178
24179
24180
24181
24182
24183
24184
24185
24186
24187
24188
24189
24190
24191
24192
24193
24194
24195
24196
24197
24198
24199
24200
24201
24202
24203
24204
24205
24206
24207
24208
24209
24210
24211
24212
24213
24214
24215
24216
24217
24218
24219
24220
24221
24222
24223
24224
24225
24226
24227
24228
24229
24230
24231
24232
24233
24234
24235
24236
24237
24238
24239
24240
24241
24242
24243
24244
24245
24246
24247
24248
24249
24250
24251
24252
24253
24254
24255
24256
24257
24258
24259
24260
24261
24262
24263
24264
24265
24266
24267
24268
24269
24270
24271
24272
24273
24274
24275
24276
24277
24278
24279
24280
24281
24282
24283
24284
24285
24286
24287
24288
24289
24290
24291
24292
24293
24294
24295
24296
24297
24298
24299
24300
24301
24302
24303
24304
24305
24306
24307
24308
24309
24310
24311
24312
24313
24314
24315
24316
24317
24318
24319
24320
24321
24322
24323
24324
24325
24326
24327
24328
24329
24330
24331
24332
24333
24334
24335
24336
24337
24338
24339
24340
24341
24342
24343
24344
24345
24346
24347
24348
24349
24350
24351
24352
24353
24354
24355
24356
24357
24358
24359
24360
24361
24362
24363
24364
24365
24366
24367
24368
24369
24370
24371
24372
24373
24374
24375
24376
24377
24378
24379
24380
24381
24382
24383
24384
24385
24386
24387
24388
24389
24390
24391
24392
24393
24394
24395
24396
24397
24398
24399
24400
24401
24402
24403
24404
24405
24406
24407
24408
24409
24410
24411
24412
24413
24414
24415
24416
24417
24418
24419
24420
24421
24422
24423
24424
24425
24426
24427
24428
24429
24430
24431
24432
24433
24434
24435
24436
24437
24438
24439
24440
24441
24442
24443
24444
24445
24446
24447
24448
24449
24450
24451
24452
24453
24454
24455
24456
24457
24458
24459
24460
24461
24462
24463
24464
24465
24466
24467
24468
24469
24470
24471
24472
24473
24474
24475
24476
24477
24478
24479
24480
24481
24482
24483
24484
24485
24486
24487
24488
24489
24490
24491
24492
24493
24494
24495
24496
24497
24498
24499
24500
24501
24502
24503
24504
24505
24506
24507
24508
24509
24510
24511
24512
24513
24514
24515
24516
24517
24518
24519
24520
24521
24522
24523
24524
24525
24526
24527
24528
24529
24530
24531
24532
24533
24534
24535
24536
24537
24538
24539
24540
24541
24542
24543
24544
24545
24546
24547
24548
24549
24550
24551
24552
24553
24554
24555
24556
24557
24558
24559
24560
24561
24562
24563
24564
24565
24566
24567
24568
24569
24570
24571
24572
24573
24574
24575
24576
24577
24578
24579
24580
24581
24582
24583
24584
24585
24586
24587
24588
24589
24590
24591
24592
24593
24594
24595
24596
24597
24598
24599
24600
24601
24602
24603
24604
24605
24606
24607
24608
24609
24610
24611
24612
24613
24614
24615
24616
24617
24618
24619
24620
24621
24622
24623
24624
24625
24626
24627
24628
24629
24630
24631
24632
24633
24634
24635
24636
24637
24638
24639
24640
24641
24642
24643
24644
24645
24646
24647
24648
24649
24650
24651
24652
24653
24654
24655
24656
24657
24658
24659
24660
24661
24662
24663
24664
24665
24666
24667
24668
24669
24670
24671
24672
24673
24674
24675
24676
24677
24678
24679
24680
24681
24682
24683
24684
24685
24686
24687
24688
24689
24690
24691
24692
24693
24694
24695
24696
24697
24698
24699
24700
24701
24702
24703
24704
24705
24706
24707
24708
24709
24710
24711
24712
24713
24714
24715
24716
24717
24718
24719
24720
24721
24722
24723
24724
24725
24726
24727
24728
24729
24730
24731
24732
24733
24734
24735
24736
24737
24738
24739
24740
24741
24742
24743
24744
24745
24746
24747
24748
24749
24750
24751
24752
24753
24754
24755
24756
24757
24758
24759
24760
24761
24762
24763
24764
24765
24766
24767
24768
24769
24770
24771
24772
24773
24774
24775
24776
24777
24778
24779
24780
24781
24782
24783
24784
24785
24786
24787
24788
24789
24790
24791
24792
24793
24794
24795
24796
24797
24798
24799
24800
24801
24802
24803
24804
24805
24806
24807
24808
24809
24810
24811
24812
24813
24814
24815
24816
24817
24818
24819
24820
24821
24822
24823
24824
24825
24826
24827
24828
24829
24830
24831
24832
24833
24834
24835
24836
24837
24838
24839
24840
24841
24842
24843
24844
24845
24846
24847
24848
24849
24850
24851
24852
24853
24854
24855
24856
24857
24858
24859
24860
24861
24862
24863
24864
24865
24866
24867
24868
24869
24870
24871
24872
24873
24874
24875
24876
24877
24878
24879
24880
24881
24882
24883
24884
24885
24886
24887
24888
24889
24890
24891
24892
24893
24894
24895
24896
24897
24898
24899
24900
24901
24902
24903
24904
24905
24906
24907
24908
24909
24910
24911
24912
24913
24914
24915
24916
24917
24918
24919
24920
24921
24922
24923
24924
24925
24926
24927
24928
24929
24930
24931
24932
24933
24934
24935
24936
24937
24938
24939
24940
24941
24942
24943
24944
24945
24946
24947
24948
24949
24950
24951
24952
24953
24954
24955
24956
24957
24958
24959
24960
24961
24962
24963
24964
24965
24966
24967
24968
24969
24970
24971
24972
24973
24974
24975
24976
24977
24978
24979
24980
24981
24982
24983
24984
24985
24986
24987
24988
24989
24990
24991
24992
24993
24994
24995
24996
24997
24998
24999
25000
25001
25002
25003
25004
25005
25006
25007
25008
25009
25010
25011
25012
25013
25014
25015
25016
25017
25018
25019
25020
25021
25022
25023
25024
25025
25026
25027
25028
25029
25030
25031
25032
25033
25034
25035
25036
25037
25038
25039
25040
25041
25042
25043
25044
25045
25046
25047
25048
25049
25050
25051
25052
25053
25054
25055
25056
25057
25058
25059
25060
25061
25062
25063
25064
25065
25066
25067
25068
25069
25070
25071
25072
25073
25074
25075
25076
25077
25078
25079
25080
25081
25082
25083
25084
25085
25086
25087
25088
25089
25090
25091
25092
25093
25094
25095
25096
25097
25098
25099
25100
25101
25102
25103
25104
25105
25106
25107
25108
25109
25110
25111
25112
25113
25114
25115
25116
25117
25118
25119
25120
25121
25122
25123
25124
25125
25126
25127
25128
25129
25130
25131
25132
25133
25134
25135
25136
25137
25138
25139
25140
25141
25142
25143
25144
25145
25146
25147
25148
25149
25150
25151
25152
25153
25154
25155
25156
25157
25158
25159
25160
25161
25162
25163
25164
25165
25166
25167
25168
25169
25170
25171
25172
25173
25174
25175
25176
25177
25178
25179
25180
25181
25182
25183
25184
25185
25186
25187
25188
25189
25190
25191
25192
25193
25194
25195
25196
25197
25198
25199
25200
25201
25202
25203
25204
25205
25206
25207
25208
25209
25210
25211
25212
25213
25214
25215
25216
25217
25218
25219
25220
25221
25222
25223
25224
25225
25226
25227
25228
25229
25230
25231
25232
25233
25234
25235
25236
25237
25238
25239
25240
25241
25242
25243
25244
25245
25246
25247
25248
25249
25250
25251
25252
25253
25254
25255
25256
25257
25258
25259
25260
25261
25262
25263
25264
25265
25266
25267
25268
25269
25270
25271
25272
25273
25274
25275
25276
25277
25278
25279
25280
25281
25282
25283
25284
25285
25286
25287
25288
25289
25290
25291
25292
25293
25294
25295
25296
25297
25298
25299
25300
25301
25302
25303
25304
25305
25306
25307
25308
25309
25310
25311
25312
25313
25314
25315
25316
25317
25318
25319
25320
25321
25322
25323
25324
25325
25326
25327
25328
25329
25330
25331
25332
25333
25334
25335
25336
25337
25338
25339
25340
25341
25342
25343
25344
25345
25346
25347
25348
25349
25350
25351
25352
25353
25354
25355
25356
25357
25358
25359
25360
25361
25362
25363
25364
25365
25366
25367
25368
25369
25370
25371
25372
25373
25374
25375
25376
25377
25378
25379
25380
25381
25382
25383
25384
25385
25386
25387
25388
25389
25390
25391
25392
25393
25394
25395
25396
25397
25398
25399
25400
25401
25402
25403
25404
25405
25406
25407
25408
25409
25410
25411
25412
25413
25414
25415
25416
25417
25418
25419
25420
25421
25422
25423
25424
25425
25426
25427
25428
25429
25430
25431
25432
25433
25434
25435
25436
25437
25438
25439
25440
25441
25442
25443
25444
25445
25446
25447
25448
25449
25450
25451
25452
25453
25454
25455
25456
25457
25458
25459
25460
25461
25462
25463
25464
25465
25466
25467
25468
25469
25470
25471
25472
25473
25474
25475
25476
25477
25478
25479
25480
25481
25482
25483
25484
25485
25486
25487
25488
25489
25490
25491
25492
25493
25494
25495
25496
25497
25498
25499
25500
25501
25502
25503
25504
25505
25506
25507
25508
25509
25510
25511
25512
25513
25514
25515
25516
25517
25518
25519
25520
25521
25522
25523
25524
25525
25526
25527
25528
25529
25530
25531
25532
25533
25534
25535
25536
25537
25538
25539
25540
25541
25542
25543
25544
25545
25546
25547
25548
25549
25550
25551
25552
25553
25554
25555
25556
25557
25558
25559
25560
25561
25562
25563
25564
25565
25566
25567
25568
25569
25570
25571
25572
25573
25574
25575
25576
25577
25578
25579
25580
25581
25582
25583
25584
25585
25586
25587
25588
25589
25590
25591
25592
25593
25594
25595
25596
25597
25598
25599
25600
25601
25602
25603
25604
25605
25606
25607
25608
25609
25610
25611
25612
25613
25614
25615
25616
25617
25618
25619
25620
25621
25622
25623
25624
25625
25626
25627
25628
25629
25630
25631
25632
25633
25634
25635
25636
25637
25638
25639
25640
25641
25642
25643
25644
25645
25646
25647
25648
25649
25650
25651
25652
25653
25654
25655
25656
25657
25658
25659
25660
25661
25662
25663
25664
25665
25666
25667
25668
25669
25670
25671
25672
25673
25674
25675
25676
25677
25678
25679
25680
25681
25682
25683
25684
25685
25686
25687
25688
25689
25690
25691
25692
25693
25694
25695
25696
25697
25698
25699
25700
25701
25702
25703
25704
25705
25706
25707
25708
25709
25710
25711
25712
25713
25714
25715
25716
25717
25718
25719
25720
25721
25722
25723
25724
25725
25726
25727
25728
25729
25730
25731
25732
25733
25734
25735
25736
25737
25738
25739
25740
25741
25742
25743
25744
25745
25746
25747
25748
25749
25750
25751
25752
25753
25754
25755
25756
25757
25758
25759
25760
25761
25762
25763
25764
25765
25766
25767
25768
25769
25770
25771
25772
25773
25774
25775
25776
25777
25778
25779
25780
25781
25782
25783
25784
25785
25786
25787
25788
25789
25790
25791
25792
25793
25794
25795
25796
25797
25798
25799
25800
25801
25802
25803
25804
25805
25806
25807
25808
25809
25810
25811
25812
25813
25814
25815
25816
25817
25818
25819
25820
25821
25822
25823
25824
25825
25826
25827
25828
25829
25830
25831
25832
25833
25834
25835
25836
25837
25838
25839
25840
25841
25842
25843
25844
25845
25846
25847
25848
25849
25850
25851
25852
25853
25854
25855
25856
25857
25858
25859
25860
25861
25862
25863
25864
25865
25866
25867
25868
25869
25870
25871
25872
25873
25874
25875
25876
25877
25878
25879
25880
25881
25882
25883
25884
25885
25886
25887
25888
25889
25890
25891
25892
25893
25894
25895
25896
25897
25898
25899
25900
25901
25902
25903
25904
25905
25906
25907
25908
25909
25910
25911
25912
25913
25914
25915
25916
25917
25918
25919
25920
25921
25922
25923
25924
25925
25926
25927
25928
25929
25930
25931
25932
25933
25934
25935
25936
25937
25938
25939
25940
25941
25942
/*
 * Custom OID/ioctl definitions for
 *
 *
 * Broadcom 802.11abg Networking Device Driver
 *
 * Definitions subject to change without notice.
 *
 * Copyright (C) 2020, Broadcom.
 *
 *      Unless you and Broadcom execute a separate written software license
 * agreement governing use of this software, this software is licensed to you
 * under the terms of the GNU General Public License version 2 (the "GPL"),
 * available at http://www.broadcom.com/licenses/GPLv2.php, with the
 * following added to such license:
 *
 *      As a special exception, the copyright holders of this software give you
 * permission to link this software with independent modules, and to copy and
 * distribute the resulting executable under terms of your choice, provided that
 * you also meet, for each linked independent module, the terms and conditions of
 * the license of that module.  An independent module is a module which is not
 * derived from this software.  The special exception does not apply to any
 * modifications of the software.
 *
 *
 * <<Broadcom-WL-IPTag/Dual:>>
 */
 
#ifndef _wlioctl_h_
#define    _wlioctl_h_
 
#include <typedefs.h>
#include <ethernet.h>
#include <bcmip.h>
#include <bcmeth.h>
#include <bcmip.h>
#include <bcmipv6.h>
#include <bcmevent.h>
#include <802.11.h>
#include <802.11s.h>
#include <802.1d.h>
#include <bcmwifi_channels.h>
#ifdef WL11AX
#include <802.11ax.h>
#endif /* WL11AX */
#include <bcmwifi_rates.h>
#include <wlioctl_defs.h>
#include <bcmipv6.h>
 
#include <bcm_mpool_pub.h>
#include <bcmcdc.h>
#define SSSR_NEW_API
 
/* Include bcmerror.h for error codes or aliases */
#ifdef BCMUTILS_ERR_CODES
#include <bcmerror.h>
#endif    /* BCMUTILS_ERR_CODES */
#include <bcmtlv.h>
 
/* NOTE re: Module specific error codes.
 *
 * BCME_.. error codes are extended by various features - e.g. FTM, NAN, SAE etc.
 * The current process is to allocate a range of 1024 negative 32 bit integers to
 * each module that extends the error codes to indicate a module specific status.
 *
 * The next range to use is below. If that range is used for a new feature, please
 * update the range to be used by the next feature.
 *
 * The error codes -4096 ... -5119 are reserved for firmware signing.
 *
 * Next available (inclusive) range: [-8*1024 + 1, -7*1024]
 *
 * End Note
 */
 
/* 11ax trigger frame format - versioning info */
#define TRIG_FRAME_FORMAT_11AX_DRAFT_1P1 0
 
typedef struct {
   uint32 num;
   chanspec_t list[1];
} chanspec_list_t;
 
#define RSN_KCK_LENGTH    16
#define RSN_KEK_LENGTH    16
#define TPK_FTM_LEN        16
#ifndef INTF_NAME_SIZ
#define INTF_NAME_SIZ    16
#endif
 
#define WL_ASSOC_START_EVT_DATA_VERSION      1
 
typedef struct assoc_event_data {
   uint32 version;
   uint32 flags;
   chanspec_t join_chspec;
} assoc_event_data_t;
 
/**Used to send ioctls over the transport pipe */
typedef struct remote_ioctl {
   cdc_ioctl_t    msg;
   uint32        data_len;
   char           intf_name[INTF_NAME_SIZ];
} rem_ioctl_t;
#define REMOTE_SIZE    sizeof(rem_ioctl_t)
 
#define BCM_IOV_XTLV_VERSION 0
 
#define MAX_NUM_D11CORES 2
 
/**DFS Forced param */
typedef struct wl_dfs_forced_params {
   chanspec_t chspec;
   uint16 version;
   chanspec_list_t chspec_list;
} wl_dfs_forced_t;
 
#define DFS_PREFCHANLIST_VER 0x01
#define WL_CHSPEC_LIST_FIXED_SIZE    OFFSETOF(chanspec_list_t, list)
/* size of dfs forced param size given n channels are in the list */
#define WL_DFS_FORCED_PARAMS_SIZE(n) \
   (sizeof(wl_dfs_forced_t) + (((n) < 1) ? (0) : (((n) - 1)* sizeof(chanspec_t))))
#define WL_DFS_FORCED_PARAMS_FIXED_SIZE \
   (WL_CHSPEC_LIST_FIXED_SIZE + OFFSETOF(wl_dfs_forced_t, chspec_list))
#define WL_DFS_FORCED_PARAMS_MAX_SIZE \
   WL_DFS_FORCED_PARAMS_FIXED_SIZE + (WL_NUMCHANNELS * sizeof(chanspec_t))
 
/**association decision information */
typedef struct {
   uint8        assoc_approved;        /**< (re)association approved */
   uint8        pad;
   uint16        reject_reason;        /**< reason code for rejecting association */
   struct        ether_addr   da;
   uint8        pad1[6];
#if defined(NDIS) && (NDISVER >= 0x0620)
   LARGE_INTEGER    sys_time;        /**< current system time */
#else
   int64        sys_time;        /**< current system time */
#endif
} assoc_decision_t;
 
#define DFS_SCAN_S_IDLE        -1
#define DFS_SCAN_S_RADAR_FREE 0
#define DFS_SCAN_S_RADAR_FOUND 1
#define DFS_SCAN_S_INPROGESS 2
#define DFS_SCAN_S_SCAN_ABORTED 3
#define DFS_SCAN_S_SCAN_MODESW_INPROGRESS 4
#define DFS_SCAN_S_MAX 5
 
#define ACTION_FRAME_SIZE 1800
 
typedef struct wl_action_frame {
   struct ether_addr     da;
   uint16             len;
   uint32             packetId;
   uint8            data[ACTION_FRAME_SIZE];
} wl_action_frame_t;
 
#define WL_WIFI_ACTION_FRAME_SIZE sizeof(struct wl_action_frame)
 
typedef struct ssid_info
{
   uint8        ssid_len;    /**< the length of SSID */
   uint8        ssid[32];    /**< SSID string */
} ssid_info_t;
 
typedef struct wl_af_params {
   uint32            channel;
   int32            dwell_time;
   struct ether_addr    BSSID;
   uint8 PAD[2];
   wl_action_frame_t    action_frame;
} wl_af_params_t;
 
#define WL_WIFI_AF_PARAMS_SIZE sizeof(struct wl_af_params)
 
#define MFP_TEST_FLAG_NORMAL    0
#define MFP_TEST_FLAG_ANY_KEY    1
typedef struct wl_sa_query {
   uint32 flag;
   uint8  action;
   uint8  PAD;
   uint16 id;
   struct ether_addr da;
   uint16  PAD;
} wl_sa_query_t;
 
/* EXT_STA */
/**association information */
typedef struct {
   uint32        assoc_req;    /**< offset to association request frame */
   uint32        assoc_req_len;    /**< association request frame length */
   uint32        assoc_rsp;    /**< offset to association response frame */
   uint32        assoc_rsp_len;    /**< association response frame length */
   uint32        bcn;        /**< offset to AP beacon */
   uint32        bcn_len;    /**< AP beacon length */
   uint32        wsec;        /**< ucast security algo */
   uint32        wpaie;        /**< offset to WPA ie */
   uint8        auth_alg;    /**< 802.11 authentication mode */
   uint8        WPA_auth;    /**< WPA: authenticated key management */
   uint8        ewc_cap;    /**< EWC (MIMO) capable */
   uint8        ofdm;        /**< OFDM */
} assoc_info_t;
/* defined(EXT_STA) */
 
/* Flags for OBSS IOVAR Parameters */
#define WL_OBSS_DYN_BWSW_FLAG_ACTIVITY_PERIOD        (0x01)
#define WL_OBSS_DYN_BWSW_FLAG_NOACTIVITY_PERIOD      (0x02)
#define WL_OBSS_DYN_BWSW_FLAG_NOACTIVITY_INCR_PERIOD (0x04)
#define WL_OBSS_DYN_BWSW_FLAG_PSEUDO_SENSE_PERIOD    (0x08)
#define WL_OBSS_DYN_BWSW_FLAG_RX_CRS_PERIOD          (0x10)
#define WL_OBSS_DYN_BWSW_FLAG_DUR_THRESHOLD          (0x20)
#define WL_OBSS_DYN_BWSW_FLAG_TXOP_PERIOD            (0x40)
 
/* OBSS IOVAR Version information */
#define WL_PROT_OBSS_CONFIG_PARAMS_VERSION 1
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint8 obss_bwsw_activity_cfm_count_cfg; /**< configurable count in
       * seconds before we confirm that OBSS is present and
       * dynamically activate dynamic bwswitch.
       */
   uint8 obss_bwsw_no_activity_cfm_count_cfg; /**< configurable count in
       * seconds before we confirm that OBSS is GONE and
       * dynamically start pseudo upgrade. If in pseudo sense time, we
       * will see OBSS, [means that, we false detected that OBSS-is-gone
       * in watchdog] this count will be incremented in steps of
       * obss_bwsw_no_activity_cfm_count_incr_cfg for confirming OBSS
       * detection again. Note that, at present, max 30seconds is
       * allowed like this. [OBSS_BWSW_NO_ACTIVITY_MAX_INCR_DEFAULT]
       */
   uint8 obss_bwsw_no_activity_cfm_count_incr_cfg; /* see above
       */
   uint16 obss_bwsw_pseudo_sense_count_cfg; /**< number of msecs/cnt to be in
       * pseudo state. This is used to sense/measure the stats from lq.
       */
   uint8 obss_bwsw_rx_crs_threshold_cfg; /**< RX CRS default threshold */
   uint8 obss_bwsw_dur_thres; /**< OBSS dyn bwsw trigger/RX CRS Sec */
   uint8 obss_bwsw_txop_threshold_cfg; /**< TXOP default threshold */
} BWL_POST_PACKED_STRUCT wlc_obss_dynbwsw_config_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint32 version;    /**< version field */
   uint32 config_mask;
   uint32 reset_mask;
   wlc_obss_dynbwsw_config_t config_params;
} BWL_POST_PACKED_STRUCT obss_config_params_t;
#include <packed_section_end.h>
 
/**bsscfg type */
typedef enum bsscfg_type {
   BSSCFG_TYPE_GENERIC = 0,    /**< Generic AP/STA/IBSS BSS */
   BSSCFG_TYPE_P2P = 1,        /**< P2P BSS */
   /* index 2 earlier used for BTAMP */
   BSSCFG_TYPE_PSTA = 3,
   BSSCFG_TYPE_TDLS = 4,
   BSSCFG_TYPE_SLOTTED_BSS = 5,
   BSSCFG_TYPE_PROXD = 6,
   BSSCFG_TYPE_NAN = 7,
   BSSCFG_TYPE_MESH = 8,
   BSSCFG_TYPE_AIBSS = 9
} bsscfg_type_t;
 
/* bsscfg subtype */
typedef enum bsscfg_subtype {
   BSSCFG_SUBTYPE_NONE = 0,
   BSSCFG_GENERIC_STA = 1,        /* GENERIC */
   BSSCFG_GENERIC_AP = 2,
   BSSCFG_GENERIC_IBSS = 6,
   BSSCFG_P2P_GC = 3,        /* P2P */
   BSSCFG_P2P_GO = 4,
   BSSCFG_P2P_DISC = 5,
   /* Index 7 & 8 earlier used for BTAMP */
   BSSCFG_SUBTYPE_AWDL = 9, /* SLOTTED_BSS_TYPE */
   BSSCFG_SUBTYPE_NAN_MGMT = 10,
   BSSCFG_SUBTYPE_NAN_DATA = 11,
   BSSCFG_SUBTYPE_NAN_MGMT_DATA = 12
} bsscfg_subtype_t;
 
typedef struct wlc_bsscfg_info {
   uint32 type;
   uint32 subtype;
} wlc_bsscfg_info_t;
 
/* ULP SHM Offsets info */
typedef struct ulp_shm_info {
   uint32 m_ulp_ctrl_sdio;
   uint32 m_ulp_wakeevt_ind;
   uint32 m_ulp_wakeind;
} ulp_shm_info_t;
 
/* Note: Due to unpredictable size, bool type should not be used in any ioctl argument structure
 * Cf PR53622
 */
 
#define    WL_BSS_INFO_VERSION    109        /**< current version of wl_bss_info struct */
 
/**
 * BSS info structure
 * Applications MUST CHECK ie_offset field and length field to access IEs and
 * next bss_info structure in a vector (in wl_scan_results_t)
 */
typedef struct wl_bss_info {
   uint32        version;        /**< version field */
   uint32        length;            /**< byte length of data in this record,
                        * starting at version and including IEs
                        */
   struct ether_addr BSSID;
   uint16        beacon_period;        /**< units are Kusec */
   uint16        capability;        /**< Capability information */
   uint8        SSID_len;
   uint8        SSID[32];
   uint8        bcnflags;        /* additional flags w.r.t. beacon */
   struct {
       uint32    count;            /**< # rates in this set */
       uint8    rates[16];        /**< rates in 500kbps units w/hi bit set if basic */
   } rateset;                /**< supported rates */
   chanspec_t    chanspec;        /**< chanspec for bss */
   uint16        atim_window;        /**< units are Kusec */
   uint8        dtim_period;        /**< DTIM period */
   uint8        accessnet;        /* from beacon interwork IE (if bcnflags) */
   int16        RSSI;            /**< receive signal strength (in dBm) */
   int8        phy_noise;        /**< noise (in dBm) */
   uint8        n_cap;            /**< BSS is 802.11N Capable */
   uint8        freespace1;        /* make implicit padding explicit */
   uint8        load;            /**< BSS Load from QBSS load IE if available */
   uint32        nbss_cap;        /**< 802.11N+AC BSS Capabilities */
   uint8        ctl_ch;            /**< 802.11N BSS control channel number */
   uint8        padding1[3];        /**< explicit struct alignment padding */
   uint16        vht_rxmcsmap;    /**< VHT rx mcs map (802.11ac IE, VHT_CAP_MCS_MAP_*) */
   uint16        vht_txmcsmap;    /**< VHT tx mcs map (802.11ac IE, VHT_CAP_MCS_MAP_*) */
   uint8        flags;            /**< flags */
   uint8        vht_cap;        /**< BSS is vht capable */
   uint8        reserved[2];        /**< Reserved for expansion of BSS properties */
   uint8        basic_mcs[MCSSET_LEN];    /**< 802.11N BSS required MCS set */
 
   uint16        ie_offset;        /**< offset at which IEs start, from beginning */
   uint16        freespace2;        /* making implicit padding explicit */
   uint32        ie_length;        /**< byte length of Information Elements */
   int16        SNR;            /**< average SNR of during frame reception */
   uint16        vht_mcsmap;        /**< STA's Associated vhtmcsmap */
   uint16        vht_mcsmap_prop;    /**< STA's Associated prop vhtmcsmap */
   uint16        vht_txmcsmap_prop;    /**< prop VHT tx mcs prop */
} wl_bss_info_v109_t;
 
/**
 * BSS info structure
 * Applications MUST CHECK ie_offset field and length field to access IEs and
 * next bss_info structure in a vector (in wl_scan_results_t)
 */
typedef struct wl_bss_info_v109_1 {
   uint32        version;        /**< version field */
   uint32        length;            /**< byte length of data in this record,
                        * starting at version and including IEs
                        */
   struct ether_addr BSSID;
   uint16        beacon_period;        /**< units are Kusec */
   uint16        capability;        /**< Capability information */
   uint8        SSID_len;
   uint8        SSID[32];
   uint8        bcnflags;        /* additional flags w.r.t. beacon */
   struct {
       uint32    count;            /**< # rates in this set */
       uint8    rates[16];        /**< rates in 500kbps units w/hi bit set if basic */
   } rateset;                /**< supported rates */
   chanspec_t    chanspec;        /**< chanspec for bss */
   uint16        atim_window;        /**< units are Kusec */
   uint8        dtim_period;        /**< DTIM period */
   uint8        accessnet;        /* from beacon interwork IE (if bcnflags) */
   int16        RSSI;            /**< receive signal strength (in dBm) */
   int8        phy_noise;        /**< noise (in dBm) */
   uint8        n_cap;            /**< BSS is 802.11N Capable */
   uint8        he_cap;            /**< BSS is he capable */
   uint8        load;            /**< BSS Load from QBSS load IE if available */
   uint32        nbss_cap;        /**< 802.11N+AC BSS Capabilities */
   uint8        ctl_ch;            /**< 802.11N BSS control channel number */
   uint8        padding1[3];        /**< explicit struct alignment padding */
   uint16        vht_rxmcsmap;    /**< VHT rx mcs map (802.11ac IE, VHT_CAP_MCS_MAP_*) */
   uint16        vht_txmcsmap;    /**< VHT tx mcs map (802.11ac IE, VHT_CAP_MCS_MAP_*) */
   uint8        flags;            /**< flags */
   uint8        vht_cap;        /**< BSS is vht capable */
   uint8        reserved[2];        /**< Reserved for expansion of BSS properties */
   uint8        basic_mcs[MCSSET_LEN];    /**< 802.11N BSS required MCS set */
 
   uint16        ie_offset;        /**< offset at which IEs start, from beginning */
   uint16        freespace2;        /* making implicit padding explicit */
   uint32        ie_length;        /**< byte length of Information Elements */
   int16        SNR;            /**< average SNR of during frame reception */
   uint16        vht_mcsmap;        /**< STA's Associated vhtmcsmap */
   uint16        vht_mcsmap_prop;    /**< STA's Associated prop vhtmcsmap */
   uint16        vht_txmcsmap_prop;    /**< prop VHT tx mcs prop */
   uint32        he_mcsmap;    /**< STA's Associated hemcsmap */
   uint32        he_rxmcsmap;    /**< HE rx mcs map (802.11ax IE, HE_CAP_MCS_MAP_*) */
   uint32        he_txmcsmap;    /**< HE tx mcs map (802.11ax IE, HE_CAP_MCS_MAP_*) */
} wl_bss_info_v109_1_t;
 
/**
 * BSS info structure
 * Applications MUST CHECK ie_offset field and length field to access IEs and
 * next bss_info structure in a vector (in wl_scan_results_t)
 */
typedef struct wl_bss_info_v109_2 {
   uint32        version;        /**< version field */
   uint32        length;            /**< byte length of data in this record,
                        * starting at version and including IEs
                        */
   struct ether_addr BSSID;
   uint16        beacon_period;        /**< units are Kusec */
   uint16        capability;        /**< Capability information */
   uint8        SSID_len;
   uint8        SSID[32];
   uint8        bcnflags;        /* additional flags w.r.t. beacon */
   struct {
       uint32    count;            /**< # rates in this set */
       uint8    rates[16];        /**< rates in 500kbps units w/hi bit set if basic */
   } rateset;                /**< supported rates */
   chanspec_t    chanspec;        /**< chanspec for bss */
   uint16        atim_window;        /**< units are Kusec */
   uint8        dtim_period;        /**< DTIM period */
   uint8        accessnet;        /* from beacon interwork IE (if bcnflags) */
   int16        RSSI;            /**< receive signal strength (in dBm) */
   int8        phy_noise;        /**< noise (in dBm) */
   uint8        n_cap;            /**< BSS is 802.11N Capable */
   uint8        he_cap;            /**< BSS is he capable */
   uint8        load;            /**< BSS Load from QBSS load IE if available */
   uint32        nbss_cap;        /**< 802.11N+AC BSS Capabilities */
   uint8        ctl_ch;            /**< 802.11N BSS control channel number */
   uint8        RSVD1[3];
   uint16        vht_rxmcsmap;    /**< VHT rx mcs map (802.11ac IE, VHT_CAP_MCS_MAP_*) */
   uint16        vht_txmcsmap;    /**< VHT tx mcs map (802.11ac IE, VHT_CAP_MCS_MAP_*) */
   uint8        flags;            /**< flags */
   uint8        vht_cap;        /**< BSS is vht capable */
   uint8        RSVD2[2];
   uint8        basic_mcs[MCSSET_LEN];    /**< 802.11N BSS required MCS set */
 
   uint16        ie_offset;        /**< offset at which IEs start, from beginning */
   uint16        freespace2;        /* making implicit padding explicit */
   uint32        ie_length;        /**< byte length of Information Elements */
   int16        SNR;            /**< average SNR of during frame reception */
   uint16        vht_mcsmap;        /**< STA's Associated vhtmcsmap */
   uint16        vht_mcsmap_prop;    /**< STA's Associated prop vhtmcsmap */
   uint16        vht_txmcsmap_prop;    /**< prop VHT tx mcs prop */
   uint32        he_mcsmap;    /**< STA's Associated hemcsmap */
   uint32        he_rxmcsmap;    /**< HE rx mcs map (802.11ax IE, HE_CAP_MCS_MAP_*) */
   uint32        he_txmcsmap;    /**< HE tx mcs map (802.11ax IE, HE_CAP_MCS_MAP_*) */
   uint32        timestamp[2];  /* Beacon Timestamp for FAKEAP req */
} wl_bss_info_v109_2_t;
 
/**
 * BSS info structure
 * Applications MUST CHECK ie_offset field and length field to access IEs and
 * next bss_info structure in a vector (in wl_scan_results_t)
 */
typedef struct wl_bss_info_v112 {
   uint32        version;        /**< version field */
   uint32        length;            /**< byte length of data in this record,
                        * starting at version and including IEs
                        */
   struct ether_addr BSSID;
   uint16        beacon_period;        /**< units are Kusec */
   uint16        capability;        /**< Capability information */
   uint8        SSID_len;
   uint8        SSID[32];
   uint8        bcnflags;        /* additional flags w.r.t. beacon */
   struct {
       uint32    count;            /**< # rates in this set */
       uint8    rates[16];        /**< rates in 500kbps units w/hi bit set if basic */
   } rateset;                /**< supported rates */
   chanspec_t    chanspec;        /**< chanspec for bss */
   uint16        atim_window;        /**< units are Kusec */
   uint8        dtim_period;        /**< DTIM period */
   uint8        accessnet;        /* from beacon interwork IE (if bcnflags) */
   int16        RSSI;            /**< receive signal strength (in dBm) */
   int8        phy_noise;        /**< noise (in dBm) */
   uint8        n_cap;            /**< BSS is 802.11N Capable */
   uint8        he_cap;            /**< BSS is he capable */
   uint8        load;            /**< BSS Load from QBSS load IE if available */
   uint32        nbss_cap;        /**< 802.11N+AC BSS Capabilities */
   uint8        ctl_ch;            /**< 802.11N BSS control channel number */
   uint8        RSVD1[3];
   uint16        vht_rxmcsmap;    /**< VHT rx mcs map (802.11ac IE, VHT_CAP_MCS_MAP_*) */
   uint16        vht_txmcsmap;    /**< VHT tx mcs map (802.11ac IE, VHT_CAP_MCS_MAP_*) */
   uint8        flags;            /**< flags */
   uint8        vht_cap;        /**< BSS is vht capable */
   uint8        RSVD2[2];
   uint8        basic_mcs[MCSSET_LEN];    /**< 802.11N BSS required MCS set */
   uint16        ie_offset;        /**< offset at which IEs start, from beginning */
   uint16        freespace2;        /* making implicit padding explicit */
   uint32        ie_length;        /**< byte length of Information Elements */
   int16        SNR;            /**< average SNR of during frame reception */
   uint16        vht_mcsmap;        /**< STA's Associated vhtmcsmap */
   uint16        vht_mcsmap_prop;    /**< STA's Associated prop vhtmcsmap */
   uint16        vht_txmcsmap_prop;    /**< prop VHT tx mcs prop */
   uint32        he_mcsmap;    /**< STA's Associated hemcsmap */
   uint32        he_rxmcsmap;    /**< HE rx mcs map (802.11ax IE, HE_CAP_MCS_MAP_*) */
   uint32        he_txmcsmap;    /**< HE tx mcs map (802.11ax IE, HE_CAP_MCS_MAP_*) */
   uint32        timestamp[2];  /* Beacon Timestamp for FAKEAP req */
   uint8        eht_cap;        /* BSS is EHT capable */
   uint8        RSVD3[3];
   /* by the spec. it is maximum 16 streams hence all mcs code for all nss may not fit
    * in a 32 bit mcs nss map but since this field only reflects the common mcs nss map
    * between that of the peer and our device so it's probably ok to make it 32 bit and
    * allow only a limited number of nss e.g. upto 8 of them in the map given the fact
    * that our device probably won't exceed 4 streams anyway...
    */
   uint32        eht_mcsmap;        /* STA's associated EHT mcs code map */
   /* FIXME: change the following mcs code map to uint32 if all mcs+nss can fit in */
   uint8        eht_rxmcsmap[6];    /* EHT rx mcs code map */
   uint8        eht_txmcsmap[6];    /* EHT tx mcs code map */
} wl_bss_info_v112_t;
 
#ifndef WL_BSS_INFO_TYPEDEF_HAS_ALIAS
typedef wl_bss_info_v109_t wl_bss_info_t;
#endif
 
#define WL_GSCAN_FULL_RESULT_VERSION    2    /* current version of wl_gscan_result_t struct */
 
typedef struct wl_gscan_bss_info_v2 {
   uint32      timestamp[2];
   wl_bss_info_v109_t info;
   /* Do not add any more members below, fixed  */
   /* and variable length Information Elements to follow */
} wl_gscan_bss_info_v2_t;
 
typedef struct wl_gscan_bss_info_v3 {
   uint32      timestamp[2];
   uint8 info[];    /* var length wl_bss_info_X structures */
   /* Do not add any more members below, fixed  */
   /* and variable length Information Elements to follow */
} wl_gscan_bss_info_v3_t;
 
#ifndef WL_BSS_INFO_TYPEDEF_HAS_ALIAS
typedef wl_gscan_bss_info_v2_t wl_gscan_bss_info_t;
#define WL_GSCAN_INFO_FIXED_FIELD_SIZE   (sizeof(wl_gscan_bss_info_t) - sizeof(wl_bss_info_t))
#endif
 
typedef struct wl_bsscfg {
   uint32  bsscfg_idx;
   uint32  wsec;
   uint32  WPA_auth;
   uint32  wsec_index;
   uint32  associated;
   uint32  BSS;
   uint32  phytest_on;
   struct ether_addr   prev_BSSID;
   struct ether_addr   BSSID;
   uint32  targetbss_wpa2_flags;
   uint32 assoc_type;
   uint32 assoc_state;
} wl_bsscfg_t;
 
typedef struct wl_if_add {
   uint32  bsscfg_flags;
   uint32  if_flags;
   uint32  ap;
   struct ether_addr   mac_addr;
   uint16  PAD;
   uint32  wlc_index;
} wl_if_add_t;
 
typedef struct wl_bss_config {
   uint32    atim_window;
   uint32    beacon_period;
   uint32    chanspec;
} wl_bss_config_t;
 
/* Number of Bsscolor supported per core */
#ifndef HE_MAX_BSSCOLOR_RES
#define HE_MAX_BSSCOLOR_RES        2
#endif
 
#ifndef HE_MAX_STAID_PER_BSSCOLOR
#define HE_MAX_STAID_PER_BSSCOLOR    4
#endif
 
/* BSSColor indices */
#define BSSCOLOR0_IDX    0
#define BSSCOLOR1_IDX    1
#define HE_BSSCOLOR0    0
#define HE_BSSCOLOR_MAX_VAL 63
 
/* STAID indices */
#define STAID0_IDX    0
#define STAID1_IDX    1
#define STAID2_IDX    2
#define STAID3_IDX    3
#define HE_STAID_MAX_VAL    0x07FF
 
typedef struct wl_bsscolor_info {
   uint16 version;        /**< structure version */
   uint16 length;        /**< length of the bsscolor info */
   uint8    bsscolor_index;    /**< bsscolor index 0-1 */
   uint8    bsscolor;    /**<bsscolor value from 0 to 63 */
   uint8    partial_bsscolor_ind;
   uint8    disable_bsscolor_ind;    /**< To disable particular bsscolor */
   /* bsscolor_disable to be added as part of D1.0 */
   uint16    staid_info[HE_MAX_STAID_PER_BSSCOLOR];    /**< 0-3 staid info of each bsscolor */
} wl_bsscolor_info_t;
 
#define WL_BSS_USER_RADAR_CHAN_SELECT    0x1    /**< User application will randomly select
                        * radar channel.
                        */
 
#define DLOAD_HANDLER_VER        1    /**< Downloader version */
#define DLOAD_FLAG_VER_MASK        0xf000    /**< Downloader version mask */
#define DLOAD_FLAG_VER_SHIFT        12    /**< Downloader version shift */
 
#define DL_CRC_NOT_INUSE    0x0001
#define DL_BEGIN        0x0002
#define DL_END            0x0004
 
/* Flags for Major/Minor/Date number shift and mask */
#define EPI_VER_SHIFT     16
#define EPI_VER_MASK      0xFFFF
/** generic download types & flags */
enum {
   DL_TYPE_UCODE = 1,
   DL_TYPE_CLM = 2
};
 
/** ucode type values */
enum {
   UCODE_FW,
   INIT_VALS,
   BS_INIT_VALS
};
 
struct wl_dload_data {
   uint16 flag;
   uint16 dload_type;
   uint32 len;
   uint32 crc;
   uint8  data[1];
};
typedef struct wl_dload_data wl_dload_data_t;
 
struct wl_ucode_info {
   uint32 ucode_type;
   uint32 num_chunks;
   uint32 chunk_len;
   uint32 chunk_num;
   uint8  data_chunk[1];
};
typedef struct wl_ucode_info wl_ucode_info_t;
 
struct wl_clm_dload_info {
   uint32 ds_id;
   uint32 clm_total_len;
   uint32 num_chunks;
   uint32 chunk_len;
   uint32 chunk_offset;
   uint8  data_chunk[1];
};
typedef struct wl_clm_dload_info wl_clm_dload_info_t;
 
typedef struct wlc_ssid {
   uint32        SSID_len;
   uint8        SSID[DOT11_MAX_SSID_LEN];
} wlc_ssid_t;
 
typedef struct wlc_ssid_ext {
   uint8      hidden;
   uint8      PAD;
   uint16     flags;
   uint8      SSID_len;
   int8       rssi_thresh;
   uint8      SSID[DOT11_MAX_SSID_LEN];
} wlc_ssid_ext_t;
 
#define MAX_PREFERRED_AP_NUM     5
typedef struct wlc_fastssidinfo {
   uint32            SSID_channel[MAX_PREFERRED_AP_NUM];
   wlc_ssid_t        SSID_info[MAX_PREFERRED_AP_NUM];
} wlc_fastssidinfo_t;
 
typedef struct wnm_url {
   uint8   len;
   uint8   data[1];
} wnm_url_t;
 
typedef struct chan_scandata {
   uint8        txpower;
   uint8        pad;
   chanspec_t    channel;        /**< Channel num, bw, ctrl_sb and band */
   uint32        channel_mintime;
   uint32        channel_maxtime;
} chan_scandata_t;
 
typedef enum wl_scan_type {
   EXTDSCAN_FOREGROUND_SCAN,
   EXTDSCAN_BACKGROUND_SCAN,
   EXTDSCAN_FORCEDBACKGROUND_SCAN
} wl_scan_type_t;
 
#define WLC_EXTDSCAN_MAX_SSID        5
 
typedef struct wl_extdscan_params {
   int8        nprobes;        /**< 0, passive, otherwise active */
   int8        split_scan;        /**< split scan */
   int8        band;            /**< band */
   int8        pad;
   wlc_ssid_t    ssid[WLC_EXTDSCAN_MAX_SSID]; /**< ssid list */
   uint32        tx_rate;        /**< in 500ksec units */
   wl_scan_type_t    scan_type;        /**< enum */
   int32        channel_num;
   chan_scandata_t channel_list[1];    /**< list of chandata structs */
} wl_extdscan_params_t;
 
#define WL_EXTDSCAN_PARAMS_FIXED_SIZE    (sizeof(wl_extdscan_params_t) - sizeof(chan_scandata_t))
 
#define WL_SCAN_PARAMS_SSID_MAX        10
 
typedef struct wl_scan_params_v1 {
   wlc_ssid_t ssid;        /**< default: {0, ""} */
   struct ether_addr bssid;    /**< default: bcast */
   int8 bss_type;            /**< default: any,
                    * DOT11_BSSTYPE_ANY/INFRASTRUCTURE/INDEPENDENT
                    */
   uint8 scan_type;        /**< flags, 0 use default */
   int32 nprobes;            /**< -1 use default, number of probes per channel */
   int32 active_time;        /**< -1 use default, dwell time per channel for
                    * active scanning
                    */
   int32 passive_time;        /**< -1 use default, dwell time per channel
                    * for passive scanning
                    */
   int32 home_time;        /**< -1 use default, dwell time for the home channel
                    * between channel scans
                    */
   int32 channel_num;        /**< count of channels and ssids that follow
                    *
                    * low half is count of channels in channel_list, 0
                    * means default (use all available channels)
                    *
                    * high half is entries in wlc_ssid_t array that
                    * follows channel_list, aligned for int32 (4 bytes)
                    * meaning an odd channel count implies a 2-byte pad
                    * between end of channel_list and first ssid
                    *
                    * if ssid count is zero, single ssid in the fixed
                    * parameter portion is assumed, otherwise ssid in
                    * the fixed portion is ignored
                    */
   uint16 channel_list[BCM_FLEX_ARRAY];
} wl_scan_params_v1_t;
 
/** size of wl_scan_params_v1 not including variable length array */
#define WL_SCAN_PARAMS_V1_FIXED_SIZE    (OFFSETOF(wl_scan_params_v1_t, channel_list))
#define WL_MAX_ROAMSCAN_V1_DATSZ \
   (WL_SCAN_PARAMS_V1_FIXED_SIZE + (WL_NUMCHANNELS * sizeof(uint16)))
 
/* changes in wl_scan_params_v2 as comapred to wl_scan_params (v1)
* unit8 scantype to uint32
*/
typedef struct wl_scan_params_v2 {
   uint16 version;            /* Version of wl_scan_params, change value of
                    * WL_SCAN_PARAM_VERSION on version update
                    */
   uint16 length;            /* length of structure wl_scan_params_v1_t
                    * without implicit pad
                    */
   wlc_ssid_t ssid;        /**< default: {0, ""} */
   struct ether_addr bssid;    /**< default: bcast */
   int8 bss_type;            /**< default: any,
                    * DOT11_BSSTYPE_ANY/INFRASTRUCTURE/INDEPENDENT
                    */
   uint8 PAD;
   uint32 scan_type;        /**< flags, 0 use default, and flags specified in
                    * WL_SCANFLAGS_XXX
                    */
   int32 nprobes;            /**< -1 use default, number of probes per channel */
   int32 active_time;        /**< -1 use default, dwell time per channel for
                    * active scanning
                    */
   int32 passive_time;        /**< -1 use default, dwell time per channel
                    * for passive scanning
                    */
   int32 home_time;        /**< -1 use default, dwell time for the home channel
                    * between channel scans
                    */
   int32 channel_num;        /**< count of channels and ssids that follow
                    *
                    * low half is count of channels in channel_list, 0
                    * means default (use all available channels)
                    *
                    * high half is entries in wlc_ssid_t array that
                    * follows channel_list, aligned for int32 (4 bytes)
                    * meaning an odd channel count implies a 2-byte pad
                    * between end of channel_list and first ssid
                    *
                    * if ssid count is zero, single ssid in the fixed
                    * parameter portion is assumed, otherwise ssid in
                    * the fixed portion is ignored
                    */
   uint16 channel_list[1];        /**< list of chanspecs */
} wl_scan_params_v2_t;
 
#define WL_SCAN_PARAMS_VERSION_V2        2
 
/** size of wl_scan_params not including variable length array */
#define WL_SCAN_PARAMS_V2_FIXED_SIZE    (OFFSETOF(wl_scan_params_v2_t, channel_list))
#define WL_MAX_ROAMSCAN_DATSZ    \
   (WL_SCAN_PARAMS_FIXED_SIZE + (WL_NUMCHANNELS * sizeof(uint16)))
#define WL_MAX_ROAMSCAN_V2_DATSZ \
   (WL_SCAN_PARAMS_V2_FIXED_SIZE + (WL_NUMCHANNELS * sizeof(uint16)))
 
/* changes in wl_scan_params_v3 as comapred to wl_scan_params (v2)
*  pad byte used to differentiate Short SSID and Regular SSID
*/
typedef struct wl_scan_params_v3 {
   uint16 version;            /* Version of wl_scan_params, change value of
                    * WL_SCAN_PARAM_VERSION on version update
                    */
   uint16 length;            /* length of structure wl_scan_params_v1_t
                    * without implicit pad
                    */
   wlc_ssid_t ssid;        /**< default: {0, ""} */
   struct ether_addr bssid;    /**< default: bcast */
   int8 bss_type;            /**< default: any,
                    * DOT11_BSSTYPE_ANY/INFRASTRUCTURE/INDEPENDENT
                    */
   uint8 ssid_type;        /**< ssid_type_flag ,0 use default, and flags specified
                    * WL_SCAN_SSID_FLAGS
                    */
   uint32 scan_type;        /**< flags, 0 use default, and flags specified in
                    * WL_SCANFLAGS_XXX
                    */
   int32 nprobes;            /**< -1 use default, number of probes per channel */
   int32 active_time;        /**< -1 use default, dwell time per channel for
                    * active scanning
                    */
   int32 passive_time;        /**< -1 use default, dwell time per channel
                    * for passive scanning
                    */
   int32 home_time;        /**< -1 use default, dwell time for the home channel
                    * between channel scans
                    */
   int32 channel_num;        /**< count of channels and ssids that follow
                    *
                    * low half is count of channels in channel_list, 0
                    * means default (use all available channels)
                    *
                    * high half is entries in wlc_ssid_t array that
                    * follows channel_list, aligned for int32 (4 bytes)
                    * meaning an odd channel count implies a 2-byte pad
                    * between end of channel_list and first ssid
                    *
                    * if ssid count is zero, single ssid in the fixed
                    * parameter portion is assumed, otherwise ssid in
                    * the fixed portion is ignored
                    */
   uint16 channel_list[];        /**< list of chanspecs */
} wl_scan_params_v3_t;
 
#define WL_SCAN_PARAMS_VERSION_V3        3
 
/** size of wl_scan_params not including variable length array */
#define WL_SCAN_PARAMS_V3_FIXED_SIZE    (OFFSETOF(wl_scan_params_v3_t, channel_list))
#define WL_MAX_ROAMSCAN_V3_DATSZ \
   (WL_SCAN_PARAMS_V3_FIXED_SIZE + (WL_NUMCHANNELS * sizeof(uint16)))
 
#define ISCAN_REQ_VERSION_V1 1
#define ISCAN_REQ_VERSION_V2 2
 
/** incremental scan struct */
typedef struct wl_iscan_params_v1 {
   uint32 version;
   uint16 action;
   uint16 scan_duration;
   struct wl_scan_params_v1 params;
} wl_iscan_params_v1_t;
 
/** incremental scan struct */
typedef struct wl_iscan_params_v2 {
   uint32 version;
   uint16 action;
   uint16 scan_duration;
   wl_scan_params_v2_t params;
} wl_iscan_params_v2_t;
 
/** incremental scan struct */
typedef struct wl_iscan_params_v3 {
   uint32 version;
   uint16 action;
   uint16 scan_duration;
   wl_scan_params_v3_t params;
} wl_iscan_params_v3_t;
 
/** 3 fields + size of wl_scan_params, not including variable length array */
#define WL_ISCAN_PARAMS_FIXED_SIZE    (OFFSETOF(wl_iscan_params_t, params) + sizeof(wlc_ssid_t))
#define WL_ISCAN_PARAMS_V2_FIXED_SIZE \
   (OFFSETOF(wl_iscan_params_v2_t, params) + sizeof(wlc_ssid_t))
#define WL_ISCAN_PARAMS_V3_FIXED_SIZE \
       (OFFSETOF(wl_iscan_params_v3_t, params) + sizeof(wlc_ssid_t))
 
typedef struct wl_scan_results_v109 {
   uint32 buflen;
   uint32 version;
   uint32 count;
   wl_bss_info_v109_t bss_info[BCM_FLEX_ARRAY];
} wl_scan_results_v109_t;
#define WL_SCAN_RESULTS_V109_FIXED_SIZE (OFFSETOF(wl_scan_results_v109_t, bss_info))
 
typedef struct wl_scan_results_v2 {
   uint32 buflen;
   uint32 version;
   uint32 count;
   uint8 bss_info[];    /* var length wl_bss_info_X structures */
} wl_scan_results_v2_t;
 
#ifndef WL_BSS_INFO_TYPEDEF_HAS_ALIAS
typedef wl_scan_results_v109_t wl_scan_results_t;
/** size of wl_scan_results not including variable length array */
#define WL_SCAN_RESULTS_FIXED_SIZE (sizeof(wl_scan_results_t) - sizeof(wl_bss_info_t))
#endif
 
#if defined(SIMPLE_ISCAN)
/** the buf lengh can be WLC_IOCTL_MAXLEN (8K) to reduce iteration */
#define WLC_IW_ISCAN_MAXLEN   2048
typedef struct iscan_buf {
   struct iscan_buf * next;
   int8   iscan_buf[WLC_IW_ISCAN_MAXLEN];
} iscan_buf_t;
#endif /* SIMPLE_ISCAN */
#define ESCAN_REQ_VERSION 1
#define ESCAN_REQ_VERSION_V1 1
#define ESCAN_REQ_VERSION_V2 2
 
typedef struct wl_escan_params_v1 {
   uint32 version;
   uint16 action;
   uint16 sync_id;
   struct wl_scan_params_v1 params;
} wl_escan_params_v1_t;
 
typedef struct wl_escan_params_v2 {
   uint32 version;
   uint16 action;
   uint16 sync_id;
   wl_scan_params_v2_t params;
} wl_escan_params_v2_t;
 
typedef struct wl_escan_params_v3 {
   uint32 version;
   uint16 action;
   uint16 sync_id;
   wl_scan_params_v3_t params;
} wl_escan_params_v3_t;
 
#define WL_ESCAN_PARAMS_V1_FIXED_SIZE (OFFSETOF(wl_escan_params_v1_t, params) + sizeof(wlc_ssid_t))
#define WL_ESCAN_PARAMS_V2_FIXED_SIZE (OFFSETOF(wl_escan_params_v2_t, params) + sizeof(wlc_ssid_t))
#define WL_ESCAN_PARAMS_V3_FIXED_SIZE (OFFSETOF(wl_escan_params_v3_t, params) + sizeof(wlc_ssid_t))
/* New scan version is defined then change old version of scan to
 * wl_scan_params_v1_t and new one to wl_scan_params_t
 */
#if defined (WL_SCAN_PARAMS_V3)
typedef struct wl_scan_params    wl_scan_params_v1_t;
typedef struct wl_escan_params    wl_escan_params_v1_t;
typedef struct wl_iscan_params    wl_iscan_params_v1_t;
typedef struct wl_scan_params_v3    wl_scan_params_t;
typedef struct wl_escan_params_v3    wl_escan_params_t;
typedef struct wl_iscan_params_v3    wl_iscan_params_t;
#define WL_SCAN_PARAMS_FIXED_SIZE    (OFFSETOF(wl_scan_params_t, channel_list))
#elif defined(WL_SCAN_PARAMS_V2)
typedef struct wl_scan_params    wl_scan_params_v1_t;
typedef struct wl_escan_params    wl_escan_params_v1_t;
typedef struct wl_iscan_params    wl_iscan_params_v1_t;
typedef struct wl_scan_params_v2    wl_scan_params_t;
typedef struct wl_escan_params_v2    wl_escan_params_t;
typedef struct wl_iscan_params_v2    wl_iscan_params_t;
#define WL_SCAN_PARAMS_FIXED_SIZE    (OFFSETOF(wl_scan_params_t, channel_list))
#else
typedef struct wl_scan_params_v1 wl_scan_params_t;
typedef struct wl_escan_params_v1 wl_escan_params_t;
typedef struct wl_iscan_params_v1 wl_iscan_params_t;
#define WL_SCAN_PARAMS_FIXED_SIZE    64
#endif /* WL_SCAN_PARAMS_V3 */
 
/** event scan reduces amount of SOC memory needed to store scan results */
typedef struct wl_escan_result_v109 {
   uint32 buflen;
   uint32 version;
   uint16 sync_id;
   uint16 bss_count;
   wl_bss_info_v109_t bss_info[BCM_FLEX_ARRAY];
} wl_escan_result_v109_t;
#define WL_ESCAN_RESULTS_V109_FIXED_SIZE (OFFSETOF(wl_escan_result_v109_t, bss_info))
 
/** event scan reduces amount of SOC memory needed to store scan results */
typedef struct wl_escan_result_v2 {
   uint32 buflen;
   uint32 version;
   uint16 sync_id;
   uint16 bss_count;
   uint8 bss_info[];    /* var length wl_bss_info_X structures */
} wl_escan_result_v2_t;
 
#ifndef WL_BSS_INFO_TYPEDEF_HAS_ALIAS
typedef wl_escan_result_v109_t wl_escan_result_t;
#define WL_ESCAN_RESULTS_FIXED_SIZE (sizeof(wl_escan_result_t) - sizeof(wl_bss_info_t))
#endif
 
typedef struct wl_gscan_result_v2 {
   uint32 buflen;
   uint32 version;
   uint32 scan_ch_bucket;
   wl_gscan_bss_info_v2_t bss_info[1];
} wl_gscan_result_v2_t;
 
typedef struct wl_gscan_result_v2_1 {
   uint32 buflen;
   uint32 version;
   uint32 scan_ch_bucket;
   uint8 bss_info[];    /* var length wl_bss_info_X structures */
} wl_gscan_result_v2_1_t;
 
#ifndef WL_BSS_INFO_TYPEDEF_HAS_ALIAS
typedef wl_gscan_result_v2_t wl_gscan_result_t;
#define WL_GSCAN_RESULTS_FIXED_SIZE (sizeof(wl_gscan_result_t) - sizeof(wl_gscan_bss_info_t))
#endif
 
/** incremental scan results struct */
typedef struct wl_iscan_results {
   uint32 status;
   wl_scan_results_v109_t results;
} wl_iscan_results_v109_t;
 
/** incremental scan results struct */
typedef struct wl_iscan_results_v2 {
   uint32 status;
   wl_scan_results_v2_t results;
} wl_iscan_results_v2_t;
 
#ifndef WL_BSS_INFO_TYPEDEF_HAS_ALIAS
typedef wl_iscan_results_v109_t wl_iscan_results_t;
/** size of wl_iscan_results not including variable length array */
#define WL_ISCAN_RESULTS_FIXED_SIZE \
   (WL_SCAN_RESULTS_FIXED_SIZE + OFFSETOF(wl_iscan_results_t, results))
#endif
 
typedef struct wl_probe_params {
   wlc_ssid_t ssid;
   struct ether_addr bssid;
   struct ether_addr mac;
} wl_probe_params_t;
 
#define WL_MAXRATES_IN_SET        16    /**< max # of rates in a rateset */
 
typedef struct wl_rateset {
   uint32    count;                /**< # rates in this set */
   uint8    rates[WL_MAXRATES_IN_SET];    /**< rates in 500kbps units w/hi bit set if basic */
} wl_rateset_t;
 
#define WL_VHT_CAP_MCS_MAP_NSS_MAX    8
 
typedef struct wl_rateset_args_v1 {
   uint32    count;                /**< # rates in this set */
   uint8    rates[WL_MAXRATES_IN_SET];    /**< rates in 500kbps units w/hi bit set if basic */
   uint8   mcs[MCSSET_LEN];    /**< supported mcs index bit map */
   uint16 vht_mcs[WL_VHT_CAP_MCS_MAP_NSS_MAX]; /**< supported mcs index bit map per nss */
} wl_rateset_args_v1_t;
 
#define RATESET_ARGS_V1        (1)
#define RATESET_ARGS_V2        (2)
#define RATESET_ARGS_V3        (3)
 
/* RATESET_VERSION_ENABLED is defined in wl.mk post J branch.
 * Guidelines to use wl_rateset_args_t:
 * [a] in wlioctl.h: Add macro RATESET_ARGS_VX where X is the new version number.
 * [b] in wlioctl.h: Add a new structure with wl_rateset_args_vX_t
 * [c] in wlu.c app: Add support to parse new structure under RATESET_ARGS_VX
 * [d] in wlc_types.h: in respective branch and trunk: redefine wl_rateset_args_t with
 *    new wl_rateset_args_vX_t
 */
#ifndef RATESET_VERSION_ENABLED
/* rateset structure before versioning. legacy. DONOT update anymore here */
#define RATESET_ARGS_VERSION    (RATESET_ARGS_V1)
typedef wl_rateset_args_v1_t wl_rateset_args_t;
#endif /* RATESET_VERSION_ENABLED */
 
/* Note: dependent structures: sta_info_vX_t. When any update to this structure happens,
 *    update sta_info_vX_t also.
 */
#define WL_HE_CAP_MCS_MAP_NSS_MAX    8
 
typedef struct wl_rateset_args_v2 {
   uint16 version;        /**< version. */
   uint16 len;        /**< length */
   uint32    count;        /**< # rates in this set */
   uint8    rates[WL_MAXRATES_IN_SET];    /**< rates in 500kbps units w/hi bit set if basic */
   uint8   mcs[MCSSET_LEN];        /**< supported mcs index bit map */
   uint16 vht_mcs[WL_VHT_CAP_MCS_MAP_NSS_MAX]; /**< supported mcs index bit map per nss */
   uint16 he_mcs[WL_HE_CAP_MCS_MAP_NSS_MAX]; /**< supported he mcs index bit map per nss */
} wl_rateset_args_v2_t;
 
/* HE Rates BITMAP */
#define WL_HE_CAP_MCS_0_7_MAP        0x00ff
#define WL_HE_CAP_MCS_0_9_MAP        0x03ff
#define WL_HE_CAP_MCS_0_11_MAP        0x0fff
 
/* Note: dependent structures: sta_info_vX_t. When any update to this structure happens,
 *    update sta_info_vX_t also.
 */
#define WL_EHT_CAP_MCS_MAP_NSS_MAX    8u    /* could be max. 16 streams by the spec,
                        * but it's to control our own rateset
                        * so it probably won't exceed 4 streams
                        * anyway...
                        */
 
typedef struct wl_rateset_args_v3 {
   uint16    version;            /**< version. */
   uint16    len;                /**< length */
   uint32    count;                /**< # rates in 'rates' */
   uint8    rates[WL_MAXRATES_IN_SET];    /**< rates in 500kbps units w/hi bit set if basic */
   uint8   mcs[MCSSET_LEN];        /**< supported mcs index bit map */
   uint16    vht_mcs[WL_VHT_CAP_MCS_MAP_NSS_MAX];    /**< supported VHT mcs per nss */
   uint16    he_mcs[WL_HE_CAP_MCS_MAP_NSS_MAX];    /**< supported HE mcs per nss */
   uint16    eht_mcs[WL_EHT_CAP_MCS_MAP_NSS_MAX];    /**< supported EHT mcs bitmap per nss */
} wl_rateset_args_v3_t;
 
/* EHT MCS BITMAP */
#define WL_EHT_CAP_MCS_0_7_MAP        0x00ffu
#define WL_EHT_CAP_MCS_0_9_MAP        0x03ffu
#define WL_EHT_CAP_MCS_0_11_MAP        0x0fffu
#define WL_EHT_CAP_MCS_0_13_MAP        0x3fffu
 
#define TXBF_RATE_MCS_ALL        4
#define TXBF_RATE_VHT_ALL        4
#define TXBF_RATE_OFDM_ALL        8
 
typedef struct wl_txbf_rateset {
   uint8    txbf_rate_mcs[TXBF_RATE_MCS_ALL];    /**< one for each stream */
   uint8    txbf_rate_mcs_bcm[TXBF_RATE_MCS_ALL];    /**< one for each stream */
   uint16    txbf_rate_vht[TXBF_RATE_VHT_ALL];    /**< one for each stream */
   uint16    txbf_rate_vht_bcm[TXBF_RATE_VHT_ALL];    /**< one for each stream */
   uint8    txbf_rate_ofdm[TXBF_RATE_OFDM_ALL]; /**< bitmap of ofdm rates that enables txbf */
   uint8    txbf_rate_ofdm_bcm[TXBF_RATE_OFDM_ALL]; /* bitmap of ofdm rates that enables txbf */
   uint8    txbf_rate_ofdm_cnt;
   uint8    txbf_rate_ofdm_cnt_bcm;
} wl_txbf_rateset_t;
 
#define NUM_BFGAIN_ARRAY_1RX    2
#define NUM_BFGAIN_ARRAY_2RX    3
#define NUM_BFGAIN_ARRAY_3RX    4
#define NUM_BFGAIN_ARRAY_4RX    5
 
typedef struct wl_txbf_expgainset {
   /* bitmap for each element: B[4:0]=>c0, B[9:5]=>c1, B[14:10]=>c2, B[19:15]=>c[3-7]
    * B[24:20]=>c[8-9], B[29:25]=>c[10-11]
    */
   uint32    bfgain_2x1[NUM_BFGAIN_ARRAY_1RX]; /* exp     1ss, imp 1ss */
   uint32    bfgain_2x2[NUM_BFGAIN_ARRAY_2RX]; /* exp [1-2]ss, imp 1ss */
   uint32    bfgain_3x1[NUM_BFGAIN_ARRAY_1RX];
   uint32    bfgain_3x2[NUM_BFGAIN_ARRAY_2RX];
   uint32    bfgain_3x3[NUM_BFGAIN_ARRAY_3RX]; /* exp [1-3]ss, imp 1ss */
   uint32    bfgain_4x1[NUM_BFGAIN_ARRAY_1RX];
   uint32    bfgain_4x2[NUM_BFGAIN_ARRAY_2RX];
   uint32    bfgain_4x3[NUM_BFGAIN_ARRAY_3RX];
   uint32    bfgain_4x4[NUM_BFGAIN_ARRAY_4RX]; /* exp [1-4]ss, imp 1ss */
} wl_txbf_expgainset_t;
 
#define OFDM_RATE_MASK            0x0000007f
typedef uint8 ofdm_rates_t;
 
typedef struct wl_rates_info {
   wl_rateset_t rs_tgt;
   uint32 phy_type;
   int32 bandtype;
   uint8 cck_only;
   uint8 rate_mask;
   uint8 mcsallow;
   uint8 bw;
   uint8 txstreams;
   uint8 PAD[3];
} wl_rates_info_t;
 
/**uint32 list */
typedef struct wl_uint32_list {
   /** in - # of elements, out - # of entries */
   uint32 count;
   /** variable length uint32 list */
   uint32 element[1];
} wl_uint32_list_t;
/* Size in bytes for wl_uint32_list_t with 'count' elements */
#define WL_UINT32_LIST_SIZE(count) (((count) + 1) * sizeof(uint32))
 
#define CHAN_INFO_LIST_ALL_V1 1
 
typedef struct wl_chanspec_attr_s_v1 {
   uint32 chaninfo;
   uint32 chanspec;
} wl_chanspec_attr_v1_t;
 
/**chanspecs list */
typedef struct wl_chanspec_list_s_v1 {
   uint16 version;
   /** in - # of chanspecs, out - # of entries */
   uint16 count;
   /** variable length chanspecs list */
   wl_chanspec_attr_v1_t chspecs[1];
} wl_chanspec_list_v1_t;
 
/* WLC_SET_ALLOW_MODE values */
#define ALLOW_MODE_ANY_BSSID        0
#define ALLOW_MODE_ONLY_DESIRED_BSSID    1
#define ALLOW_MODE_NO_BSSID        2
 
/** used for association with a specific BSSID and chanspec list */
typedef struct wl_assoc_params {
   struct ether_addr bssid;        /**< 00:00:00:00:00:00: broadcast scan */
   uint16 bssid_cnt;               /**< 0: use chanspec_num, and the single bssid,
                     * otherwise count of chanspecs in chanspec_list
                     * AND paired bssids following chanspec_list
                     * also, chanspec_num has to be set to zero
                     * for bssid list to be used
                     */
   int32 chanspec_num;             /**< 0: all available channels,
                     * otherwise count of chanspecs in chanspec_list
                     */
   chanspec_t chanspec_list[1];    /**< list of chanspecs */
 
} wl_assoc_params_t;
 
typedef struct wl_assoc_params_v1 {
   uint16 version;
   uint16 flags;
   struct ether_addr bssid;    /**< 00:00:00:00:00:00: broadcast scan */
   uint16 bssid_cnt;        /**< 0: use chanspec_num, and the single bssid,
                   * otherwise count of chanspecs in chanspec_list
                   * AND paired bssids following chanspec_list
                   * also, chanspec_num has to be set to zero
                   * for bssid list to be used
                   */
   int32 chanspec_num;        /**< 0: all available channels,
                   * otherwise count of chanspecs in chanspec_list
                   */
   chanspec_t chanspec_list[1];    /**< list of chanspecs */
} wl_assoc_params_v1_t;
 
#define ASSOC_HINT_BSSID_PRESENT    (1 << 0)
 
#define WL_ASSOC_PARAMS_FIXED_SIZE      OFFSETOF(wl_assoc_params_t, chanspec_list)
#define WL_ASSOC_PARAMS_FIXED_SIZE_V1   OFFSETOF(wl_assoc_params_v1_t, chanspec_list)
/** used for reassociation/roam to a specific BSSID and channel */
typedef  wl_assoc_params_t wl_reassoc_params_t;
#define WL_REASSOC_PARAMS_FIXED_SIZE    WL_ASSOC_PARAMS_FIXED_SIZE
#define WL_EXT_REASSOC_VER    1
 
typedef struct wl_ext_reassoc_params {
   uint16 version;
   uint16 length;
   uint32 flags;
   wl_reassoc_params_t params;
} wl_ext_reassoc_params_t;
 
/* Flags field defined above in wl_ext_reassoc_params
 * The value in bits [2:0] is used to specify the type
 * of scan to be used for reassoc
 */
 
#define WL_SCAN_MODE_HIGH_ACC    0u    /**<  use high accuracy scans for roam */
#define WL_SCAN_MODE_LOW_SPAN    1u    /**< use low span scans for roam */
#define WL_SCAN_MODE_LOW_POWER    2u    /**< use low power scans for roam */
 
#define WL_EXTREASSOC_PARAMS_FIXED_SIZE        (OFFSETOF(wl_ext_reassoc_params_t, params) + \
                    WL_REASSOC_PARAMS_FIXED_SIZE)
 
/** used for association to a specific BSSID and channel */
typedef wl_assoc_params_t wl_join_assoc_params_t;
typedef wl_assoc_params_v1_t wl_join_assoc_params_v1_t;
#define WL_JOIN_ASSOC_PARAMS_FIXED_SIZE    WL_ASSOC_PARAMS_FIXED_SIZE
#define WL_JOIN_ASSOC_PARAMS_FIXED_SIZE_V1 WL_ASSOC_PARAMS_FIXED_SIZE_V1
/** used for join with or without a specific bssid and channel list */
typedef struct wl_join_params {
   wlc_ssid_t ssid;
   wl_assoc_params_t params;    /**< optional field, but it must include the fixed portion
                    * of the wl_assoc_params_t struct when it does present.
                    */
} wl_join_params_t;
 
/** used for join with or without a specific bssid and channel list */
typedef struct wl_join_params_v1 {
   wlc_ssid_t ssid;
   wl_assoc_params_v1_t params;    /**< optional field, but it must include the fixed portion
                   * of the wl_assoc_params_t struct when it does present.
                   */
} wl_join_params_v1_t;
 
#define WL_JOIN_PARAMS_FIXED_SIZE    (OFFSETOF(wl_join_params_t, params) + \
                    WL_ASSOC_PARAMS_FIXED_SIZE)
#define WL_JOIN_PARAMS_FIXED_SIZE_V1    (OFFSETOF(wl_join_params_v1_t, params) + \
                   WL_ASSOC_PARAMS_FIXED_SIZE_V1)
typedef struct wlc_roam_exp_params {
   int8 a_band_boost_threshold;
   int8 a_band_penalty_threshold;
   int8 a_band_boost_factor;
   int8 a_band_penalty_factor;
   int8 cur_bssid_boost;
   int8 alert_roam_trigger_threshold;
   int16 a_band_max_boost;
} wlc_roam_exp_params_t;
 
#define ROAM_EXP_CFG_VERSION     1
 
#define ROAM_EXP_ENABLE_FLAG             (1 << 0)
 
#define ROAM_EXP_CFG_PRESENT             (1 << 1)
 
typedef struct wl_roam_exp_cfg {
   uint16 version;
   uint16 flags;
   wlc_roam_exp_params_t params;
} wl_roam_exp_cfg_t;
 
typedef struct wl_bssid_pref_list {
   struct ether_addr bssid;
   /* Add this to modify rssi */
   int8 rssi_factor;
   int8 flags;
} wl_bssid_pref_list_t;
 
#define BSSID_PREF_LIST_VERSION        1
#define ROAM_EXP_CLEAR_BSSID_PREF        (1 << 0)
 
typedef struct wl_bssid_pref_cfg {
   uint16 version;
   uint16 flags;
   uint16 count;
   uint16 reserved;
   wl_bssid_pref_list_t bssids[];
} wl_bssid_pref_cfg_t;
 
#define SSID_WHITELIST_VERSION         1
 
#define ROAM_EXP_CLEAR_SSID_WHITELIST    (1 << 0)
 
/* Roam SSID whitelist, ssids in this list are ok to  */
/* be considered as targets to join when considering a roam */
 
typedef struct wl_ssid_whitelist {
 
   uint16 version;
   uint16 flags;
 
   uint8 ssid_count;
   uint8 reserved[3];
   wlc_ssid_t ssids[];
} wl_ssid_whitelist_t;
 
#define ROAM_EXP_EVENT_VERSION       1
 
typedef struct wl_roam_exp_event {
 
   uint16 version;
   uint16 flags;
   wlc_ssid_t cur_ssid;
} wl_roam_exp_event_t;
 
/** scan params for extended join */
typedef struct wl_join_scan_params {
   uint8 scan_type;        /**< 0 use default, active or passive scan */
   uint8 PAD[3];
   int32 nprobes;            /**< -1 use default, number of probes per channel */
   int32 active_time;        /**< -1 use default, dwell time per channel for
                    * active scanning
                    */
   int32 passive_time;        /**< -1 use default, dwell time per channel
                    * for passive scanning
                    */
   int32 home_time;        /**< -1 use default, dwell time for the home channel
                    * between channel scans
                    */
} wl_join_scan_params_t;
 
#define wl_join_assoc_params_t wl_assoc_params_t
#define wl_join_assoc_params_v1_t wl_assoc_params_v1_t
/** extended join params */
typedef struct wl_extjoin_params {
   wlc_ssid_t ssid;                /**< {0, ""}: wildcard scan */
   wl_join_scan_params_t scan;
   wl_join_assoc_params_t assoc;   /**< optional field, but it must include the fixed portion
                     * of the wl_join_assoc_params_t struct when it does
                     * present.
                     */
} wl_extjoin_params_t;
 
typedef struct wl_extjoin_params_v1 {
   uint16 version;
   wlc_ssid_t ssid;        /**< {0, ""}: wildcard scan */
   wl_join_scan_params_t scan;
   wl_join_assoc_params_v1_t assoc; /**< optional field, but it must include the fixed portion
                    * of the wl_join_assoc_params_t struct when it does
                    * present.
                    */
} wl_extjoin_params_v1_t;
 
#define WL_EXTJOIN_PARAMS_FIXED_SIZE    (OFFSETOF(wl_extjoin_params_t, assoc) + \
                    WL_JOIN_ASSOC_PARAMS_FIXED_SIZE)
#define WL_EXTJOIN_PARAMS_FIXED_SIZE_V1    (OFFSETOF(wl_extjoin_params_v1_t, assoc) + \
                                WL_JOIN_ASSOC_PARAMS_FIXED_SIZE_V1)
#define ANT_SELCFG_MAX        4    /**< max number of antenna configurations */
#define MAX_STREAMS_SUPPORTED    4    /**< max number of streams supported */
typedef struct {
   uint8 ant_config[ANT_SELCFG_MAX];    /**< antenna configuration */
   uint8 num_antcfg;            /**< number of available antenna configurations */
} wlc_antselcfg_t;
 
/* This is obsolete.Pls add new fields by extending versioned structure.
 * cca_congest_ext_vX_t [X is latest version]
 */
typedef struct cca_congest {
   uint32 duration;        /**< millisecs spent sampling this channel */
   union {
       uint32 congest_ibss;    /**< millisecs in our bss (presumably this traffic will */
                   /**<  move if cur bss moves channels) */
       uint32 congest_me;    /**< millisecs in my own traffic */
   };
   union {
       uint32 congest_obss;    /**< traffic not in our bss */
       uint32 congest_notme;    /**< traffic not from/to me (including bc/mc) */
   };
   uint32 interference;        /**< millisecs detecting a non 802.11 interferer. */
   uint32 timestamp;        /**< second timestamp */
} cca_congest_t;
 
/* This is obsolete.Pls add new fields by extending versioned structure.
 * cca_congest_ext_channel_req_vX_t [X is latest version]
 */
typedef struct cca_congest_channel_req {
   chanspec_t chanspec;            /**< Which channel? */
   uint16 num_secs;            /**< How many secs worth of data */
   cca_congest_t    secs[1];        /**< Data */
} cca_congest_channel_req_t;
 
typedef struct cca_congest_ext {
   uint32 timestamp;        /**< second timestamp */
 
   /* Base structure of cca_congest_t: CCA statistics all inclusive */
   uint32 duration;        /**< millisecs spent sampling this channel */
   uint32 congest_meonly;        /**< millisecs in my own traffic (TX + RX) */
   uint32 congest_ibss;        /**< millisecs in our bss (presumably this traffic will */
                   /**<  move if cur bss moves channels) */
   uint32 congest_obss;        /**< traffic not in our bss */
   uint32 interference;        /**< millisecs detecting a non 802.11 interferer. */
 
   /* CCA statistics for non PM only */
   uint32 duration_nopm;        /**< millisecs spent sampling this channel */
   uint32 congest_meonly_nopm;    /**< millisecs in my own traffic (TX + RX) */
   uint32 congest_ibss_nopm;    /**< millisecs in our bss (presumably this traffic will */
                   /**<  move if cur bss moves channels) */
   uint32 congest_obss_nopm;    /**< traffic not in our bss */
   uint32 interference_nopm;    /**< millisecs detecting a non 802.11 interferer. */
 
   /* CCA statistics for during PM only */
   uint32 duration_pm;        /**< millisecs spent sampling this channel */
   uint32 congest_meonly_pm;    /**< millisecs in my own traffic (TX + RX) */
   uint32 congest_ibss_pm;        /**< millisecs in our bss (presumably this traffic will */
                   /**<  move if cur bss moves channels) */
   uint32 congest_obss_pm;        /**< traffic not in our bss */
   uint32 interference_pm;        /**< millisecs detecting a non 802.11 interferer. */
} cca_congest_ext_t;
 
typedef struct cca_congest_ext_v2 {
   uint32 timestamp;        /**< second timestamp */
 
   /* Base structure of cca_congest_t: CCA statistics all inclusive */
   uint32 duration;        /**< millisecs spent sampling this channel */
   uint32 congest_meonly;        /**< millisecs in my own traffic (TX + RX) */
   uint32 congest_ibss;        /**< millisecs in our bss (presumably this traffic will */
                   /**<  move if cur bss moves channels) */
   uint32 congest_obss;        /**< traffic not in our bss */
   uint32 interference;        /**< millisecs detecting a non 802.11 interferer. */
 
   /* CCA statistics for non PM only */
   uint32 duration_nopm;        /**< millisecs spent sampling this channel */
   uint32 congest_meonly_nopm;    /**< millisecs in my own traffic (TX + RX) */
   uint32 congest_ibss_nopm;    /**< millisecs in our bss (presumably this traffic will */
                   /**<  move if cur bss moves channels) */
   uint32 congest_obss_nopm;    /**< traffic not in our bss */
   uint32 interference_nopm;    /**< millisecs detecting a non 802.11 interferer. */
 
   /* CCA statistics for during PM only */
   uint32 duration_pm;        /**< millisecs spent sampling this channel */
   uint32 congest_meonly_pm;    /**< millisecs in my own traffic (TX + RX) */
   uint32 congest_ibss_pm;        /**< millisecs in our bss (presumably this traffic will */
                   /**<  move if cur bss moves channels) */
   uint32 congest_obss_pm;        /**< traffic not in our bss */
   uint32 interference_pm;        /**< millisecs detecting a non 802.11 interferer. */
   uint32 radio_on_time;        /* Awake time on this channel */
   uint32 cca_busy_time;        /* CCA is held busy on this channel */
} cca_congest_ext_v2_t;
 
#define WL_CCA_EXT_REQ_VER        0u
#define WL_CCA_EXT_REQ_VER_V2        2u
#define WL_CCA_EXT_REQ_VER_V3        3u
 
typedef struct cca_congest_ext_channel_req {
   uint16 ver;                /**< version of this struct */
   uint16 len;                /**< len of this structure */
   chanspec_t chanspec;            /**< Which channel? */
   uint16 num_secs;            /**< How many secs worth of data */
   struct cca_congest_ext secs[1];        /**< Data - 3 sets for ALL - non-PM - PM */
} cca_congest_ext_channel_req_t;
 
typedef struct cca_congest_ext_channel_req_v2 {
   uint16 ver;                    /**< version of this struct */
   uint16 len;                    /**< len of this structure */
   chanspec_t chanspec;                /**< Which channel? */
   uint16 num_secs;                /* How many secs worth of data */
   cca_congest_ext_v2_t secs[1];            /* Data - 3 sets for ALL - non-PM - PM */
} cca_congest_ext_channel_req_v2_t;
 
/* Struct holding all channels cca statistics */
typedef struct cca_congest_ext_channel_req_v3 {
   uint16            ver;
   uint16            len;
   uint8            PAD[2];
   uint16            num_of_entries;
   cca_congest_ext_channel_req_v2_t per_chan_stats[1];
} cca_congest_ext_channel_req_v3_t;
 
typedef struct {
   uint32 duration;    /**< millisecs spent sampling this channel */
   uint32 congest;        /**< millisecs detecting busy CCA */
   uint32 timestamp;    /**< second timestamp */
} cca_congest_simple_t;
 
/* The following two structure must have same first 4 fields.
 * The cca_chan_qual_event_t is used to report CCA in older formats and NF.
 * The cca_only_chan_qual_event_t is used to report CCA only with newer format.
 */
typedef struct {
   uint16 status;
   uint16 id;
   chanspec_t chanspec;                /**< Which channel? */
   uint16 len;
   union {
       cca_congest_simple_t  cca_busy;        /**< CCA busy */
       cca_congest_t cca_busy_ext;        /**< Extended CCA report */
       int32 noise;                /**< noise floor */
   };
} cca_chan_qual_event_t;
 
typedef struct {
   uint16 status;
   uint16 id;
   chanspec_t chanspec;                /**< Which channel? */
   uint16 len;
   union {
       cca_congest_simple_t  cca_busy;        /**< CCA busy */
       struct {
           cca_congest_t cca_busy_ext;    /**< Extended CCA report */
           cca_congest_t cca_busy_nopm;    /**< Extedned CCA report (PM awake time) */
           cca_congest_t cca_busy_pm;    /**< Extedned CCA report (PM sleep time) */
       };
   };
} cca_only_chan_qual_event_t;
 
typedef struct {
   uint16 status;                    /* Indicates the status of event */
   uint16 id;
   /* id is used to indicate the number of bytes to read */
   chanspec_t chanspec;                /**< Which channel? */
   uint16 len;
   union {
       cca_congest_simple_t  cca_busy;        /**< CCA busy */
       struct {
           cca_congest_t cca_busy_ext;    /**< Extended CCA report */
           cca_congest_t cca_busy_nopm;    /**< Extedned CCA report (PM awake time) */
           cca_congest_t cca_busy_pm;    /**< Extedned CCA report (PM sleep time) */
       };
   };
   int32 ofdm_desense;
} cca_only_chan_qual_event_v2_t;
 
typedef struct {
   uint32 msrmnt_time;    /**< Time for Measurement (msec) */
   uint32 msrmnt_done;    /**< flag set when measurement complete */
   char buf[];
} cca_stats_n_flags;
 
typedef struct {
   uint32 msrmnt_query;    /* host to driver query for measurement done */
   uint32 time_req;        /* time required for measurement */
   uint8 report_opt;       /* option to print different stats in report */
   uint8 PAD[3];
} cca_msrmnt_query;
 
/* interference sources */
enum interference_source {
   ITFR_NONE = 0,            /**< interference */
   ITFR_PHONE,            /**< wireless phone */
   ITFR_VIDEO_CAMERA,        /**< wireless video camera */
   ITFR_MICROWAVE_OVEN,        /**< microwave oven */
   ITFR_BABY_MONITOR,        /**< wireless baby monitor */
   ITFR_BLUETOOTH,            /**< bluetooth */
   ITFR_VIDEO_CAMERA_OR_BABY_MONITOR,    /**< wireless camera or baby monitor */
   ITFR_BLUETOOTH_OR_BABY_MONITOR,    /**< bluetooth or baby monitor */
   ITFR_VIDEO_CAMERA_OR_PHONE,    /**< video camera or phone */
   ITFR_UNIDENTIFIED        /**< interference from unidentified source */
};
 
/** structure for interference source report */
typedef struct {
   uint32 flags;        /**< flags.  bit definitions below */
   uint32 source;        /**< last detected interference source */
   uint32 timestamp;    /**< second timestamp on interferenced flag change */
} interference_source_rep_t;
 
#define WLC_CNTRY_BUF_SZ    4        /**< Country string is 3 bytes + NUL */
 
typedef struct wl_country {
   char country_abbrev[WLC_CNTRY_BUF_SZ];    /**< nul-terminated country code used in
                        * the Country IE
                        */
   int32 rev;                /**< revision specifier for ccode
                        * on set, -1 indicates unspecified.
                        * on get, rev >= 0
                        */
   char ccode[WLC_CNTRY_BUF_SZ];        /**< nul-terminated built-in country code.
                        * variable length, but fixed size in
                        * struct allows simple allocation for
                        * expected country strings <= 3 chars.
                        */
} wl_country_t;
 
#define CCODE_INFO_VERSION 1
 
typedef enum wl_ccode_role {
   WLC_CCODE_ROLE_ACTIVE = 0,
   WLC_CCODE_ROLE_HOST,
   WLC_CCODE_ROLE_80211D_ASSOC,
   WLC_CCODE_ROLE_80211D_SCAN,
   WLC_CCODE_ROLE_DEFAULT,
   WLC_CCODE_ROLE_DEFAULT_SROM_BKUP,
   WLC_CCODE_LAST
} wl_ccode_role_t;
#define WLC_NUM_CCODE_INFO WLC_CCODE_LAST
 
typedef struct wl_ccode_entry {
   uint16 reserved;
   uint8 band;
   uint8 role;
   char    ccode[WLC_CNTRY_BUF_SZ];
} wl_ccode_entry_t;
 
typedef struct wl_ccode_info {
   uint16 version;
   uint16 count;   /**< Number of ccodes entries in the set */
   wl_ccode_entry_t ccodelist[1];
} wl_ccode_info_t;
#define WL_CCODE_INFO_FIXED_LEN    OFFSETOF(wl_ccode_info_t, ccodelist)
typedef struct wl_channels_in_country {
   uint32 buflen;
   uint32 band;
   char country_abbrev[WLC_CNTRY_BUF_SZ];
   uint32 count;
   uint32 channel[1];
} wl_channels_in_country_t;
 
typedef struct wl_country_list {
   uint32 buflen;
   uint32 band_set;
   uint32 band;
   uint32 count;
   char country_abbrev[1];
} wl_country_list_t;
 
typedef struct wl_rm_req_elt {
   int8    type;
   int8    flags;
   chanspec_t    chanspec;
   uint32    token;        /**< token for this measurement */
   uint32    tsf_h;        /**< TSF high 32-bits of Measurement start time */
   uint32    tsf_l;        /**< TSF low 32-bits */
   uint32    dur;        /**< TUs */
} wl_rm_req_elt_t;
 
typedef struct wl_rm_req {
   uint32    token;        /**< overall measurement set token */
   uint32    count;        /**< number of measurement requests */
   void    *cb;        /**< completion callback function: may be NULL */
   void    *cb_arg;    /**< arg to completion callback function */
   wl_rm_req_elt_t    req[1];    /**< variable length block of requests */
} wl_rm_req_t;
#define WL_RM_REQ_FIXED_LEN    OFFSETOF(wl_rm_req_t, req)
 
typedef struct wl_rm_rep_elt {
   int8    type;
   int8    flags;
   chanspec_t    chanspec;
   uint32    token;        /**< token for this measurement */
   uint32    tsf_h;        /**< TSF high 32-bits of Measurement start time */
   uint32    tsf_l;        /**< TSF low 32-bits */
   uint32    dur;        /**< TUs */
   uint32    len;        /**< byte length of data block */
   uint8    data[1];    /**< variable length data block */
} wl_rm_rep_elt_t;
#define WL_RM_REP_ELT_FIXED_LEN    24    /**< length excluding data block */
 
#define WL_RPI_REP_BIN_NUM 8
typedef struct wl_rm_rpi_rep {
   uint8    rpi[WL_RPI_REP_BIN_NUM];
   int8    rpi_max[WL_RPI_REP_BIN_NUM];
} wl_rm_rpi_rep_t;
 
typedef struct wl_rm_rep {
   uint32    token;        /**< overall measurement set token */
   uint32    len;        /**< length of measurement report block */
   wl_rm_rep_elt_t    rep[1];    /**< variable length block of reports */
} wl_rm_rep_t;
#define WL_RM_REP_FIXED_LEN    8
 
#ifdef BCMCCX
#define LEAP_USER_MAX        32
#define LEAP_DOMAIN_MAX        32
#define LEAP_PASSWORD_MAX    32
 
typedef struct wl_leap_info {
   wlc_ssid_t ssid;
   uint8 user_len;
   uint8 user[LEAP_USER_MAX];
   uint8 password_len;
   uint8 password[LEAP_PASSWORD_MAX];
   uint8 domain_len;
   uint8 domain[LEAP_DOMAIN_MAX];
   uint8 PAD;
} wl_leap_info_t;
 
typedef struct wl_leap_list {
   uint32 buflen;
   uint32 version;
   uint32 count;
   wl_leap_info_t leap_info[1];
} wl_leap_list_t;
#endif    /* BCMCCX */
 
typedef enum sup_auth_status {
   /* Basic supplicant authentication states */
   WLC_SUP_DISCONNECTED = 0,
   WLC_SUP_CONNECTING,
   WLC_SUP_IDREQUIRED,
   WLC_SUP_AUTHENTICATING,
   WLC_SUP_AUTHENTICATED,
   WLC_SUP_KEYXCHANGE,
   WLC_SUP_KEYED,
   WLC_SUP_TIMEOUT,
   WLC_SUP_LAST_BASIC_STATE,
 
   /* Extended supplicant authentication states */
   /** Waiting to receive handshake msg M1 */
   WLC_SUP_KEYXCHANGE_WAIT_M1 = WLC_SUP_AUTHENTICATED,
   /** Preparing to send handshake msg M2 */
   WLC_SUP_KEYXCHANGE_PREP_M2 = WLC_SUP_KEYXCHANGE,
   /* Waiting to receive handshake msg M3 */
   WLC_SUP_KEYXCHANGE_WAIT_M3 = WLC_SUP_LAST_BASIC_STATE,
   WLC_SUP_KEYXCHANGE_PREP_M4,    /**< Preparing to send handshake msg M4 */
   WLC_SUP_KEYXCHANGE_WAIT_G1,    /**< Waiting to receive handshake msg G1 */
   WLC_SUP_KEYXCHANGE_PREP_G2    /**< Preparing to send handshake msg G2 */
} sup_auth_status_t;
 
typedef struct wl_wsec_key {
   uint32        index;        /**< key index */
   uint32        len;        /**< key length */
   uint8        data[DOT11_MAX_KEY_SIZE];    /**< key data */
   uint32        pad_1[18];
   uint32        algo;        /**< CRYPTO_ALGO_AES_CCM, CRYPTO_ALGO_WEP128, etc */
   uint32        flags;        /**< misc flags */
   uint32        pad_2[2];
   int32        pad_3;
   int32        iv_initialized;    /**< has IV been initialized already? */
   int32        pad_4;
   /* Rx IV */
   struct {
       uint32    hi;        /**< upper 32 bits of IV */
       uint16    lo;        /**< lower 16 bits of IV */
       uint16    PAD;
   } rxiv;
   uint32        pad_5[2];
   struct ether_addr ea;        /**< per station */
   uint16        PAD;
} wl_wsec_key_t;
 
/* Min length for PSK passphrase */
#define WSEC_MIN_PSK_LEN    8
/* Max length of supported passphrases for PSK */
#define WSEC_MAX_PSK_LEN    64
/* Max length of supported passphrases for SAE */
#define WSEC_MAX_PASSPHRASE_LEN 256u
/* Max length of SAE password ID */
#define WSEC_MAX_SAE_PASSWORD_ID 255u
 
/* Flag for key material needing passhash'ing */
#define WSEC_PASSPHRASE        1u
/* Flag indicating an SAE passphrase */
#define WSEC_SAE_PASSPHRASE    2u
 
/**receptacle for WLC_SET_WSEC_PMK parameter */
 
typedef struct wsec_pmk {
   ushort    key_len;        /* octets in key material */
   ushort    flags;            /* key handling qualification */
   uint8    key[WSEC_MAX_PASSPHRASE_LEN];    /* PMK material */
   uint16    opt_len;        /* optional field length */
   uint8    opt_tlvs[1];        /* optional filed in bcm_xtlv_t format */
} wsec_pmk_t;
 
typedef enum {
   WL_PMK_TLV_PASSWORD_ID  = 1,
   WL_PMK_TLV_SSID        = 2,
   WL_PMK_TLV_BSSID    = 3
} wl_pmk_tlv_types_t;
 
#define WL_AUTH_EVENT_DATA_V1        0x1
#define WL_AUTH_EVENT_DATA_V2        0x2
 
/* tlv ids for auth event */
#define WL_AUTH_PMK_TLV_ID            1u
#define WL_AUTH_PMKID_TLV_ID        2u
#define WL_AUTH_PMKID_TYPE_TLV_ID    3u
#define WL_AUTH_SSID_TLV_ID            4u
 
#define WL_AUTH_PMKID_TYPE_BSSID    1u
#define WL_AUTH_PMKID_TYPE_SSID        2u
/* AUTH event data
* pmk and pmkid in case of SAE auth
* xtlvs will be 32 bit alligned
*/
typedef struct wl_auth_event {
   uint16 version;
   uint16 length;
   uint8 xtlvs[];
} wl_auth_event_t;
 
#define WL_AUTH_EVENT_FIXED_LEN_V1    OFFSETOF(wl_auth_event_t, xtlvs)
#define WL_AUTH_EVENT_FIXED_LEN_V2    OFFSETOF(wl_auth_event_t, xtlvs)
 
#define WL_PMKSA_EVENT_DATA_V1    1u
 
/* tlv ids for PMKSA event */
#define WL_PMK_TLV_ID        1u
#define WL_PMKID_TLV_ID        2u
#define WL_PEER_ADDR_TLV_ID    3u
 
/* PMKSA event data structure */
typedef struct wl_pmksa_event {
   uint16 version;
   uint16 length;
   uint8 xtlvs[];
} wl_pmksa_event_t;
 
#define WL_PMKSA_EVENT_FIXED_LEN_V1    OFFSETOF(wl_pmksa_event_t, xtlvs)
 
#define FILS_CACHE_ID_LEN    2u
#define PMK_LEN_MAX        48u
 
typedef struct _pmkid_v1 {
   struct ether_addr    BSSID;
   uint8                PMKID[WPA2_PMKID_LEN];
} pmkid_v1_t;
 
#define PMKID_ELEM_V2_LENGTH (sizeof(struct ether_addr) + WPA2_PMKID_LEN + PMK_LEN_MAX + \
   sizeof(ssid_info_t) + FILS_CACHE_ID_LEN)
 
typedef struct _pmkid_v2 {
   uint16                length; /* Should match PMKID_ELEM_VX_LENGTH */
   struct ether_addr    BSSID;
   uint8                PMKID[WPA2_PMKID_LEN];
   uint8                pmk[PMK_LEN_MAX]; /* for FILS key deriviation */
   uint16                pmk_len;
   ssid_info_t            ssid;
   uint8                fils_cache_id[FILS_CACHE_ID_LEN];
} pmkid_v2_t;
 
#define PMKID_LIST_VER_2    2
 
typedef struct _pmkid_v3 {
   struct ether_addr    bssid;
   uint8            pmkid[WPA2_PMKID_LEN];
   uint8            pmkid_len;
   uint8            pmk[PMK_LEN_MAX];
   uint8            pmk_len;
   uint16            fils_cache_id; /* 2-byte length */
   uint8            akm;
   uint8            ssid_len;
   uint8            ssid[DOT11_MAX_SSID_LEN]; /* For FILS, to save ESSID */
                             /* one pmkid used in whole ESS */
   uint32            time_left; /* remaining time until expirary in sec. */
                      /* 0 means expired, all 0xFF means never expire */
} pmkid_v3_t;
 
#define PMKID_LIST_VER_3    3
typedef struct _pmkid_list_v1 {
   uint32    npmkid;
   pmkid_v1_t    pmkid[1];
} pmkid_list_v1_t;
 
typedef struct _pmkid_list_v2 {
   uint16  version;
   uint16    length;
   pmkid_v2_t    pmkid[1];
} pmkid_list_v2_t;
 
#define PMKDB_SET_IOVAR 1u
#define PMKDB_GET_IOVAR 2u
#define PMKDB_CLEAR_IOVAR 4u
 
typedef struct _pmkid_list_v3 {
   uint16        version;
   uint16        length;
   uint16        count;
   uint16          flag;
   pmkid_v3_t    pmkid[];
} pmkid_list_v3_t;
 
#ifndef PMKID_VERSION_ENABLED
/* pmkid structure before versioning. legacy. DONOT update anymore here */
typedef pmkid_v1_t pmkid_t;
typedef pmkid_list_v1_t pmkid_list_t;
#endif /* PMKID_VERSION_ENABLED */
 
typedef struct _pmkid_cand {
   struct ether_addr    BSSID;
   uint8            preauth;
} pmkid_cand_t;
 
typedef struct _pmkid_cand_list {
   uint32    npmkid_cand;
   pmkid_cand_t    pmkid_cand[1];
} pmkid_cand_list_t;
 
#define WL_STA_ANT_MAX        4    /**< max possible rx antennas */
 
typedef struct wl_assoc_info {
   uint32        req_len;
   uint32        resp_len;
   uint32        flags;
   struct dot11_assoc_req req;
   struct ether_addr reassoc_bssid; /**< used in reassoc's */
   struct dot11_assoc_resp resp;
   uint32        state;
} wl_assoc_info_t;
 
/** srom read/write struct passed through ioctl */
typedef struct {
   uint32    byteoff;    /**< byte offset */
   uint32    nbytes;        /**< number of bytes */
   uint16    buf[];
} srom_rw_t;
 
#define CISH_FLAG_PCIECIS    (1 << 15)    /**< write CIS format bit for PCIe CIS */
 
/** similar cis (srom or otp) struct [iovar: may not be aligned] */
typedef struct {
   uint16    source;        /**< cis source */
   uint16    flags;        /**< flags */
   uint32    byteoff;    /**< byte offset */
   uint32    nbytes;        /**< number of bytes */
   /* data follows here */
} cis_rw_t;
 
/** R_REG and W_REG struct passed through ioctl */
typedef struct {
   uint32    byteoff;    /**< byte offset of the field in d11regs_t */
   uint32    val;        /**< read/write value of the field */
   uint32    size;        /**< sizeof the field */
   uint32    band;        /**< band (optional) */
} rw_reg_t;
 
/**
 * Structure used by GET/SET_ATTEN ioctls - it controls power in b/g-band
 * PCL - Power Control Loop
 */
typedef struct {
   uint16    auto_ctrl;    /**< WL_ATTEN_XX */
   uint16    bb;        /**< Baseband attenuation */
   uint16    radio;        /**< Radio attenuation */
   uint16    txctl1;        /**< Radio TX_CTL1 value */
} atten_t;
 
/** Per-AC retry parameters */
struct wme_tx_params_s {
   uint8  short_retry;
   uint8  short_fallback;
   uint8  long_retry;
   uint8  long_fallback;
   uint16 max_rate;  /**< In units of 512 Kbps */
};
 
typedef struct wme_tx_params_s wme_tx_params_t;
 
#define WL_WME_TX_PARAMS_IO_BYTES (sizeof(wme_tx_params_t) * AC_COUNT)
 
/**Used to get specific link/ac parameters */
typedef struct {
   int32 ac;
   uint8 val;
   struct ether_addr ea;
   uint8 PAD;
} link_val_t;
 
#define WL_PM_MUTE_TX_VER 1
 
typedef struct wl_pm_mute_tx {
   uint16 version;        /**< version */
   uint16 len;        /**< length */
   uint16 deadline;    /**< deadline timer (in milliseconds) */
   uint8  enable;        /**< set to 1 to enable mode; set to 0 to disable it */
   uint8 PAD;
} wl_pm_mute_tx_t;
 
/*
 * Pay attention to version if structure changes.
 */
 
/* sta_info_t version 4 */
typedef struct {
   uint16            ver;        /**< version of this struct */
   uint16            len;        /**< length in bytes of this structure */
   uint16            cap;        /**< sta's advertised capabilities */
   uint16            PAD;
   uint32            flags;        /**< flags defined below */
   uint32            idle;        /**< time since data pkt rx'd from sta */
   struct ether_addr    ea;        /**< Station address */
   uint16            PAD;
   wl_rateset_t    rateset;    /**< rateset in use */
   uint32            in;        /**< seconds elapsed since associated */
   uint32            listen_interval_inms; /**< Min Listen interval in ms for this STA */
   uint32            tx_pkts;    /**< # of user packets transmitted (unicast) */
   uint32            tx_failures;    /**< # of user packets failed */
   uint32            rx_ucast_pkts;    /**< # of unicast packets received */
   uint32            rx_mcast_pkts;    /**< # of multicast packets received */
   uint32            tx_rate;    /**< Rate used by last tx frame */
   uint32            rx_rate;    /**< Rate of last successful rx frame */
   uint32            rx_decrypt_succeeds;    /**< # of packet decrypted successfully */
   uint32            rx_decrypt_failures;    /**< # of packet decrypted unsuccessfully */
   uint32            tx_tot_pkts;    /**< # of user tx pkts (ucast + mcast) */
   uint32            rx_tot_pkts;    /**< # of data packets recvd (uni + mcast) */
   uint32            tx_mcast_pkts;    /**< # of mcast pkts txed */
   uint64            tx_tot_bytes;    /**< data bytes txed (ucast + mcast) */
   uint64            rx_tot_bytes;    /**< data bytes recvd (ucast + mcast) */
   uint64            tx_ucast_bytes;    /**< data bytes txed (ucast) */
   uint64            tx_mcast_bytes;    /**< # data bytes txed (mcast) */
   uint64            rx_ucast_bytes;    /**< data bytes recvd (ucast) */
   uint64            rx_mcast_bytes;    /**< data bytes recvd (mcast) */
   int8            rssi[WL_STA_ANT_MAX]; /**< average rssi per antenna
                           * of data frames
                           */
   int8            nf[WL_STA_ANT_MAX];    /**< per antenna noise floor */
   uint16            aid;            /**< association ID */
   uint16            ht_capabilities;    /**< advertised ht caps */
   uint16            vht_flags;        /**< converted vht flags */
   uint16            PAD;
   uint32            tx_pkts_retried;    /**< # of frames where a retry was
                            * necessary
                            */
   uint32            tx_pkts_retry_exhausted; /**< # of user frames where a retry
                             * was exhausted
                             */
   int8            rx_lastpkt_rssi[WL_STA_ANT_MAX]; /**< Per antenna RSSI of last
                                 * received data frame.
                                 */
   /* TX WLAN retry/failure statistics:
    * Separated for host requested frames and WLAN locally generated frames.
    * Include unicast frame only where the retries/failures can be counted.
    */
   uint32            tx_pkts_total;        /**< # user frames sent successfully */
   uint32            tx_pkts_retries;    /**< # user frames retries */
   uint32            tx_pkts_fw_total;    /**< # FW generated sent successfully */
   uint32            tx_pkts_fw_retries;    /**< # retries for FW generated frames */
   uint32            tx_pkts_fw_retry_exhausted;    /**< # FW generated where a retry
                                * was exhausted
                                */
   uint32            rx_pkts_retried;    /**< # rx with retry bit set */
   uint32            tx_rate_fallback;    /**< lowest fallback TX rate */
   /* Fields above this line are common to sta_info_t versions 4 and 5 */
 
   uint32            rx_dur_total;    /* total user RX duration (estimated) */
 
   chanspec_t        chanspec;       /** chanspec this sta is on */
   uint16            PAD;
   wl_rateset_args_v1_t    rateset_adv;    /* rateset along with mcs index bitmap */
   uint32            PAD;
} sta_info_v4_t;
 
/* Note: Version 4 is the latest version of sta_info_t.  Version 5 is abandoned.
 * Please add new fields to version 4, not version 5.
 */
/* sta_info_t version 5 */
typedef struct {
   uint16            ver;        /**< version of this struct */
   uint16            len;        /**< length in bytes of this structure */
   uint16            cap;        /**< sta's advertised capabilities */
   uint16            PAD;
   uint32            flags;        /**< flags defined below */
   uint32            idle;        /**< time since data pkt rx'd from sta */
   struct ether_addr    ea;        /**< Station address */
   uint16            PAD;
   wl_rateset_t        rateset;    /**< rateset in use */
   uint32            in;        /**< seconds elapsed since associated */
   uint32            listen_interval_inms; /**< Min Listen interval in ms for this STA */
   uint32            tx_pkts;    /**< # of user packets transmitted (unicast) */
   uint32            tx_failures;    /**< # of user packets failed */
   uint32            rx_ucast_pkts;    /**< # of unicast packets received */
   uint32            rx_mcast_pkts;    /**< # of multicast packets received */
   uint32            tx_rate;    /**< Rate used by last tx frame */
   uint32            rx_rate;    /**< Rate of last successful rx frame */
   uint32            rx_decrypt_succeeds;    /**< # of packet decrypted successfully */
   uint32            rx_decrypt_failures;    /**< # of packet decrypted unsuccessfully */
   uint32            tx_tot_pkts;    /**< # of user tx pkts (ucast + mcast) */
   uint32            rx_tot_pkts;    /**< # of data packets recvd (uni + mcast) */
   uint32            tx_mcast_pkts;    /**< # of mcast pkts txed */
   uint64            tx_tot_bytes;    /**< data bytes txed (ucast + mcast) */
   uint64            rx_tot_bytes;    /**< data bytes recvd (ucast + mcast) */
   uint64            tx_ucast_bytes;    /**< data bytes txed (ucast) */
   uint64            tx_mcast_bytes;    /**< # data bytes txed (mcast) */
   uint64            rx_ucast_bytes;    /**< data bytes recvd (ucast) */
   uint64            rx_mcast_bytes;    /**< data bytes recvd (mcast) */
   int8            rssi[WL_STA_ANT_MAX]; /**< average rssi per antenna
                           * of data frames
                           */
   int8            nf[WL_STA_ANT_MAX];    /**< per antenna noise floor */
   uint16            aid;            /**< association ID */
   uint16            ht_capabilities;    /**< advertised ht caps */
   uint16            vht_flags;        /**< converted vht flags */
   uint16            PAD;
   uint32            tx_pkts_retried;    /**< # of frames where a retry was
                            * necessary
                            */
   uint32            tx_pkts_retry_exhausted; /**< # of user frames where a retry
                             * was exhausted
                             */
   int8            rx_lastpkt_rssi[WL_STA_ANT_MAX]; /**< Per antenna RSSI of last
                                 * received data frame.
                                 */
   /* TX WLAN retry/failure statistics:
    * Separated for host requested frames and WLAN locally generated frames.
    * Include unicast frame only where the retries/failures can be counted.
    */
   uint32            tx_pkts_total;        /**< # user frames sent successfully */
   uint32            tx_pkts_retries;    /**< # user frames retries */
   uint32            tx_pkts_fw_total;    /**< # FW generated sent successfully */
   uint32            tx_pkts_fw_retries;    /**< # retries for FW generated frames */
   uint32            tx_pkts_fw_retry_exhausted;    /**< # FW generated where a retry
                                * was exhausted
                                */
   uint32            rx_pkts_retried;    /**< # rx with retry bit set */
   uint32            tx_rate_fallback;    /**< lowest fallback TX rate */
   /* Fields above this line are common to sta_info_t versions 4 and 5 */
 
   chanspec_t        chanspec;       /** chanspec this sta is on */
   uint16            PAD;
   wl_rateset_args_v1_t    rateset_adv;    /* rateset along with mcs index bitmap */
} sta_info_v5_t;
 
/*
 * Pay attention to version if structure changes.
 */
 
/* sta_info_t version 6
   changes to wl_rateset_args_t is leading to update this struct version as well.
 */
typedef struct sta_info_v6 {
   uint16            ver;        /**< version of this struct */
   uint16            len;        /**< length in bytes of this structure */
   uint16            cap;        /**< sta's advertised capabilities */
   uint16            PAD;
   uint32            flags;        /**< flags defined below */
   uint32            idle;        /**< time since data pkt rx'd from sta */
   struct ether_addr    ea;        /**< Station address */
   uint16            PAD;
   wl_rateset_t    rateset;    /**< rateset in use */
   uint32            in;        /**< seconds elapsed since associated */
   uint32            listen_interval_inms; /**< Min Listen interval in ms for this STA */
   uint32            tx_pkts;    /**< # of user packets transmitted (unicast) */
   uint32            tx_failures;    /**< # of user packets failed */
   uint32            rx_ucast_pkts;    /**< # of unicast packets received */
   uint32            rx_mcast_pkts;    /**< # of multicast packets received */
   uint32            tx_rate;    /**< Rate used by last tx frame */
   uint32            rx_rate;    /**< Rate of last successful rx frame */
   uint32            rx_decrypt_succeeds;    /**< # of packet decrypted successfully */
   uint32            rx_decrypt_failures;    /**< # of packet decrypted unsuccessfully */
   uint32            tx_tot_pkts;    /**< # of user tx pkts (ucast + mcast) */
   uint32            rx_tot_pkts;    /**< # of data packets recvd (uni + mcast) */
   uint32            tx_mcast_pkts;    /**< # of mcast pkts txed */
   uint64            tx_tot_bytes;    /**< data bytes txed (ucast + mcast) */
   uint64            rx_tot_bytes;    /**< data bytes recvd (ucast + mcast) */
   uint64            tx_ucast_bytes;    /**< data bytes txed (ucast) */
   uint64            tx_mcast_bytes;    /**< # data bytes txed (mcast) */
   uint64            rx_ucast_bytes;    /**< data bytes recvd (ucast) */
   uint64            rx_mcast_bytes;    /**< data bytes recvd (mcast) */
   int8            rssi[WL_STA_ANT_MAX]; /**< average rssi per antenna
                           * of data frames
                           */
   int8            nf[WL_STA_ANT_MAX];    /**< per antenna noise floor */
   uint16            aid;            /**< association ID */
   uint16            ht_capabilities;    /**< advertised ht caps */
   uint16            vht_flags;        /**< converted vht flags */
   uint16            PAD;
   uint32            tx_pkts_retried;    /**< # of frames where a retry was
                            * necessary
                            */
   uint32            tx_pkts_retry_exhausted; /**< # of user frames where a retry
                             * was exhausted
                             */
   int8            rx_lastpkt_rssi[WL_STA_ANT_MAX]; /**< Per antenna RSSI of last
                                 * received data frame.
                                 */
   /* TX WLAN retry/failure statistics:
    * Separated for host requested frames and WLAN locally generated frames.
    * Include unicast frame only where the retries/failures can be counted.
    */
   uint32            tx_pkts_total;        /**< # user frames sent successfully */
   uint32            tx_pkts_retries;    /**< # user frames retries */
   uint32            tx_pkts_fw_total;    /**< # FW generated sent successfully */
   uint32            tx_pkts_fw_retries;    /**< # retries for FW generated frames */
   uint32            tx_pkts_fw_retry_exhausted;    /**< # FW generated where a retry
                                * was exhausted
                                */
   uint32            rx_pkts_retried;    /**< # rx with retry bit set */
   uint32            tx_rate_fallback;    /**< lowest fallback TX rate */
   /* Fields above this line are common to sta_info_t versions 4 and 5 */
 
   uint32            rx_dur_total;    /* total user RX duration (estimated) */
 
   chanspec_t        chanspec;       /** chanspec this sta is on */
   uint16            PAD;
   wl_rateset_args_v2_t    rateset_adv;    /* rateset along with mcs index bitmap */
} sta_info_v6_t;
 
/*
 * Pay attention to version if structure changes.
 */
 
/* sta_info_t version 7
   changes to wl_rateset_args_t is leading to update this struct version as well.
 */
typedef struct sta_info_v7 {
   uint16            ver;        /**< version of this struct */
   uint16            len;        /**< length in bytes of this structure */
   uint16            cap;        /**< sta's advertised capabilities */
   uint16            PAD;
   uint32            flags;        /**< flags defined below */
   uint32            idle;        /**< time since data pkt rx'd from sta */
   struct ether_addr    ea;        /**< Station address */
   uint16            PAD;
   wl_rateset_t        rateset;    /**< rateset in use */
   uint32            in;        /**< seconds elapsed since associated */
   uint32            listen_interval_inms; /**< Min Listen interval in ms for this STA */
   uint32            tx_pkts;    /**< # of user packets transmitted (unicast) */
   uint32            tx_failures;    /**< # of user packets failed */
   uint32            rx_ucast_pkts;    /**< # of unicast packets received */
   uint32            rx_mcast_pkts;    /**< # of multicast packets received */
   uint32            tx_rate;    /**< Rate used by last tx frame */
   uint32            rx_rate;    /**< Rate of last successful rx frame */
   uint32            rx_decrypt_succeeds;    /**< # of packet decrypted successfully */
   uint32            rx_decrypt_failures;    /**< # of packet decrypted unsuccessfully */
   uint32            tx_tot_pkts;    /**< # of user tx pkts (ucast + mcast) */
   uint32            rx_tot_pkts;    /**< # of data packets recvd (uni + mcast) */
   uint32            tx_mcast_pkts;    /**< # of mcast pkts txed */
   uint64            tx_tot_bytes;    /**< data bytes txed (ucast + mcast) */
   uint64            rx_tot_bytes;    /**< data bytes recvd (ucast + mcast) */
   uint64            tx_ucast_bytes;    /**< data bytes txed (ucast) */
   uint64            tx_mcast_bytes;    /**< # data bytes txed (mcast) */
   uint64            rx_ucast_bytes;    /**< data bytes recvd (ucast) */
   uint64            rx_mcast_bytes;    /**< data bytes recvd (mcast) */
   int8            rssi[WL_STA_ANT_MAX]; /**< average rssi per antenna
                           * of data frames
                           */
   int8            nf[WL_STA_ANT_MAX];    /**< per antenna noise floor */
   uint16            aid;            /**< association ID */
   uint16            ht_capabilities;    /**< advertised ht caps */
   uint16            vht_flags;        /**< converted vht flags */
   uint16            PAD;
   uint32            tx_pkts_retried;    /**< # of frames where a retry was
                            * necessary
                            */
   uint32            tx_pkts_retry_exhausted; /**< # of user frames where a retry
                             * was exhausted
                             */
   int8            rx_lastpkt_rssi[WL_STA_ANT_MAX]; /**< Per antenna RSSI of last
                                 * received data frame.
                                 */
   /* TX WLAN retry/failure statistics:
    * Separated for host requested frames and WLAN locally generated frames.
    * Include unicast frame only where the retries/failures can be counted.
    */
   uint32            tx_pkts_total;        /**< # user frames sent successfully */
   uint32            tx_pkts_retries;    /**< # user frames retries */
   uint32            tx_pkts_fw_total;    /**< # FW generated sent successfully */
   uint32            tx_pkts_fw_retries;    /**< # retries for FW generated frames */
   uint32            tx_pkts_fw_retry_exhausted;    /**< # FW generated where a retry
                                * was exhausted
                                */
   uint32            rx_pkts_retried;    /**< # rx with retry bit set */
   uint32            tx_rate_fallback;    /**< lowest fallback TX rate */
   /* Fields above this line are common to sta_info_t versions 4 and 5 */
 
   uint32            rx_dur_total;    /* total user RX duration (estimated) */
 
   chanspec_t        chanspec;       /** chanspec this sta is on */
   uint16            PAD;
   wl_rateset_args_v3_t    rateset_adv;    /* rateset along with mcs index bitmap */
} sta_info_v7_t;
 
/* define to help support one version older sta_info_t from user level
 * applications.
 */
#define WL_OLD_STAINFO_SIZE    OFFSETOF(sta_info_t, tx_tot_pkts)
 
#define WL_STA_VER_4        4
#define WL_STA_VER_5        5
#define WL_STA_VER_6        6u
/* FIXME: the user/branch should make the selection! */
#define WL_STA_VER        WL_STA_VER_4
 
#define SWDIV_STATS_VERSION_2 2
#define SWDIV_STATS_CURRENT_VERSION SWDIV_STATS_VERSION_2
 
struct wlc_swdiv_stats_v1 {
   uint32 auto_en;
   uint32 active_ant;
   uint32 rxcount;
   int32 avg_snr_per_ant0;
   int32 avg_snr_per_ant1;
   int32 avg_snr_per_ant2;
   uint32 swap_ge_rxcount0;
   uint32 swap_ge_rxcount1;
   uint32 swap_ge_snrthresh0;
   uint32 swap_ge_snrthresh1;
   uint32 swap_txfail0;
   uint32 swap_txfail1;
   uint32 swap_timer0;
   uint32 swap_timer1;
   uint32 swap_alivecheck0;
   uint32 swap_alivecheck1;
   uint32 rxcount_per_ant0;
   uint32 rxcount_per_ant1;
   uint32 acc_rxcount;
   uint32 acc_rxcount_per_ant0;
   uint32 acc_rxcount_per_ant1;
   uint32 tx_auto_en;
   uint32 tx_active_ant;
   uint32 rx_policy;
   uint32 tx_policy;
   uint32 cell_policy;
   uint32 swap_snrdrop0;
   uint32 swap_snrdrop1;
   uint32 mws_antsel_ovr_tx;
   uint32 mws_antsel_ovr_rx;
   uint8 swap_trig_event_id;
};
 
struct wlc_swdiv_stats_v2 {
   uint16    version;    /* version of the structure
                       * as defined by SWDIV_STATS_CURRENT_VERSION
                       */
   uint16    length;        /* length of the entire structure */
   uint32 auto_en;
   uint32 active_ant;
   uint32 rxcount;
   int32 avg_snr_per_ant0;
   int32 avg_snr_per_ant1;
   int32 avg_snr_per_ant2;
   uint32 swap_ge_rxcount0;
   uint32 swap_ge_rxcount1;
   uint32 swap_ge_snrthresh0;
   uint32 swap_ge_snrthresh1;
   uint32 swap_txfail0;
   uint32 swap_txfail1;
   uint32 swap_timer0;
   uint32 swap_timer1;
   uint32 swap_alivecheck0;
   uint32 swap_alivecheck1;
   uint32 rxcount_per_ant0;
   uint32 rxcount_per_ant1;
   uint32 acc_rxcount;
   uint32 acc_rxcount_per_ant0;
   uint32 acc_rxcount_per_ant1;
   uint32 tx_auto_en;
   uint32 tx_active_ant;
   uint32 rx_policy;
   uint32 tx_policy;
   uint32 cell_policy;
   uint32 swap_snrdrop0;
   uint32 swap_snrdrop1;
   uint32 mws_antsel_ovr_tx;
   uint32 mws_antsel_ovr_rx;
   uint32 swap_trig_event_id;
};
 
#define    WLC_NUMRATES    16    /**< max # of rates in a rateset */
 
/**Used to get specific STA parameters */
typedef struct {
   uint32    val;
   struct ether_addr ea;
   uint16    PAD;
} scb_val_t;
 
/**Used by iovar versions of some ioctls, i.e. WLC_SCB_AUTHORIZE et al */
typedef struct {
   uint32 code;
   scb_val_t ioctl_args;
} authops_t;
 
/** channel encoding */
typedef struct channel_info {
   int32 hw_channel;
   int32 target_channel;
   int32 scan_channel;
} channel_info_t;
 
/** For ioctls that take a list of MAC addresses */
typedef struct maclist {
   uint32 count;            /**< number of MAC addresses */
   struct ether_addr ea[1];    /**< variable length array of MAC addresses */
} maclist_t;
 
typedef struct wds_client_info {
   char    ifname[INTF_NAME_SIZ];    /* WDS ifname */
   struct    ether_addr ea;        /* WDS client MAC address */
} wds_client_info_t;
 
#define WDS_MACLIST_MAGIC    0xFFFFFFFF
#define WDS_MACLIST_VERSION    1
 
/* For wds MAC list ioctls */
typedef struct wds_maclist {
   uint32 count;                /* Number of WDS clients */
   uint32 magic;                /* Magic number */
   uint32 version;                /* Version number */
   struct wds_client_info  client_list[1]; /* Variable length array of WDS clients */
} wds_maclist_t;
 
/**get pkt count struct passed through ioctl */
typedef struct get_pktcnt {
   uint32 rx_good_pkt;
   uint32 rx_bad_pkt;
   uint32 tx_good_pkt;
   uint32 tx_bad_pkt;
   uint32 rx_ocast_good_pkt; /**< unicast packets destined for others */
} get_pktcnt_t;
 
/* NINTENDO2 */
#define LQ_IDX_MIN              0
#define LQ_IDX_MAX              1
#define LQ_IDX_AVG              2
#define LQ_IDX_SUM              2
#define LQ_IDX_LAST             3
#define LQ_STOP_MONITOR         0
#define LQ_START_MONITOR        1
 
/** Get averages RSSI, Rx PHY rate and SNR values */
/* Link Quality */
typedef struct {
   int32 rssi[LQ_IDX_LAST];  /**< Array to keep min, max, avg rssi */
   int32 snr[LQ_IDX_LAST];   /**< Array to keep min, max, avg snr */
   int32 isvalid;            /**< Flag indicating whether above data is valid */
} wl_lq_t;
 
typedef enum wl_wakeup_reason_type {
   LCD_ON = 1,
   LCD_OFF,
   DRC1_WAKE,
   DRC2_WAKE,
   REASON_LAST
} wl_wr_type_t;
 
typedef struct {
   /** Unique filter id */
   uint32    id;
   /** stores the reason for the last wake up */
   uint8    reason;
   uint8    PAD[3];
} wl_wr_t;
 
/** Get MAC specific rate histogram command */
typedef struct {
   struct    ether_addr ea;    /**< MAC Address */
   uint8    ac_cat;    /**< Access Category */
   uint8    num_pkts;    /**< Number of packet entries to be averaged */
} wl_mac_ratehisto_cmd_t;
/** Get MAC rate histogram response */
/* deprecated after JAGUAR branch */
typedef struct {
   uint32    rate[DOT11_RATE_MAX + 1];    /**< Rates */
   uint32    mcs[WL_RATESET_SZ_HT_IOCTL * WL_TX_CHAINS_MAX];    /**< MCS counts */
   uint32    vht[WL_RATESET_SZ_VHT_MCS][WL_TX_CHAINS_MAX];    /**< VHT counts */
   uint32    tsf_timer[2][2];    /**< Start and End time for 8bytes value */
   uint32    prop11n_mcs[WLC_11N_LAST_PROP_MCS - WLC_11N_FIRST_PROP_MCS + 1]; /** MCS counts */
} wl_mac_ratehisto_res_t;
 
/* sta_info ecounters */
typedef struct {
   struct ether_addr   ea;                /* Station MAC addr */
   struct ether_addr   BSSID;            /* BSSID of the BSS */
   uint32              tx_pkts_fw_total;        /* # FW generated sent successfully */
   uint32              tx_pkts_fw_retries;        /* # retries for FW generated frames */
   uint32              tx_pkts_fw_retry_exhausted;    /* # FW generated which
                            * failed after retry
                            */
} sta_info_ecounters_t;
 
#define STAMON_MODULE_VER        1
 
/**Linux network driver ioctl encoding */
typedef struct wl_ioctl {
   uint32 cmd;    /**< common ioctl definition */
   void *buf;    /**< pointer to user buffer */
   uint32 len;    /**< length of user buffer */
   uint8 set;        /**< 1=set IOCTL; 0=query IOCTL */
   uint32 used;    /**< bytes read or written (optional) */
   uint32 needed;    /**< bytes needed (optional) */
} wl_ioctl_t;
 
#ifdef CONFIG_COMPAT
typedef struct compat_wl_ioctl {
   uint32 cmd;    /**< common ioctl definition */
   uint32 buf;    /**< pointer to user buffer */
   uint32 len;    /**< length of user buffer */
   uint8 set;        /**< 1=set IOCTL; 0=query IOCTL */
   uint32 used;    /**< bytes read or written (optional) */
   uint32 needed;    /**< bytes needed (optional) */
} compat_wl_ioctl_t;
#endif /* CONFIG_COMPAT */
 
#define WL_NUM_RATES_CCK        4 /**< 1, 2, 5.5, 11 Mbps */
#define WL_NUM_RATES_OFDM        8 /**< 6, 9, 12, 18, 24, 36, 48, 54 Mbps SISO/CDD */
#define WL_NUM_RATES_MCS_1STREAM    8 /**< MCS 0-7 1-stream rates - SISO/CDD/STBC/MCS */
#define WL_NUM_RATES_EXTRA_VHT        2 /**< Additional VHT 11AC rates */
#define WL_NUM_RATES_VHT        10
#define WL_NUM_RATES_VHT_ALL        (WL_NUM_RATES_VHT + WL_NUM_RATES_EXTRA_VHT)
#define WL_NUM_RATES_HE            12
#define WL_NUM_RATES_EHT        14
#define WL_NUM_RATES_MCS32        1
#define UC_PATH_LEN            128u /**< uCode path length */
 
/*
 * Structure for passing hardware and software
 * revision info up from the driver.
 */
typedef struct wlc_rev_info {
   uint32        vendorid;    /**< PCI vendor id */
   uint32        deviceid;    /**< device id of chip */
   uint32        radiorev;    /**< radio revision */
   uint32        chiprev;    /**< chip revision */
   uint32        corerev;    /**< core revision */
   uint32        boardid;    /**< board identifier (usu. PCI sub-device id) */
   uint32        boardvendor;    /**< board vendor (usu. PCI sub-vendor id) */
   uint32        boardrev;    /**< board revision */
   uint32        driverrev;    /**< driver version */
   uint32        ucoderev;    /**< uCode version */
   uint32        bus;        /**< bus type */
   uint32        chipnum;    /**< chip number */
   uint32        phytype;    /**< phy type */
   uint32        phyrev;        /**< phy revision */
   uint32        anarev;        /**< anacore rev */
   uint32        chippkg;    /**< chip package info */
   uint32        nvramrev;    /**< nvram revision number */
   uint32        phyminorrev;    /**< phy minor rev */
   uint32        coreminorrev;    /**< core minor rev */
   uint32        drvrev_major;    /**< driver version: major */
   uint32        drvrev_minor;    /**< driver version: minor */
   uint32        drvrev_rc;    /**< driver version: rc */
   uint32        drvrev_rc_inc;    /**< driver version: rc incremental */
   uint16        ucodeprebuilt;    /**< uCode prebuilt flag */
   uint16        ucodediffct;    /**< uCode diff count */
   uchar        ucodeurl[128u]; /* obsolete, kept for ROM compatiblity */
   uchar        ucodepath[UC_PATH_LEN]; /**< uCode URL or path */
} wlc_rev_info_t;
 
#define WL_REV_INFO_LEGACY_LENGTH    48
 
#define WL_BRAND_MAX 10
typedef struct wl_instance_info {
   uint32 instance;
   int8 brand[WL_BRAND_MAX];
   int8 PAD[4-(WL_BRAND_MAX%4)];
} wl_instance_info_t;
 
/** structure to change size of tx fifo */
typedef struct wl_txfifo_sz {
   uint16    magic;
   uint16    fifo;
   uint16    size;
} wl_txfifo_sz_t;
 
/* Transfer info about an IOVar from the driver */
/**Max supported IOV name size in bytes, + 1 for nul termination */
#define WLC_IOV_NAME_LEN    (32 + 1)
 
typedef struct wlc_iov_trx_s {
   uint8 module;
   uint8 type;
   char name[WLC_IOV_NAME_LEN];
} wlc_iov_trx_t;
 
/** bump this number if you change the ioctl interface */
#define WLC_IOCTL_VERSION    2
#define WLC_IOCTL_VERSION_LEGACY_IOTYPES    1
/* ifdef EXT_STA */
typedef struct _wl_assoc_result {
   ulong associated;
   ulong NDIS_auth;
   ulong NDIS_infra;
} wl_assoc_result_t;
/* EXT_STA */
 
#define WL_PHY_PAVARS_LEN    64    /**< Phytype, Bandrange, chain, a[0], b[0], c[0], d[0] .. */
 
#define WL_PHY_PAVAR_VER    1    /**< pavars version */
#define WL_PHY_PAVARS2_NUM    3    /**< a1, b0, b1 */
typedef struct wl_pavars2 {
   uint16 ver;        /**< version of this struct */
   uint16 len;        /**< len of this structure */
   uint16 inuse;        /**< driver return 1 for a1,b0,b1 in current band range */
   uint16 phy_type;    /**< phy type */
   uint16 bandrange;
   uint16 chain;
   uint16 inpa[WL_PHY_PAVARS2_NUM];    /**< phy pavars for one band range */
} wl_pavars2_t;
 
typedef struct wl_po {
   uint16    phy_type;    /**< Phy type */
   uint16    band;
   uint16    cckpo;
   uint16    PAD;
   uint32    ofdmpo;
   uint16    mcspo[8];
} wl_po_t;
 
#define WL_NUM_RPCALVARS 5    /**< number of rpcal vars */
 
typedef struct wl_rpcal {
   uint16 value;
   uint16 update;
} wl_rpcal_t;
 
#define WL_NUM_RPCALPHASEVARS 5    /* number of rpcal phase vars */
 
typedef struct wl_rpcal_phase {
   uint16 value;
   uint16 update;
} wl_rpcal_phase_t;
 
typedef struct wl_aci_args {
   int32 enter_aci_thresh; /* Trigger level to start detecting ACI */
   int32 exit_aci_thresh; /* Trigger level to exit ACI mode */
   int32 usec_spin; /* microsecs to delay between rssi samples */
   int32 glitch_delay; /* interval between ACI scans when glitch count is consistently high */
   uint16 nphy_adcpwr_enter_thresh;    /**< ADC power to enter ACI mitigation mode */
   uint16 nphy_adcpwr_exit_thresh;    /**< ADC power to exit ACI mitigation mode */
   uint16 nphy_repeat_ctr;        /**< Number of tries per channel to compute power */
   uint16 nphy_num_samples;    /**< Number of samples to compute power on one channel */
   uint16 nphy_undetect_window_sz;    /**< num of undetects to exit ACI Mitigation mode */
   uint16 nphy_b_energy_lo_aci;    /**< low ACI power energy threshold for bphy */
   uint16 nphy_b_energy_md_aci;    /**< mid ACI power energy threshold for bphy */
   uint16 nphy_b_energy_hi_aci;    /**< high ACI power energy threshold for bphy */
   uint16 nphy_noise_noassoc_glitch_th_up; /**< wl interference 4 */
   uint16 nphy_noise_noassoc_glitch_th_dn;
   uint16 nphy_noise_assoc_glitch_th_up;
   uint16 nphy_noise_assoc_glitch_th_dn;
   uint16 nphy_noise_assoc_aci_glitch_th_up;
   uint16 nphy_noise_assoc_aci_glitch_th_dn;
   uint16 nphy_noise_assoc_enter_th;
   uint16 nphy_noise_noassoc_enter_th;
   uint16 nphy_noise_assoc_rx_glitch_badplcp_enter_th;
   uint16 nphy_noise_noassoc_crsidx_incr;
   uint16 nphy_noise_assoc_crsidx_incr;
   uint16 nphy_noise_crsidx_decr;
} wl_aci_args_t;
 
#define WL_ACI_ARGS_LEGACY_LENGTH    16    /**< bytes of pre NPHY aci args */
 
#define    WL_MACFIFO_PLAY_ARGS_T_VERSION    1u    /* version of wl_macfifo_play_args_t struct */
 
enum wl_macfifo_play_flags {
   WL_MACFIFO_PLAY_STOP =        0x00u,    /* stop playing samples */
   WL_MACFIFO_PLAY_START =        0x01u,    /* start playing samples */
   WL_MACFIFO_PLAY_LOAD =        0x02u,    /* for set: load samples
                          for get: samples are loaded
                        */
   WL_MACFIFO_PLAY_GET_MAX_SIZE =    0x10u,    /* get the macfifo buffer size */
   WL_MACFIFO_PLAY_GET_STATUS =    0x20u,    /* get macfifo play status */
};
 
typedef struct wl_macfifo_play_args {
   uint16 version;        /* structure version */
   uint16 len;        /* size of structure */
   uint16 flags;
   uint8 PAD[2];
   uint32 data_len;    /* data length */
} wl_macfifo_play_args_t;
 
#define    WL_MACFIFO_PLAY_DATA_T_VERSION    1u    /* version of wl_macfifo_play_data_t struct */
 
typedef struct wl_macfifo_play_data {
   uint16 version;        /* structure version */
   uint16 len;        /* size of structure */
   uint32 data_len;    /* data length */
} wl_macfifo_play_data_t;
 
#define    WL_SAMPLECOLLECT_T_VERSION    2    /**< version of wl_samplecollect_args_t struct */
typedef struct wl_samplecollect_args {
   /* version 0 fields */
   uint8 coll_us;
   uint8 PAD[3];
   int32 cores;
   /* add'l version 1 fields */
   uint16 version;     /**< see definition of WL_SAMPLECOLLECT_T_VERSION */
   uint16 length;      /**< length of entire structure */
   int8 trigger;
   uint8 PAD;
   uint16 timeout;
   uint16 mode;
   uint16 PAD;
   uint32 pre_dur;
   uint32 post_dur;
   uint8 gpio_sel;
   uint8 downsamp;
   uint8 be_deaf;
   uint8 agc;        /**< loop from init gain and going down */
   uint8 filter;        /**< override high pass corners to lowest */
   /* add'l version 2 fields */
   uint8 trigger_state;
   uint8 module_sel1;
   uint8 module_sel2;
   uint16 nsamps;
   uint16 PAD;
   int32 bitStart;
   uint32 gpioCapMask;
   uint8 gpio_collection;
   uint8 PAD[3];
} wl_samplecollect_args_t;
 
#define    WL_SAMPLEDATA_T_VERSION        1    /**< version of wl_samplecollect_args_t struct */
/* version for unpacked sample data, int16 {(I,Q),Core(0..N)} */
#define    WL_SAMPLEDATA_T_VERSION_SPEC_AN 2
 
typedef struct wl_sampledata {
   uint16 version;    /**< structure version */
   uint16 size;    /**< size of structure */
   uint16 tag;    /**< Header/Data */
   uint16 length;    /**< data length */
   uint32 flag;    /**< bit def */
} wl_sampledata_t;
 
/* WL_OTA START */
/* OTA Test Status */
enum {
   WL_OTA_TEST_IDLE = 0,        /**< Default Idle state */
   WL_OTA_TEST_ACTIVE = 1,        /**< Test Running */
   WL_OTA_TEST_SUCCESS = 2,    /**< Successfully Finished Test */
   WL_OTA_TEST_FAIL = 3        /**< Test Failed in the Middle */
};
 
/* OTA SYNC Status */
enum {
   WL_OTA_SYNC_IDLE = 0,    /**< Idle state */
   WL_OTA_SYNC_ACTIVE = 1,    /**< Waiting for Sync */
   WL_OTA_SYNC_FAIL = 2    /**< Sync pkt not recieved */
};
 
/* Various error states dut can get stuck during test */
enum {
   WL_OTA_SKIP_TEST_CAL_FAIL = 1,        /**< Phy calibration failed */
   WL_OTA_SKIP_TEST_SYNCH_FAIL = 2,    /**< Sync Packet not recieved */
   WL_OTA_SKIP_TEST_FILE_DWNLD_FAIL = 3,    /**< Cmd flow file download failed */
   WL_OTA_SKIP_TEST_NO_TEST_FOUND = 4,    /**< No test found in Flow file */
   WL_OTA_SKIP_TEST_WL_NOT_UP = 5,        /**< WL UP failed */
   WL_OTA_SKIP_TEST_UNKNOWN_CALL        /**< Unintentional scheduling on ota test */
};
 
/* Differentiator for ota_tx and ota_rx */
enum {
   WL_OTA_TEST_TX = 0,        /**< ota_tx */
   WL_OTA_TEST_RX = 1,        /**< ota_rx */
};
 
/* Catch 3 modes of operation: 20Mhz, 40Mhz, 20 in 40 Mhz */
enum {
   WL_OTA_TEST_BW_20_IN_40MHZ = 0,        /**< 20 in 40 operation */
   WL_OTA_TEST_BW_20MHZ = 1,        /**< 20 Mhz operation */
   WL_OTA_TEST_BW_40MHZ = 2,        /**< full 40Mhz operation */
   WL_OTA_TEST_BW_80MHZ = 3        /* full 80Mhz operation */
};
#define HT_MCS_INUSE    0x00000080    /* HT MCS in use,indicates b0-6 holds an mcs */
#define VHT_MCS_INUSE    0x00000100    /* VHT MCS in use,indicates b0-6 holds an mcs */
#define OTA_RATE_MASK 0x0000007f    /* rate/mcs value */
#define OTA_STF_SISO    0
#define OTA_STF_CDD        1
#define OTA_STF_STBC    2
#define OTA_STF_SDM        3
 
typedef struct ota_rate_info {
   uint8 rate_cnt;                    /**< Total number of rates */
   uint8 PAD;
   uint16 rate_val_mbps[WL_OTA_TEST_MAX_NUM_RATE];    /**< array of rates from 1mbps to 130mbps */
                           /**< for legacy rates : ratein mbps * 2 */
                           /**< for HT rates : mcs index */
} ota_rate_info_t;
 
typedef struct ota_power_info {
   int8 pwr_ctrl_on;    /**< power control on/off */
   int8 start_pwr;        /**< starting power/index */
   int8 delta_pwr;        /**< delta power/index */
   int8 end_pwr;        /**< end power/index */
} ota_power_info_t;
 
typedef struct ota_packetengine {
   uint16 delay;           /**< Inter-packet delay */
               /**< for ota_tx, delay is tx ifs in micro seconds */
               /* for ota_rx, delay is wait time in milliseconds */
   uint16 nframes;         /**< Number of frames */
   uint16 length;          /**< Packet length */
} ota_packetengine_t;
 
/*
 * OTA txant/rxant parameter
 *    bit7-4: 4 bits swdiv_tx/rx_policy bitmask, specify antenna-policy for SW diversity
 *    bit3-0: 4 bits TxCore bitmask, specify cores used for transmit frames
 *            (maximum spatial expansion)
 */
#define WL_OTA_TEST_ANT_MASK    0xF0
#define WL_OTA_TEST_CORE_MASK    0x0F
 
/* OTA txant/rxant 'ant_mask' field; map to Tx/Rx antenna policy for SW diversity */
enum {
   WL_OTA_TEST_FORCE_ANT0 = 0x10,    /* force antenna to Ant 0 */
   WL_OTA_TEST_FORCE_ANT1 = 0x20,    /* force antenna to Ant 1 */
};
 
/* antenna/core fields access */
#define WL_OTA_TEST_GET_ANT(_txant) ((_txant) & WL_OTA_TEST_ANT_MASK)
#define WL_OTA_TEST_GET_CORE(_txant) ((_txant) & WL_OTA_TEST_CORE_MASK)
 
/** Test info vector */
typedef struct wl_ota_test_args {
   uint8 cur_test;            /**< test phase */
   uint8 chan;            /**< channel */
   uint8 bw;            /**< bandwidth */
   uint8 control_band;        /**< control band */
   uint8 stf_mode;            /**< stf mode */
   uint8 PAD;
   ota_rate_info_t rt_info;    /**< Rate info */
   ota_packetengine_t pkteng;    /**< packeteng info */
   uint8 txant;            /**< tx antenna */
   uint8 rxant;            /**< rx antenna */
   ota_power_info_t pwr_info;    /**< power sweep info */
   uint8 wait_for_sync;        /**< wait for sync or not */
   uint8 ldpc;
   uint8 sgi;
   uint8 PAD;
   /* Update WL_OTA_TESTVEC_T_VERSION for adding new members to this structure */
} wl_ota_test_args_t;
 
#define WL_OTA_TESTVEC_T_VERSION        1    /* version of wl_ota_test_vector_t struct */
typedef struct wl_ota_test_vector {
   uint16 version;
   wl_ota_test_args_t test_arg[WL_OTA_TEST_MAX_NUM_SEQ];    /**< Test argument struct */
   uint16 test_cnt;                    /**< Total no of test */
   uint8 file_dwnld_valid;                    /**< File successfully downloaded */
   uint8 sync_timeout;                    /**< sync packet timeout */
   int8 sync_fail_action;                    /**< sync fail action */
   struct ether_addr sync_mac;                /**< macaddress for sync pkt */
   struct ether_addr tx_mac;                /**< macaddress for tx */
   struct ether_addr rx_mac;                /**< macaddress for rx */
   int8 loop_test;                    /**< dbg feature to loop the test */
   uint16 test_rxcnt;
   /* Update WL_OTA_TESTVEC_T_VERSION for adding new members to this structure */
} wl_ota_test_vector_t;
 
/** struct copied back form dongle to host to query the status */
typedef struct wl_ota_test_status {
   int16 cur_test_cnt;        /**< test phase */
   int8 skip_test_reason;        /**< skip test reasoin */
   uint8 PAD;
   wl_ota_test_args_t test_arg;    /**< cur test arg details */
   uint16 test_cnt;        /**< total no of test downloaded */
   uint8 file_dwnld_valid;        /**< file successfully downloaded ? */
   uint8 sync_timeout;        /**< sync timeout */
   int8 sync_fail_action;        /**< sync fail action */
   struct ether_addr sync_mac;    /**< macaddress for sync pkt */
   struct ether_addr tx_mac;    /**< tx mac address */
   struct ether_addr rx_mac;    /**< rx mac address */
   uint8  test_stage;        /**< check the test status */
   int8 loop_test;            /**< Debug feature to puts test enfine in a loop */
   uint8 sync_status;        /**< sync status */
} wl_ota_test_status_t;
 
/* FOR ioctl that take the sta monitor information */
typedef struct stamon_data {
   struct ether_addr  ea;
   uint8 PAD[2];
   int32 rssi;
} stamon_data_t;
 
typedef struct stamon_info {
   int32 version;
   uint32 count;
   stamon_data_t sta_data[1];
} stamon_info_t;
 
typedef struct wl_ota_rx_rssi {
   uint16    pktcnt;        /* Pkt count used for this rx test */
   chanspec_t chanspec;    /* Channel info on which the packets are received */
   int16    rssi;        /* Average RSSI of the first 50% packets received */
} wl_ota_rx_rssi_t;
 
#define    WL_OTARSSI_T_VERSION        1    /* version of wl_ota_test_rssi_t struct */
#define WL_OTA_TEST_RSSI_FIXED_SIZE    OFFSETOF(wl_ota_test_rssi_t, rx_rssi)
 
typedef struct wl_ota_test_rssi {
   uint8 version;
   uint8    testcnt;        /* total measured RSSI values, valid on output only */
   wl_ota_rx_rssi_t rx_rssi[1]; /* Variable length array of wl_ota_rx_rssi_t */
} wl_ota_test_rssi_t;
 
/* WL_OTA END */
 
/**wl_radar_args_t */
typedef struct {
   int32 npulses;    /**< required number of pulses at n * t_int */
   int32 ncontig;    /**< required number of pulses at t_int */
   int32 min_pw;    /**< minimum pulse width (20 MHz clocks) */
   int32 max_pw;    /**< maximum pulse width (20 MHz clocks) */
   uint16 thresh0;    /**< Radar detection, thresh 0 */
   uint16 thresh1;    /**< Radar detection, thresh 1 */
   uint16 blank;    /**< Radar detection, blank control */
   uint16 fmdemodcfg;    /**< Radar detection, fmdemod config */
   int32 npulses_lp;  /**< Radar detection, minimum long pulses */
   int32 min_pw_lp; /**< Minimum pulsewidth for long pulses */
   int32 max_pw_lp; /**< Maximum pulsewidth for long pulses */
   int32 min_fm_lp; /**< Minimum fm for long pulses */
   int32 max_span_lp;  /**< Maximum deltat for long pulses */
   int32 min_deltat; /**< Minimum spacing between pulses */
   int32 max_deltat; /**< Maximum spacing between pulses */
   uint16 autocorr;    /**< Radar detection, autocorr on or off */
   uint16 st_level_time;    /**< Radar detection, start_timing level */
   uint16 t2_min; /**< minimum clocks needed to remain in state 2 */
   uint8 PAD[2];
   uint32 version; /**< version */
   uint32 fra_pulse_err;    /**< sample error margin for detecting French radar pulsed */
   int32 npulses_fra;  /**< Radar detection, minimum French pulses set */
   int32 npulses_stg2;  /**< Radar detection, minimum staggered-2 pulses set */
   int32 npulses_stg3;  /**< Radar detection, minimum staggered-3 pulses set */
   uint16 percal_mask;    /**< defines which period cal is masked from radar detection */
   uint8 PAD[2];
   int32 quant;    /**< quantization resolution to pulse positions */
   uint32 min_burst_intv_lp;    /**< minimum burst to burst interval for bin3 radar */
   uint32 max_burst_intv_lp;    /**< maximum burst to burst interval for bin3 radar */
   int32 nskip_rst_lp;    /**< number of skipped pulses before resetting lp buffer */
   int32 max_pw_tol; /* maximum tolerance allowd in detected pulse width for radar detection */
   uint16 feature_mask; /**< 16-bit mask to specify enabled features */
   uint16 thresh0_sc;    /**< Radar detection, thresh 0 */
   uint16 thresh1_sc;    /**< Radar detection, thresh 1 */
   uint8 PAD[2];
} wl_radar_args_t;
 
#define WL_RADAR_ARGS_VERSION 2
 
typedef struct {
   uint32 version; /**< version */
   uint16 thresh0_20_lo;    /**< Radar detection, thresh 0 (range 5250-5350MHz) for BW 20MHz */
   uint16 thresh1_20_lo;    /**< Radar detection, thresh 1 (range 5250-5350MHz) for BW 20MHz */
   uint16 thresh0_40_lo;    /**< Radar detection, thresh 0 (range 5250-5350MHz) for BW 40MHz */
   uint16 thresh1_40_lo;    /**< Radar detection, thresh 1 (range 5250-5350MHz) for BW 40MHz */
   uint16 thresh0_80_lo;    /**< Radar detection, thresh 0 (range 5250-5350MHz) for BW 80MHz */
   uint16 thresh1_80_lo;    /**< Radar detection, thresh 1 (range 5250-5350MHz) for BW 80MHz */
   uint16 thresh0_20_hi;    /**< Radar detection, thresh 0 (range 5470-5725MHz) for BW 20MHz */
   uint16 thresh1_20_hi;    /**< Radar detection, thresh 1 (range 5470-5725MHz) for BW 20MHz */
   uint16 thresh0_40_hi;    /**< Radar detection, thresh 0 (range 5470-5725MHz) for BW 40MHz */
   uint16 thresh1_40_hi;    /**< Radar detection, thresh 1 (range 5470-5725MHz) for BW 40MHz */
   uint16 thresh0_80_hi;    /**< Radar detection, thresh 0 (range 5470-5725MHz) for BW 80MHz */
   uint16 thresh1_80_hi;    /**< Radar detection, thresh 1 (range 5470-5725MHz) for BW 80MHz */
   uint16 thresh0_160_lo;    /**< Radar detection, thresh 0 (range 5250-5350MHz) for BW 160MHz */
   uint16 thresh1_160_lo;    /**< Radar detection, thresh 1 (range 5250-5350MHz) for BW 160MHz */
   uint16 thresh0_160_hi;    /**< Radar detection, thresh 0 (range 5470-5725MHz) for BW 160MHz */
   uint16 thresh1_160_hi;    /**< Radar detection, thresh 1 (range 5470-5725MHz) for BW 160MHz */
} wl_radar_thr_t;
 
typedef struct {
   uint32 version; /* version */
   uint16 thresh0_sc_20_lo;
   uint16 thresh1_sc_20_lo;
   uint16 thresh0_sc_40_lo;
   uint16 thresh1_sc_40_lo;
   uint16 thresh0_sc_80_lo;
   uint16 thresh1_sc_80_lo;
   uint16 thresh0_sc_20_hi;
   uint16 thresh1_sc_20_hi;
   uint16 thresh0_sc_40_hi;
   uint16 thresh1_sc_40_hi;
   uint16 thresh0_sc_80_hi;
   uint16 thresh1_sc_80_hi;
   uint16 fc_varth_sb;
   uint16 fc_varth_bin5_sb;
   uint16 notradar_enb;
   uint16 max_notradar_lp;
   uint16 max_notradar;
   uint16 max_notradar_lp_sc;
   uint16 max_notradar_sc;
   uint16 highpow_war_enb;
   uint16 highpow_sp_ratio;    //unit is 0.5
} wl_radar_thr2_t;
 
#define WL_RADAR_THR_VERSION    2
 
typedef struct {
   uint32 ver;
   uint32 len;
   int32  rssi_th[3];
   uint8  rssi_gain_80[4];
   uint8  rssi_gain_160[4];
} wl_dyn_switch_th_t;
 
#define WL_PHY_DYN_SWITCH_TH_VERSION    1
 
/** RSSI per antenna */
typedef struct {
   uint32    version;        /**< version field */
   uint32    count;            /**< number of valid antenna rssi */
   int8 rssi_ant[WL_RSSI_ANT_MAX];    /**< rssi per antenna */
   int8 rssi_sum;            /**< summed rssi across all antennas */
   int8 PAD[3];
} wl_rssi_ant_t;
 
/* SNR per antenna */
typedef struct {
   uint32  version;                /* version field */
   uint32  count;                    /* number of valid antenna snr */
   int8 snr_ant[WL_RSSI_ANT_MAX];    /* snr per antenna */
} wl_snr_ant_t;
 
/* Weighted average support */
#define    WL_WA_VER        0    /* Initial version - Basic WA algorithm only */
 
#define WL_WA_ALGO_BASIC    0    /* Basic weighted average algorithm (all 4 metrics) */
#define WL_WA_TYPE_RSSI        0
#define WL_WA_TYPE_SNR        1
#define WL_WA_TYPE_TXRATE    2
#define WL_WA_TYPE_RXRATE    3
#define WL_WA_TYPE_MAX        4
 
typedef struct {            /* payload of subcmd in xtlv */
   uint8 id;
   uint8 n_total;            /* Total number of samples (n_total >= n_recent) */
   uint8 n_recent;            /* Number of samples denoted as recent */
   uint8 w_recent;            /* Total weight for the recent samples (as percentage) */
} wl_wa_basic_params_t;
 
typedef struct {
   uint16 ver;
   uint16 len;
   uint8 subcmd[];            /* sub-cmd in bcm_xtlv_t */
} wl_wa_cmd_t;
 
/** data structure used in 'dfs_status' wl interface, which is used to query dfs status */
typedef struct {
   uint32 state;        /**< noted by WL_DFS_CACSTATE_XX. */
   uint32 duration;        /**< time spent in ms in state. */
   /**
    * as dfs enters ISM state, it removes the operational channel from quiet channel
    * list and notes the channel in channel_cleared. set to 0 if no channel is cleared
    */
   chanspec_t chanspec_cleared;
   /** chanspec cleared used to be a uint32, add another to uint16 to maintain size */
   uint16 pad;
} wl_dfs_status_t;
 
typedef struct {
   uint32 state;        /* noted by WL_DFS_CACSTATE_XX */
   uint32 duration;        /* time spent in ms in state */
   chanspec_t chanspec;    /* chanspec of this core */
   chanspec_t chanspec_last_cleared; /* chanspec last cleared for operation by scanning */
   uint16 sub_type;    /* currently just the index of the core or the respective PLL */
   uint16 pad;
} wl_dfs_sub_status_t;
 
#define WL_DFS_STATUS_ALL_VERSION    (1)
typedef struct {
   uint16 version;        /* version field; current max version 1 */
   uint16 num_sub_status;
   wl_dfs_sub_status_t  dfs_sub_status[1]; /* struct array of length num_sub_status */
} wl_dfs_status_all_t;
 
#define WL_DFS_AP_MOVE_VERSION    (1)
 
struct wl_dfs_ap_move_status_v1 {
   int16 dfs_status;    /* DFS scan status */
   chanspec_t chanspec;    /* New AP Chanspec */
   wl_dfs_status_t cac_status;    /* CAC status */
};
 
typedef struct wl_dfs_ap_move_status_v2 {
   int8 version;            /* version field; current max version 1 */
   int8 move_status;        /* DFS move status */
   chanspec_t chanspec;     /* New AP Chanspec */
   wl_dfs_status_all_t scan_status; /* status; see dfs_status_all for wl_dfs_status_all_t */
} wl_dfs_ap_move_status_v2_t;
 
#define WL_DFS_AP_MOVE_ABORT -1        /* Abort any dfs_ap_move in progress immediately */
#define WL_DFS_AP_MOVE_STUNT -2        /* Stunt move but continue background CSA if in progress */
 
/** data structure used in 'radar_status' wl interface, which is use to query radar det status */
typedef struct {
   uint8 detected;
   uint8 PAD[3];
   int32 count;
   uint8 pretended;
   uint8 PAD[3];
   uint32 radartype;
   uint32 timenow;
   uint32 timefromL;
   int32  lp_csect_single;
   int32  detected_pulse_index;
   int32  nconsecq_pulses;
   chanspec_t ch;
   uint8 PAD[2];
   int32  pw[10];
   int32  intv[10];
   int32  fm[10];
} wl_radar_status_t;
 
#define NUM_PWRCTRL_RATES 12
 
typedef struct {
   uint8 txpwr_band_max[NUM_PWRCTRL_RATES];    /**< User set target */
   uint8 txpwr_limit[NUM_PWRCTRL_RATES];        /**< reg and local power limit */
   uint8 txpwr_local_max;                /**< local max according to the AP */
   uint8 txpwr_local_constraint;            /**< local constraint according to the AP */
   uint8 txpwr_chan_reg_max;            /**< Regulatory max for this channel */
   uint8 txpwr_target[2][NUM_PWRCTRL_RATES];    /**< Latest target for 2.4 and 5 Ghz */
   uint8 txpwr_est_Pout[2];            /**< Latest estimate for 2.4 and 5 Ghz */
   uint8 txpwr_opo[NUM_PWRCTRL_RATES];        /**< On G phy, OFDM power offset */
   uint8 txpwr_bphy_cck_max[NUM_PWRCTRL_RATES];    /**< Max CCK power for this band (SROM) */
   uint8 txpwr_bphy_ofdm_max;            /**< Max OFDM power for this band (SROM) */
   uint8 txpwr_aphy_max[NUM_PWRCTRL_RATES];    /**< Max power for A band (SROM) */
   int8  txpwr_antgain[2];                /**< Ant gain for each band - from SROM */
   uint8 txpwr_est_Pout_gofdm;            /**< Pwr estimate for 2.4 OFDM */
} tx_power_legacy_t;
 
#define WL_TX_POWER_RATES_LEGACY    45
#define WL_TX_POWER_MCS20_FIRST         12
#define WL_TX_POWER_MCS20_NUM           16
#define WL_TX_POWER_MCS40_FIRST         28
#define WL_TX_POWER_MCS40_NUM           17
 
typedef struct {
   uint32 flags;
   chanspec_t chanspec;                 /**< txpwr report for this channel */
   chanspec_t local_chanspec;           /**< channel on which we are associated */
   uint8 local_max;                 /**< local max according to the AP */
   uint8 local_constraint;              /**< local constraint according to the AP */
   int8  antgain[2];                /**< Ant gain for each band - from SROM */
   uint8 rf_cores;                  /**< count of RF Cores being reported */
   uint8 est_Pout[4];                           /**< Latest tx power out estimate per RF
                             * chain without adjustment
                             */
   uint8 est_Pout_cck;                          /**< Latest CCK tx power out estimate */
   uint8 user_limit[WL_TX_POWER_RATES_LEGACY];  /**< User limit */
   uint8 reg_limit[WL_TX_POWER_RATES_LEGACY];   /**< Regulatory power limit */
   uint8 board_limit[WL_TX_POWER_RATES_LEGACY]; /**< Max power board can support (SROM) */
   uint8 target[WL_TX_POWER_RATES_LEGACY];      /**< Latest target power */
   uint8 PAD[2];
} tx_power_legacy2_t;
 
#define WL_NUM_2x2_ELEMENTS        4
#define WL_NUM_3x3_ELEMENTS        6
#define WL_NUM_4x4_ELEMENTS        10
 
typedef struct {
   uint16 ver;                /**< version of this struct */
   uint16 len;                /**< length in bytes of this structure */
   uint32 flags;
   chanspec_t chanspec;            /**< txpwr report for this channel */
   chanspec_t local_chanspec;        /**< channel on which we are associated */
   uint32     buflen;            /**< ppr buffer length */
   uint8      pprbuf[1];            /**< Latest target power buffer */
} wl_txppr_t;
 
#define WL_TXPPR_VERSION    1
#define WL_TXPPR_LENGTH    (sizeof(wl_txppr_t))
#define TX_POWER_T_VERSION    45
#define TX_POWER_T_VERSION_V2    46
 
/* curpower ppr types */
enum {
   PPRTYPE_TARGETPOWER    =    1,
   PPRTYPE_BOARDLIMITS    =    2,
   PPRTYPE_REGLIMITS    =    3,
   PPRTYPE_RU_REGLIMITS    =       4,
   PPRTYPE_RU_BOARDLIMITS  =       5,
   PPRTYPE_RU_TARGETPOWER  =       6,
   PPRTYPE_DYNAMIC_INFO    =       7,
   PPRTYPE_LAST
};
 
/** number of ppr serialization buffers, it should be reg, board and target */
#define WL_TXPPR_SER_BUF_NUM    (PPRTYPE_LAST - 1)
 
typedef struct chanspec_txpwr_max {
   chanspec_t chanspec;   /**< chanspec */
   uint8 txpwr_max;       /**< max txpwr in all the rates */
   uint8 padding;
} chanspec_txpwr_max_t;
 
typedef struct  wl_chanspec_txpwr_max {
   uint16 ver;            /**< version of this struct */
   uint16 len;            /**< length in bytes of this structure */
   uint32 count;        /**< number of elements of (chanspec, txpwr_max) pair */
   chanspec_txpwr_max_t txpwr[1];    /**< array of (chanspec, max_txpwr) pair */
} wl_chanspec_txpwr_max_t;
 
#define WL_CHANSPEC_TXPWR_MAX_VER    1
#define WL_CHANSPEC_TXPWR_MAX_LEN    (sizeof(wl_chanspec_txpwr_max_t))
 
typedef struct tx_inst_power {
   uint8 txpwr_est_Pout[2];            /**< Latest estimate for 2.4 and 5 Ghz */
   uint8 txpwr_est_Pout_gofdm;            /**< Pwr estimate for 2.4 OFDM */
} tx_inst_power_t;
 
#define WL_NUM_TXCHAIN_MAX    4
typedef struct wl_txchain_pwr_offsets {
   int8 offset[WL_NUM_TXCHAIN_MAX];    /**< quarter dBm signed offset for each chain */
} wl_txchain_pwr_offsets_t;
 
/** maximum channels returned by the get valid channels iovar */
#define WL_NUMCHANNELS        64
#define WL_NUMCHANNELS_MANY_CHAN 10
#define WL_ITER_LIMIT_MANY_CHAN 5
 
#define WL_MIMO_PS_CFG_VERSION_1 1
 
typedef struct wl_mimops_cfg {
   uint8 version;
   /* active_chains: 0 for all, 1 for 1 chain. */
   uint8 active_chains;
   /* static (0) or dynamic (1).or disabled (3) Mode applies only when active_chains = 0. */
   uint8 mode;
   /* bandwidth = Full (0), 20M (1), 40M (2), 80M (3). */
   uint8 bandwidth;
   uint8 applychangesafterlearning;
   uint8 pad[3];
} wl_mimops_cfg_t;
 
/* This event is for tracing MIMO PS metrics snapshot calls.
 * It is helpful to debug out-of-sync issue between
 * ucode SHM values and FW snapshot calculation.
 * It is part of the EVENT_LOG_TAG_MIMO_PS_TRACE.
 */
#define WL_MIMO_PS_METRICS_SNAPSHOT_TRACE_TYPE    0
typedef struct wl_mimo_ps_metrics_snapshot_trace {
   /* type field for this TLV: */
   uint16  type;
   /* length field for this TLV */
   uint16  len;
   uint32  idle_slotcnt_mimo;    /* MIMO idle slotcnt raw SHM value */
   uint32  last_idle_slotcnt_mimo;    /* stored value snapshot */
   uint32  idle_slotcnt_siso;    /* SISO idle slotcnt raw SHM value */
   uint32  last_idle_slotcnt_siso;    /* stored value snapshot */
   uint32    rx_time_mimo;        /* Rx MIMO raw SHM value */
   uint32    last_rx_time_mimo;    /* stored value snapshot */
   uint32    rx_time_siso;        /* RX SISO raw SHM value */
   uint32    last_rx_time_siso;    /* stored value snapshot */
   uint32  tx_time_1chain;        /* Tx 1-chain raw SHM value */
   uint32  last_tx_time_1chain;    /* stored value snapshot */
   uint32    tx_time_2chain;        /* Tx 2-chain raw SHM value */
   uint32    last_tx_time_2chain;    /* stored value snapshot */
   uint32  tx_time_3chain;        /* Tx 3-chain raw SHM value */
   uint32  last_tx_time_3chain;    /* stored value snapshot */
   uint16    reason;            /* reason for snapshot call, see below */
   /* Does the call reset last values after delta calculation */
   uint16    reset_last;
} wl_mimo_ps_metrics_snapshot_trace_t;
/* reason codes for mimo ps metrics snapshot function calls */
#define WL_MIMOPS_METRICS_SNAPSHOT_REPORT        1
#define WL_MIMOPS_METRICS_SNAPSHOT_RXCHAIN_SET        2
#define WL_MIMOPS_METRICS_SNAPSHOT_ARBI            3
#define WL_MIMOPS_METRICS_SNAPSHOT_SLOTUPD        4
#define WL_MIMOPS_METRICS_SNAPSHOT_PMBCNRX        5
#define WL_MIMOPS_METRICS_SNAPSHOT_BMACINIT        6
#define WL_MIMOPS_METRICS_SNAPSHOT_HT_COMPLETE        7
#define WL_MIMOPS_METRICS_SNAPSHOT_OCL                  8
 
#define WL_MIMO_PS_STATUS_VERSION_2    2
typedef struct wl_mimo_ps_status {
   uint8 version;
   uint8 ap_cap;            /* The associated AP's capability (BW, MIMO/SISO). */
   uint8 association_status;    /* How we are associated to the AP (MIMO/SISO). */
   uint8 mimo_ps_state;        /* mimo_ps_cfg states: [0-5]. See below for values */
   uint8 mrc_state;        /* MRC state: NONE (0), ACTIVE(1) */
   uint8 bss_rxchain;        /* bss rxchain bitmask */
   uint8 bss_txchain;        /* bss txchain bitmask */
   uint8 bss_bw;            /* bandwidth: Full (0), 20M (1), 40M (2), 80M (3), etc */
   uint16 hw_state;        /* bitmask of hw state. See below for values */
   uint8 hw_rxchain;        /* actual HW rxchain bitmask */
   uint8 hw_txchain;        /* actual HW txchain bitmask */
   uint8 hw_bw;            /* bandwidth: Full (0), 20M (1), 40M (2), 80M (3), etc */
   uint8 pm_bcnrx_state;        /* actual state of ucode flag */
   uint8 basic_rates_present;    /* internal flag to trigger siso bcmc rx */
   uint8 siso_bcmc_rx_state;    /* actual state of ucode flag */
} wl_mimo_ps_status_t;
 
#define WL_MIMO_PS_STATUS_VERSION_1    1
typedef struct wl_mimo_ps_status_v1 {
   uint8 version;
   uint8 ap_cap;            /* The associated AP's capability (BW, MIMO/SISO). */
   uint8 association_status;    /* How we are associated to the AP (MIMO/SISO). */
   uint8 mimo_ps_state;        /* mimo_ps_cfg states: [0-5]. See below for values */
   uint8 mrc_state;        /* MRC state: NONE (0), ACTIVE(1) */
   uint8 bss_rxchain;        /* bss rxchain bitmask */
   uint8 bss_txchain;        /* bss txchain bitmask */
   uint8 bss_bw;            /* bandwidth: Full (0), 20M (1), 40M (2), 80M (3), etc */
   uint16 hw_state;        /* bitmask of hw state. See below for values */
   uint8 hw_rxchain;        /* actual HW rxchain bitmask */
   uint8 hw_txchain;        /* actual HW txchain bitmask */
   uint8 hw_bw;            /* bandwidth: Full (0), 20M (1), 40M (2), 80M (3), etc */
   uint8 pad[3];
} wl_mimo_ps_status_v1_t;
 
#define WL_MIMO_PS_STATUS_AP_CAP(ap_cap)    (ap_cap & 0x0F)
#define WL_MIMO_PS_STATUS_AP_CAP_BW(ap_cap)    (ap_cap >> 4)
#define WL_MIMO_PS_STATUS_ASSOC_BW_SHIFT 4
 
/* version 3: assoc status: low nibble is status enum, high other flags */
#define WL_MIMO_PS_STATUS_VERSION_3            3
#define WL_MIMO_PS_STATUS_ASSOC_STATUS_MASK        0x0F
#define WL_MIMO_PS_STATUS_ASSOC_STATUS_VHT_WITHOUT_OMN    0x80
 
/* mimo_ps_status: ap_cap/association status */
enum {
   WL_MIMO_PS_STATUS_ASSOC_NONE    = 0,
   WL_MIMO_PS_STATUS_ASSOC_SISO    = 1,
   WL_MIMO_PS_STATUS_ASSOC_MIMO    = 2,
   WL_MIMO_PS_STATUS_ASSOC_LEGACY    = 3
};
 
/* mimo_ps_status: mimo_ps_cfg states */
enum {
   WL_MIMO_PS_CFG_STATE_NONE            = 0,
   WL_MIMO_PS_CFG_STATE_INFORM_AP_INPROGRESS    = 1,
   WL_MIMO_PS_CFG_STATE_INFORM_AP_DONE        = 2,
   WL_MIMO_PS_CFG_STATE_LEARNING            = 3,
   WL_MIMO_PS_CFG_STATE_HW_CONFIGURE        = 4,
   WL_MIMO_PS_CFG_STATE_INFORM_AP_PENDING        = 5
};
 
/* mimo_ps_status: hw_state values */
#define WL_MIMO_PS_STATUS_HW_STATE_NONE            0
#define WL_MIMO_PS_STATUS_HW_STATE_LTECOEX        (0x1 << 0)
#define WL_MIMO_PS_STATUS_HW_STATE_MIMOPS_BSS        (0x1 << 1)
 
#ifdef WLAWDL
#define WL_MIMO_PS_STATUS_HW_STATE_AWDL_BSS        (0x1 << 2)
#endif /* WLAWDL */
 
#define WL_MIMO_PS_STATUS_HW_STATE_SCAN            (0x1 << 3)
#define WL_MIMO_PS_STATUS_HW_STATE_TXPPR        (0x1 << 4)
#define WL_MIMO_PS_STATUS_HW_STATE_PWRTHOTTLE        (0x1 << 5)
#define WL_MIMO_PS_STATUS_HW_STATE_TMPSENSE        (0x1 << 6)
#define WL_MIMO_PS_STATUS_HW_STATE_IOVAR        (0x1 << 7)
#define WL_MIMO_PS_STATUS_HW_STATE_AP_BSS        (0x1 << 8)
 
/* mimo_ps_status: mrc states */
#define WL_MIMO_PS_STATUS_MRC_NONE    0
#define WL_MIMO_PS_STATUS_MRC_ACTIVE    1
 
/* mimo_ps_status: core flag states for single-core beacon and siso-bcmc rx */
#define WL_MIMO_PS_STATUS_MHF_FLAG_NONE        0
#define WL_MIMO_PS_STATUS_MHF_FLAG_ACTIVE    1
#define WL_MIMO_PS_STATUS_MHF_FLAG_COREDOWN    2
#define WL_MIMO_PS_STATUS_MHF_FLAG_INVALID    3
 
/* Type values for the REASON */
#define WL_MIMO_PS_PS_LEARNING_ABORTED          (1 << 0)
#define WL_MIMO_PS_PS_LEARNING_COMPLETED        (1 << 1)
#define WL_MIMO_PS_PS_LEARNING_ONGOING          (1 << 2)
 
typedef struct wl_mimo_ps_learning_event_data {
   uint32 startTimeStamp;
   uint32 endTimeStamp;
   uint16 reason;
   struct ether_addr BSSID;
   uint32 totalSISO_below_rssi_threshold;
   uint32 totalMIMO_below_rssi_threshold;
   uint32 totalSISO_above_rssi_threshold;
   uint32 totalMIMO_above_rssi_threshold;
} wl_mimo_ps_learning_event_data_t;
 
#define WL_MIMO_PS_PS_LEARNING_CFG_ABORT    (1 << 0)
#define WL_MIMO_PS_PS_LEARNING_CFG_STATUS    (1 << 1)
#define WL_MIMO_PS_PS_LEARNING_CFG_CONFIG    (1 << 2)
#define WL_MIMO_PS_PS_LEARNING_CFG_MASK        (0x7)
 
#define WL_MIMO_PS_PS_LEARNING_CFG_V1 1
 
typedef struct wl_mimops_learning_cfg {
   /* flag:  bit 0 for abort */
   /* flag:  bit 1 for status */
   /* flag:  bit 2 for configuring no of packets and rssi */
   uint8                  flag;
   /* mimo ps learning version, compatible version is 0 */
   uint8                  version;
   /* if version is 0 or rssi is 0, ignored */
   int8                   learning_rssi_threshold;
   uint8                  reserved;
   uint32                 no_of_packets_for_learning;
   wl_mimo_ps_learning_event_data_t mimops_learning_data;
} wl_mimops_learning_cfg_t;
 
#define WL_OCL_STATUS_VERSION 1
typedef struct ocl_status_info {
   uint8  version;
   uint8  len;
   uint16 fw_status;     /* Bits representing FW disable reasons */
   uint8  hw_status;     /* Bits for actual HW config and SISO/MIMO coremask */
   uint8  coremask;      /* The ocl core mask (indicating listening core) */
} ocl_status_info_t;
 
/* MWS OCL map */
#define WL_MWS_OCL_OVERRIDE_VERSION 1
typedef struct wl_mws_ocl_override {
   uint16  version;    /* Structure version */
   uint16    bitmap_2g; /* bitmap for 2.4G channels bits 1-13 */
   uint16    bitmap_5g_lo;  /* bitmap for 5G low channels by 2:
               *34-48, 52-56, 60-64, 100-102
               */
   uint16    bitmap_5g_mid; /* bitmap for 5G mid channels by 2:
               * 104, 108-112, 116-120, 124-128,
               * 132-136, 140, 149-151
               */
   uint16    bitmap_5g_high; /* bitmap for 5G high channels by 2
               * 153, 157-161, 165
               */
} wl_mws_ocl_override_t;
 
/* Bits for fw_status */
#define OCL_DISABLED_HOST         0x01   /* Host has disabled through ocl_enable */
#define OCL_DISABLED_RSSI         0x02   /* Disabled because of ocl_rssi_threshold */
#define OCL_DISABLED_LTEC         0x04   /* Disabled due to LTE Coex activity */
#define OCL_DISABLED_SISO         0x08   /* Disabled while in SISO mode */
#define OCL_DISABLED_CAL         0x10   /* Disabled during active calibration */
#define OCL_DISABLED_CHANSWITCH         0x20   /* Disabled during active channel switch */
#define OCL_DISABLED_ASPEND         0x40   /* Disabled due to assoc pending */
#define OCL_DISABLED_SEQ_RANGE         0x80   /* Disabled during SEQ Ranging */
#define OCL_DISABLED_RXIQ_EST_BTLOWAR    0x100   /* Disabled if the bt-lo-war is active */
#define OCL_DISABLED_IDLE_TSSICAL    0x200
#define OCL_DISABLED_TONE        0x400    /* Disabled if the tone is active */
#define OCL_DISABLED_NOISECAL        0x800    /* Disabled if the noise cal is active */
 
/* Bits for hw_status */
#define OCL_HWCFG            0x01   /* State of OCL config bit in phy HW */
#define OCL_HWMIMO            0x02   /* Set if current coremask is > 1 bit */
#define OCL_COREDOWN            0x80   /* Set if core is currently down */
 
#define WL_OPS_CFG_VERSION_1  1
/* Common IOVAR struct */
typedef struct wl_ops_cfg_v1 {
   uint16  version;
   uint16 len;        /* total length includes fixed fields and variable data[] */
   uint16 subcmd_id;    /* subcommand id */
   uint16 padding;        /* reserved / padding for 4 byte align */
   uint8 data[];        /* subcommand data; could be empty */
} wl_ops_cfg_v1_t;
 
/* subcommands ids */
enum {
   WL_OPS_CFG_SUBCMD_ENABLE =        0,    /* OPS enable/disable mybss and obss
                                        * for nav and plcp options
                                        */
   WL_OPS_CFG_SUBCMD_MAX_SLEEP_DUR =    1,    /* Max sleep duration used for OPS */
   WL_OPS_CFG_SUBCMD_RESET_STATS =        2    /* Reset stats part of ops_status
                                            * on both slices
                                        */
};
 
#define WL_OPS_CFG_MASK                0xffff
#define WL_OPS_CFG_CAP_MASK            0xffff0000
#define WL_OPS_CFG_CAP_SHIFT            16    /* Shift bits to locate the OPS CAP */
#define WL_OPS_MAX_SLEEP_DUR            12500    /* max ops duration in us */
#define WL_OPS_MINOF_MAX_SLEEP_DUR        512    /* minof max ops duration in us */
#define WL_OPS_SUPPORTED_CFG            (WL_OPS_MYBSS_PLCP_DUR | WL_OPS_MYBSS_NAV_DUR \
                                        | WL_OPS_OBSS_PLCP_DUR | WL_OPS_OBSS_NAV_DUR)
#define WL_OPS_DEFAULT_CFG                WL_OPS_SUPPORTED_CFG
 
/* WL_OPS_CFG_SUBCMD_ENABLE */
typedef struct wl_ops_cfg_enable {
   uint32   bits;   /* selectively enable ops for mybss and obss */
} wl_ops_cfg_enable_t;
/* Bits for WL_OPS_CFG_SUBCMD_ENABLE Parameter */
#define WL_OPS_MYBSS_PLCP_DUR        0x1    /* OPS based on mybss 11b & 11n mixed HT frames
                                        * PLCP header duration
                                        */
#define WL_OPS_MYBSS_NAV_DUR        0x2    /* OPS based on mybss RTS-CTS duration */
#define WL_OPS_OBSS_PLCP_DUR        0x4    /* OPS based on obss 11b & 11n mixed HT frames
                                        * PLCP header duration
                                        */
#define WL_OPS_OBSS_NAV_DUR        0x8    /* OPS based on obss RTS-CTS duration */
 
/* WL_OPS_CFG_SUBCMD_MAX_SLEEP_DUR */
typedef struct wl_ops_cfg_max_sleep_dur {
   uint32  val;   /* maximum sleep duration (us) used for OPS */
} wl_ops_cfg_max_sleep_dur_t;
 
/* WL_OPS_CFG_SUBCMD_RESET_STATS */
typedef struct wl_ops_cfg_reset_stats {
   uint32  val;   /* bitmap of slices, 0 means all slices */
} wl_ops_cfg_reset_stats_t;
 
#define WL_OPS_STATUS_VERSION_1 1
#define OPS_DUR_HIST_BINS    5    /* number of bins used, 0-1, 1-2, 2-4, 4-8, >8 msec */
typedef struct wl_ops_status_v1 {
   uint16  version;
   uint16  len;            /* Total length including all fixed fields */
   uint8    slice_index;        /* Slice for which status is reported */
   uint8   disable_obss;        /* indicate if obss cfg is disabled */
   uint8   pad[2];            /* 4-byte alignment */
   uint32  disable_reasons;    /* FW disable reasons */
   uint32  disable_duration;    /* ops disable time(ms) due to disable reasons */
   uint32  applied_ops_config;    /* currently applied ops config */
   uint32  partial_ops_dur;    /* Total time (in usec) of partial ops duration */
   uint32  full_ops_dur;        /* Total time (in usec) of full ops duration */
   uint32  count_dur_hist[OPS_DUR_HIST_BINS];    /* ops occurrence histogram */
   uint32  nav_cnt;        /* number of times ops triggered based NAV duration */
   uint32  plcp_cnt;        /* number of times ops triggered based PLCP duration */
   uint32  mybss_cnt;        /* number of times mybss ops trigger */
   uint32  obss_cnt;        /* number of times obss ops trigger */
   uint32  miss_dur_cnt;        /* number of times ops couldn't happen
                                * due to insufficient duration
                                */
   uint32  miss_premt_cnt;        /* number of times ops couldn't happen due
                                * to not meeting Phy preemption thresh
                                */
   uint32  max_dur_cnt;        /* number of times ops did not trigger due to
                                * frames exceeding max sleep duration
                                */
   uint32    wake_cnt;        /* number of ops miss due to wake reason */
   uint32    bcn_wait_cnt;        /* number of ops miss due to waiting for bcn */
} wl_ops_status_v1_t;
/* Bits for disable_reasons */
#define OPS_DISABLED_HOST    0x01    /* Host has disabled through ops_cfg */
#define OPS_DISABLED_UNASSOC    0x02    /* Disabled because the slice is in unassociated state */
#define OPS_DISABLED_SCAN    0x04    /* Disabled because the slice is in scan state */
#define OPS_DISABLED_BCN_MISS    0x08    /* Disabled because beacon missed for a duration */
 
#define WL_PSBW_CFG_VERSION_1  1
/* Common IOVAR struct */
typedef struct wl_psbw_cfg_v1 {
   uint16  version;
   uint16 len;            /* total length includes fixed fields and variable data[] */
   uint16 subcmd_id;        /* subcommand id */
   uint16 pad;            /* reserved / padding for 4 byte align */
   uint8 data[];            /* subcommand data */
} wl_psbw_cfg_v1_t;
 
/* subcommands ids */
enum {
   /* PSBW enable/disable */
   WL_PSBW_CFG_SUBCMD_ENABLE =                0,
   /* override psbw disable requests */
   WL_PSBW_CFG_SUBCMD_OVERRIDE_DISABLE_MASK = 1,
   /* Reset stats part of psbw status */
   WL_PSBW_CFG_SUBCMD_RESET_STATS =           2
};
 
#define WL_PSBW_OVERRIDE_DISA_CFG_MASK            0x0000ffff
#define WL_PSBW_OVERRIDE_DISA_CAP_MASK            0xffff0000
#define WL_PSBW_OVERRIDE_DISA_CAP_SHIFT            16  /* shift bits for cap */
 
/* WL_PSBW_CFG_SUBCMD_ENABLE */
typedef struct wl_psbw_cfg_enable {
   bool   enable;        /* enable or disable */
} wl_psbw_cfg_enable_t;
 
/* WL_PSBW_CFG_SUBCMD_OVERRIDE_DISABLE_MASK */
typedef struct wl_psbw_cfg_override_disable_mask {
   uint32  mask;        /* disable requests to override, cap and current cfg */
} wl_psbw_cfg_override_disable_mask_t;
 
/* WL_PSBW_CFG_SUBCMD_RESET_STATS */
typedef struct wl_psbw_cfg_reset_stats {
   uint32  val;        /* infra interface index, 0 */
} wl_psbw_cfg_reset_stats_t;
 
#define WL_PSBW_STATUS_VERSION_1 1
typedef struct wl_psbw_status_v1 {
   uint16  version;
   uint16  len;            /* total length including all fixed fields */
   uint8   curr_slice_index;    /* current slice index of the interface */
   uint8   associated;        /* interface associatd */
   chanspec_t   chspec;        /* radio chspec */
   uint32    state;            /* psbw state */
   uint32  disable_reasons;    /* FW disable reasons */
   uint32  slice_enable_dur;    /* time(ms) psbw remains enabled on this slice */
   uint32  total_enable_dur;    /* time(ms) psbw remains enabled total */
   uint32  enter_cnt;        /* total cnt entering PSBW active */
   uint32  exit_cnt;        /* total cnt exiting PSBW active */
   uint32  exit_imd_cnt;        /* total cnt imd exit when waited N tbtts */
   uint32  enter_skip_cnt;        /* total cnt entering PSBW active skipped */
} wl_psbw_status_v1_t;
 
/* Bit for state */
#define PSBW_ACTIVE                0x1 /* active 20MHz */
#define PSBW_TTTT_PEND                0x2 /* waiting for TTTT intr */
#define PSBW_WAIT_ENTER                0x4 /* in wait period before entering */
#define PSBW_CAL_DONE                0x8 /* 20M channel cal done */
 
/* Bits for disable_reasons */
#define WL_PSBW_DISA_HOST            0x00000001 /* Host has disabled through psbw_cfg */
#define WL_PSBW_DISA_AP20M            0x00000002 /* AP is operating on 20 MHz */
#define WL_PSBW_DISA_SLOTTED_BSS        0x00000004 /* slot_bss active */
#define WL_PSBW_DISA_NOT_PMFAST            0x00000008 /* Not PM_FAST */
#define WL_PSBW_DISA_BASICRATESET        0x00000010 /* BasicRateSet is empty */
#define WL_PSBW_DISA_NOT_D3            0x00000020 /* PCIe not in D3 */
#define WL_PSBW_DISA_CSA            0x00000040 /* CSA IE is present */
#define WL_PSBW_DISA_ASSOC            0x00000080 /* assoc state is active/or unassoc */
#define WL_PSBW_DISA_SCAN            0x00000100 /* scan state is active */
#define WL_PSBW_DISA_CAL            0x00000200 /* cal pending or active */
#define WL_PSBW_DISA_BCN_OFFLOAD        0x00000400 /* PSBW disabled due to scan
                               * core beacon offload
                               */
#define WL_PSBW_DISA_DISASSOC            0x00000800 /* STA is disassociated */
/* following are not part of disable reasons */
#define WL_PSBW_EXIT_PM                0x00001000 /* Out of PM */
#define WL_PSBW_EXIT_TIM            0x00002000 /* unicast TIM bit present */
#define WL_PSBW_EXIT_DATA            0x00004000 /* Data for transmission */
#define WL_PSBW_EXIT_MGMTDATA            0x00008000 /* management frame for transmission */
#define WL_PSBW_EXIT_BW_UPD            0x00010000 /* BW being updated */
#define WL_PSBW_DISA_NONE            0x80000000 /* reserved for internal use only */
 
/* DVFS */
#define DVFS_CMND_VERSION_1 1
/* Common IOVAR struct */
typedef struct dvfs_cmnd_v1 {
   uint16 ver;                /* version of this structure */
   uint16 len;                /* includes both fixed and variable data[] fields */
   uint32 subcmd;                /* subcommand id */
   uint8 data[];                /* subcommand data */
} dvfs_cmnd_v1_t;
 
/* subcommand ids */
enum {
   DVFS_SUBCMD_ENABLE = 0,            /* DVFS enable/disable, 1-byte data
                        * DVFS enable:1, disable:0
                        */
   DVFS_SUBCMD_LDV =    1,            /* DVFS force arm state to LDV, 1-byte data
                        * DVFS force LDV ON 1, LDV OFF 0
                        */
   DVFS_SUBCMD_STATUS = 2,            /* DVFS status, data[] contains dvfs_status */
   DVFS_SUBCMD_HIST =   3,            /* DVFS history, data[] contains
                                    * history of dvfs state change
                                    */
   DVFS_SUBCMD_LAST
};
 
/* DVFS Status */
/* current DVFS state request for ARM */
#define DVFS_STATE_BIT_MASK            0x0Fu
#define DVFS_STATE_BIT_SHIFT            0u
/* Bit value for DVFS state request */
#define DVFS_STATE_LDV                0u
#define DVFS_STATE_NDV                1u
/* current DVFS status */
#define DVFS_STATUS_BIT_MASK            0xF0u
#define DVFS_STATUS_BIT_SHIFT            4u
/* Bit value for DVFS status */
#define DVFS_STATUS_LDV                0u
#define DVFS_STATUS_NDV                1u
/* DVFS bits are for status, raw request and active request */
/* 4387b0 supports only status bits for aux, main, and bt */
/* 4387c0 supports all eight status and request bits */
#define DVFS_BIT_AUX_MASK            0x0001u
#define DVFS_BIT_AUX_SHIFT            0u
#define DVFS_BIT_AUX_VAL(_val)            (((_val) & DVFS_BIT_AUX_MASK) \
                       >> DVFS_BIT_AUX_SHIFT)
#define DVFS_BIT_MAIN_MASK            0x0002u
#define DVFS_BIT_MAIN_SHIFT            1u
#define DVFS_BIT_MAIN_VAL(_val)            (((_val) & DVFS_BIT_MAIN_MASK) \
                       >> DVFS_BIT_MAIN_SHIFT)
#define DVFS_BIT_BT_MASK            0x0004u
#define DVFS_BIT_BT_SHIFT            2u
#define DVFS_BIT_BT_VAL(_val)            (((_val) & DVFS_BIT_BT_MASK) \
                       >> DVFS_BIT_BT_SHIFT)
#define DVFS_BIT_CHIPC_MASK            0x0008u
#define DVFS_BIT_CHIPC_SHIFT            3u
#define DVFS_BIT_CHIPC_VAL(_val)        (((_val) & DVFS_BIT_CHIPC_MASK) \
                       >> DVFS_BIT_CHIPC_SHIFT)
#define DVFS_BIT_PCIE_MASK            0x0010u
#define DVFS_BIT_PCIE_SHIFT            4u
#define DVFS_BIT_PCIE_VAL(_val)            (((_val) & DVFS_BIT_PCIE_MASK) \
                       >> DVFS_BIT_PCIE_SHIFT)
#define DVFS_BIT_ARM_MASK            0x0020u
#define DVFS_BIT_ARM_SHIFT            5u
#define DVFS_BIT_ARM_VAL(_val)            (((_val) & DVFS_BIT_ARM_MASK) \
                       >> DVFS_BIT_ARM_SHIFT)
#define DVFS_BIT_SCAN_MASK            0x0040u
#define DVFS_BIT_SCAN_SHIFT            6u
#define DVFS_BIT_SCAN_VAL(_val)            (((_val) & DVFS_BIT_SCAN_MASK) \
                       >> DVFS_BIT_SCAN_SHIFT)
#define DVFS_BIT_BTSCAN_MASK            0x0080u
#define DVFS_BIT_BTSCAN_SHIFT            7u
#define DVFS_BIT_BTSCAN_VAL(_val)        (((_val) & DVFS_BIT_BTSCAN_MASK) \
                       >> DVFS_BIT_BTSCAN_SHIFT)
#define DVFS_BIT_HWA_MASK            0x0100u
#define DVFS_BIT_HWA_SHIFT            8u
#define DVFS_BIT_HWA_VAL(_val)            (((_val) & DVFS_BIT_HWA_MASK) \
                       >> DVFS_BIT_HWA_SHIFT)
#define DVFS_BIT_SYSMEM_MASK            0x0200u
#define DVFS_BIT_SYSMEM_SHIFT            9u
#define DVFS_BIT_SYSMEM_VAL(_val)        (((_val) & DVFS_BIT_SYSMEM_MASK) \
                       >> DVFS_BIT_SYSMEM_SHIFT)
/* to convert voltage to volt from multiple of 10mVolt */
#define DVFS_CONVERT_TO_VOLT            100u
 
/* status version for 4387b0 */
#define DVFS_STATUS_VERSION_1            1
typedef struct dvfs_status_v1 {
   uint16  version;            /* version of dvfs_status */
   uint16  len;                /* total length including all fixed fields */
   uint8   info;                /* current dvfs state request and status */
   uint8   voltage;            /* voltage (multiple of 10mV) */
   uint16  freq;                /* arm clock frequency (in MHz) */
   uint32  state_change_count;        /* total state (LDV/NDV) transition count */
   uint32  ldv_duration;            /* total time (ms) in LDV */
   uint32  ndv_duration;            /* total time (ms) in NDV */
   uint16    status;                /* status bits */
   uint16    pad;                /* word aligned for size */
} dvfs_status_v1_t;
#define DVFS_STATUS_VER_1_LEN            (sizeof(dvfs_status_v1_t))
/* status version for 4387c0 */
#define DVFS_STATUS_VERSION_2            2
#define DVFS_STATUS_VERSION_3            3
typedef struct dvfs_status_v2 {
   uint16  version;            /* version of dvfs_status */
   uint16  len;                /* total length including all fixed fields */
   uint8   info;                /* current dvfs state request and status */
   uint8   voltage;            /* voltage (multiple of 10mV) */
   uint16  freq;                /* arm clock frequency (in MHz) */
   uint32  state_change_count;        /* total state (LDV/NDV) transition count */
   uint32  ldv_duration;            /* total time (ms) in LDV */
   uint32  ndv_duration;            /* total time (ms) in NDV */
   uint16    status;                /* status bits */
   uint16    raw_request;            /* raw request bits */
   uint16    active_request;            /* active request bits */
   /* DVFS_STATUS_VERSION_3 for pmurev >= 40 */
   uint16    valid_cores;            /* bitmap to indicate valid cores status */
} dvfs_status_v2_t;
#define DVFS_STATUS_V2_VALID_CORES        (0xFFu)
#define DVFS_STATUS_VER_3_LEN            (sizeof(dvfs_status_v2_t))
#define DVFS_STATUS_VER_2_LEN            (DVFS_STATUS_VER_3_LEN - (sizeof(uint16)))
 
/* DVFS_SUBCMD_HIST */
#define DVFS_HIST_CMD_VERSION_1 1
typedef struct dvfs_hist_cmd_v1 {
   uint16 version;                /* version of this structure */
   uint16 len;                /* includes both fixed and variable data[] fields */
   uint8 data[];                /* subcommand data : array of dvfs_hist_v1_t */
} dvfs_hist_cmd_v1_t;
 
/* DVFS_SUBCMD_HIST data[] payload */
typedef struct dvfs_hist_v1 {
   uint8 old_state;            /* old state */
   uint8 new_state;            /* new state */
   uint16 reason;                /* reason for state change */
   uint32 timestamp;            /* timestamp of state change */
} dvfs_hist_v1_t;
 
/* Bits for DVFS state change reason */
#define WL_DVFS_REASON_NOTPM            0x0001u /* Not PM */
#define WL_DVFS_REASON_MPC            0x0002u /* MPC */
#define WL_DVFS_REASON_TX_ACTIVE        0x0004u /* TX Active */
#define WL_DVFS_REASON_DBGST_ACTIVE        0x0008u /* Power state active */
#define WL_DVFS_REASON_DBGST_ASLEEP        0x0010u /* Power state asleep */
#define WL_DVFS_REASON_LTR_ACTIVE        0x0020u /* LTR Active */
#define WL_DVFS_REASON_HOST            0x0040u /* Host disabled */
#define WL_DVFS_REASON_SCAN            0x0080u /* Scan */
#define WL_DVFS_REASON_SLOTTED_BSS        0x0100u /* Slotted BSS */
#define WL_DVFS_REASON_CHAN            0x0200u /* Channel Change */
#define WL_DVFS_REASON_CAL            0x0400u /* CAL */
#define WL_DVFS_REASON_ASSOC            0x0800u /* ASSOC */
#define WL_DVFS_REASON_WD            0x1000u /* WD */
#define WL_DVFS_REASON_SOFTAP            0x2000u /* SoftAP */
 
/*
 * Join preference iovar value is an array of tuples. Each tuple has a one-byte type,
 * a one-byte length, and a variable length value.  RSSI type tuple must be present
 * in the array.
 *
 * Types are defined in "join preference types" section.
 *
 * Length is the value size in octets. It is reserved for WL_JOIN_PREF_WPA type tuple
 * and must be set to zero.
 *
 * Values are defined below.
 *
 * 1. RSSI - 2 octets
 * offset 0: reserved
 * offset 1: reserved
 *
 * 2. WPA - 2 + 12 * n octets (n is # tuples defined below)
 * offset 0: reserved
 * offset 1: # of tuples
 * offset 2: tuple 1
 * offset 14: tuple 2
 * ...
 * offset 2 + 12 * (n - 1) octets: tuple n
 *
 * struct wpa_cfg_tuple {
 *   uint8 akm[DOT11_OUI_LEN+1];     akm suite
 *   uint8 ucipher[DOT11_OUI_LEN+1]; unicast cipher suite
 *   uint8 mcipher[DOT11_OUI_LEN+1]; multicast cipher suite
 * };
 *
 * multicast cipher suite can be specified as a specific cipher suite or WL_WPA_ACP_MCS_ANY.
 *
 * 3. BAND - 2 octets
 * offset 0: reserved
 * offset 1: see "band preference" and "band types"
 *
 * 4. BAND RSSI - 2 octets
 * offset 0: band types
 * offset 1: +ve RSSI boost value in dB
 */
 
struct tsinfo_arg {
   uint8 octets[3];
};
 
#define RATE_CCK_1MBPS 0
#define RATE_CCK_2MBPS 1
#define RATE_CCK_5_5MBPS 2
#define RATE_CCK_11MBPS 3
 
#define RATE_LEGACY_OFDM_6MBPS 0
#define RATE_LEGACY_OFDM_9MBPS 1
#define RATE_LEGACY_OFDM_12MBPS 2
#define RATE_LEGACY_OFDM_18MBPS 3
#define RATE_LEGACY_OFDM_24MBPS 4
#define RATE_LEGACY_OFDM_36MBPS 5
#define RATE_LEGACY_OFDM_48MBPS 6
#define RATE_LEGACY_OFDM_54MBPS 7
 
#define WL_BSSTRANS_RSSI_RATE_MAP_VERSION 1
#define WL_BSSTRANS_RSSI_RATE_MAP_VERSION_V1 1
#define WL_BSSTRANS_RSSI_RATE_MAP_VERSION_V2 2
#define WL_BSSTRANS_RSSI_RATE_MAP_VERSION_V3 3
 
typedef struct wl_bsstrans_rssi {
   int8 rssi_2g;    /**< RSSI in dbm for 2.4 G */
   int8 rssi_5g;    /**< RSSI in dbm for 5G, unused for cck */
} wl_bsstrans_rssi_t;
 
#define RSSI_RATE_MAP_MAX_STREAMS 4    /**< max streams supported */
 
/** RSSI to rate mapping, all 20Mhz, no SGI */
typedef struct wl_bsstrans_rssi_rate_map_v3 {
   uint16 ver;
   uint16 len; /**< length of entire structure */
   wl_bsstrans_rssi_t cck[WL_NUM_RATES_CCK]; /**< 2.4G only */
   wl_bsstrans_rssi_t ofdm[WL_NUM_RATES_OFDM]; /**< 6 to 54mbps */
   wl_bsstrans_rssi_t phy_n[RSSI_RATE_MAP_MAX_STREAMS][WL_NUM_RATES_MCS_1STREAM]; /* MCS0-7 */
   wl_bsstrans_rssi_t phy_ac[RSSI_RATE_MAP_MAX_STREAMS][WL_NUM_RATES_VHT_ALL];    /* MCS0-11 */
   wl_bsstrans_rssi_t phy_ax[RSSI_RATE_MAP_MAX_STREAMS][WL_NUM_RATES_HE];         /* MCS0-11 */
   wl_bsstrans_rssi_t phy_be[RSSI_RATE_MAP_MAX_STREAMS][WL_NUM_RATES_EHT];        /* MCS0-13 */
} wl_bsstrans_rssi_rate_map_v3_t;
 
/** RSSI to rate mapping, all 20Mhz, no SGI */
typedef struct wl_bsstrans_rssi_rate_map_v2 {
   uint16 ver;
   uint16 len; /**< length of entire structure */
   wl_bsstrans_rssi_t cck[WL_NUM_RATES_CCK]; /**< 2.4G only */
   wl_bsstrans_rssi_t ofdm[WL_NUM_RATES_OFDM]; /**< 6 to 54mbps */
   wl_bsstrans_rssi_t phy_n[RSSI_RATE_MAP_MAX_STREAMS][WL_NUM_RATES_MCS_1STREAM]; /* MCS0-7 */
   wl_bsstrans_rssi_t phy_ac[RSSI_RATE_MAP_MAX_STREAMS][WL_NUM_RATES_VHT_ALL]; /**< MCS0-11 */
   wl_bsstrans_rssi_t phy_ax[RSSI_RATE_MAP_MAX_STREAMS][WL_NUM_RATES_HE]; /**< MCS0-11 */
} wl_bsstrans_rssi_rate_map_v2_t;
 
/** RSSI to rate mapping, all 20Mhz, no SGI */
typedef struct wl_bsstrans_rssi_rate_map_v1 {
   uint16 ver;
   uint16 len; /**< length of entire structure */
   wl_bsstrans_rssi_t cck[WL_NUM_RATES_CCK]; /**< 2.4G only */
   wl_bsstrans_rssi_t ofdm[WL_NUM_RATES_OFDM]; /**< 6 to 54mbps */
   wl_bsstrans_rssi_t phy_n[RSSI_RATE_MAP_MAX_STREAMS][WL_NUM_RATES_MCS_1STREAM]; /* MCS0-7 */
   wl_bsstrans_rssi_t phy_ac[RSSI_RATE_MAP_MAX_STREAMS][WL_NUM_RATES_VHT]; /**< MCS0-9 */
} wl_bsstrans_rssi_rate_map_v1_t;
 
/** RSSI to rate mapping, all 20Mhz, no SGI */
typedef struct wl_bsstrans_rssi_rate_map {
   uint16 ver;
   uint16 len; /**< length of entire structure */
   wl_bsstrans_rssi_t cck[WL_NUM_RATES_CCK]; /**< 2.4G only */
   wl_bsstrans_rssi_t ofdm[WL_NUM_RATES_OFDM]; /**< 6 to 54mbps */
   wl_bsstrans_rssi_t phy_n[RSSI_RATE_MAP_MAX_STREAMS][WL_NUM_RATES_MCS_1STREAM]; /* MCS0-7 */
   wl_bsstrans_rssi_t phy_ac[RSSI_RATE_MAP_MAX_STREAMS][WL_NUM_RATES_VHT]; /**< MCS0-9 */
} wl_bsstrans_rssi_rate_map_t;
 
#define WL_BSSTRANS_ROAMTHROTTLE_VERSION 1
 
/** Configure number of scans allowed per throttle period */
typedef struct wl_bsstrans_roamthrottle {
   uint16 ver;
   uint16 period;
   uint16 scans_allowed;
} wl_bsstrans_roamthrottle_t;
 
#define    NFIFO            6    /**< # tx/rx fifopairs */
 
#ifndef NFIFO_EXT
#if defined(BCM_AQM_DMA_DESC) && !defined(BCM_AQM_DMA_DESC_DISABLED)
#ifdef WL_LLW
#define NFIFO_EXT        11    /* 4EDCA + 4 TWT + 1 Mcast/Bcast + 1 Spare + 1 LLQ */
#else
#define NFIFO_EXT        10    /* 4EDCA + 4 TWT + 1 Mcast/Bcast + 1 Spare */
#endif
#elif defined(WL11AX_TRIGGERQ) && !defined(WL11AX_TRIGGERQ_DISABLED)
#define NFIFO_EXT        10
#else
#define NFIFO_EXT        NFIFO
#endif /* BCM_AQM_DMA_DESC && !BCM_AQM_DMA_DESC_DISABLED */
#endif /* NFIFO_EXT */
 
/* When new reason codes are added to list, Please update wl_reinit_names also */
/* Reinit reason codes */
enum {
   WL_REINIT_RC_NONE             = 0,
   WL_REINIT_RC_PS_SYNC          = 1,
   WL_REINIT_RC_PSM_WD           = 2,
   WL_REINIT_RC_MAC_WAKE         = 3,
   WL_REINIT_RC_MAC_SUSPEND      = 4,
   WL_REINIT_RC_MAC_SPIN_WAIT    = 5,
   WL_REINIT_RC_AXI_BUS_ERROR    = 6,
   WL_REINIT_RC_DEVICE_REMOVED   = 7,
   WL_REINIT_RC_PCIE_FATAL_ERROR = 8,
   WL_REINIT_RC_OL_FW_TRAP       = 9,
   WL_REINIT_RC_FIFO_ERR         = 10,
   WL_REINIT_RC_INV_TX_STATUS    = 11,
   WL_REINIT_RC_MQ_ERROR         = 12,
   WL_REINIT_RC_PHYTXERR_THRESH  = 13,
   WL_REINIT_RC_USER_FORCED      = 14,
   WL_REINIT_RC_FULL_RESET       = 15,
   WL_REINIT_RC_AP_BEACON        = 16,
   WL_REINIT_RC_PM_EXCESSED      = 17,
   WL_REINIT_RC_NO_CLK           = 18,
   WL_REINIT_RC_SW_ASSERT        = 19,
   WL_REINIT_RC_PSM_JMP0         = 20,
   WL_REINIT_RC_PSM_RUN          = 21,
   WL_REINIT_RC_ENABLE_MAC       = 22,
   WL_REINIT_RC_SCAN_TIMEOUT     = 23,
   WL_REINIT_RC_JOIN_TIMEOUT     = 24,
   /* Below error codes are generated during D3 exit validation */
   WL_REINIT_RC_LINK_NOT_ACTIVE  = 25,
   WL_REINIT_RC_PCI_CFG_RD_FAIL  = 26,
   WL_REINIT_RC_INV_VEN_ID       = 27,
   WL_REINIT_RC_INV_DEV_ID       = 28,
   WL_REINIT_RC_INV_BAR0         = 29,
   WL_REINIT_RC_INV_BAR2         = 30,
   WL_REINIT_RC_AER_UC_FATAL     = 31,
   WL_REINIT_RC_AER_UC_NON_FATAL = 32,
   WL_REINIT_RC_AER_CORR         = 33,
   WL_REINIT_RC_AER_DEV_STS      = 34,
   WL_REINIT_RC_PCIe_STS         = 35,
   WL_REINIT_RC_MMIO_RD_FAIL     = 36,
   WL_REINIT_RC_MMIO_RD_INVAL    = 37,
   WL_REINIT_RC_MMIO_ARM_MEM_RD_FAIL = 38,
   WL_REINIT_RC_MMIO_ARM_MEM_INVAL   = 39,
   WL_REINIT_RC_SROM_LOAD_FAILED     = 40,
   WL_REINIT_RC_PHY_CRASH            = 41,
   WL_REINIT_TX_STALL                = 42,
   WL_REINIT_RC_TX_FLOW_CONTROL_BLOCKED    = 43,
   WL_REINIT_RC_RX_HC_FAIL           = 44,
   WL_REINIT_RC_RX_DMA_STALL         = 45,
   WL_REINIT_UTRACE_BUF_OVERLAP_SR      = 46,
   WL_REINIT_UTRACE_TPL_OUT_BOUNDS   = 47,
   WL_REINIT_UTRACE_TPL_OSET_STRT0   = 48,
   WL_REINIT_RC_PHYTXERR             = 49,
   WL_REINIT_RC_PSM_FATAL_SUSP       = 50,
   WL_REINIT_RC_TX_FIFO_SUSP         = 51,
   WL_REINIT_RC_MAC_ENABLE           = 52,
   WL_REINIT_RC_SCAN_STALLED         = 53,
   WL_REINIT_RC_PHY_HC          = 54,
   WL_REINIT_RC_LAST,    /* DONOT use this any more, kept for legacy reasons */
   WL_REINIT_RC_RADIO_CRASH      = 55,
   WL_REINIT_RC_SUPPORTED_LAST    /* Use for app ONLY, DONOT use this in wlc code.
                    * For wlc, use WL_REINIT_RC_VERSIONED_LAST
                    */
};
 
#define WL_REINIT_RC_V2        (2u)
#define WL_REINIT_RC_LAST_V2    (WL_REINIT_RC_RADIO_CRASH)
 
#define WL_REINIT_RC_INVALID    255
 
#define NREINITREASONCOUNT    8
/* NREINITREASONCOUNT is 8 in other branches.
 * Any change to this will break wl tool compatibility with other branches
 * #define NREINITREASONCOUNT    WL_REINIT_RC_LAST
 */
/* REINITRSNIDX is kept for legacy reasons. Use REINIT_RSN_IDX for new versioned structure */
#define REINITRSNIDX(_x)    (((_x) < WL_REINIT_RC_LAST) ? (_x) : 0)
#define REINIT_RSN_IDX(_x)    (((_x) < WL_REINIT_RC_SUPPORTED_LAST) ? (_x) : 0) /* TBD: move
                                          * this to src
                                          */
#define REINIT_RSN_IDX_V2(_x)    (((_x) <= WL_REINIT_RC_LAST_V2) ? (_x) : 0)
 
#define    WL_CNT_T_VERSION    30    /**< current version of wl_cnt_t struct */
#define WL_CNT_VERSION_6    6
#define WL_CNT_VERSION_7    7
#define WL_CNT_VERSION_11    11
#define WL_CNT_VERSION_XTLV    30
 
#define WL_COUNTERS_IOV_VERSION_1    1
#define WL_SUBCNTR_IOV_VER        WL_COUNTERS_IOV_VERSION_1
/* First two uint16 are version and lenght fields. So offset of the first counter will be 4 */
#define FIRST_COUNTER_OFFSET        0x04
 
/* need for now due to src/wl/ndis automerged to other branches. e.g. BISON */
#define WLC_WITH_XTLV_CNT
 
/* Number of xtlv info as required to calculate subcounter offsets */
#define WL_CNT_XTLV_ID_NUM    12
#define WL_TLV_IOV_VER        1
 
/**
 * tlv IDs uniquely identifies counter component
 * packed into wl_cmd_t container
 */
enum wl_cnt_xtlv_id {
   WL_CNT_XTLV_SLICE_IDX = 0x1,        /**< Slice index */
   WL_CNT_XTLV_WLC = 0x100,        /**< WLC layer counters */
   WL_CNT_XTLV_WLC_RINIT_RSN = 0x101,    /**< WLC layer reinitreason extension: LEGACY */
   WL_CNT_XTLV_WLC_HE = 0x102,        /* he counters */
   WL_CNT_XTLV_WLC_SECVLN = 0x103,        /* security vulnerabilities counters */
   WL_CNT_XTLV_WLC_HE_OMI = 0x104,        /* he omi counters */
   WL_CNT_XTLV_WLC_RINIT_RSN_V2 = 0x105,    /**< WLC layer reinitreason extension */
   WL_CNT_XTLV_CNTV_LE10_UCODE = 0x200,    /**< wl counter ver < 11 UCODE MACSTAT */
   WL_CNT_XTLV_LT40_UCODE_V1 = 0x300,    /**< corerev < 40 UCODE MACSTAT */
   WL_CNT_XTLV_GE40_UCODE_V1 = 0x400,    /**< corerev >= 40 UCODE MACSTAT */
   WL_CNT_XTLV_GE64_UCODEX_V1 = 0x800,    /* corerev >= 64 UCODEX MACSTAT */
   WL_CNT_XTLV_GE80_UCODE_V1 = 0x900,    /* corerev >= 80 UCODEX MACSTAT */
   WL_CNT_XTLV_GE80_TXFUNFL_UCODE_V1 = 0x1000    /* corerev >= 80 UCODEX MACSTAT */
};
 
/* tlv IDs uniquely identifies periodic state component */
enum wl_periodic_slice_state_xtlv_id {
   WL_STATE_COMPACT_COUNTERS = 0x1,
   WL_STATE_TXBF_COUNTERS = 0x2,
   WL_STATE_COMPACT_HE_COUNTERS = 0x3
};
 
/* Sub tlvs for chan_counters */
enum wl_periodic_chan_xtlv_id {
   WL_CHAN_GENERIC_COUNTERS = 0x1,
   WL_CHAN_PERIODIC_COUNTERS = 0x2
};
 
#ifdef WLC_CHAN_ECNTR_TEST
#define WL_CHAN_PERIODIC_CNTRS_VER_1 1
typedef struct wlc_chan_periodic_cntr
{
   uint16 version;
   uint16 pad;
   uint32    rxstrt;
} wlc_chan_periodic_cntr_t;
#endif /* WLC_CHAN_ECNTR_TEST */
 
#define WL_CHANCNTR_HDR_VER_1 1
typedef struct wlc_chan_cntr_hdr_v1
{
   uint16 version;
   uint16 pad;
   chanspec_t chanspec;    /* Dont add any fields above this */
   uint16 pad1;
   uint32 total_time;
   uint32 chan_entry_cnt;
} wlc_chan_cntr_hdr_v1_t;
 
/* tlv IDs uniquely identifies periodic state component */
enum wl_periodic_if_state_xtlv_id {
   WL_STATE_IF_COMPACT_STATE = 0x1,
   WL_STATE_IF_ADPS_STATE = 0x02,
   WL_STATE_IF_ADPS_ENERGY_GAIN = 0x03
};
 
enum wl_periodic_tdls_if_state_xtlv_id {
   WL_STATE_IF_TDLS_STATE = 0x1
};
 
#define TDMTX_CNT_VERSION_V1      1
#define TDMTX_CNT_VERSION_V2      2
 
/* structure holding tdm counters that interface to iovar */
typedef struct tdmtx_cnt_v1 {
   uint16 ver;
   uint16 length; /* length of this structure */
   uint16 wlc_idx; /* index for wlc */
   uint16 enabled; /* tdmtx is enabled on slice */
   uint32 tdmtx_txa_on; /* TXA on requests */
   uint32 tdmtx_txa_tmcnt; /* Total number of TXA timeout */
   uint32 tdmtx_por_on; /* TXA POR requests */
   uint32 tdmtx_txpuen; /* Path enable requests */
   uint32 tdmtx_txpudis; /* Total number of times Tx path is muted on the slice */
   uint32 tdmtx_txpri_on; /* Total number of times Tx priority was obtained by the slice */
   uint32 tdmtx_txdefer; /* Total number of times Tx was deferred on the slice */
   uint32 tdmtx_txmute; /* Total number of times active Tx muted on the slice */
   uint32 tdmtx_actpwrboff; /* Total number of times TX power is backed off by the slice */
   uint32 tdmtx_txa_dur; /* Total time txa on */
   uint32 tdmtx_txpri_dur; /* Total time TXPri */
   uint32 tdmtx_txdefer_dur; /* Total time txdefer */
   /* TDMTX input fields */
   uint32 tdmtx_txpri;
   uint32 tdmtx_defer;
   uint32 tdmtx_threshold;
   uint32 tdmtx_rssi_threshold;
   uint32 tdmtx_txpwrboff;
   uint32 tdmtx_txpwrboff_dt;
} tdmtx_cnt_v1_t;
 
typedef struct {
   uint16  ver;
   uint16    length; /* length of the data portion */
   uint16  cnt;
   uint16    pad; /* pad to align to 32 bit */
   uint8   data[]; /* array of tdmtx_cnt_v1_t */
} tdmtx_status_t;
 
/* structure holding counters that match exactly shm field sizes */
typedef struct tdmtx_cnt_shm_v1 {
   uint16 tdmtx_txa_on; /* TXA on requests */
   uint16 tdmtx_tmcnt; /* TXA on requests */
   uint16 tdmtx_por_on; /* TXA POR requests */
   uint16 tdmtx_txpuen; /* Path enable requests */
   uint16 tdmtx_txpudis; /* Total number of times Tx path is muted on the slice */
   uint16 tdmtx_txpri_on; /* Total number of times Tx priority was obtained by the slice */
   uint16 tdmtx_txdefer; /* Total number of times Tx was defered by the slice */
   uint16 tdmtx_txmute; /* Total number of times active Tx muted on the slice */
   uint16 tdmtx_actpwrboff; /* Total number of times TX power is backed off by the slice */
   uint16 tdmtx_txa_dur_l; /* Total time (low 16 bits) txa on */
   uint16 tdmtx_txa_dur_h; /* Total time (low 16 bits) txa on */
   uint16 tdmtx_txpri_dur_l; /* Total time (low 16 bits) TXPri */
   uint16 tdmtx_txpri_dur_h; /* Total time (high 16 bits) TXPri */
   uint16 tdmtx_txdefer_dur_l; /* Total time (low 16 bits)  txdefer */
   uint16 tdmtx_txdefer_dur_h; /* Total time (high 16 bits) txdefer */
} tdmtx_cnt_shm_v1_t;
 
/* structure holding tdm counters that interface to iovar for version 2 */
typedef struct tdmtx_cnt_v2 {
   uint16 ver;
   uint16 length; /* length of this structure */
   uint16 wlc_idx; /* index for wlc */
   uint16 enabled; /* tdmtx is enabled on slice */
   uint32 tdmtx_txa_on; /* TXA on requests */
   uint32 tdmtx_txa_tmcnt; /* Total number of TXA timeout */
   uint32 tdmtx_porhi_on; /* TXA PORHI requests */
   uint32 tdmtx_porlo_on; /* TXA PORLO requests */
   uint32 tdmtx_txpuen; /* Path enable requests */
   uint32 tdmtx_txpudis; /* Total number of times Tx path is muted on the slice */
   uint32 tdmtx_txpri_on; /* Total number of times Tx priority was obtained by the slice */
   uint32 tdmtx_txdefer; /* Total number of times Tx was deferred on the slice */
   uint32 tdmtx_txmute; /* Total number of times active Tx muted on the slice */
   uint32 tdmtx_actpwrboff; /* Total number of times TX power is backed off by the slice */
   uint32 tdmtx_txa_dur; /* Total time txa on */
   uint32 tdmtx_txpri_dur; /* Total time TXPri */
   uint32 tdmtx_txdefer_dur; /* Total time txdefer */
   /* TDMTX input fields */
   uint32 tdmtx_txpri;
   uint32 tdmtx_defer;
   uint32 tdmtx_threshold;
   uint32 tdmtx_rssi_threshold;
   uint32 tdmtx_txpwrboff;
   uint32 tdmtx_txpwrboff_dt;
} tdmtx_cnt_v2_t;
 
/* structure holding counters that match exactly shm field sizes */
typedef struct tdmtx_cnt_shm_v2 {
   uint16 tdmtx_txa_on; /* TXA on requests */
   uint16 tdmtx_tmcnt; /* TXA on requests */
   uint16 tdmtx_porhi_on; /* TXA PORHI requests */
   uint16 tdmtx_porlo_on; /* TXA PORLO requests */
   uint16 tdmtx_txpuen; /* Path enable requests */
   uint16 tdmtx_txpudis; /* Total number of times Tx path is muted on the slice */
   uint16 tdmtx_txpri_on; /* Total number of times Tx priority was obtained by the slice */
   uint16 tdmtx_txdefer; /* Total number of times Tx was defered by the slice */
   uint16 tdmtx_txmute; /* Total number of times active Tx muted on the slice */
   uint16 tdmtx_actpwrboff; /* Total number of times TX power is backed off by the slice */
   uint16 tdmtx_txa_dur_l; /* Total time (low 16 bits) txa on */
   uint16 tdmtx_txa_dur_h; /* Total time (low 16 bits) txa on */
   uint16 tdmtx_txpri_dur_l; /* Total time (low 16 bits) TXPri */
   uint16 tdmtx_txpri_dur_h; /* Total time (high 16 bits) TXPri */
   uint16 tdmtx_txdefer_dur_l; /* Total time (low 16 bits)  txdefer */
   uint16 tdmtx_txdefer_dur_h; /* Total time (high 16 bits) txdefer */
} tdmtx_cnt_shm_v2_t;
 
typedef struct wl_tdmtx_ioc {
   uint16 id;    /* ID of the sub-command */
   uint16 len;    /* total length of all data[] */
   uint8  data[];    /* var len payload */
} wl_tdmtx_ioc_t;
 
/*
 * iovar subcommand ids
 */
enum {
   IOV_TDMTX_ENB = 1,
   IOV_TDMTX_STATUS = 2,
   IOV_TDMTX_TXPRI = 3,
   IOV_TDMTX_DEFER = 4,
   IOV_TDMTX_TXA = 5,
   IOV_TDMTX_CFG = 6,
   IOV_TDMTX_LAST
};
 
/* iovar structure for beacon simulator */
typedef struct wl_bcnsim_ioc {
   uint16   id;       /* ID of the sub-command */
   uint16   len;      /* total length of all data[] */
   uint8    data[];   /* var len payload  */
} wl_bcnsim_ioc_t;
 
/* iovar subcmd ids */
enum {
   IOV_BCNSIM_ENB = 1,
   IOV_BCNSIM_ERRMAX = 2,
   IOV_BCNSIM_ERRDSTRB = 3,
   IOV_BCNSIM_DRIFT = 4,
   IOV_BCNSIM_RNDLYMAX = 5,
   IOV_BCNSIM_RNDDLY_DSTRB = 6,
   IOV_BCNSIM_CONSDLY = 7,
   IOV_BCNSIM_OMT_PROB = 8,
   IOV_BCNSIM_OMT_MIN_N = 9,
   IOV_BCNSIM_OMT_MAX_N = 10,
   IOV_BCNSIM_OMT_DSTRB = 11,
   IOV_BCNSIM_TSF_JUMP = 12,
   IOV_BCNSIM_PATTERN = 13,
   IOV_BCNSIM_STATUS = 14,
   IOV_BCNSIM_AUTH = 15,
   IOV_BCNSIM_RNDDLY_PROB = 16,
   IOV_BCNSIM_LAST
};
 
/* tlv id for beacon simulator */
enum wl_bcnsim_xtlv_id {
   WL_BCNSIM_XTLV_ENABLE  = 0x1,
   WL_BCNSIM_XTLV_ERRMAX  = 0x2,
   WL_BCNSIM_XTLV_ERRDSTRB = 0x3,
   WL_BCNSIM_XTLV_DRIFT = 0x4,
   WL_BCNSIM_XTLV_RNDLYMAX = 0x5,
   WL_BCNSIM_XTLV_RNDDLY_DSTRB = 0x6,
   WL_BCNSIM_XTLV_CONSDLY = 0x7,
   WL_BCNSIM_XTLV_OMT_PROB = 0x8,
   WL_BCNSIM_XTLV_OMT_MIN_N = 0x9,
   WL_BCNSIM_XTLV_OMT_MAX_N = 0xa,
   WL_BCNSIM_XTLV_OMT_DSTRB = 0xb,
   WL_BCNSIM_XTLV_TSF_JUMP = 0xc,
   WL_BCNSIM_XTLV_PATTERN = 0xd,
   WL_BCNSIM_XTLV_STATUS = 0xe,
   WL_BCNSIM_XTLV_AUTH = 0xf,
   WL_BCNSIM_XTLV_RNDDLY_PROB = 0x10
};
 
/* structure to store different pattern params */
typedef struct wlc_bcnsim_bcn_diff_v1 {
   uint16    version;
   uint16    dtim_cnt;
   uint32    tx_delta;
   uint32    ts_delta;
} wlc_bcnsim_bcn_diff_v1_t;
 
/* structure to store/pass pattern */
typedef struct wlc_bcnsim_pattern_info_v1 {
   uint16    version;
   uint16    pattern_count;
   uint16    current_pos;
   wlc_bcnsim_bcn_diff_v1_t bcnsim_bcn_diff[];
} wlc_bcnsim_pattern_info_v1_t;
 
/* struct to store bcn sim status */
typedef struct bcnsim_status_v1 {
   uint16    ver;
   uint16    length;    /* length of this structure */
   uint32    rnd_delay_max; /* random delay */
   int32    const_delay; /* cons delay */
   int32    tsf_jump; /* change tsf */
   int16    drift; /* add drift  */
   uint16    error_max; /* max error */
   uint8    error_dstrb; /* error dstrb */
   uint8    rnd_delay_dstrb; /* rnd delay distr */
   uint8    rnd_delay_prob; /* random delay prob */
   uint8    omit_prob; /* control omit prob */
   uint8    omit_min_n; /* min omit */
   uint8    omit_max_n; /* max omit */
   uint8    omit_dstrb; /* omit dstrb % */
   uint8    padding1;
} bcnsim_status_v1_t;
 
/**
 * The number of variables in wl macstat cnt struct.
 * (wl_cnt_ge40mcst_v1_t, wl_cnt_lt40mcst_v1_t, wl_cnt_v_le10_mcst_t)
 */
#define WL_CNT_MCST_VAR_NUM 64
/* sizeof(wl_cnt_ge40mcst_v1_t), sizeof(wl_cnt_lt40mcst_v1_t), and sizeof(wl_cnt_v_le10_mcst_t) */
#define WL_CNT_MCST_STRUCT_SZ ((uint32)sizeof(uint32) * WL_CNT_MCST_VAR_NUM)
#define WL_CNT_REV80_MCST_STRUCT_SZ ((uint32)sizeof(wl_cnt_ge80mcst_v1_t))
#define WL_CNT_REV80_MCST_TXFUNFlW_STRUCT_FIXED_SZ \
   ((uint32)OFFSETOF(wl_cnt_ge80_txfunfl_v1_t, txfunfl))
#define WL_CNT_REV80_MCST_TXFUNFl_STRUCT_SZ(fcnt) \
   (WL_CNT_REV80_MCST_TXFUNFlW_STRUCT_FIXED_SZ + (fcnt * sizeof(uint32)))
#define WL_CNT_REV80_MCST_TXFUNFlW_STRUCT_SZ (WL_CNT_REV80_MCST_TXFUNFl_STRUCT_SZ(NFIFO_EXT))
 
#define WL_CNT_MCXST_STRUCT_SZ ((uint32)sizeof(wl_cnt_ge64mcxst_v1_t))
 
#define WL_CNT_HE_STRUCT_SZ ((uint32)sizeof(wl_he_cnt_wlc_t))
 
#define WL_CNT_SECVLN_STRUCT_SZ ((uint32)sizeof(wl_secvln_cnt_t))
 
#define WL_CNT_HE_OMI_STRUCT_SZ ((uint32)sizeof(wl_he_omi_cnt_wlc_v1_t))
#define INVALID_CNT_VAL (uint32)(-1)
 
#define WL_XTLV_CNTBUF_MAX_SIZE ((uint32)(OFFSETOF(wl_cnt_info_t, data)) +    \
       (uint32)BCM_XTLV_HDR_SIZE + (uint32)sizeof(wl_cnt_wlc_t) +        \
       (uint32)BCM_XTLV_HDR_SIZE + WL_CNT_MCST_STRUCT_SZ +              \
       (uint32)BCM_XTLV_HDR_SIZE + WL_CNT_MCXST_STRUCT_SZ)
 
#define WL_CNTBUF_MAX_SIZE MAX(WL_XTLV_CNTBUF_MAX_SIZE, (uint32)sizeof(wl_cnt_ver_11_t))
 
/** Top structure of counters IOVar buffer */
typedef struct {
   uint16    version;    /**< see definition of WL_CNT_T_VERSION */
   uint16    datalen;    /**< length of data including all paddings. */
   uint8   data [];    /**< variable length payload:
                * 1 or more bcm_xtlv_t type of tuples.
                * each tuple is padded to multiple of 4 bytes.
                * 'datalen' field of this structure includes all paddings.
                */
} wl_cnt_info_t;
 
/* Top structure of subcounters IOVar buffer
 * Whenever we make any change in this structure
 * WL_SUBCNTR_IOV_VER should be updated accordingly
 * The structure definition should remain consistant b/w
 * FW and wl/WLM app.
 */
typedef struct {
   uint16    version;      /* Version of IOVAR structure. Used for backward
                  * compatibility in future. Whenever we make any
                  * changes to this structure then value of WL_SUBCNTR_IOV_VER
                  * needs to be updated properly.
                  */
   uint16    length;          /* length in bytes of this structure */
   uint16    counters_version; /* see definition of WL_CNT_T_VERSION
                  * wl app will send the version of counters
                  * which is used to calculate the offset of counters.
                  * It must match the version of counters FW is using
                  * else FW will return error with his version of counters
                  * set in this field.
                  */
   uint16    num_subcounters;  /* Number of counter offset passed by wl app to FW. */
   uint32    data[1];      /* variable length payload:
                  * Offsets to the counters will be passed to FW
                  * throught this data field. FW will return the value of counters
                  * at the offsets passed by wl app in this fiels itself.
                  */
} wl_subcnt_info_t;
 
/* Top structure of counters TLV version IOVar buffer
 * The structure definition should remain consistant b/w
 * FW and wl/WLM app.
 */
typedef struct {
   uint16   version;    /* Version of IOVAR structure. Added for backward
           * compatibility feature. If any changes are done,
           * WL_TLV_IOV_VER need to be updated.
           */
   uint16   length;    /* total len in bytes of this structure + payload */
   uint16   counters_version;    /* See definition of WL_CNT_VERSION_XTLV
           * wl app will update counter tlv version to be used
           * so to calculate offset of supported TLVs.
           * If there is a mismatch in the version, FW will update an error
           */
   uint16  num_tlv;    /* Max number of TLV info passed by FW to WL app.
           * and vice-versa
           */
   uint32   data[];    /* variable length payload:
           * This stores the tlv as supported by F/W to the wl app.
           * This table is required to compute subcounter offsets at WLapp end.
           */
} wl_cntr_tlv_info_t;
 
/** wlc layer counters */
typedef struct {
   /* transmit stat counters */
   uint32    txframe;    /**< tx data frames */
   uint32    txbyte;        /**< tx data bytes */
   uint32    txretrans;    /**< tx mac retransmits */
   uint32    txerror;    /**< tx data errors (derived: sum of others) */
   uint32    txctl;        /**< tx management frames */
   uint32    txprshort;    /**< tx short preamble frames */
   uint32    txserr;        /**< tx status errors */
   uint32    txnobuf;    /**< tx out of buffers errors */
   uint32    txnoassoc;    /**< tx discard because we're not associated */
   uint32    txrunt;        /**< tx runt frames */
   uint32    txchit;        /**< tx header cache hit (fastpath) */
   uint32    txcmiss;    /**< tx header cache miss (slowpath) */
 
   /* transmit chip error counters */
   uint32    txuflo;        /**< tx fifo underflows */
   uint32    txphyerr;    /**< tx phy errors (indicated in tx status) */
   uint32    txphycrs;    /**< PR8861/8963 counter */
 
   /* receive stat counters */
   uint32    rxframe;    /**< rx data frames */
   uint32    rxbyte;        /**< rx data bytes */
   uint32    rxerror;    /**< rx data errors (derived: sum of others) */
   uint32    rxctl;        /**< rx management frames */
   uint32    rxnobuf;    /**< rx out of buffers errors */
   uint32    rxnondata;    /**< rx non data frames in the data channel errors */
   uint32    rxbadds;    /**< rx bad DS errors */
   uint32    rxbadcm;    /**< rx bad control or management frames */
   uint32    rxfragerr;    /**< rx fragmentation errors */
   uint32    rxrunt;        /**< rx runt frames */
   uint32    rxgiant;    /**< rx giant frames */
   uint32    rxnoscb;    /**< rx no scb error */
   uint32    rxbadproto;    /**< rx invalid frames */
   uint32    rxbadsrcmac;    /**< rx frames with Invalid Src Mac */
   uint32    rxbadda;    /**< rx frames tossed for invalid da */
   uint32    rxfilter;    /**< rx frames filtered out */
 
   /* receive chip error counters */
   uint32    rxoflo;        /**< rx fifo overflow errors */
   uint32    rxuflo[NFIFO];    /**< rx dma descriptor underflow errors */
 
   uint32    d11cnt_txrts_off;    /**< d11cnt txrts value when reset d11cnt */
   uint32    d11cnt_rxcrc_off;    /**< d11cnt rxcrc value when reset d11cnt */
   uint32    d11cnt_txnocts_off;    /**< d11cnt txnocts value when reset d11cnt */
 
   /* misc counters */
   uint32    dmade;        /**< tx/rx dma descriptor errors */
   uint32    dmada;        /**< tx/rx dma data errors */
   uint32    dmape;        /**< tx/rx dma descriptor protocol errors */
   uint32    reset;        /**< reset count */
   uint32    tbtt;        /**< cnts the TBTT int's */
   uint32    txdmawar;    /**< # occurrences of PR15420 workaround */
   uint32    pkt_callback_reg_fail;    /**< callbacks register failure */
 
   /* 802.11 MIB counters, pp. 614 of 802.11 reaff doc. */
   uint32    txfrag;        /**< dot11TransmittedFragmentCount */
   uint32    txmulti;    /**< dot11MulticastTransmittedFrameCount */
   uint32    txfail;        /**< dot11FailedCount */
   uint32    txretry;    /**< dot11RetryCount */
   uint32    txretrie;    /**< dot11MultipleRetryCount */
   uint32    rxdup;        /**< dot11FrameduplicateCount */
   uint32    txrts;        /**< dot11RTSSuccessCount */
   uint32    txnocts;    /**< dot11RTSFailureCount */
   uint32    txnoack;    /**< dot11ACKFailureCount */
   uint32    rxfrag;        /**< dot11ReceivedFragmentCount */
   uint32    rxmulti;    /**< dot11MulticastReceivedFrameCount */
   uint32    rxcrc;        /**< dot11FCSErrorCount */
   uint32    txfrmsnt;    /**< dot11TransmittedFrameCount (bogus MIB?) */
   uint32    rxundec;    /**< dot11WEPUndecryptableCount */
 
   /* WPA2 counters (see rxundec for DecryptFailureCount) */
   uint32    tkipmicfaill;    /**< TKIPLocalMICFailures */
   uint32    tkipcntrmsr;    /**< TKIPCounterMeasuresInvoked */
   uint32    tkipreplay;    /**< TKIPReplays */
   uint32    ccmpfmterr;    /**< CCMPFormatErrors */
   uint32    ccmpreplay;    /**< CCMPReplays */
   uint32    ccmpundec;    /**< CCMPDecryptErrors */
   uint32    fourwayfail;    /**< FourWayHandshakeFailures */
   uint32    wepundec;    /**< dot11WEPUndecryptableCount */
   uint32    wepicverr;    /**< dot11WEPICVErrorCount */
   uint32    decsuccess;    /**< DecryptSuccessCount */
   uint32    tkipicverr;    /**< TKIPICVErrorCount */
   uint32    wepexcluded;    /**< dot11WEPExcludedCount */
 
   uint32    txchanrej;    /**< Tx frames suppressed due to channel rejection */
   uint32    psmwds;        /**< Count PSM watchdogs */
   uint32    phywatchdog;    /**< Count Phy watchdogs (triggered by ucode) */
 
   /* MBSS counters, AP only */
   uint32    prq_entries_handled;    /**< PRQ entries read in */
   uint32    prq_undirected_entries;    /**<    which were bcast bss & ssid */
   uint32    prq_bad_entries;    /**<    which could not be translated to info */
   uint32    atim_suppress_count;    /**< TX suppressions on ATIM fifo */
   uint32    bcn_template_not_ready;    /**< Template marked in use on send bcn ... */
   uint32    bcn_template_not_ready_done; /**< ...but "DMA done" interrupt rcvd */
   uint32    late_tbtt_dpc;    /**< TBTT DPC did not happen in time */
 
   /* per-rate receive stat counters */
   uint32  rx1mbps;    /**< packets rx at 1Mbps */
   uint32  rx2mbps;    /**< packets rx at 2Mbps */
   uint32  rx5mbps5;    /**< packets rx at 5.5Mbps */
   uint32  rx6mbps;    /**< packets rx at 6Mbps */
   uint32  rx9mbps;    /**< packets rx at 9Mbps */
   uint32  rx11mbps;    /**< packets rx at 11Mbps */
   uint32  rx12mbps;    /**< packets rx at 12Mbps */
   uint32  rx18mbps;    /**< packets rx at 18Mbps */
   uint32  rx24mbps;    /**< packets rx at 24Mbps */
   uint32  rx36mbps;    /**< packets rx at 36Mbps */
   uint32  rx48mbps;    /**< packets rx at 48Mbps */
   uint32  rx54mbps;    /**< packets rx at 54Mbps */
   uint32  rx108mbps;    /**< packets rx at 108mbps */
   uint32  rx162mbps;    /**< packets rx at 162mbps */
   uint32  rx216mbps;    /**< packets rx at 216 mbps */
   uint32  rx270mbps;    /**< packets rx at 270 mbps */
   uint32  rx324mbps;    /**< packets rx at 324 mbps */
   uint32  rx378mbps;    /**< packets rx at 378 mbps */
   uint32  rx432mbps;    /**< packets rx at 432 mbps */
   uint32  rx486mbps;    /**< packets rx at 486 mbps */
   uint32  rx540mbps;    /**< packets rx at 540 mbps */
 
   uint32    rfdisable;    /**< count of radio disables */
 
   uint32    txexptime;    /**< Tx frames suppressed due to timer expiration */
 
   uint32    txmpdu_sgi;    /**< count for sgi transmit */
   uint32    rxmpdu_sgi;    /**< count for sgi received */
   uint32    txmpdu_stbc;    /**< count for stbc transmit */
   uint32    rxmpdu_stbc;    /**< count for stbc received */
 
   uint32    rxundec_mcst;    /**< dot11WEPUndecryptableCount */
 
   /* WPA2 counters (see rxundec for DecryptFailureCount) */
   uint32    tkipmicfaill_mcst;    /**< TKIPLocalMICFailures */
   uint32    tkipcntrmsr_mcst;    /**< TKIPCounterMeasuresInvoked */
   uint32    tkipreplay_mcst;    /**< TKIPReplays */
   uint32    ccmpfmterr_mcst;    /**< CCMPFormatErrors */
   uint32    ccmpreplay_mcst;    /**< CCMPReplays */
   uint32    ccmpundec_mcst;    /**< CCMPDecryptErrors */
   uint32    fourwayfail_mcst;    /**< FourWayHandshakeFailures */
   uint32    wepundec_mcst;    /**< dot11WEPUndecryptableCount */
   uint32    wepicverr_mcst;    /**< dot11WEPICVErrorCount */
   uint32    decsuccess_mcst;    /**< DecryptSuccessCount */
   uint32    tkipicverr_mcst;    /**< TKIPICVErrorCount */
   uint32    wepexcluded_mcst;    /**< dot11WEPExcludedCount */
 
   uint32    dma_hang;    /**< count for dma hang */
   uint32    reinit;        /**< count for reinit */
 
   uint32  pstatxucast;    /**< count of ucast frames xmitted on all psta assoc */
   uint32  pstatxnoassoc;    /**< count of txnoassoc frames xmitted on all psta assoc */
   uint32  pstarxucast;    /**< count of ucast frames received on all psta assoc */
   uint32  pstarxbcmc;    /**< count of bcmc frames received on all psta */
   uint32  pstatxbcmc;    /**< count of bcmc frames transmitted on all psta */
 
   uint32  cso_passthrough; /**< hw cso required but passthrough */
   uint32    cso_normal;    /**< hw cso hdr for normal process */
   uint32    chained;    /**< number of frames chained */
   uint32    chainedsz1;    /**< number of chain size 1 frames */
   uint32    unchained;    /**< number of frames not chained */
   uint32    maxchainsz;    /**< max chain size so far */
   uint32    currchainsz;    /**< current chain size */
   uint32    pciereset;    /**< Secondary Bus Reset issued by driver */
   uint32    cfgrestore;    /**< configspace restore by driver */
   uint32    reinitreason[NREINITREASONCOUNT]; /**< reinitreason counters; 0: Unknown reason */
   uint32    rxrtry;
   uint32  rxmpdu_mu;      /**< Number of MU MPDUs received */
 
   /* detailed control/management frames */
   uint32    txbar;        /**< Number of TX BAR */
   uint32    rxbar;        /**< Number of RX BAR */
   uint32    txpspoll;    /**< Number of TX PS-poll */
   uint32    rxpspoll;    /**< Number of RX PS-poll */
   uint32    txnull;        /**< Number of TX NULL_DATA */
   uint32    rxnull;        /**< Number of RX NULL_DATA */
   uint32    txqosnull;    /**< Number of TX NULL_QoSDATA */
   uint32    rxqosnull;    /**< Number of RX NULL_QoSDATA */
   uint32    txassocreq;    /**< Number of TX ASSOC request */
   uint32    rxassocreq;    /**< Number of RX ASSOC request */
   uint32    txreassocreq;    /**< Number of TX REASSOC request */
   uint32    rxreassocreq;    /**< Number of RX REASSOC request */
   uint32    txdisassoc;    /**< Number of TX DISASSOC */
   uint32    rxdisassoc;    /**< Number of RX DISASSOC */
   uint32    txassocrsp;    /**< Number of TX ASSOC response */
   uint32    rxassocrsp;    /**< Number of RX ASSOC response */
   uint32    txreassocrsp;    /**< Number of TX REASSOC response */
   uint32    rxreassocrsp;    /**< Number of RX REASSOC response */
   uint32    txauth;        /**< Number of TX AUTH */
   uint32    rxauth;        /**< Number of RX AUTH */
   uint32    txdeauth;    /**< Number of TX DEAUTH */
   uint32    rxdeauth;    /**< Number of RX DEAUTH */
   uint32    txprobereq;    /**< Number of TX probe request */
   uint32    rxprobereq;    /**< Number of RX probe request */
   uint32    txprobersp;    /**< Number of TX probe response */
   uint32    rxprobersp;    /**< Number of RX probe response */
   uint32    txaction;    /**< Number of TX action frame */
   uint32    rxaction;    /**< Number of RX action frame */
   uint32  ampdu_wds;    /**< Number of AMPDU watchdogs */
   uint32  txlost;        /**< Number of lost packets reported in txs */
   uint32    txdatamcast;    /**< Number of TX multicast data packets */
   uint32    txdatabcast;    /**< Number of TX broadcast data packets */
   uint32    psmxwds;    /**< Number of PSMx watchdogs */
   uint32  rxback;
   uint32  txback;
   uint32  p2p_tbtt;    /**< Number of P2P TBTT Events */
   uint32  p2p_tbtt_miss;    /**< Number of P2P TBTT Events Miss */
   uint32    txqueue_start;
   uint32    txqueue_end;
   uint32  txbcast;        /* Broadcast TransmittedFrameCount */
   uint32  txdropped;      /* tx dropped pkts */
   uint32  rxbcast;        /* BroadcastReceivedFrameCount */
   uint32  rxdropped;      /* rx dropped pkts (derived: sum of others) */
   uint32    txq_end_assoccb; /* forced txqueue_end callback fired in assoc */
   uint32    tx_toss_cnt;    /* number of tx packets tossed */
   uint32    rx_toss_cnt;    /* number of rx packets tossed    */
   uint32    last_tx_toss_rsn; /* reason because of which last tx pkt tossed */
   uint32    last_rx_toss_rsn; /* reason because of which last rx pkt tossed */
   uint32    pmk_badlen_cnt;    /* number of invalid pmk len */
   uint32    txbar_notx;    /* number of TX BAR not sent (maybe supressed or muted) */
   uint32    txbar_noack;    /* number of TX BAR sent, but not acknowledged by peer */
   uint32    rxfrag_agedout;    /**< # of aged out rx fragmentation */
   uint32    pmkid_mismatch_cnt; /* number of EAPOL msg1 PMKID mismatch */
   uint32    txaction_vndr_attempt; /* Number of VS AFs scheduled successfully for Tx */
   uint32    txaction_vndr_fail; /* Number of VS AFs not sent or not acked */
   uint32    rxnofrag;    /* # of nobuf failure due to no pkt availability */
   uint32    rxnocmplid;    /* # of nobuf failure due to rxcmplid non-availability */
   uint32    rxnohaddr;    /* # of nobuf failure due to host address non-availability */
 
   /* Do not remove or rename in the middle of this struct.
    * All counter variables have to be of uint32.
    */
} wl_cnt_wlc_t;
 
/* he counters Version 1 */
#define HE_COUNTERS_V1        (1)
typedef struct wl_he_cnt_wlc_v1 {
   uint32 he_rxtrig_myaid;
   uint32 he_rxtrig_rand;
   uint32 he_colormiss_cnt;
   uint32 he_txmampdu;
   uint32 he_txmtid_back;
   uint32 he_rxmtid_back;
   uint32 he_rxmsta_back;
   uint32 he_txfrag;
   uint32 he_rxdefrag;
   uint32 he_txtrig;
   uint32 he_rxtrig_basic;
   uint32 he_rxtrig_murts;
   uint32 he_rxtrig_bsrp;
   uint32 he_rxdlmu;
   uint32 he_physu_rx;
   uint32 he_phyru_rx;
   uint32 he_txtbppdu;
} wl_he_cnt_wlc_v1_t;
 
/* he counters Version 2 */
#define HE_COUNTERS_V2        (2)
typedef struct wl_he_cnt_wlc_v2 {
   uint16 version;
   uint16 len;
   uint32 he_rxtrig_myaid; /**< rxed valid trigger frame with myaid */
   uint32 he_rxtrig_rand; /**< rxed valid trigger frame with random aid */
   uint32 he_colormiss_cnt; /**< for bss color mismatch cases */
   uint32 he_txmampdu; /**< for multi-TID AMPDU transmission */
   uint32 he_txmtid_back; /**< for multi-TID BACK transmission */
   uint32 he_rxmtid_back; /**< reception of multi-TID BACK */
   uint32 he_rxmsta_back; /**< reception of multi-STA BACK */
   uint32 he_txfrag; /**< transmission of Dynamic fragmented packets */
   uint32 he_rxdefrag; /**< reception of dynamic fragmented packets */
   uint32 he_txtrig; /**< transmission of trigger frames */
   uint32 he_rxtrig_basic; /**< reception of basic trigger frame */
   uint32 he_rxtrig_murts; /**< reception of MU-RTS trigger frame */
   uint32 he_rxtrig_bsrp; /**< reception of BSR poll trigger frame */
   uint32 he_rxdlmu; /**< reception of DL MU PPDU */
   uint32 he_physu_rx; /**< reception of SU frame */
   uint32 he_phyru_rx; /**< reception of RU frame */
   uint32 he_txtbppdu; /**< increments on transmission of every TB PPDU */
   uint32 he_null_tbppdu; /**< null TB PPDU's sent as a response to basic trigger frame */
} wl_he_cnt_wlc_v2_t;
 
/* he counters Version 3 */
#define WL_RU_TYPE_MAX            6
#define HE_COUNTERS_V3        (3)
 
typedef struct wl_he_cnt_wlc_v3 {
   uint16 version;
   uint16 len;
   uint32 he_rxtrig_myaid; /**< rxed valid trigger frame with myaid */
   uint32 he_rxtrig_rand; /**< rxed valid trigger frame with random aid */
   uint32 he_colormiss_cnt; /**< for bss color mismatch cases */
   uint32 he_txmampdu; /**< for multi-TID AMPDU transmission */
   uint32 he_txmtid_back; /**< for multi-TID BACK transmission */
   uint32 he_rxmtid_back; /**< reception of multi-TID BACK */
   uint32 he_rxmsta_back; /**< reception of multi-STA BACK */
   uint32 he_txfrag; /**< transmission of Dynamic fragmented packets */
   uint32 he_rxdefrag; /**< reception of dynamic fragmented packets */
   uint32 he_txtrig; /**< transmission of trigger frames */
   uint32 he_rxtrig_basic; /**< reception of basic trigger frame */
   uint32 he_rxtrig_murts; /**< reception of MU-RTS trigger frame */
   uint32 he_rxtrig_bsrp; /**< reception of BSR poll trigger frame */
   uint32 he_rxhemuppdu_cnt; /**< rxing HE MU PPDU */
   uint32 he_physu_rx; /**< reception of SU frame */
   uint32 he_phyru_rx; /**< reception of RU frame */
   uint32 he_txtbppdu; /**< increments on transmission of every TB PPDU */
   uint32 he_null_tbppdu; /**< null TB PPDU's sent as a response to basic trigger frame */
   uint32 he_rxhesuppdu_cnt; /**< rxing SU PPDU */
   uint32 he_rxhesureppdu_cnt; /**< rxing Range Extension(RE) SU PPDU */
   uint32 he_null_zero_agg; /**< null AMPDU's transmitted in response to basic trigger
                * because of zero aggregation
                */
   uint32 he_null_bsrp_rsp; /**< null AMPDU's txed in response to BSR poll */
   uint32 he_null_fifo_empty; /**< null AMPDU's in response to basic trigger
                * because of no frames in fifo's
                */
   uint32 he_myAID_cnt;
   uint32 he_rxtrig_bfm_cnt;
   uint32 he_rxtrig_mubar;
   uint32 rxheru[WL_RU_TYPE_MAX];        /**< HE of rx pkts */
   uint32 txheru[WL_RU_TYPE_MAX];
   uint32 he_mgmt_tbppdu;
   uint32 he_cs_req_tx_cancel;
   uint32 he_wrong_nss;
   uint32 he_trig_unsupp_rate;
   uint32 he_rxtrig_nfrp;
   uint32 he_rxtrig_bqrp;
   uint32 he_rxtrig_gcrmubar;
} wl_he_cnt_wlc_v3_t;
 
/* he counters Version 4 */
#define HE_COUNTERS_V4        (4)
typedef struct wl_he_cnt_wlc_v4 {
   uint16 version;
   uint16 len;
   uint32 he_rxtrig_myaid; /**< rxed valid trigger frame with myaid */
   uint32 he_rxtrig_rand; /**< rxed valid trigger frame with random aid */
   uint32 he_colormiss_cnt; /**< for bss color mismatch cases */
   uint32 he_txmampdu; /**< for multi-TID AMPDU transmission */
   uint32 he_txmtid_back; /**< for multi-TID BACK transmission */
   uint32 he_rxmtid_back; /**< reception of multi-TID BACK */
   uint32 he_rxmsta_back; /**< reception of multi-STA BACK */
   uint32 he_txfrag; /**< transmission of Dynamic fragmented packets */
   uint32 he_rxdefrag; /**< reception of dynamic fragmented packets */
   uint32 he_txtrig; /**< transmission of trigger frames */
   uint32 he_rxtrig_basic; /**< reception of basic trigger frame */
   uint32 he_rxtrig_murts; /**< reception of MU-RTS trigger frame */
   uint32 he_rxtrig_bsrp; /**< reception of BSR poll trigger frame */
   uint32 he_rxtsrt_hemuppdu_cnt; /**< rxing HE MU PPDU */
   uint32 he_physu_rx; /**< reception of SU frame */
   uint32 he_phyru_rx; /**< reception of RU frame */
   uint32 he_txtbppdu; /**< increments on transmission of every TB PPDU */
   uint32 he_null_tbppdu; /**< null TB PPDU's sent as a response to basic trigger frame */
   uint32 he_rxstrt_hesuppdu_cnt; /**< rxing SU PPDU */
   uint32 he_rxstrt_hesureppdu_cnt; /**< rxing Range Extension(RE) SU PPDU */
   uint32 he_null_zero_agg; /**< null AMPDU's transmitted in response to basic trigger
                * because of zero aggregation
                */
   uint32 he_null_bsrp_rsp; /**< null AMPDU's txed in response to BSR poll */
   uint32 he_null_fifo_empty; /**< null AMPDU's in response to basic trigger
                * because of no frames in fifo's
                */
   uint32 he_myAID_cnt;
   uint32 he_rxtrig_bfm_cnt;
   uint32 he_rxtrig_mubar;
   uint32 rxheru[WL_RU_TYPE_MAX];        /**< HE of rx pkts */
   uint32 txheru[WL_RU_TYPE_MAX];
   uint32 he_mgmt_tbppdu;
   uint32 he_cs_req_tx_cancel;
   uint32 he_wrong_nss;
   uint32 he_trig_unsupp_rate;
   uint32 he_rxtrig_nfrp;
   uint32 he_rxtrig_bqrp;
   uint32 he_rxtrig_gcrmubar;
   uint32 he_rxtrig_basic_htpack; /**< triggers received with HTP ack policy */
   uint32 he_rxtrig_ed_cncl;    /**< count of cancelled packets
                    * becasue of cs_req in trigger frame
                    */
   uint32 he_rxtrig_suppr_null_tbppdu; /**<  count of null frame sent becasue of
                    * suppression scenarios
                    */
   uint32 he_ulmu_disable;        /**< number of UL MU disable scenario's handled in ucode */
   uint32 he_ulmu_data_disable;    /**<number of UL MU data disable scenarios
                    * handled in ucode
                    */
} wl_he_cnt_wlc_v4_t;
 
/* he counters Version 5 */
#define HE_COUNTERS_V5        (5)
typedef struct wl_he_cnt_wlc_v5 {
   uint16 version;
   uint16 len;
   uint32 he_rxtrig_myaid;            /* rxed valid trigger frame with myaid */
   uint32 he_rxtrig_rand;            /* rxed valid trigger frame with random aid */
   uint32 he_colormiss_cnt;        /* for bss color mismatch cases */
   uint32 he_txmampdu;            /* for multi-TID AMPDU transmission */
   uint32 he_txmtid_back;            /* for multi-TID BACK transmission */
   uint32 he_rxmtid_back;            /* reception of multi-TID BACK */
   uint32 he_rxmsta_back;            /* reception of multi-STA BACK */
   uint32 he_txfrag;            /* transmission of Dynamic fragmented packets */
   uint32 he_rxdefrag;            /* reception of dynamic fragmented packets */
   uint32 he_txtrig;            /* transmission of trigger frames */
   uint32 he_rxtrig_basic;            /* reception of basic trigger frame */
   uint32 he_rxtrig_murts;            /* reception of MU-RTS trigger frame */
   uint32 he_rxtrig_bsrp;            /* reception of BSR poll trigger frame */
   uint32 he_rxtsrt_hemuppdu_cnt;        /* rxing HE MU PPDU */
   uint32 he_physu_rx;            /* reception of SU frame */
   uint32 he_phyru_rx;            /* reception of RU frame */
   uint32 he_txtbppdu;            /* increments on transmission of every TB PPDU */
   uint32 he_null_tbppdu;            /* null TBPPDU's sent as a response to
                        * basic trigger frame
                        */
   uint32 he_rxstrt_hesuppdu_cnt;        /* rxing SU PPDU */
   uint32 he_rxstrt_hesureppdu_cnt;    /* rxing Range Extension(RE) SU PPDU */
   uint32 he_null_zero_agg;        /* nullAMPDU's transmitted in response to
                        * basic trigger because of zero aggregation
                        */
   uint32 he_null_bsrp_rsp;        /* null AMPDU's txed in response to BSR poll */
   uint32 he_null_fifo_empty;        /* null AMPDU's in response to basic trigger
                        * because of no frames in fifo's
                        */
   uint32 he_rxtrig_bfm_cnt;
   uint32 he_rxtrig_mubar;
   uint32 rxheru[WL_RU_TYPE_MAX];        /* HE of rx pkts */
   uint32 txheru[WL_RU_TYPE_MAX];
   uint32 he_mgmt_tbppdu;
   uint32 he_cs_req_tx_cancel;
   uint32 he_wrong_nss;
   uint32 he_trig_unsupp_rate;
   uint32 he_rxtrig_nfrp;
   uint32 he_rxtrig_bqrp;
   uint32 he_rxtrig_gcrmubar;
   uint32 he_rxtrig_basic_htpack;        /* triggers received with HTP ack policy */
   uint32 he_rxtrig_suppr_null_tbppdu;    /*  count of null frame sent becasue of
                        * suppression scenarios
                        */
   uint32 he_ulmu_disable;            /* number of ULMU dis scenario's handled in ucode */
   uint32 he_ulmu_data_disable;        /* number of UL MU data disable scenarios
                        * handled in ucode
                        */
   uint32 rxheru_2x996T;
} wl_he_cnt_wlc_v5_t;
 
#ifndef HE_COUNTERS_VERSION_ENABLED
#define HE_COUNTERS_VERSION    (HE_COUNTERS_V1)
typedef wl_he_cnt_wlc_v1_t wl_he_cnt_wlc_t;
#endif /* HE_COUNTERS_VERSION_ENABLED */
 
/* he omi counters Version 1 */
#define HE_OMI_COUNTERS_V1        (1)
typedef struct wl_he_omi_cnt_wlc_v1 {
   uint16 version;
   uint16 len;
   uint32 he_omitx_sched;          /* Count for total number of OMIs scheduled */
   uint32 he_omitx_success;        /* Count for OMI Tx success */
   uint32 he_omitx_retries;        /* Count for OMI retries as TxDone not set */
   uint32 he_omitx_dur;            /* Accumulated duration of OMI completion time */
   uint32 he_omitx_ulmucfg;        /* count for UL MU enable/disable change req */
   uint32 he_omitx_ulmucfg_ack;    /* count for UL MU enable/disable req txed successfully */
   uint32 he_omitx_txnsts;         /* count for Txnsts change req */
   uint32 he_omitx_txnsts_ack;     /* count for Txnsts change req txed successfully */
   uint32 he_omitx_rxnss;          /* count for Rxnss change req */
   uint32 he_omitx_rxnss_ack;      /* count for Rxnss change req txed successfully */
   uint32 he_omitx_bw;             /* count for BW change req */
   uint32 he_omitx_bw_ack;         /* count for BW change req txed successfully */
   uint32 he_omitx_ersudis;        /* count for ER SU enable/disable req */
   uint32 he_omitx_ersudis_ack;    /* count for ER SU enable/disable req txed successfully */
   uint32 he_omitx_dlmursdrec;    /* count for Resound recommendation change req */
   uint32 he_omitx_dlmursdrec_ack;    /* count for Resound recommendation req txed successfully */
} wl_he_omi_cnt_wlc_v1_t;
 
/* WL_IFSTATS_XTLV_WL_SLICE_TXBF */
/* beamforming counters version 1 */
#define TXBF_ECOUNTERS_V1    (1u)
#define WL_TXBF_CNT_ARRAY_SZ    (8u)
typedef struct wl_txbf_ecounters_v1 {
   uint16 version;
   uint16 len;
   /* transmit beamforming stats */
   uint16 txndpa;                /* null data packet announcements */
   uint16 txndp;                /* null data packets */
   uint16 txbfpoll;            /* beamforming report polls */
   uint16 txsf;                /* subframes */
   uint16 txcwrts;                /* contention window rts */
   uint16 txcwcts;                /* contention window cts */
   uint16 txbfm;
   /* receive beamforming stats */
   uint16 rxndpa_u;            /* unicast NDPAs */
   uint16 rxndpa_m;            /* multicast NDPAs */
   uint16 rxbfpoll;            /* unicast bf-polls */
   uint16 bferpt;                /* beamforming reports */
   uint16 rxsf;
   uint16 rxcwrts;
   uint16 rxcwcts;
   uint16 rxtrig_bfpoll;
   uint16 unused_uint16;            /* pad */
   /* sounding stats - interval capture */
   uint16 rxnontb_sound[WL_TXBF_CNT_ARRAY_SZ];    /* non-TB sounding for last 8 captures */
   uint16 rxtb_sound[WL_TXBF_CNT_ARRAY_SZ];    /* TB sounding count for last 8 captures */
   uint32 cap_dur_ms[WL_TXBF_CNT_ARRAY_SZ];    /* last 8 capture durations (in ms) */
   uint32 cap_last_ts;            /* timestamp of last sample capture */
} wl_txbf_ecounters_v1_t;
 
/* security vulnerabilities counters */
typedef struct {
   uint32    ie_unknown;        /* number of unknown IEs */
   uint32    ie_invalid_length;    /* number of IEs with invalid length */
   uint32    ie_invalid_data;    /* number of IEs with invalid data */
   uint32    ipv6_invalid_length;    /* number of IPv6 packets with invalid payload length */
} wl_secvln_cnt_t;
 
/* Reinit reasons - do not put anything else other than reinit reasons here */
/* LEGACY STRUCTURE, DO NO MODIFY, SEE reinit_rsns_v1_t and further versions */
typedef struct {
   uint32 rsn[WL_REINIT_RC_LAST];
} reinit_rsns_t;
 
typedef struct {
   uint16 version;
   uint16 len;
   uint32 rsn[WL_REINIT_RC_LAST_V2 + 1u]; /* Note:WL_REINIT_RC_LAST_V2 is last value */
} reinit_rsns_v2_t;
 
/* MACXSTAT counters for ucodex (corerev >= 64) */
typedef struct {
   uint32 macxsusp;
   uint32 m2vmsg;
   uint32 v2mmsg;
   uint32 mboxout;
   uint32 musnd;
   uint32 sfb2v;
} wl_cnt_ge64mcxst_v1_t;
 
/** MACSTAT counters for ucode (corerev >= 40) */
typedef struct {
   /* MAC counters: 32-bit version of d11.h's macstat_t */
   uint32    txallfrm;    /**< total number of frames sent, incl. Data, ACK, RTS, CTS,
                * Control Management (includes retransmissions)
                */
   uint32    txrtsfrm;    /**< number of RTS sent out by the MAC */
   uint32    txctsfrm;    /**< number of CTS sent out by the MAC */
   uint32    txackfrm;    /**< number of ACK frames sent out */
   uint32    txdnlfrm;    /**< number of Null-Data transmission generated from template  */
   uint32    txbcnfrm;    /**< beacons transmitted */
   uint32    txfunfl[6];    /**< per-fifo tx underflows */
   uint32    txampdu;    /**< number of AMPDUs transmitted */
   uint32    txmpdu;        /**< number of MPDUs transmitted */
   uint32    txtplunfl;    /**< Template underflows (mac was too slow to transmit ACK/CTS
                * or BCN)
                */
   uint32    txphyerror;    /**< Transmit phy error, type of error is reported in tx-status for
                * driver enqueued frames
                */
   uint32  pktengrxducast; /**< unicast frames rxed by the pkteng code */
   uint32  pktengrxdmcast; /**< multicast frames rxed by the pkteng code */
   uint32    rxfrmtoolong;    /**< Received frame longer than legal limit (2346 bytes) */
   uint32    rxfrmtooshrt; /**< Received frame did not contain enough bytes for its frame type */
   uint32    rxanyerr;    /**< Any RX error that is not counted by other counters. */
   uint32    rxbadfcs;    /**< number of frames for which the CRC check failed in the MAC */
   uint32    rxbadplcp;    /**< parity check of the PLCP header failed */
   uint32    rxcrsglitch;    /**< PHY was able to correlate the preamble but not the header */
   uint32    rxstrt;        /**< Number of received frames with a good PLCP
                * (i.e. passing parity check)
                */
   uint32    rxdtucastmbss; /**< number of received DATA frames with good FCS and matching RA */
   uint32    rxmgucastmbss; /**< number of received mgmt frames with good FCS and matching RA */
   uint32    rxctlucast; /**< number of received CNTRL frames with good FCS and matching RA */
   uint32    rxrtsucast;    /**< number of unicast RTS addressed to the MAC (good FCS) */
   uint32    rxctsucast;    /**< number of unicast CTS addressed to the MAC (good FCS) */
   uint32    rxackucast;    /**< number of ucast ACKS received (good FCS) */
   uint32    rxdtocast; /**< number of received DATA frames (good FCS and not matching RA) */
   uint32    rxmgocast; /**< number of received MGMT frames (good FCS and not matching RA) */
   uint32    rxctlocast; /**< number of received CNTRL frame (good FCS and not matching RA) */
   uint32    rxrtsocast;    /**< number of received RTS not addressed to the MAC */
   uint32    rxctsocast;    /**< number of received CTS not addressed to the MAC */
   uint32    rxdtmcast;    /**< number of RX Data multicast frames received by the MAC */
   uint32    rxmgmcast;    /**< number of RX Management multicast frames received by the MAC */
   uint32    rxctlmcast;    /**< number of RX Control multicast frames received by the MAC
                * (unlikely to see these)
                */
   uint32    rxbeaconmbss;    /**< beacons received from member of BSS */
   uint32    rxdtucastobss; /**< number of unicast frames addressed to the MAC from
                 * other BSS (WDS FRAME)
                 */
   uint32    rxbeaconobss;    /**< beacons received from other BSS */
   uint32    rxrsptmout;    /**< number of response timeouts for transmitted frames
                * expecting a response
                */
   uint32    bcntxcancl;    /**< transmit beacons canceled due to receipt of beacon (IBSS) */
   uint32    rxnodelim;    /**< number of no valid delimiter detected by ampdu parser */
   uint32    rxf0ovfl;    /**< number of receive fifo 0 overflows */
   uint32    rxf1ovfl;    /**< number of receive fifo 1 overflows */
   uint32    rxhlovfl;    /**< number of length / header fifo overflows */
   uint32    missbcn_dbg;    /**< number of beacon missed to receive */
   uint32    pmqovfl;    /**< number of PMQ overflows */
   uint32    rxcgprqfrm;    /**< number of received Probe requests that made it into
                * the PRQ fifo
                */
   uint32    rxcgprsqovfl;    /**< Rx Probe Request Que overflow in the AP */
   uint32    txcgprsfail;    /**< Tx Probe Response Fail. AP sent probe response but did
                * not get ACK
                */
   uint32    txcgprssuc;    /**< Tx Probe Response Success (ACK was received) */
   uint32    prs_timeout;    /**< number of probe requests that were dropped from the PRQ
                * fifo because a probe response could not be sent out within
                * the time limit defined in M_PRS_MAXTIME
                */
   uint32    txrtsfail;    /**< number of rts transmission failure that reach retry limit */
   uint32    txucast;    /**< number of unicast tx expecting response other than cts/cwcts */
   uint32  txinrtstxop;    /**< number of data frame transmissions during rts txop */
   uint32    rxback;        /**< blockack rxcnt */
   uint32    txback;        /**< blockack txcnt */
   uint32    bphy_rxcrsglitch;    /**< PHY count of bphy glitches */
   uint32    rxdrop20s;    /**< drop secondary cnt */
   uint32    rxtoolate;    /**< receive too late */
   uint32  bphy_badplcp;    /**< number of bad PLCP reception on BPHY rate */
   /* All counter variables have to be of uint32. */
} wl_cnt_ge40mcst_v1_t;
 
/** MACSTAT counters for ucode (corerev < 40) */
typedef struct {
   /* MAC counters: 32-bit version of d11.h's macstat_t */
   uint32    txallfrm;    /**< total number of frames sent, incl. Data, ACK, RTS, CTS,
                * Control Management (includes retransmissions)
                */
   uint32    txrtsfrm;    /**< number of RTS sent out by the MAC */
   uint32    txctsfrm;    /**< number of CTS sent out by the MAC */
   uint32    txackfrm;    /**< number of ACK frames sent out */
   uint32    txdnlfrm;    /**< number of Null-Data transmission generated from template  */
   uint32    txbcnfrm;    /**< beacons transmitted */
   uint32    txfunfl[6];    /**< per-fifo tx underflows */
   uint32    txampdu;    /**< number of AMPDUs transmitted */
   uint32    txmpdu;        /**< number of MPDUs transmitted */
   uint32    txtplunfl;    /**< Template underflows (mac was too slow to transmit ACK/CTS
                * or BCN)
                */
   uint32    txphyerror;    /**< Transmit phy error, type of error is reported in tx-status for
                * driver enqueued frames
                */
   uint32  pktengrxducast; /**< unicast frames rxed by the pkteng code */
   uint32  pktengrxdmcast; /**< multicast frames rxed by the pkteng code */
   uint32    rxfrmtoolong;    /**< Received frame longer than legal limit (2346 bytes) */
   uint32    rxfrmtooshrt; /**< Received frame did not contain enough bytes for its frame type */
   uint32    rxanyerr;    /**< Any RX error that is not counted by other counters. */
   uint32    rxbadfcs;    /**< number of frames for which the CRC check failed in the MAC */
   uint32    rxbadplcp;    /**< parity check of the PLCP header failed */
   uint32    rxcrsglitch;    /**< PHY was able to correlate the preamble but not the header */
   uint32    rxstrt;        /**< Number of received frames with a good PLCP
                * (i.e. passing parity check)
                */
   uint32    rxdtucastmbss; /**< number of received DATA frames with good FCS and matching RA */
   uint32    rxmgucastmbss; /**< number of received mgmt frames with good FCS and matching RA */
   uint32    rxctlucast; /**< number of received CNTRL frames with good FCS and matching RA */
   uint32    rxrtsucast;    /**< number of unicast RTS addressed to the MAC (good FCS) */
   uint32    rxctsucast;    /**< number of unicast CTS addressed to the MAC (good FCS) */
   uint32    rxackucast;    /**< number of ucast ACKS received (good FCS) */
   uint32    rxdtocast;  /**< number of received DATA frames (good FCS and not matching RA) */
   uint32    rxmgocast;  /**< number of received MGMT frames (good FCS and not matching RA) */
   uint32    rxctlocast; /**< number of received CNTRL frame (good FCS and not matching RA) */
   uint32    rxrtsocast;    /**< number of received RTS not addressed to the MAC */
   uint32    rxctsocast;    /**< number of received CTS not addressed to the MAC */
   uint32    rxdtmcast;    /**< number of RX Data multicast frames received by the MAC */
   uint32    rxmgmcast;    /**< number of RX Management multicast frames received by the MAC */
   uint32    rxctlmcast;    /**< number of RX Control multicast frames received by the MAC
                * (unlikely to see these)
                */
   uint32    rxbeaconmbss;    /**< beacons received from member of BSS */
   uint32    rxdtucastobss; /**< number of unicast frames addressed to the MAC from
                 * other BSS (WDS FRAME)
                 */
   uint32    rxbeaconobss;    /**< beacons received from other BSS */
   uint32    rxrsptmout;    /**< number of response timeouts for transmitted frames
                * expecting a response
                */
   uint32    bcntxcancl;    /**< transmit beacons canceled due to receipt of beacon (IBSS) */
   uint32    rxnodelim;    /**< number of no valid delimiter detected by ampdu parser */
   uint32    rxf0ovfl;    /**< number of receive fifo 0 overflows */
   uint32    dbgoff46;    /**< BTCX protection failure count,
                * getting RX antenna in PHY DEBUG,
                * PR84273 timeout count
                */
   uint32    dbgoff47;    /**< BTCX preemption failure count,
                * getting RX antenna in PHY DEBUG,
                * PR84273 reset CCA count,
                * RATEENGDBG
                */
   uint32    dbgoff48;    /**< Used for counting txstatus queue overflow (corerev <= 4)  */
   uint32    pmqovfl;    /**< number of PMQ overflows */
   uint32    rxcgprqfrm;    /**< number of received Probe requests that made it into
                * the PRQ fifo
                */
   uint32    rxcgprsqovfl;    /**< Rx Probe Request Que overflow in the AP */
   uint32    txcgprsfail;    /**< Tx Probe Response Fail. AP sent probe response but did
                * not get ACK
                */
   uint32    txcgprssuc;    /**< Tx Probe Response Success (ACK was received) */
   uint32    prs_timeout;    /**< number of probe requests that were dropped from the PRQ
                * fifo because a probe response could not be sent out within
                * the time limit defined in M_PRS_MAXTIME
                */
   uint32    txrtsfail;    /**< number of rts transmission failure that reach retry limit */
   uint32    txucast;    /**< number of unicast tx expecting response other than cts/cwcts */
   uint32  txinrtstxop;    /**< number of data frame transmissions during rts txop */
   uint32    rxback;        /**< blockack rxcnt */
   uint32    txback;        /**< blockack txcnt */
   uint32    bphy_rxcrsglitch;    /**< PHY count of bphy glitches */
   uint32    phywatch;    /**< number of phywatchdog to kill any pending transmissions.
                * (PR 38187 corerev == 11)
                */
   uint32    rxtoolate;    /**< receive too late */
   uint32  bphy_badplcp;    /**< number of bad PLCP reception on BPHY rate */
   /* All counter variables have to be of uint32. */
} wl_cnt_lt40mcst_v1_t;
 
/** MACSTAT counters for ucode (corerev >= 80) */
typedef struct {
   /* MAC counters: 32-bit version of d11.h's macstat_t */
   /* Start of PSM2HOST stats(72) block */
   uint32    txallfrm;    /**< total number of frames sent, incl. Data, ACK, RTS, CTS,
                * Control Management (includes retransmissions)
                */
   uint32    txrtsfrm;    /**< number of RTS sent out by the MAC */
   uint32    txctsfrm;    /**< number of CTS sent out by the MAC */
   uint32    txackfrm;    /**< number of ACK frames sent out */
   uint32    txdnlfrm;    /**< number of Null-Data transmission generated from template  */
   uint32    txbcnfrm;    /**< beacons transmitted */
   uint32    txampdu;    /**< number of AMPDUs transmitted */
   uint32    txmpdu;        /**< number of MPDUs transmitted */
   uint32    txtplunfl;    /**< Template underflows (mac was too slow to transmit ACK/CTS
                * or BCN)
                */
   uint32    txphyerror;    /**< Transmit phy error, type of error is reported in tx-status for
                * driver enqueued frames
                */
   uint32  pktengrxducast; /**< unicast frames rxed by the pkteng code */
   uint32  pktengrxdmcast; /**< multicast frames rxed by the pkteng code */
   uint32    rxfrmtoolong;    /**< Received frame longer than legal limit (2346 bytes) */
   uint32    rxfrmtooshrt; /**< Received frame did not contain enough bytes for its frame type */
   uint32    rxanyerr;    /**< Any RX error that is not counted by other counters. */
   uint32    rxbadfcs;    /**< number of frames for which the CRC check failed in the MAC */
   uint32    rxbadplcp;    /**< parity check of the PLCP header failed */
   uint32    rxcrsglitch;    /**< PHY was able to correlate the preamble but not the header */
   uint32    rxstrt;        /**< Number of received frames with a good PLCP
                * (i.e. passing parity check)
                */
   uint32    rxdtucastmbss; /**< number of received DATA frames with good FCS and matching RA */
   uint32    rxmgucastmbss; /**< number of received mgmt frames with good FCS and matching RA */
   uint32    rxctlucast; /**< number of received CNTRL frames with good FCS and matching RA */
   uint32    rxrtsucast;    /**< number of unicast RTS addressed to the MAC (good FCS) */
   uint32    rxctsucast;    /**< number of unicast CTS addressed to the MAC (good FCS) */
   uint32    rxackucast;    /**< number of ucast ACKS received (good FCS) */
   uint32    rxdtocast; /**< number of received DATA frames (good FCS and not matching RA) */
   uint32    rxmgocast; /**< number of received MGMT frames (good FCS and not matching RA) */
   uint32    rxctlocast; /**< number of received CNTRL frame (good FCS and not matching RA) */
   uint32    rxrtsocast;    /**< number of received RTS not addressed to the MAC */
   uint32    rxctsocast;    /**< number of received CTS not addressed to the MAC */
   uint32    rxdtmcast;    /**< number of RX Data multicast frames received by the MAC */
   uint32    rxmgmcast;    /**< number of RX Management multicast frames received by the MAC */
   uint32    rxctlmcast;    /**< number of RX Control multicast frames received by the MAC
                * (unlikely to see these)
                */
   uint32    rxbeaconmbss;    /**< beacons received from member of BSS */
   uint32    rxdtucastobss; /**< number of unicast frames addressed to the MAC from
                 * other BSS (WDS FRAME)
                 */
   uint32    rxbeaconobss;    /**< beacons received from other BSS */
   uint32    rxrsptmout;    /**< number of response timeouts for transmitted frames
                * expecting a response
                */
   uint32    bcntxcancl;    /**< transmit beacons canceled due to receipt of beacon (IBSS) */
   uint32    rxnodelim;    /**< number of no valid delimiter detected by ampdu parser */
   uint32    missbcn_dbg;    /**< number of beacon missed to receive */
   uint32    pmqovfl;    /**< number of PMQ overflows */
   uint32    rxcgprqfrm;    /**< number of received Probe requests that made it into
                * the PRQ fifo
                */
   uint32    rxcgprsqovfl;    /**< Rx Probe Request Que overflow in the AP */
   uint32    txcgprsfail;    /**< Tx Probe Response Fail. AP sent probe response but did
                * not get ACK
                */
   uint32    txcgprssuc;    /**< Tx Probe Response Success (ACK was received) */
   uint32    prs_timeout;    /**< number of probe requests that were dropped from the PRQ
                * fifo because a probe response could not be sent out within
                * the time limit defined in M_PRS_MAXTIME
                */
   uint32    txrtsfail;    /**< number of rts transmission failure that reach retry limit */
   uint32    txucast;    /**< number of unicast tx expecting response other than cts/cwcts */
   uint32  txinrtstxop;    /**< number of data frame transmissions during rts txop */
   uint32    rxback;        /**< blockack rxcnt */
   uint32    txback;        /**< blockack txcnt */
   uint32    bphy_rxcrsglitch;    /**< PHY count of bphy glitches */
   uint32    rxdrop20s;    /**< drop secondary cnt */
   uint32    rxtoolate;    /**< receive too late */
   uint32  bphy_badplcp;    /**< number of bad PLCP reception on BPHY rate */
   uint32    rxtrig_myaid;    /* New counters added in corerev 80 */
   uint32    rxtrig_rand;
   uint32    goodfcs;
   uint32    colormiss;
   uint32    txmampdu;
   uint32    rxmtidback;
   uint32    rxmstaback;
   uint32    txfrag;
   /* End of PSM2HOST stats block */
   /* start of rxerror overflow counter(24) block which are modified/added in corerev 80 */
   uint32    phyovfl;
   uint32    rxf0ovfl;    /**< number of receive fifo 0 overflows */
   uint32    rxf1ovfl;    /**< number of receive fifo 1 overflows */
   uint32    lenfovfl;
   uint32    weppeof;
   uint32    badplcp;
   uint32    msduthresh;
   uint32    strmeof;
   uint32    stsfifofull;
   uint32    stsfifoerr;
   uint32    PAD[6];
   uint32    rxerr_stat;
   uint32    ctx_fifo_full;
   uint32    PAD0[9];
   uint32    ctmode_ufc_cnt;
   uint32    PAD1[28]; /* PAD added for counter elements to be added soon */
} wl_cnt_ge80mcst_v1_t;
 
typedef struct {
   uint32 fifocount;
   uint32 txfunfl[];
} wl_cnt_ge80_txfunfl_v1_t;
 
/** MACSTAT counters for "wl counter" version <= 10 */
/*  With ucode before its macstat cnts cleaned up */
typedef struct {
   /* MAC counters: 32-bit version of d11.h's macstat_t */
   uint32    txallfrm;    /**< total number of frames sent, incl. Data, ACK, RTS, CTS,
                * Control Management (includes retransmissions)
                */
   uint32    txrtsfrm;    /**< number of RTS sent out by the MAC */
   uint32    txctsfrm;    /**< number of CTS sent out by the MAC */
   uint32    txackfrm;    /**< number of ACK frames sent out */
   uint32    txdnlfrm;    /**< number of Null-Data transmission generated from template  */
   uint32    txbcnfrm;    /**< beacons transmitted */
   uint32    txfunfl[6];    /**< per-fifo tx underflows */
   uint32    txfbw;        /**< transmit at fallback bw (dynamic bw) */
   uint32    PAD0;        /**< number of MPDUs transmitted */
   uint32    txtplunfl;    /**< Template underflows (mac was too slow to transmit ACK/CTS
                * or BCN)
                */
   uint32    txphyerror;    /**< Transmit phy error, type of error is reported in tx-status for
                * driver enqueued frames
                */
   uint32  pktengrxducast; /**< unicast frames rxed by the pkteng code */
   uint32  pktengrxdmcast; /**< multicast frames rxed by the pkteng code */
   uint32    rxfrmtoolong;    /**< Received frame longer than legal limit (2346 bytes) */
   uint32    rxfrmtooshrt; /**< Received frame did not contain enough bytes for its frame type */
   uint32    rxinvmachdr;    /**< Either the protocol version != 0 or frame type not
                * data/control/management
                */
   uint32    rxbadfcs;    /**< number of frames for which the CRC check failed in the MAC */
   uint32    rxbadplcp;    /**< parity check of the PLCP header failed */
   uint32    rxcrsglitch;    /**< PHY was able to correlate the preamble but not the header */
   uint32    rxstrt;        /**< Number of received frames with a good PLCP
                * (i.e. passing parity check)
                */
   uint32    rxdfrmucastmbss; /* number of received DATA frames with good FCS and matching RA */
   uint32    rxmfrmucastmbss; /* number of received mgmt frames with good FCS and matching RA */
   uint32    rxcfrmucast; /**< number of received CNTRL frames with good FCS and matching RA */
   uint32    rxrtsucast;  /**< number of unicast RTS addressed to the MAC (good FCS) */
   uint32    rxctsucast;  /**< number of unicast CTS addressed to the MAC (good FCS) */
   uint32    rxackucast;    /**< number of ucast ACKS received (good FCS) */
   uint32    rxdfrmocast; /**< number of received DATA frames (good FCS and not matching RA) */
   uint32    rxmfrmocast; /**< number of received MGMT frames (good FCS and not matching RA) */
   uint32    rxcfrmocast; /**< number of received CNTRL frame (good FCS and not matching RA) */
   uint32    rxrtsocast;    /**< number of received RTS not addressed to the MAC */
   uint32    rxctsocast;    /**< number of received CTS not addressed to the MAC */
   uint32    rxdfrmmcast;    /**< number of RX Data multicast frames received by the MAC */
   uint32    rxmfrmmcast;    /**< number of RX Management multicast frames received by the MAC */
   uint32    rxcfrmmcast;    /**< number of RX Control multicast frames received by the MAC
                * (unlikely to see these)
                */
   uint32    rxbeaconmbss;    /**< beacons received from member of BSS */
   uint32    rxdfrmucastobss; /**< number of unicast frames addressed to the MAC from
                 * other BSS (WDS FRAME)
                 */
   uint32    rxbeaconobss;    /**< beacons received from other BSS */
   uint32    rxrsptmout;    /**< number of response timeouts for transmitted frames
                * expecting a response
                */
   uint32    bcntxcancl;    /**< transmit beacons canceled due to receipt of beacon (IBSS) */
   uint32    PAD1;
   uint32    rxf0ovfl;    /**< number of receive fifo 0 overflows */
   uint32    rxf1ovfl;    /**< Number of receive fifo 1 overflows (obsolete) */
   uint32    rxf2ovfl;    /**< Number of receive fifo 2 overflows (obsolete) */
   uint32    txsfovfl;    /**< Number of transmit status fifo overflows (obsolete) */
   uint32    pmqovfl;    /**< number of PMQ overflows */
   uint32    rxcgprqfrm;    /**< number of received Probe requests that made it into
                * the PRQ fifo
                */
   uint32    rxcgprsqovfl;    /**< Rx Probe Request Que overflow in the AP */
   uint32    txcgprsfail;    /**< Tx Probe Response Fail. AP sent probe response but did
                * not get ACK
                */
   uint32    txcgprssuc;    /**< Tx Probe Response Success (ACK was received) */
   uint32    prs_timeout;    /**< number of probe requests that were dropped from the PRQ
                * fifo because a probe response could not be sent out within
                * the time limit defined in M_PRS_MAXTIME
                */
   uint32    rxnack;        /**< obsolete */
   uint32    frmscons;    /**< obsolete */
   uint32  txnack;        /**< obsolete */
   uint32    rxback;        /**< blockack rxcnt */
   uint32    txback;        /**< blockack txcnt */
   uint32    bphy_rxcrsglitch;    /**< PHY count of bphy glitches */
   uint32    rxdrop20s;    /**< drop secondary cnt */
   uint32    rxtoolate;    /**< receive too late */
   uint32  bphy_badplcp;    /**< number of bad PLCP reception on BPHY rate */
   /* All counter variables have to be of uint32. */
} wl_cnt_v_le10_mcst_t;
 
#define MAX_RX_FIFO 3
#define WL_RXFIFO_CNT_VERSION  1   /* current version of wl_rxfifo_cnt_t */
typedef struct {
   /* Counters for frames received from rx fifos */
   uint16    version;
   uint16    length;        /* length of entire structure */
   uint32    rxf_data[MAX_RX_FIFO];        /* data frames from rx fifo */
   uint32    rxf_mgmtctl[MAX_RX_FIFO];    /* mgmt/ctl frames from rx fifo */
} wl_rxfifo_cnt_t;
 
typedef struct {
   uint16    version;    /**< see definition of WL_CNT_T_VERSION */
   uint16    length;        /**< length of entire structure */
 
   /* transmit stat counters */
   uint32    txframe;    /**< tx data frames */
   uint32    txbyte;        /**< tx data bytes */
   uint32    txretrans;    /**< tx mac retransmits */
   uint32    txerror;    /**< tx data errors (derived: sum of others) */
   uint32    txctl;        /**< tx management frames */
   uint32    txprshort;    /**< tx short preamble frames */
   uint32    txserr;        /**< tx status errors */
   uint32    txnobuf;    /**< tx out of buffers errors */
   uint32    txnoassoc;    /**< tx discard because we're not associated */
   uint32    txrunt;        /**< tx runt frames */
   uint32    txchit;        /**< tx header cache hit (fastpath) */
   uint32    txcmiss;    /**< tx header cache miss (slowpath) */
 
   /* transmit chip error counters */
   uint32    txuflo;        /**< tx fifo underflows */
   uint32    txphyerr;    /**< tx phy errors (indicated in tx status) */
   uint32    txphycrs;    /**< PR8861/8963 counter */
 
   /* receive stat counters */
   uint32    rxframe;    /**< rx data frames */
   uint32    rxbyte;        /**< rx data bytes */
   uint32    rxerror;    /**< rx data errors (derived: sum of others) */
   uint32    rxctl;        /**< rx management frames */
   uint32    rxnobuf;    /**< rx out of buffers errors */
   uint32    rxnondata;    /**< rx non data frames in the data channel errors */
   uint32    rxbadds;    /**< rx bad DS errors */
   uint32    rxbadcm;    /**< rx bad control or management frames */
   uint32    rxfragerr;    /**< rx fragmentation errors */
   uint32    rxrunt;        /**< rx runt frames */
   uint32    rxgiant;    /**< rx giant frames */
   uint32    rxnoscb;    /**< rx no scb error */
   uint32    rxbadproto;    /**< rx invalid frames */
   uint32    rxbadsrcmac;    /**< rx frames with Invalid Src Mac */
   uint32    rxbadda;    /**< rx frames tossed for invalid da */
   uint32    rxfilter;    /**< rx frames filtered out */
 
   /* receive chip error counters */
   uint32    rxoflo;        /**< rx fifo overflow errors */
   uint32    rxuflo[NFIFO];    /**< rx dma descriptor underflow errors */
 
   uint32    d11cnt_txrts_off;    /**< d11cnt txrts value when reset d11cnt */
   uint32    d11cnt_rxcrc_off;    /**< d11cnt rxcrc value when reset d11cnt */
   uint32    d11cnt_txnocts_off;    /**< d11cnt txnocts value when reset d11cnt */
 
   /* misc counters */
   uint32    dmade;        /**< tx/rx dma descriptor errors */
   uint32    dmada;        /**< tx/rx dma data errors */
   uint32    dmape;        /**< tx/rx dma descriptor protocol errors */
   uint32    reset;        /**< reset count */
   uint32    tbtt;        /**< cnts the TBTT int's */
   uint32    txdmawar;    /**< # occurrences of PR15420 workaround */
   uint32    pkt_callback_reg_fail;    /**< callbacks register failure */
 
   /* MAC counters: 32-bit version of d11.h's macstat_t */
   uint32    txallfrm;    /**< total number of frames sent, incl. Data, ACK, RTS, CTS,
                * Control Management (includes retransmissions)
                */
   uint32    txrtsfrm;    /**< number of RTS sent out by the MAC */
   uint32    txctsfrm;    /**< number of CTS sent out by the MAC */
   uint32    txackfrm;    /**< number of ACK frames sent out */
   uint32    txdnlfrm;    /**< Not used */
   uint32    txbcnfrm;    /**< beacons transmitted */
   uint32    txfunfl[6];    /**< per-fifo tx underflows */
   uint32    rxtoolate;    /**< receive too late */
   uint32  txfbw;        /**< transmit at fallback bw (dynamic bw) */
   uint32    txtplunfl;    /**< Template underflows (mac was too slow to transmit ACK/CTS
                * or BCN)
                */
   uint32    txphyerror;    /**< Transmit phy error, type of error is reported in tx-status for
                * driver enqueued frames
                */
   uint32    rxfrmtoolong;    /**< Received frame longer than legal limit (2346 bytes) */
   uint32    rxfrmtooshrt; /**< Received frame did not contain enough bytes for its frame type */
   uint32    rxinvmachdr;    /**< Either the protocol version != 0 or frame type not
                * data/control/management
                */
   uint32    rxbadfcs;    /**< number of frames for which the CRC check failed in the MAC */
   uint32    rxbadplcp;    /**< parity check of the PLCP header failed */
   uint32    rxcrsglitch;    /**< PHY was able to correlate the preamble but not the header */
   uint32    rxstrt;        /**< Number of received frames with a good PLCP
                * (i.e. passing parity check)
                */
   uint32    rxdfrmucastmbss; /* Number of received DATA frames with good FCS and matching RA */
   uint32    rxmfrmucastmbss; /* number of received mgmt frames with good FCS and matching RA */
   uint32    rxcfrmucast; /**< number of received CNTRL frames with good FCS and matching RA */
   uint32    rxrtsucast;    /**< number of unicast RTS addressed to the MAC (good FCS) */
   uint32    rxctsucast;    /**< number of unicast CTS addressed to the MAC (good FCS) */
   uint32    rxackucast;    /**< number of ucast ACKS received (good FCS) */
   uint32    rxdfrmocast; /**< number of received DATA frames (good FCS and not matching RA) */
   uint32    rxmfrmocast; /**< number of received MGMT frames (good FCS and not matching RA) */
   uint32    rxcfrmocast; /**< number of received CNTRL frame (good FCS and not matching RA) */
   uint32    rxrtsocast;    /**< number of received RTS not addressed to the MAC */
   uint32    rxctsocast;    /**< number of received CTS not addressed to the MAC */
   uint32    rxdfrmmcast;    /**< number of RX Data multicast frames received by the MAC */
   uint32    rxmfrmmcast;    /**< number of RX Management multicast frames received by the MAC */
   uint32    rxcfrmmcast;    /**< number of RX Control multicast frames received by the MAC
                * (unlikely to see these)
                */
   uint32    rxbeaconmbss;    /**< beacons received from member of BSS */
   uint32    rxdfrmucastobss; /**< number of unicast frames addressed to the MAC from
                 * other BSS (WDS FRAME)
                 */
   uint32    rxbeaconobss;    /**< beacons received from other BSS */
   uint32    rxrsptmout;    /**< Number of response timeouts for transmitted frames
                * expecting a response
                */
   uint32    bcntxcancl;    /**< transmit beacons canceled due to receipt of beacon (IBSS) */
   uint32    rxf0ovfl;    /**< Number of receive fifo 0 overflows */
   uint32    rxf1ovfl;    /**< Number of receive fifo 1 overflows (obsolete) */
   uint32    rxf2ovfl;    /**< Number of receive fifo 2 overflows (obsolete) */
   uint32    txsfovfl;    /**< Number of transmit status fifo overflows (obsolete) */
   uint32    pmqovfl;    /**< Number of PMQ overflows */
   uint32    rxcgprqfrm;    /**< Number of received Probe requests that made it into
                * the PRQ fifo
                */
   uint32    rxcgprsqovfl;    /**< Rx Probe Request Que overflow in the AP */
   uint32    txcgprsfail;    /**< Tx Probe Response Fail. AP sent probe response but did
                * not get ACK
                */
   uint32    txcgprssuc;    /**< Tx Probe Response Success (ACK was received) */
   uint32    prs_timeout;    /**< Number of probe requests that were dropped from the PRQ
                * fifo because a probe response could not be sent out within
                * the time limit defined in M_PRS_MAXTIME
                */
   uint32    rxnack;        /**< obsolete */
   uint32    frmscons;    /**< obsolete */
   uint32  txnack;        /**< obsolete */
   uint32    rxback;        /**< blockack rxcnt */
   uint32    txback;        /**< blockack txcnt */
 
   /* 802.11 MIB counters, pp. 614 of 802.11 reaff doc. */
   uint32    txfrag;        /**< dot11TransmittedFragmentCount */
   uint32    txmulti;    /**< dot11MulticastTransmittedFrameCount */
   uint32    txfail;        /**< dot11FailedCount */
   uint32    txretry;    /**< dot11RetryCount */
   uint32    txretrie;    /**< dot11MultipleRetryCount */
   uint32    rxdup;        /**< dot11FrameduplicateCount */
   uint32    txrts;        /**< dot11RTSSuccessCount */
   uint32    txnocts;    /**< dot11RTSFailureCount */
   uint32    txnoack;    /**< dot11ACKFailureCount */
   uint32    rxfrag;        /**< dot11ReceivedFragmentCount */
   uint32    rxmulti;    /**< dot11MulticastReceivedFrameCount */
   uint32    rxcrc;        /**< dot11FCSErrorCount */
   uint32    txfrmsnt;    /**< dot11TransmittedFrameCount (bogus MIB?) */
   uint32    rxundec;    /**< dot11WEPUndecryptableCount */
 
   /* WPA2 counters (see rxundec for DecryptFailureCount) */
   uint32    tkipmicfaill;    /**< TKIPLocalMICFailures */
   uint32    tkipcntrmsr;    /**< TKIPCounterMeasuresInvoked */
   uint32    tkipreplay;    /**< TKIPReplays */
   uint32    ccmpfmterr;    /**< CCMPFormatErrors */
   uint32    ccmpreplay;    /**< CCMPReplays */
   uint32    ccmpundec;    /**< CCMPDecryptErrors */
   uint32    fourwayfail;    /**< FourWayHandshakeFailures */
   uint32    wepundec;    /**< dot11WEPUndecryptableCount */
   uint32    wepicverr;    /**< dot11WEPICVErrorCount */
   uint32    decsuccess;    /**< DecryptSuccessCount */
   uint32    tkipicverr;    /**< TKIPICVErrorCount */
   uint32    wepexcluded;    /**< dot11WEPExcludedCount */
 
   uint32    txchanrej;    /**< Tx frames suppressed due to channel rejection */
   uint32    psmwds;        /**< Count PSM watchdogs */
   uint32    phywatchdog;    /**< Count Phy watchdogs (triggered by ucode) */
 
   /* MBSS counters, AP only */
   uint32    prq_entries_handled;    /**< PRQ entries read in */
   uint32    prq_undirected_entries;    /**<    which were bcast bss & ssid */
   uint32    prq_bad_entries;    /**<    which could not be translated to info */
   uint32    atim_suppress_count;    /**< TX suppressions on ATIM fifo */
   uint32    bcn_template_not_ready;    /**< Template marked in use on send bcn ... */
   uint32    bcn_template_not_ready_done; /**< ...but "DMA done" interrupt rcvd */
   uint32    late_tbtt_dpc;    /**< TBTT DPC did not happen in time */
 
   /* per-rate receive stat counters */
   uint32  rx1mbps;    /**< packets rx at 1Mbps */
   uint32  rx2mbps;    /**< packets rx at 2Mbps */
   uint32  rx5mbps5;    /**< packets rx at 5.5Mbps */
   uint32  rx6mbps;    /**< packets rx at 6Mbps */
   uint32  rx9mbps;    /**< packets rx at 9Mbps */
   uint32  rx11mbps;    /**< packets rx at 11Mbps */
   uint32  rx12mbps;    /**< packets rx at 12Mbps */
   uint32  rx18mbps;    /**< packets rx at 18Mbps */
   uint32  rx24mbps;    /**< packets rx at 24Mbps */
   uint32  rx36mbps;    /**< packets rx at 36Mbps */
   uint32  rx48mbps;    /**< packets rx at 48Mbps */
   uint32  rx54mbps;    /**< packets rx at 54Mbps */
   uint32  rx108mbps;    /**< packets rx at 108mbps */
   uint32  rx162mbps;    /**< packets rx at 162mbps */
   uint32  rx216mbps;    /**< packets rx at 216 mbps */
   uint32  rx270mbps;    /**< packets rx at 270 mbps */
   uint32  rx324mbps;    /**< packets rx at 324 mbps */
   uint32  rx378mbps;    /**< packets rx at 378 mbps */
   uint32  rx432mbps;    /**< packets rx at 432 mbps */
   uint32  rx486mbps;    /**< packets rx at 486 mbps */
   uint32  rx540mbps;    /**< packets rx at 540 mbps */
 
   /* pkteng rx frame stats */
   uint32    pktengrxducast; /**< unicast frames rxed by the pkteng code */
   uint32    pktengrxdmcast; /**< multicast frames rxed by the pkteng code */
 
   uint32    rfdisable;    /**< count of radio disables */
   uint32    bphy_rxcrsglitch;    /**< PHY count of bphy glitches */
   uint32  bphy_badplcp;
 
   uint32    txexptime;    /**< Tx frames suppressed due to timer expiration */
 
   uint32    txmpdu_sgi;    /**< count for sgi transmit */
   uint32    rxmpdu_sgi;    /**< count for sgi received */
   uint32    txmpdu_stbc;    /**< count for stbc transmit */
   uint32    rxmpdu_stbc;    /**< count for stbc received */
 
   uint32    rxundec_mcst;    /**< dot11WEPUndecryptableCount */
 
   /* WPA2 counters (see rxundec for DecryptFailureCount) */
   uint32    tkipmicfaill_mcst;    /**< TKIPLocalMICFailures */
   uint32    tkipcntrmsr_mcst;    /**< TKIPCounterMeasuresInvoked */
   uint32    tkipreplay_mcst;    /**< TKIPReplays */
   uint32    ccmpfmterr_mcst;    /**< CCMPFormatErrors */
   uint32    ccmpreplay_mcst;    /**< CCMPReplays */
   uint32    ccmpundec_mcst;    /**< CCMPDecryptErrors */
   uint32    fourwayfail_mcst;    /**< FourWayHandshakeFailures */
   uint32    wepundec_mcst;    /**< dot11WEPUndecryptableCount */
   uint32    wepicverr_mcst;    /**< dot11WEPICVErrorCount */
   uint32    decsuccess_mcst;    /**< DecryptSuccessCount */
   uint32    tkipicverr_mcst;    /**< TKIPICVErrorCount */
   uint32    wepexcluded_mcst;    /**< dot11WEPExcludedCount */
 
   uint32    dma_hang;    /**< count for dma hang */
   uint32    reinit;        /**< count for reinit */
 
   uint32  pstatxucast;    /**< count of ucast frames xmitted on all psta assoc */
   uint32  pstatxnoassoc;    /**< count of txnoassoc frames xmitted on all psta assoc */
   uint32  pstarxucast;    /**< count of ucast frames received on all psta assoc */
   uint32  pstarxbcmc;    /**< count of bcmc frames received on all psta */
   uint32  pstatxbcmc;    /**< count of bcmc frames transmitted on all psta */
 
   uint32  cso_passthrough; /**< hw cso required but passthrough */
   uint32    cso_normal;    /**< hw cso hdr for normal process */
   uint32    chained;    /**< number of frames chained */
   uint32    chainedsz1;    /**< number of chain size 1 frames */
   uint32    unchained;    /**< number of frames not chained */
   uint32    maxchainsz;    /**< max chain size so far */
   uint32    currchainsz;    /**< current chain size */
   uint32    rxdrop20s;    /**< drop secondary cnt */
   uint32    pciereset;    /**< Secondary Bus Reset issued by driver */
   uint32    cfgrestore;    /**< configspace restore by driver */
   uint32    reinitreason[NREINITREASONCOUNT]; /**< reinitreason counters; 0: Unknown reason */
   uint32  rxrtry;        /**< num of received packets with retry bit on */
   uint32    txmpdu;        /**< macstat cnt only valid in ver 11. number of MPDUs txed.  */
   uint32    rxnodelim;    /**< macstat cnt only valid in ver 11.
                * number of occasions that no valid delimiter is detected
                * by ampdu parser.
                */
   uint32  rxmpdu_mu;      /**< Number of MU MPDUs received */
 
   /* detailed control/management frames */
   uint32    txbar;        /**< Number of TX BAR */
   uint32    rxbar;        /**< Number of RX BAR */
   uint32    txpspoll;    /**< Number of TX PS-poll */
   uint32    rxpspoll;    /**< Number of RX PS-poll */
   uint32    txnull;        /**< Number of TX NULL_DATA */
   uint32    rxnull;        /**< Number of RX NULL_DATA */
   uint32    txqosnull;    /**< Number of TX NULL_QoSDATA */
   uint32    rxqosnull;    /**< Number of RX NULL_QoSDATA */
   uint32    txassocreq;    /**< Number of TX ASSOC request */
   uint32    rxassocreq;    /**< Number of RX ASSOC request */
   uint32    txreassocreq;    /**< Number of TX REASSOC request */
   uint32    rxreassocreq;    /**< Number of RX REASSOC request */
   uint32    txdisassoc;    /**< Number of TX DISASSOC */
   uint32    rxdisassoc;    /**< Number of RX DISASSOC */
   uint32    txassocrsp;    /**< Number of TX ASSOC response */
   uint32    rxassocrsp;    /**< Number of RX ASSOC response */
   uint32    txreassocrsp;    /**< Number of TX REASSOC response */
   uint32    rxreassocrsp;    /**< Number of RX REASSOC response */
   uint32    txauth;        /**< Number of TX AUTH */
   uint32    rxauth;        /**< Number of RX AUTH */
   uint32    txdeauth;    /**< Number of TX DEAUTH */
   uint32    rxdeauth;    /**< Number of RX DEAUTH */
   uint32    txprobereq;    /**< Number of TX probe request */
   uint32    rxprobereq;    /**< Number of RX probe request */
   uint32    txprobersp;    /**< Number of TX probe response */
   uint32    rxprobersp;    /**< Number of RX probe response */
   uint32    txaction;    /**< Number of TX action frame */
   uint32    rxaction;    /**< Number of RX action frame */
   uint32  ampdu_wds;      /**< Number of AMPDU watchdogs */
   uint32  txlost;         /**< Number of lost packets reported in txs */
   uint32  txdatamcast;    /**< Number of TX multicast data packets */
   uint32  txdatabcast;    /**< Number of TX broadcast data packets */
   uint32  txbcast;        /* Broadcast TransmittedFrameCount */
   uint32  txdropped;      /* tx dropped pkts */
   uint32  rxbcast;        /* BroadcastReceivedFrameCount */
   uint32  rxdropped;      /* rx dropped pkts (derived: sum of others) */
 
   /* This structure is deprecated and used only for ver <= 11.
    * All counter variables have to be of uint32.
    */
} wl_cnt_ver_11_t;
 
typedef struct {
   uint16    version;    /* see definition of WL_CNT_T_VERSION */
   uint16    length;        /* length of entire structure */
 
   /* transmit stat counters */
   uint32    txframe;    /* tx data frames */
   uint32    txbyte;        /* tx data bytes */
   uint32    txretrans;    /* tx mac retransmits */
   uint32    txerror;    /* tx data errors (derived: sum of others) */
   uint32    txctl;        /* tx management frames */
   uint32    txprshort;    /* tx short preamble frames */
   uint32    txserr;        /* tx status errors */
   uint32    txnobuf;    /* tx out of buffers errors */
   uint32    txnoassoc;    /* tx discard because we're not associated */
   uint32    txrunt;        /* tx runt frames */
   uint32    txchit;        /* tx header cache hit (fastpath) */
   uint32    txcmiss;    /* tx header cache miss (slowpath) */
 
   /* transmit chip error counters */
   uint32    txuflo;        /* tx fifo underflows */
   uint32    txphyerr;    /* tx phy errors (indicated in tx status) */
   uint32    txphycrs;    /* PR8861/8963 counter */
 
   /* receive stat counters */
   uint32    rxframe;    /* rx data frames */
   uint32    rxbyte;        /* rx data bytes */
   uint32    rxerror;    /* rx data errors (derived: sum of others) */
   uint32    rxctl;        /* rx management frames */
   uint32    rxnobuf;    /* rx out of buffers errors */
   uint32    rxnondata;    /* rx non data frames in the data channel errors */
   uint32    rxbadds;    /* rx bad DS errors */
   uint32    rxbadcm;    /* rx bad control or management frames */
   uint32    rxfragerr;    /* rx fragmentation errors */
   uint32    rxrunt;        /* rx runt frames */
   uint32    rxgiant;    /* rx giant frames */
   uint32    rxnoscb;    /* rx no scb error */
   uint32    rxbadproto;    /* rx invalid frames */
   uint32    rxbadsrcmac;    /* rx frames with Invalid Src Mac */
   uint32    rxbadda;    /* rx frames tossed for invalid da */
   uint32    rxfilter;    /* rx frames filtered out */
 
   /* receive chip error counters */
   uint32    rxoflo;        /* rx fifo overflow errors */
   uint32    rxuflo[NFIFO];    /* rx dma descriptor underflow errors */
 
   uint32    d11cnt_txrts_off;    /* d11cnt txrts value when reset d11cnt */
   uint32    d11cnt_rxcrc_off;    /* d11cnt rxcrc value when reset d11cnt */
   uint32    d11cnt_txnocts_off;    /* d11cnt txnocts value when reset d11cnt */
 
   /* misc counters */
   uint32    dmade;        /* tx/rx dma descriptor errors */
   uint32    dmada;        /* tx/rx dma data errors */
   uint32    dmape;        /* tx/rx dma descriptor protocol errors */
   uint32    reset;        /* reset count */
   uint32    tbtt;        /* cnts the TBTT int's */
   uint32    txdmawar;    /* # occurrences of PR15420 workaround */
   uint32    pkt_callback_reg_fail;    /* callbacks register failure */
 
   /* MAC counters: 32-bit version of d11.h's macstat_t */
   uint32    txallfrm;    /* total number of frames sent, incl. Data, ACK, RTS, CTS,
                * Control Management (includes retransmissions)
                */
   uint32    txrtsfrm;    /* number of RTS sent out by the MAC */
   uint32    txctsfrm;    /* number of CTS sent out by the MAC */
   uint32    txackfrm;    /* number of ACK frames sent out */
   uint32    txdnlfrm;    /* Not used */
   uint32    txbcnfrm;    /* beacons transmitted */
   uint32    txfunfl[8];    /* per-fifo tx underflows */
   uint32    txtplunfl;    /* Template underflows (mac was too slow to transmit ACK/CTS
                * or BCN)
                */
   uint32    txphyerror;    /* Transmit phy error, type of error is reported in tx-status for
                * driver enqueued frames
                */
   uint32    rxfrmtoolong;    /* Received frame longer than legal limit (2346 bytes) */
   uint32    rxfrmtooshrt;    /* Received frame did not contain enough bytes for its frame type */
   uint32    rxinvmachdr;    /* Either the protocol version != 0 or frame type not
                * data/control/management
                */
   uint32    rxbadfcs;    /* number of frames for which the CRC check failed in the MAC */
   uint32    rxbadplcp;    /* parity check of the PLCP header failed */
   uint32    rxcrsglitch;    /* PHY was able to correlate the preamble but not the header */
   uint32    rxstrt;        /* Number of received frames with a good PLCP
                * (i.e. passing parity check)
                */
   uint32    rxdfrmucastmbss; /* Number of received DATA frames with good FCS and matching RA */
   uint32    rxmfrmucastmbss; /* number of received mgmt frames with good FCS and matching RA */
   uint32    rxcfrmucast;    /* number of received CNTRL frames with good FCS and matching RA */
   uint32    rxrtsucast;    /* number of unicast RTS addressed to the MAC (good FCS) */
   uint32    rxctsucast;    /* number of unicast CTS addressed to the MAC (good FCS) */
   uint32    rxackucast;    /* number of ucast ACKS received (good FCS) */
   uint32    rxdfrmocast;    /* number of received DATA frames (good FCS and not matching RA) */
   uint32    rxmfrmocast;    /* number of received MGMT frames (good FCS and not matching RA) */
   uint32    rxcfrmocast;    /* number of received CNTRL frame (good FCS and not matching RA) */
   uint32    rxrtsocast;    /* number of received RTS not addressed to the MAC */
   uint32    rxctsocast;    /* number of received CTS not addressed to the MAC */
   uint32    rxdfrmmcast;    /* number of RX Data multicast frames received by the MAC */
   uint32    rxmfrmmcast;    /* number of RX Management multicast frames received by the MAC */
   uint32    rxcfrmmcast;    /* number of RX Control multicast frames received by the MAC
                * (unlikely to see these)
                */
   uint32    rxbeaconmbss;    /* beacons received from member of BSS */
   uint32    rxdfrmucastobss; /* number of unicast frames addressed to the MAC from
                 * other BSS (WDS FRAME)
                 */
   uint32    rxbeaconobss;    /* beacons received from other BSS */
   uint32    rxrsptmout;    /* Number of response timeouts for transmitted frames
                * expecting a response
                */
   uint32    bcntxcancl;    /* transmit beacons canceled due to receipt of beacon (IBSS) */
   uint32    rxf0ovfl;    /* Number of receive fifo 0 overflows */
   uint32    rxf1ovfl;    /* Number of receive fifo 1 overflows (obsolete) */
   uint32    rxf2ovfl;    /* Number of receive fifo 2 overflows (obsolete) */
   uint32    txsfovfl;    /* Number of transmit status fifo overflows (obsolete) */
   uint32    pmqovfl;    /* Number of PMQ overflows */
   uint32    rxcgprqfrm;    /* Number of received Probe requests that made it into
                * the PRQ fifo
                */
   uint32    rxcgprsqovfl;    /* Rx Probe Request Que overflow in the AP */
   uint32    txcgprsfail;    /* Tx Probe Response Fail. AP sent probe response but did
                * not get ACK
                */
   uint32    txcgprssuc;    /* Tx Probe Response Success (ACK was received) */
   uint32    prs_timeout;    /* Number of probe requests that were dropped from the PRQ
                * fifo because a probe response could not be sent out within
                * the time limit defined in M_PRS_MAXTIME
                */
   uint32    rxnack;        /* obsolete */
   uint32    frmscons;    /* obsolete */
   uint32    txnack;        /* obsolete */
   uint32    txglitch_nack;    /* obsolete */
   uint32    txburst;    /* obsolete */
 
   /* 802.11 MIB counters, pp. 614 of 802.11 reaff doc. */
   uint32    txfrag;        /* dot11TransmittedFragmentCount */
   uint32    txmulti;    /* dot11MulticastTransmittedFrameCount */
   uint32    txfail;        /* dot11FailedCount */
   uint32    txretry;    /* dot11RetryCount */
   uint32    txretrie;    /* dot11MultipleRetryCount */
   uint32    rxdup;        /* dot11FrameduplicateCount */
   uint32    txrts;        /* dot11RTSSuccessCount */
   uint32    txnocts;    /* dot11RTSFailureCount */
   uint32    txnoack;    /* dot11ACKFailureCount */
   uint32    rxfrag;        /* dot11ReceivedFragmentCount */
   uint32    rxmulti;    /* dot11MulticastReceivedFrameCount */
   uint32    rxcrc;        /* dot11FCSErrorCount */
   uint32    txfrmsnt;    /* dot11TransmittedFrameCount (bogus MIB?) */
   uint32    rxundec;    /* dot11WEPUndecryptableCount */
 
   /* WPA2 counters (see rxundec for DecryptFailureCount) */
   uint32    tkipmicfaill;    /* TKIPLocalMICFailures */
   uint32    tkipcntrmsr;    /* TKIPCounterMeasuresInvoked */
   uint32    tkipreplay;    /* TKIPReplays */
   uint32    ccmpfmterr;    /* CCMPFormatErrors */
   uint32    ccmpreplay;    /* CCMPReplays */
   uint32    ccmpundec;    /* CCMPDecryptErrors */
   uint32    fourwayfail;    /* FourWayHandshakeFailures */
   uint32    wepundec;    /* dot11WEPUndecryptableCount */
   uint32    wepicverr;    /* dot11WEPICVErrorCount */
   uint32    decsuccess;    /* DecryptSuccessCount */
   uint32    tkipicverr;    /* TKIPICVErrorCount */
   uint32    wepexcluded;    /* dot11WEPExcludedCount */
 
   uint32    txchanrej;    /* Tx frames suppressed due to channel rejection */
   uint32    psmwds;        /* Count PSM watchdogs */
   uint32    phywatchdog;    /* Count Phy watchdogs (triggered by ucode) */
 
   /* MBSS counters, AP only */
   uint32    prq_entries_handled;    /* PRQ entries read in */
   uint32    prq_undirected_entries;    /*    which were bcast bss & ssid */
   uint32    prq_bad_entries;    /*    which could not be translated to info */
   uint32    atim_suppress_count;    /* TX suppressions on ATIM fifo */
   uint32    bcn_template_not_ready;    /* Template marked in use on send bcn ... */
   uint32    bcn_template_not_ready_done; /* ...but "DMA done" interrupt rcvd */
   uint32    late_tbtt_dpc;    /* TBTT DPC did not happen in time */
 
   /* per-rate receive stat counters */
   uint32  rx1mbps;    /* packets rx at 1Mbps */
   uint32  rx2mbps;    /* packets rx at 2Mbps */
   uint32  rx5mbps5;    /* packets rx at 5.5Mbps */
   uint32  rx6mbps;    /* packets rx at 6Mbps */
   uint32  rx9mbps;    /* packets rx at 9Mbps */
   uint32  rx11mbps;    /* packets rx at 11Mbps */
   uint32  rx12mbps;    /* packets rx at 12Mbps */
   uint32  rx18mbps;    /* packets rx at 18Mbps */
   uint32  rx24mbps;    /* packets rx at 24Mbps */
   uint32  rx36mbps;    /* packets rx at 36Mbps */
   uint32  rx48mbps;    /* packets rx at 48Mbps */
   uint32  rx54mbps;    /* packets rx at 54Mbps */
   uint32  rx108mbps;    /* packets rx at 108mbps */
   uint32  rx162mbps;    /* packets rx at 162mbps */
   uint32  rx216mbps;    /* packets rx at 216 mbps */
   uint32  rx270mbps;    /* packets rx at 270 mbps */
   uint32  rx324mbps;    /* packets rx at 324 mbps */
   uint32  rx378mbps;    /* packets rx at 378 mbps */
   uint32  rx432mbps;    /* packets rx at 432 mbps */
   uint32  rx486mbps;    /* packets rx at 486 mbps */
   uint32  rx540mbps;    /* packets rx at 540 mbps */
 
   /* pkteng rx frame stats */
   uint32    pktengrxducast; /* unicast frames rxed by the pkteng code */
   uint32    pktengrxdmcast; /* multicast frames rxed by the pkteng code */
 
   uint32    rfdisable;    /* count of radio disables */
   uint32    bphy_rxcrsglitch;    /* PHY count of bphy glitches */
 
   uint32    txexptime;    /* Tx frames suppressed due to timer expiration */
 
   uint32    txmpdu_sgi;    /* count for sgi transmit */
   uint32    rxmpdu_sgi;    /* count for sgi received */
   uint32    txmpdu_stbc;    /* count for stbc transmit */
   uint32    rxmpdu_stbc;    /* count for stbc received */
 
   uint32    rxundec_mcst;    /* dot11WEPUndecryptableCount */
 
   /* WPA2 counters (see rxundec for DecryptFailureCount) */
   uint32    tkipmicfaill_mcst;    /* TKIPLocalMICFailures */
   uint32    tkipcntrmsr_mcst;    /* TKIPCounterMeasuresInvoked */
   uint32    tkipreplay_mcst;    /* TKIPReplays */
   uint32    ccmpfmterr_mcst;    /* CCMPFormatErrors */
   uint32    ccmpreplay_mcst;    /* CCMPReplays */
   uint32    ccmpundec_mcst;    /* CCMPDecryptErrors */
   uint32    fourwayfail_mcst;    /* FourWayHandshakeFailures */
   uint32    wepundec_mcst;    /* dot11WEPUndecryptableCount */
   uint32    wepicverr_mcst;    /* dot11WEPICVErrorCount */
   uint32    decsuccess_mcst;    /* DecryptSuccessCount */
   uint32    tkipicverr_mcst;    /* TKIPICVErrorCount */
   uint32    wepexcluded_mcst;    /* dot11WEPExcludedCount */
 
   uint32    dma_hang;    /* count for stbc received */
   uint32    rxrtry;        /* number of packets with retry bit set to 1 */
} wl_cnt_ver_7_t;
 
typedef struct {
   uint16  version;    /**< see definition of WL_CNT_T_VERSION */
   uint16  length;     /**< length of entire structure */
 
   /* transmit stat counters */
   uint32  txframe;    /**< tx data frames */
   uint32  txbyte;     /**< tx data bytes */
   uint32  txretrans;  /**< tx mac retransmits */
   uint32  txerror;    /**< tx data errors (derived: sum of others) */
   uint32  txctl;      /**< tx management frames */
   uint32  txprshort;  /**< tx short preamble frames */
   uint32  txserr;     /**< tx status errors */
   uint32  txnobuf;    /**< tx out of buffers errors */
   uint32  txnoassoc;  /**< tx discard because we're not associated */
   uint32  txrunt;     /**< tx runt frames */
   uint32  txchit;     /**< tx header cache hit (fastpath) */
   uint32  txcmiss;    /**< tx header cache miss (slowpath) */
 
   /* transmit chip error counters */
   uint32  txuflo;     /**< tx fifo underflows */
   uint32  txphyerr;   /**< tx phy errors (indicated in tx status) */
   uint32  txphycrs;   /**< PR8861/8963 counter */
 
   /* receive stat counters */
   uint32  rxframe;    /**< rx data frames */
   uint32  rxbyte;     /**< rx data bytes */
   uint32  rxerror;    /**< rx data errors (derived: sum of others) */
   uint32  rxctl;      /**< rx management frames */
   uint32  rxnobuf;    /**< rx out of buffers errors */
   uint32  rxnondata;  /**< rx non data frames in the data channel errors */
   uint32  rxbadds;    /**< rx bad DS errors */
   uint32  rxbadcm;    /**< rx bad control or management frames */
   uint32  rxfragerr;  /**< rx fragmentation errors */
   uint32  rxrunt;     /**< rx runt frames */
   uint32  rxgiant;    /**< rx giant frames */
   uint32  rxnoscb;    /**< rx no scb error */
   uint32  rxbadproto; /**< rx invalid frames */
   uint32  rxbadsrcmac;    /**< rx frames with Invalid Src Mac */
   uint32  rxbadda;    /**< rx frames tossed for invalid da */
   uint32  rxfilter;   /**< rx frames filtered out */
 
   /* receive chip error counters */
   uint32  rxoflo;     /**< rx fifo overflow errors */
   uint32  rxuflo[NFIFO];  /**< rx dma descriptor underflow errors */
 
   uint32  d11cnt_txrts_off;   /**< d11cnt txrts value when reset d11cnt */
   uint32  d11cnt_rxcrc_off;   /**< d11cnt rxcrc value when reset d11cnt */
   uint32  d11cnt_txnocts_off; /**< d11cnt txnocts value when reset d11cnt */
 
   /* misc counters */
   uint32  dmade;      /**< tx/rx dma descriptor errors */
   uint32  dmada;      /**< tx/rx dma data errors */
   uint32  dmape;      /**< tx/rx dma descriptor protocol errors */
   uint32  reset;      /**< reset count */
   uint32  tbtt;       /**< cnts the TBTT int's */
   uint32  txdmawar;   /**< # occurrences of PR15420 workaround */
   uint32  pkt_callback_reg_fail;  /**< callbacks register failure */
 
   /* MAC counters: 32-bit version of d11.h's macstat_t */
   uint32  txallfrm;   /**< total number of frames sent, incl. Data, ACK, RTS, CTS,
                * Control Management (includes retransmissions)
                */
   uint32  txrtsfrm;   /**< number of RTS sent out by the MAC */
   uint32  txctsfrm;   /**< number of CTS sent out by the MAC */
   uint32  txackfrm;   /**< number of ACK frames sent out */
   uint32  txdnlfrm;   /**< Not used */
   uint32  txbcnfrm;   /**< beacons transmitted */
   uint32  txfunfl[6]; /**< per-fifo tx underflows */
   uint32    rxtoolate;    /**< receive too late */
   uint32  txfbw;        /**< transmit at fallback bw (dynamic bw) */
   uint32  txtplunfl;  /**< Template underflows (mac was too slow to transmit ACK/CTS
                * or BCN)
                */
   uint32  txphyerror; /**< Transmit phy error, type of error is reported in tx-status for
                * driver enqueued frames
                */
   uint32  rxfrmtoolong;   /**< Received frame longer than legal limit (2346 bytes) */
   uint32  rxfrmtooshrt; /**< Received frame did not contain enough bytes for its frame type */
   uint32  rxinvmachdr;    /**< Either the protocol version != 0 or frame type not
                * data/control/management
              */
   uint32  rxbadfcs;   /**< number of frames for which the CRC check failed in the MAC */
   uint32  rxbadplcp;  /**< parity check of the PLCP header failed */
   uint32  rxcrsglitch;    /**< PHY was able to correlate the preamble but not the header */
   uint32  rxstrt;     /**< Number of received frames with a good PLCP
                * (i.e. passing parity check)
                */
   uint32  rxdfrmucastmbss; /**< # of received DATA frames with good FCS and matching RA */
   uint32  rxmfrmucastmbss; /**< # of received mgmt frames with good FCS and matching RA */
   uint32  rxcfrmucast;     /**< # of received CNTRL frames with good FCS and matching RA */
   uint32  rxrtsucast; /**< number of unicast RTS addressed to the MAC (good FCS) */
   uint32  rxctsucast; /**< number of unicast CTS addressed to the MAC (good FCS) */
   uint32  rxackucast; /**< number of ucast ACKS received (good FCS) */
   uint32  rxdfrmocast;    /**< # of received DATA frames (good FCS and not matching RA) */
   uint32  rxmfrmocast;    /**< # of received MGMT frames (good FCS and not matching RA) */
   uint32  rxcfrmocast;    /**< # of received CNTRL frame (good FCS and not matching RA) */
   uint32  rxrtsocast; /**< number of received RTS not addressed to the MAC */
   uint32  rxctsocast; /**< number of received CTS not addressed to the MAC */
   uint32  rxdfrmmcast;    /**< number of RX Data multicast frames received by the MAC */
   uint32  rxmfrmmcast;    /**< number of RX Management multicast frames received by the MAC */
   uint32  rxcfrmmcast;    /**< number of RX Control multicast frames received by the MAC
                * (unlikely to see these)
                */
   uint32  rxbeaconmbss;   /**< beacons received from member of BSS */
   uint32  rxdfrmucastobss; /**< number of unicast frames addressed to the MAC from
                 * other BSS (WDS FRAME)
                 */
   uint32  rxbeaconobss;   /**< beacons received from other BSS */
   uint32  rxrsptmout; /**< Number of response timeouts for transmitted frames
                * expecting a response
                */
   uint32  bcntxcancl; /**< transmit beacons canceled due to receipt of beacon (IBSS) */
   uint32  rxf0ovfl;   /**< Number of receive fifo 0 overflows */
   uint32  rxf1ovfl;   /**< Number of receive fifo 1 overflows (obsolete) */
   uint32  rxf2ovfl;   /**< Number of receive fifo 2 overflows (obsolete) */
   uint32  txsfovfl;   /**< Number of transmit status fifo overflows (obsolete) */
   uint32  pmqovfl;    /**< Number of PMQ overflows */
   uint32  rxcgprqfrm; /**< Number of received Probe requests that made it into
                * the PRQ fifo
                */
   uint32  rxcgprsqovfl;   /**< Rx Probe Request Que overflow in the AP */
   uint32  txcgprsfail;    /**< Tx Probe Response Fail. AP sent probe response but did
                * not get ACK
                */
   uint32  txcgprssuc; /**< Tx Probe Response Success (ACK was received) */
   uint32  prs_timeout;    /**< Number of probe requests that were dropped from the PRQ
                * fifo because a probe response could not be sent out within
                * the time limit defined in M_PRS_MAXTIME
                */
   uint32  rxnack;     /**< Number of NACKS received (Afterburner) */
   uint32  frmscons;   /**< Number of frames completed without transmission because of an
                * Afterburner re-queue
                */
   uint32  txnack;        /**< obsolete */
   uint32    rxback;        /**< blockack rxcnt */
   uint32    txback;        /**< blockack txcnt */
 
   /* 802.11 MIB counters, pp. 614 of 802.11 reaff doc. */
   uint32  txfrag;     /**< dot11TransmittedFragmentCount */
   uint32  txmulti;    /**< dot11MulticastTransmittedFrameCount */
   uint32  txfail;     /**< dot11FailedCount */
   uint32  txretry;    /**< dot11RetryCount */
   uint32  txretrie;   /**< dot11MultipleRetryCount */
   uint32  rxdup;      /**< dot11FrameduplicateCount */
   uint32  txrts;      /**< dot11RTSSuccessCount */
   uint32  txnocts;    /**< dot11RTSFailureCount */
   uint32  txnoack;    /**< dot11ACKFailureCount */
   uint32  rxfrag;     /**< dot11ReceivedFragmentCount */
   uint32  rxmulti;    /**< dot11MulticastReceivedFrameCount */
   uint32  rxcrc;      /**< dot11FCSErrorCount */
   uint32  txfrmsnt;   /**< dot11TransmittedFrameCount (bogus MIB?) */
   uint32  rxundec;    /**< dot11WEPUndecryptableCount */
 
   /* WPA2 counters (see rxundec for DecryptFailureCount) */
   uint32  tkipmicfaill;   /**< TKIPLocalMICFailures */
   uint32  tkipcntrmsr;    /**< TKIPCounterMeasuresInvoked */
   uint32  tkipreplay; /**< TKIPReplays */
   uint32  ccmpfmterr; /**< CCMPFormatErrors */
   uint32  ccmpreplay; /**< CCMPReplays */
   uint32  ccmpundec;  /**< CCMPDecryptErrors */
   uint32  fourwayfail;    /**< FourWayHandshakeFailures */
   uint32  wepundec;   /**< dot11WEPUndecryptableCount */
   uint32  wepicverr;  /**< dot11WEPICVErrorCount */
   uint32  decsuccess; /**< DecryptSuccessCount */
   uint32  tkipicverr; /**< TKIPICVErrorCount */
   uint32  wepexcluded;    /**< dot11WEPExcludedCount */
 
   uint32  rxundec_mcst;   /**< dot11WEPUndecryptableCount */
 
   /* WPA2 counters (see rxundec for DecryptFailureCount) */
   uint32  tkipmicfaill_mcst;  /**< TKIPLocalMICFailures */
   uint32  tkipcntrmsr_mcst;   /**< TKIPCounterMeasuresInvoked */
   uint32  tkipreplay_mcst;    /**< TKIPReplays */
   uint32  ccmpfmterr_mcst;    /**< CCMPFormatErrors */
   uint32  ccmpreplay_mcst;    /**< CCMPReplays */
   uint32  ccmpundec_mcst; /**< CCMPDecryptErrors */
   uint32  fourwayfail_mcst;   /**< FourWayHandshakeFailures */
   uint32  wepundec_mcst;  /**< dot11WEPUndecryptableCount */
   uint32  wepicverr_mcst; /**< dot11WEPICVErrorCount */
   uint32  decsuccess_mcst;    /**< DecryptSuccessCount */
   uint32  tkipicverr_mcst;    /**< TKIPICVErrorCount */
   uint32  wepexcluded_mcst;   /**< dot11WEPExcludedCount */
 
   uint32  txchanrej;  /**< Tx frames suppressed due to channel rejection */
   uint32  txexptime;  /**< Tx frames suppressed due to timer expiration */
   uint32  psmwds;     /**< Count PSM watchdogs */
   uint32  phywatchdog;    /**< Count Phy watchdogs (triggered by ucode) */
 
   /* MBSS counters, AP only */
   uint32  prq_entries_handled;    /**< PRQ entries read in */
   uint32  prq_undirected_entries; /**<    which were bcast bss & ssid */
   uint32  prq_bad_entries;    /**<    which could not be translated to info */
   uint32  atim_suppress_count;    /**< TX suppressions on ATIM fifo */
   uint32  bcn_template_not_ready; /**< Template marked in use on send bcn ... */
   uint32  bcn_template_not_ready_done; /**< ...but "DMA done" interrupt rcvd */
   uint32  late_tbtt_dpc;  /**< TBTT DPC did not happen in time */
 
   /* per-rate receive stat counters */
   uint32  rx1mbps;    /**< packets rx at 1Mbps */
   uint32  rx2mbps;    /**< packets rx at 2Mbps */
   uint32  rx5mbps5;   /**< packets rx at 5.5Mbps */
   uint32  rx6mbps;    /**< packets rx at 6Mbps */
   uint32  rx9mbps;    /**< packets rx at 9Mbps */
   uint32  rx11mbps;   /**< packets rx at 11Mbps */
   uint32  rx12mbps;   /**< packets rx at 12Mbps */
   uint32  rx18mbps;   /**< packets rx at 18Mbps */
   uint32  rx24mbps;   /**< packets rx at 24Mbps */
   uint32  rx36mbps;   /**< packets rx at 36Mbps */
   uint32  rx48mbps;   /**< packets rx at 48Mbps */
   uint32  rx54mbps;   /**< packets rx at 54Mbps */
   uint32  rx108mbps;  /**< packets rx at 108mbps */
   uint32  rx162mbps;  /**< packets rx at 162mbps */
   uint32  rx216mbps;  /**< packets rx at 216 mbps */
   uint32  rx270mbps;  /**< packets rx at 270 mbps */
   uint32  rx324mbps;  /**< packets rx at 324 mbps */
   uint32  rx378mbps;  /**< packets rx at 378 mbps */
   uint32  rx432mbps;  /**< packets rx at 432 mbps */
   uint32  rx486mbps;  /**< packets rx at 486 mbps */
   uint32  rx540mbps;  /**< packets rx at 540 mbps */
 
   /* pkteng rx frame stats */
   uint32  pktengrxducast; /**< unicast frames rxed by the pkteng code */
   uint32  pktengrxdmcast; /**< multicast frames rxed by the pkteng code */
 
   uint32  rfdisable;  /**< count of radio disables */
   uint32  bphy_rxcrsglitch;   /**< PHY count of bphy glitches */
   uint32  bphy_badplcp;
 
   uint32  txmpdu_sgi; /**< count for sgi transmit */
   uint32  rxmpdu_sgi; /**< count for sgi received */
   uint32  txmpdu_stbc;    /**< count for stbc transmit */
   uint32  rxmpdu_stbc;    /**< count for stbc received */
 
   uint32    rxdrop20s;    /**< drop secondary cnt */
   /* All counter variables have to be of uint32. */
} wl_cnt_ver_6_t;
 
#define    WL_DELTA_STATS_T_VERSION    2    /**< current version of wl_delta_stats_t struct */
 
typedef struct {
   uint16 version;     /**< see definition of WL_DELTA_STATS_T_VERSION */
   uint16 length;      /**< length of entire structure */
 
   /* transmit stat counters */
   uint32 txframe;     /**< tx data frames */
   uint32 txbyte;      /**< tx data bytes */
   uint32 txretrans;   /**< tx mac retransmits */
   uint32 txfail;      /**< tx failures */
 
   /* receive stat counters */
   uint32 rxframe;     /**< rx data frames */
   uint32 rxbyte;      /**< rx data bytes */
 
   /* per-rate receive stat counters */
   uint32  rx1mbps;    /**< packets rx at 1Mbps */
   uint32  rx2mbps;    /**< packets rx at 2Mbps */
   uint32  rx5mbps5;    /**< packets rx at 5.5Mbps */
   uint32  rx6mbps;    /**< packets rx at 6Mbps */
   uint32  rx9mbps;    /**< packets rx at 9Mbps */
   uint32  rx11mbps;    /**< packets rx at 11Mbps */
   uint32  rx12mbps;    /**< packets rx at 12Mbps */
   uint32  rx18mbps;    /**< packets rx at 18Mbps */
   uint32  rx24mbps;    /**< packets rx at 24Mbps */
   uint32  rx36mbps;    /**< packets rx at 36Mbps */
   uint32  rx48mbps;    /**< packets rx at 48Mbps */
   uint32  rx54mbps;    /**< packets rx at 54Mbps */
   uint32  rx108mbps;    /**< packets rx at 108mbps */
   uint32  rx162mbps;    /**< packets rx at 162mbps */
   uint32  rx216mbps;    /**< packets rx at 216 mbps */
   uint32  rx270mbps;    /**< packets rx at 270 mbps */
   uint32  rx324mbps;    /**< packets rx at 324 mbps */
   uint32  rx378mbps;    /**< packets rx at 378 mbps */
   uint32  rx432mbps;    /**< packets rx at 432 mbps */
   uint32  rx486mbps;    /**< packets rx at 486 mbps */
   uint32  rx540mbps;    /**< packets rx at 540 mbps */
 
   /* phy stats */
   uint32 rxbadplcp;
   uint32 rxcrsglitch;
   uint32 bphy_rxcrsglitch;
   uint32 bphy_badplcp;
 
   uint32 slice_index; /**< Slice for which stats are reported */
 
} wl_delta_stats_t;
 
/* Partial statistics counter report */
#define WL_CNT_CTL_MGT_FRAMES    0
 
typedef struct {
   uint16    type;
   uint16    len;
 
   /* detailed control/management frames */
   uint32    txnull;
   uint32    rxnull;
   uint32    txqosnull;
   uint32    rxqosnull;
   uint32    txassocreq;
   uint32    rxassocreq;
   uint32    txreassocreq;
   uint32    rxreassocreq;
   uint32    txdisassoc;
   uint32    rxdisassoc;
   uint32    txassocrsp;
   uint32    rxassocrsp;
   uint32    txreassocrsp;
   uint32    rxreassocrsp;
   uint32    txauth;
   uint32    rxauth;
   uint32    txdeauth;
   uint32    rxdeauth;
   uint32    txprobereq;
   uint32    rxprobereq;
   uint32    txprobersp;
   uint32    rxprobersp;
   uint32    txaction;
   uint32    rxaction;
   uint32    txrts;
   uint32    rxrts;
   uint32    txcts;
   uint32    rxcts;
   uint32    txack;
   uint32    rxack;
   uint32    txbar;
   uint32    rxbar;
   uint32    txback;
   uint32    rxback;
   uint32    txpspoll;
   uint32    rxpspoll;
} wl_ctl_mgt_cnt_t;
 
typedef struct {
   uint32 packets;
   uint32 bytes;
} wl_traffic_stats_t;
 
typedef struct {
   uint16    version;    /**< see definition of WL_WME_CNT_VERSION */
   uint16    length;        /**< length of entire structure */
 
   wl_traffic_stats_t tx[AC_COUNT];    /**< Packets transmitted */
   wl_traffic_stats_t tx_failed[AC_COUNT];    /**< Packets dropped or failed to transmit */
   wl_traffic_stats_t rx[AC_COUNT];    /**< Packets received */
   wl_traffic_stats_t rx_failed[AC_COUNT];    /**< Packets failed to receive */
 
   wl_traffic_stats_t forward[AC_COUNT];    /**< Packets forwarded by AP */
 
   wl_traffic_stats_t tx_expired[AC_COUNT]; /**< packets dropped due to lifetime expiry */
 
} wl_wme_cnt_t;
 
struct wl_msglevel2 {
   uint32 low;
   uint32 high;
};
 
/* A versioned structure for setting and retrieving debug message levels. */
#define WL_MSGLEVEL_STRUCT_VERSION_1    1
 
typedef struct wl_msglevel_v1 {
   uint16 version;
   uint16 length;
   uint32 msglevel1;
   uint32 msglevel2;
   uint32 msglevel3;
   /* add another uint32 when full */
} wl_msglevel_v1_t;
 
#define WL_ICMP_IPV6_CFG_VERSION         1
#define WL_ICMP_IPV6_CLEAR_ALL           (1 << 0)
 
typedef struct wl_icmp_ipv6_cfg {
   uint16 version;
   uint16 length;
   uint16 fixed_length;
   uint16 flags;
   uint32 num_ipv6;
   /* num_ipv6 to follow */
   struct ipv6_addr host_ipv6[];
} wl_icmp_ipv6_cfg_t;
 
#define WL_ICMP_CFG_IPV6_FIXED_LEN      OFFSETOF(wl_icmp_ipv6_cfg_t, host_ipv6)
#define WL_ICMP_CFG_IPV6_LEN(count)    (WL_ICMP_CFG_IPV6_FIXED_LEN + \
                   ((count) * sizeof(struct ipv6_addr)))
 
typedef struct wl_mkeep_alive_pkt_v1 {
   uint16    version; /* Version for mkeep_alive */
   uint16    length; /* length of fixed parameters in the structure */
   uint32    period_msec; /* high bit on means immediate send */
   uint16    len_bytes;
   uint8    keep_alive_id; /* 0 - 3 for N = 4 */
   uint8    data[BCM_FLEX_ARRAY];
} wl_mkeep_alive_pkt_v1_t;
 
typedef struct wl_mkeep_alive_pkt {
   uint16    version; /* Version for mkeep_alive */
   uint16    length; /* length of fixed parameters in the structure */
   uint32    period_msec; /* high bit on means immediate send */
   uint16    len_bytes;
   uint8    keep_alive_id; /* 0 - 3 for N = 4 */
   uint8    data[1];
} wl_mkeep_alive_pkt_t;
 
#define WL_MKEEP_ALIVE_VERSION_1    1u
#define WL_MKEEP_ALIVE_VERSION        1
#define WL_MKEEP_ALIVE_FIXED_LEN    OFFSETOF(wl_mkeep_alive_pkt_t, data)
/* 1/2 second precision since idle time is a seconds counter anyway */
#define WL_MKEEP_ALIVE_PRECISION    500
#define WL_MKEEP_ALIVE_PERIOD_MASK  0x7FFFFFFF
#define WL_MKEEP_ALIVE_IMMEDIATE    0x80000000
 
typedef struct wl_mkeep_alive_hist_info_v1 {
   uint32 first_pktsend_ts;    /**< timestamp(ms): packet was sent */
   uint32 first_txs_ts;        /**< timestamp(ms): received the first txstatus */
   uint32 last_retry_txs_ts;    /**< timestamp(ms): received the last txstatus */
   uint32 first_retry_ts;        /**< timestamp(ms): resent the packet first time */
   uint32 last_retry_ts;        /**< timestamp(ms): resent the packet last time */
   uint32 first_txs;        /**< txstatus when dongle received first time */
   uint32 last_retry_txs;        /**< txstatus when dongle received last time */
   uint32 retry_cnt;        /**< number of retries for the packet */
} wl_mkeep_alive_hist_info_v1_t;
 
typedef struct wl_mkeep_alive_hist_req_v1 {
   uint16 version;        /**< version of structure */
   uint16 length;        /**< length of this structure */
   uint16 flags;        /**< mkeepalive idx, operation codes */
   uint16 count;        /**< number of results */
   uint16 max;        /**< maximum number of history */
   wl_mkeep_alive_hist_info_v1_t info[]; /**< struct array of length count */
} wl_mkeep_alive_hist_req_v1_t;
 
/* version of the mkeep_alive_hist IOVAR */
#define WL_MKEEP_ALIVE_HIST_REQ_VER_1        1u
/* Fixed length of wl_mkeep_alive_hist_req_v1_t */
#define WL_MKEEP_ALIVE_HIST_REQ_FIXED_LEN_VER_1    OFFSETOF(wl_mkeep_alive_hist_req_v1_t, info)
/* Keepalive ID */
#define WL_MKEEP_ALIVE_HIST_ID_MASK        0xFF00u    /**< ID mask */
#define WL_MKEEP_ALIVE_HIST_ID_SHIFT        8u    /**< Offset of keepalive ID */
/* OP Codes */
#define WL_MKEEP_ALIVE_HIST_OP_MASK        0x00FFu    /**< OP code mask */
#define WL_MKEEP_ALIVE_HIST_RESET        (0x1u << 0u) /**< Clear history of specified ID */
#define WL_MKEEP_ALIVE_HIST_RESET_ALL        (0x1u << 1u) /**< Clear all history */
 
/** TCP Keep-Alive conn struct */
typedef struct wl_mtcpkeep_alive_conn_pkt {
   struct ether_addr saddr;        /**< src mac address */
   struct ether_addr daddr;        /**< dst mac address */
   struct ipv4_addr sipaddr;        /**< source IP addr */
   struct ipv4_addr dipaddr;        /**< dest IP addr */
   uint16 sport;                /**< src port */
   uint16 dport;                /**< dest port */
   uint32 seq;                /**< seq number */
   uint32 ack;                /**< ACK number */
   uint16 tcpwin;                /**< TCP window */
   uint16 PAD;
} wl_mtcpkeep_alive_conn_pkt_t;
 
/** TCP Keep-Alive interval struct */
typedef struct wl_mtcpkeep_alive_timers_pkt {
   uint16 interval;        /**< interval timer */
   uint16 retry_interval;        /**< retry_interval timer */
   uint16 retry_count;        /**< retry_count */
} wl_mtcpkeep_alive_timers_pkt_t;
 
typedef struct wake_info {
   uint32 wake_reason;
   uint32 wake_info_len;        /**< size of packet */
   uint8  packet[];
} wake_info_t;
 
typedef struct wake_pkt {
   uint32 wake_pkt_len;        /**< size of packet */
   uint8  packet[];
} wake_pkt_t;
 
#define WL_MTCPKEEP_ALIVE_VERSION        1
 
/* #ifdef WLBA */
 
#define WLC_BA_CNT_VERSION  1   /**< current version of wlc_ba_cnt_t */
 
/** block ack related stats */
typedef struct wlc_ba_cnt {
   uint16  version;    /**< WLC_BA_CNT_VERSION */
   uint16  length;     /**< length of entire structure */
 
   /* transmit stat counters */
   uint32 txpdu;       /**< pdus sent */
   uint32 txsdu;       /**< sdus sent */
   uint32 txfc;        /**< tx side flow controlled packets */
   uint32 txfci;       /**< tx side flow control initiated */
   uint32 txretrans;   /**< retransmitted pdus */
   uint32 txbatimer;   /**< ba resend due to timer */
   uint32 txdrop;      /**< dropped packets */
   uint32 txaddbareq;  /**< addba req sent */
   uint32 txaddbaresp; /**< addba resp sent */
   uint32 txdelba;     /**< delba sent */
   uint32 txba;        /**< ba sent */
   uint32 txbar;       /**< bar sent */
   uint32 txpad[4];    /**< future */
 
   /* receive side counters */
   uint32 rxpdu;       /**< pdus recd */
   uint32 rxqed;       /**< pdus buffered before sending up */
   uint32 rxdup;       /**< duplicate pdus */
   uint32 rxnobuf;     /**< pdus discarded due to no buf */
   uint32 rxaddbareq;  /**< addba req recd */
   uint32 rxaddbaresp; /**< addba resp recd */
   uint32 rxdelba;     /**< delba recd */
   uint32 rxba;        /**< ba recd */
   uint32 rxbar;       /**< bar recd */
   uint32 rxinvba;     /**< invalid ba recd */
   uint32 rxbaholes;   /**< ba recd with holes */
   uint32 rxunexp;     /**< unexpected packets */
   uint32 rxpad[4];    /**< future */
} wlc_ba_cnt_t;
/* #endif  WLBA */
 
/** structure for per-tid ampdu control */
struct ampdu_tid_control {
   uint8 tid;            /* tid */
   uint8 enable;            /* enable/disable */
};
 
/** Support for ampdu_tx_ba_window_cfg */
#define WL_AMPDU_TX_BA_WINDOW_CFG_VER_1        1u
#define WL_AMPDU_TX_BA_WINDOW_CFG_CUR_VER    WL_AMPDU_TX_BA_WINDOW_CFG_VER_1
 
/* 16 bits Config (5 bits reserved) and Status (2 bits reserved) */
#define WL_AMPDU_TX_BA_WINDOW_CFG_BA_WSIZE_IDX        0u
#define WL_AMPDU_TX_BA_WINDOW_CFG_BA_WSIZE_FSZ        9u
 
#define WL_AMPDU_TX_BA_WINDOW_CFG_ASSOC_TYPE_IDX    9u
#define WL_AMPDU_TX_BA_WINDOW_CFG_ASSOC_TYPE_FSZ    2u
 
#define WL_AMPDU_TX_BA_WINDOW_CFG_STATE_IDX        11u
#define WL_AMPDU_TX_BA_WINDOW_CFG_STATE_FSZ        3u
 
#define WL_AMPDU_TX_BA_WINDOW_CFG_BA_WSIZE_MASK        \
   (MAXBITVAL(WL_AMPDU_TX_BA_WINDOW_CFG_BA_WSIZE_FSZ) << \
       WL_AMPDU_TX_BA_WINDOW_CFG_BA_WSIZE_IDX)
 
#define WL_AMPDU_TX_BA_WINDOW_CFG_ASSOC_TYPE_MASK    \
   (MAXBITVAL(WL_AMPDU_TX_BA_WINDOW_CFG_ASSOC_TYPE_FSZ) << \
       WL_AMPDU_TX_BA_WINDOW_CFG_ASSOC_TYPE_IDX)
 
#define WL_AMPDU_TX_BA_WINDOW_CFG_STATE_MASK    \
   (MAXBITVAL(WL_AMPDU_TX_BA_WINDOW_CFG_STATE_FSZ) << \
       WL_AMPDU_TX_BA_WINDOW_CFG_STATE_IDX)
 
/* code for config assoc_type */
enum {
   WL_AMPDU_TX_BA_WINDOW_CFG_ASSOC_TYPE_AX            = 0,
   WL_AMPDU_TX_BA_WINDOW_CFG_ASSOC_TYPE_UNIVERSAL        = 1,
   WL_AMPDU_TX_BA_WINDOW_CFG_ASSOC_TYPE_MAX        = 2
};
 
/* ampdu_tx_ba_window_cfg states */
enum {
   WL_AMPDU_TX_BA_WINDOW_CFG_STATE_OFF            = 0,
   WL_AMPDU_TX_BA_WINDOW_CFG_STATE_NEGOTIATING        = 1,
   WL_AMPDU_TX_BA_WINDOW_CFG_STATE_NEGOTIATED        = 2,
   WL_AMPDU_TX_BA_WINDOW_CFG_STATE_MAX            = 3
};
 
/** structure for per tid ampdu BA window configuration */
typedef struct wl_ampdu_tx_ba_window_cfg_v1 {
   uint16    version;
   uint16    length;        /* length of the entire structure ver+len+payload. */
   /* tid bitmap:
    * input (SET): select tid to configure.
    * output (GET): TID that is currently configured.
    */
   uint8   tidbmp;
   uint8    flag;        /* currently not used. Reserved. 32-bit alignment. */
   uint16    PAD;
 
   /* Per-tid configuration tuple (tx_ba_wsize, assoctype). Used for GET and SET.
    *    bit0 - bit8:    User configured TX BA window size. Range {0, max. FW supported}.
    *    bit9 - bit10:    User configured association type. 0: 11ax association, 1: universal.
    *    bit11 - bit15:    Reserved.
    */
   uint16    config[NUMPRIO];
 
   /* Status of the per-tid configuration: GET only
    *    bit0 - bit8:    Resulted TX BA window size.
    *    bit9 - bit10:    Reserved.
    *    bit11 - bit13:    TX BA configuration state.
    *    bit14 - bit15:    Reserved.
    */
   uint16    status[NUMPRIO];
} wl_ampdu_tx_ba_window_cfg_v1_t;
 
/** struct for ampdu tx/rx aggregation control */
struct ampdu_aggr {
   int8 aggr_override;    /**< aggr overrided by dongle. Not to be set by host. */
   uint16 conf_TID_bmap;    /**< bitmap of TIDs to configure */
   uint16 enab_TID_bmap;    /**< enable/disable per TID */
};
 
/** structure for identifying ea/tid for sending addba/delba */
struct ampdu_ea_tid {
   struct ether_addr ea;        /**< Station address */
   uint8 tid;            /**< tid */
   uint8 initiator;    /**< 0 is recipient, 1 is originator */
};
 
/** structure for identifying retry/tid for retry_limit_tid/rr_retry_limit_tid */
struct ampdu_retry_tid {
   uint8 tid;    /**< tid */
   uint8 retry;    /**< retry value */
};
 
#define BDD_FNAME_LEN       32  /**< Max length of friendly name */
typedef struct bdd_fname {
   uint8 len;          /**< length of friendly name */
   uchar name[BDD_FNAME_LEN];  /**< friendly name */
} bdd_fname_t;
 
/* structure for addts arguments */
/** For ioctls that take a list of TSPEC */
struct tslist {
   int32 count;            /**< number of tspecs */
   struct tsinfo_arg tsinfo[];    /**< variable length array of tsinfo */
};
 
/* WLTDLS */
/**structure for tdls iovars */
typedef struct tdls_iovar {
   struct ether_addr ea;        /**< Station address */
   uint8 mode;            /**< mode: depends on iovar */
   uint8 PAD;
   chanspec_t chanspec;
   uint8 PAD[6];
} tdls_iovar_t;
 
#define TDLS_WFD_IE_SIZE        512
/**structure for tdls wfd ie */
typedef struct tdls_wfd_ie_iovar {
   struct ether_addr ea;        /**< Station address */
   uint8 mode;
   uint8 PAD;
   uint16 length;
   uint8 data[TDLS_WFD_IE_SIZE];
} tdls_wfd_ie_iovar_t;
/* #endif WLTDLS */
 
/** structure for addts/delts arguments */
typedef struct tspec_arg {
   uint16 version;            /**< see definition of TSPEC_ARG_VERSION */
   uint16 length;            /**< length of entire structure */
   uint32 flag;            /**< bit field */
   /* TSPEC Arguments */
   struct tsinfo_arg tsinfo;    /**< TS Info bit field */
   uint8  PAD;
   uint16 nom_msdu_size;        /**< (Nominal or fixed) MSDU Size (bytes) */
   uint16 max_msdu_size;        /**< Maximum MSDU Size (bytes) */
   uint32 min_srv_interval;        /**< Minimum Service Interval (us) */
   uint32 max_srv_interval;        /**< Maximum Service Interval (us) */
   uint32 inactivity_interval;    /**< Inactivity Interval (us) */
   uint32 suspension_interval;    /**< Suspension Interval (us) */
   uint32 srv_start_time;        /**< Service Start Time (us) */
   uint32 min_data_rate;        /**< Minimum Data Rate (bps) */
   uint32 mean_data_rate;        /**< Mean Data Rate (bps) */
   uint32 peak_data_rate;        /**< Peak Data Rate (bps) */
   uint32 max_burst_size;        /**< Maximum Burst Size (bytes) */
   uint32 delay_bound;        /**< Delay Bound (us) */
   uint32 min_phy_rate;        /**< Minimum PHY Rate (bps) */
   uint16 surplus_bw;        /**< Surplus Bandwidth Allowance (range 1.0 to 8.0) */
   uint16 medium_time;        /**< Medium Time (32 us/s periods) */
   uint8 dialog_token;        /**< dialog token */
   uint8  PAD[3];
} tspec_arg_t;
 
/** tspec arg for desired station */
typedef    struct tspec_per_sta_arg {
   struct ether_addr ea;
   uint8  PAD[2];
   struct tspec_arg ts;
} tspec_per_sta_arg_t;
 
/** structure for max bandwidth for each access category */
typedef    struct wme_max_bandwidth {
   uint32    ac[AC_COUNT];    /**< max bandwidth for each access category */
} wme_max_bandwidth_t;
 
#define WL_WME_MBW_PARAMS_IO_BYTES (sizeof(wme_max_bandwidth_t))
 
/* current version of wl_tspec_arg_t struct */
#define    TSPEC_ARG_VERSION        2    /**< current version of wl_tspec_arg_t struct */
#define TSPEC_ARG_LENGTH        55    /**< argument length from tsinfo to medium_time */
#define TSPEC_DEFAULT_DIALOG_TOKEN    42    /**< default dialog token */
#define TSPEC_DEFAULT_SBW_FACTOR    0x3000    /**< default surplus bw */
 
#define WL_WOWL_KEEPALIVE_MAX_PACKET_SIZE  80
#define WLC_WOWL_MAX_KEEPALIVE    2
 
/** Packet lifetime configuration per ac */
typedef struct wl_lifetime {
   uint32 ac;            /**< access class */
   uint32 lifetime;    /**< Packet lifetime value in ms */
} wl_lifetime_t;
 
/** Management time configuration */
typedef struct wl_lifetime_mg {
   uint32 mgmt_bitmap;    /**< Mgmt subtype */
   uint32 lifetime;    /**< Packet lifetime value in us */
} wl_lifetime_mg_t;
 
/* MAC Sample Capture related */
#define    WL_MACCAPTR_DEFSTART_PTR    0xA00
#define    WL_MACCAPTR_DEFSTOP_PTR        0xA3F
#define    WL_MACCAPTR_DEFSZ        0x3F
 
#define WL_MACCAPTR_DEF_MASK        0xFFFFFFFF
 
typedef enum {
   WL_MACCAPT_TRIG        = 0,
   WL_MACCAPT_STORE    = 1,
   WL_MACCAPT_TRANS    = 2,
   WL_MACCAPT_MATCH    = 3
} maccaptr_optn;
 
typedef enum {
   WL_MACCAPT_STRT    = 1,
   WL_MACCAPT_STOP    = 2,
   WL_MACCAPT_RST    = 3
} maccaptr_cmd_t;
 
/* MAC Sample Capture Set-up Paramters */
typedef struct wl_maccapture_params {
   uint8    gpio_sel;
   uint8    la_mode;    /* TRUE: GPIO Out Enabled */
   uint8     PAD[2];
   uint32    start_ptr;    /* Start address to store */
   uint32    stop_ptr;    /* Stop address to store */
   uint8    optn_bmp;    /* Options */
   uint8     PAD[3];
   /* Don't change the order after this nor
    * add anything in betw. Code uses offsets to populate
    * registers
    */
   uint32    tr_mask;    /* Trigger Mask */
   uint32    tr_val;        /* Trigger Value */
   uint32    s_mask;        /* Store Mode Mask */
   uint32    x_mask;        /* Trans. Mode Mask */
   uint32    m_mask;        /* Match Mode Mask */
   uint32    m_val;        /* Match Value */
   maccaptr_cmd_t cmd;    /* Start / Stop */
} wl_maccapture_params_t;
 
/** Channel Switch Announcement param */
typedef struct wl_chan_switch {
   uint8 mode;        /**< value 0 or 1 */
   uint8 count;        /**< count # of beacons before switching */
   chanspec_t chspec;    /**< chanspec */
   uint8 reg;        /**< regulatory class */
   uint8 frame_type;        /**< csa frame type, unicast or broadcast */
} wl_chan_switch_t;
 
enum {
   PFN_LIST_ORDER,
   PFN_RSSI
};
 
enum {
   DISABLE,
   ENABLE
};
 
enum {
   OFF_ADAPT,
   SMART_ADAPT,
   STRICT_ADAPT,
   SLOW_ADAPT
};
 
#define SORT_CRITERIA_BIT        0
#define AUTO_NET_SWITCH_BIT        1
#define ENABLE_BKGRD_SCAN_BIT        2
#define IMMEDIATE_SCAN_BIT        3
#define    AUTO_CONNECT_BIT        4
#define    ENABLE_BD_SCAN_BIT        5
#define ENABLE_ADAPTSCAN_BIT        6
#define IMMEDIATE_EVENT_BIT        8
#define SUPPRESS_SSID_BIT        9
#define ENABLE_NET_OFFLOAD_BIT        10
/** report found/lost events for SSID and BSSID networks seperately */
#define REPORT_SEPERATELY_BIT        11
 
#define SORT_CRITERIA_MASK    0x0001
#define AUTO_NET_SWITCH_MASK    0x0002
#define ENABLE_BKGRD_SCAN_MASK    0x0004
#define IMMEDIATE_SCAN_MASK    0x0008
#define AUTO_CONNECT_MASK    0x0010
 
#define ENABLE_BD_SCAN_MASK    0x0020
#define ENABLE_ADAPTSCAN_MASK    0x00c0
#define IMMEDIATE_EVENT_MASK    0x0100
#define SUPPRESS_SSID_MASK    0x0200
#define ENABLE_NET_OFFLOAD_MASK    0x0400
/** report found/lost events for SSID and BSSID networks seperately */
#define REPORT_SEPERATELY_MASK    0x0800
 
#define PFN_COMPLETE            1
#define PFN_INCOMPLETE            0
 
#define DEFAULT_BESTN            2
#define DEFAULT_MSCAN            0
#define DEFAULT_REPEAT            10
#define DEFAULT_EXP            2
 
#define PFN_PARTIAL_SCAN_BIT        0
#define PFN_PARTIAL_SCAN_MASK        1
 
#define PFN_SWC_RSSI_WINDOW_MAX   8
#define PFN_SWC_MAX_NUM_APS       16
#define PFN_HOTLIST_MAX_NUM_APS   64
 
#define MAX_EPNO_HIDDEN_SSID    8
#define MAX_WHITELIST_SSID      2
 
/* Version 1 and 2 for various scan results structures defined below */
#define PFN_SCANRESULTS_VERSION_V1    1u
#define PFN_SCANRESULTS_VERSION_V2    2u
#define PFN_SCANRESULTS_VERSION_V3    3u
#define PFN_SCANRESULTS_VERSION_V4    4u
 
/** PFN network info structure */
typedef struct wl_pfn_subnet_info_v1 {
   struct ether_addr BSSID;
   uint8    channel; /**< channel number only */
   uint8    SSID_len;
   uint8    SSID[32];
} wl_pfn_subnet_info_v1_t;
 
typedef struct wl_pfn_subnet_info_v2 {
   struct ether_addr BSSID;
   uint8   channel; /**< channel number only */
   uint8   SSID_len;
   union {
       uint8   SSID[32];
       uint16 index;
   } u;
} wl_pfn_subnet_info_v2_t;
 
typedef struct wl_pfn_subnet_info_v3 {
   struct ether_addr BSSID;
   chanspec_t    chanspec; /**< with 6G chanspec only */
   uint8        SSID_len;
   uint8        PAD[3];
   union {
       uint8   SSID[32];
       uint16 index;
   } u;
} wl_pfn_subnet_info_v3_t;
 
typedef struct wl_pfn_net_info_v1 {
   wl_pfn_subnet_info_v1_t pfnsubnet;
   int16    RSSI; /**< receive signal strength (in dBm) */
   uint16    timestamp; /**< age in seconds */
} wl_pfn_net_info_v1_t;
 
typedef struct wl_pfn_net_info_v2 {
   wl_pfn_subnet_info_v2_t pfnsubnet;
   int16   RSSI; /**< receive signal strength (in dBm) */
   uint16  timestamp; /**< age in seconds */
} wl_pfn_net_info_v2_t;
 
typedef struct wl_pfn_net_info_v3 {
   wl_pfn_subnet_info_v3_t pfnsubnet;
   int16   RSSI; /**< receive signal strength (in dBm) */
   uint16  timestamp; /**< age in seconds */
} wl_pfn_net_info_v3_t;
 
/* Version 1 and 2 for various lbest scan results structures below */
#define PFN_LBEST_SCAN_RESULT_VERSION_V1 1
#define PFN_LBEST_SCAN_RESULT_VERSION_V2 2
#define PFN_LBEST_SCAN_RESULT_VERSION_V3 3
 
#define MAX_CHBKT_PER_RESULT        4
 
typedef struct wl_pfn_lnet_info_v1 {
   wl_pfn_subnet_info_v1_t pfnsubnet; /**< BSSID + channel + SSID len + SSID */
   uint16    flags; /**< partial scan, etc */
   int16    RSSI; /**< receive signal strength (in dBm) */
   uint32    timestamp; /**< age in miliseconds */
   uint16    rtt0; /**< estimated distance to this AP in centimeters */
   uint16    rtt1; /**< standard deviation of the distance to this AP in centimeters */
} wl_pfn_lnet_info_v1_t;
 
typedef struct wl_pfn_lnet_info_v2 {
   wl_pfn_subnet_info_v2_t pfnsubnet; /**< BSSID + channel + SSID len + SSID */
   uint16  flags; /**< partial scan, etc */
   int16   RSSI; /**< receive signal strength (in dBm) */
   uint32  timestamp; /**< age in miliseconds */
   uint16  rtt0; /**< estimated distance to this AP in centimeters */
   uint16  rtt1; /**< standard deviation of the distance to this AP in centimeters */
} wl_pfn_lnet_info_v2_t;
 
typedef struct wl_pfn_lnet_info_v3 {
   wl_pfn_subnet_info_v3_t pfnsubnet; /**< BSSID + channel + SSID len + SSID */
   uint16  flags; /**< partial scan, etc */
   int16   RSSI; /**< receive signal strength (in dBm) */
   uint32  timestamp; /**< age in miliseconds */
   uint16  rtt0; /**< estimated distance to this AP in centimeters */
   uint16  rtt1; /**< standard deviation of the distance to this AP in centimeters */
} wl_pfn_lnet_info_v3_t;
 
typedef struct wl_pfn_lscanresults_v1 {
   uint32 version;
   uint32 status;
   uint32 count;
   wl_pfn_lnet_info_v1_t netinfo[1];
} wl_pfn_lscanresults_v1_t;
 
typedef struct wl_pfn_lscanresults_v2 {
   uint32 version;
   uint16 status;
   uint16 count;
   uint32 scan_ch_buckets[MAX_CHBKT_PER_RESULT];
   wl_pfn_lnet_info_v2_t netinfo[1];
} wl_pfn_lscanresults_v2_t;
 
typedef struct wl_pfn_lscanresults_v3 {
   uint32 version;
   uint16 status;
   uint16 count;
   uint32 scan_ch_buckets[MAX_CHBKT_PER_RESULT];
   wl_pfn_lnet_info_v3_t netinfo[1];
} wl_pfn_lscanresults_v3_t;
 
/**this is used to report on 1-* pfn scan results */
typedef struct wl_pfn_scanresults_v1 {
   uint32 version;
   uint32 status;
   uint32 count;
   wl_pfn_net_info_v1_t netinfo[1];
} wl_pfn_scanresults_v1_t;
 
typedef struct wl_pfn_scanresults_v2 {
   uint32 version;
   uint32 status;
   uint32 count;
   uint32 scan_ch_bucket;
   wl_pfn_net_info_v2_t netinfo[1];
} wl_pfn_scanresults_v2_t;
 
typedef struct wl_pfn_scanresults_v3 {
   uint32 version;
   uint32 status;
   uint32 count;
   uint32 scan_ch_bucket;
   wl_pfn_net_info_v3_t netinfo[1];
} wl_pfn_scanresults_v3_t;
 
#define WL_PFN_SCANRESULTS_SCAN_TYPE_HA        0u
#define WL_PFN_SCANRESULTS_SCAN_TYPE_LP        1u
 
/* In version 4, the status field is split between status and flags from version 2.
 * This does not include changes from version 3.
 */
typedef struct wl_pfn_scanresults_v4 {
   uint32 version;
   uint16 status;
   uint16 flags;
   uint32 count;
   uint32 scan_ch_bucket;
   wl_pfn_net_info_v2_t netinfo[1];
} wl_pfn_scanresults_v4_t;
 
typedef struct wl_pfn_significant_net {
   uint16 flags;
   uint16 channel;
   struct ether_addr BSSID;
   int8 rssi[PFN_SWC_RSSI_WINDOW_MAX];
} wl_pfn_significant_net_t;
 
#define PFN_SWC_SCANRESULT_VERSION     1
 
typedef struct wl_pfn_swc_results {
   uint32 version;
   uint32 pkt_count;   /**< No. of results in current frame */
   uint32 total_count; /**< Total expected results */
   wl_pfn_significant_net_t list[];
} wl_pfn_swc_results_t;
typedef struct wl_pfn_net_info_bssid_v1 {
   struct ether_addr BSSID;
   uint8 channel;    /**< channel number only */
   int8  RSSI;    /**< receive signal strength (in dBm) */
   uint16 flags;    /**< (e.g. partial scan, off channel) */
   uint16 timestamp; /**< age in seconds */
} wl_pfn_net_info_bssid_v1_t;
 
typedef struct wl_pfn_scanhist_bssid_v1 {
   uint32 version;
   uint32 status;
   uint32 count;
   wl_pfn_net_info_bssid_v1_t netinfo[1];
} wl_pfn_scanhist_bssid_v1_t;
 
/* v2 for this struct is skiped to match with other struct v3 version */
typedef struct wl_pfn_net_info_bssid_v3 {
   struct ether_addr BSSID;
   chanspec_t    chanspec;    /**<with 6G chanspec only */
   uint16        flags;        /**< (e.g. partial scan, off channel) */
   uint16        timestamp;    /**< age in seconds */
   int8        RSSI;        /**< receive signal strength (in dBm) */
   uint8        PAD[2];
} wl_pfn_net_info_bssid_v3_t;
 
typedef struct wl_pfn_scanhist_bssid_v3 {
   uint32 version;
   uint32 status;
   uint32 count;
   wl_pfn_net_info_bssid_v3_t netinfo[1];
} wl_pfn_scanhist_bssid_v3_t;
 
#ifndef WL_PFN_NET_INFO_BSSID_TYPEDEF_HAS_ALIAS
typedef wl_pfn_net_info_bssid_v1_t wl_pfn_net_info_bssid_t;
typedef wl_pfn_scanhist_bssid_v1_t wl_pfn_scanhist_bssid_t;
#endif /* WL_PFN_NET_INFO_BSSID_TYPEDEF_HAS_ALIAS */
 
/* Version 1 and 2 for various single scan result */
#define PFN_SCANRESULT_VERSION_V1    1
#define PFN_SCANRESULT_VERSION_V2    2
#define PFN_SCANRESULT_VERSION_V3    3
 
/* used to report exactly one scan result */
/* plus reports detailed scan info in bss_info */
typedef struct wl_pfn_scanresult_v1 {
   uint32 version;
   uint32 status;
   uint32 count;
   wl_pfn_net_info_v1_t netinfo;
   wl_bss_info_v109_t bss_info;
} wl_pfn_scanresult_v1_t;
 
typedef struct wl_pfn_scanresult_v2 {
   uint32 version;
   uint32 status;
   uint32 count;
   wl_pfn_net_info_v2_t netinfo;
   wl_bss_info_v109_t bss_info;
} wl_pfn_scanresult_v2_t;
 
typedef struct wl_pfn_scanresult_v2_1 {
   uint32 version;
   uint32 status;
   uint32 count;
   wl_pfn_net_info_v2_t netinfo;
   uint8 bss_info[];    /* var length wl_bss_info_X structures */
} wl_pfn_scanresult_v2_1_t;
 
typedef struct wl_pfn_scanresult_v3_1 {
   uint32 version;
   uint32 status;
   uint32 count;
   wl_pfn_net_info_v3_t netinfo;
   uint8 bss_info[];    /* var length wl_bss_info_X structures */
} wl_pfn_scanresult_v3_1_t;
 
#define PFN_SCAN_ALLGONE_VERSION_V1    1u
 
typedef struct wl_pfn_scan_all_gone_event_v1 {
   uint16 version;
   uint16 length;
   uint16 flags;
   uint16 pad;
} wl_pfn_scan_all_gone_event_v1_t;
 
#define WL_PFN_MAX_RAND_LIMIT        20u
#define PFN_VERSION_V2            2u
/**PFN data structure */
typedef struct wl_pfn_param_v2 {
   int32 version;            /**< PNO parameters version */
   int32 scan_freq;        /**< Scan frequency */
   int32 lost_network_timeout;    /**< Timeout in sec. to declare
                   * discovered network as lost
                   */
   int16 flags;            /**< Bit field to control features
                   * of PFN such as sort criteria auto
                   * enable switch and background scan
                   */
   int16 rssi_margin;        /**< Margin to avoid jitter for choosing a
                   * PFN based on RSSI sort criteria
                   */
   uint8 bestn;            /**< number of best networks in each scan */
   uint8 mscan;            /**< number of scans recorded */
   uint8 repeat;            /**< Minimum number of scan intervals
                   *before scan frequency changes in adaptive scan
                   */
   uint8 exp;            /**< Exponent of 2 for maximum scan interval */
   int32 slow_freq;        /**< slow scan period */
} wl_pfn_param_v2_t;
 
#define PFN_VERSION_V3            3u
typedef struct wl_pfn_param_v3 {
   int16 version;            /**< PNO parameters version */
   int16 length;            /* length of the structure */
   int32 scan_freq;        /**< Scan frequency */
   int32 lost_network_timeout;    /**< Timeout in sec. to declare
                   * discovered network as lost
                   */
   int16 flags;            /**< Bit field to control features
                   * of PFN such as sort criteria auto
                   * enable switch and background scan
                   */
   int16 rssi_margin;        /**< Margin to avoid jitter for choosing a
                   * PFN based on RSSI sort criteria
                   */
   uint8 bestn;            /**< number of best networks in each scan */
   uint8 mscan;            /**< number of scans recorded */
   uint8 repeat;            /**< Minimum number of scan intervals
                   *before scan frequency changes in adaptive scan
                   */
   uint8 exp;            /**< Exponent of 2 for maximum scan interval */
   int32 slow_freq;        /**< slow scan period */
   uint8 min_bound;        /**< pfn scan period randomization - lower bound % */
   uint8 max_bound;        /**< pfn scan period randomization - upper bound % */
   uint8 pfn_lp_scan_disable;    /* add support to enable/disable scan-core scan for PNO */
   uint8 PAD[1];            /**< Pad to 32-bit alignment */
} wl_pfn_param_v3_t;
 
#ifndef PFN_PARAM_HAS_ALIAS
typedef wl_pfn_param_v2_t wl_pfn_param_t;
#define PFN_VERSION PFN_VERSION_V2
#endif
 
typedef struct wl_pfn_bssid {
   struct ether_addr  macaddr;
   /* Bit4: suppress_lost, Bit3: suppress_found */
   uint16             flags;
} wl_pfn_bssid_t;
typedef struct wl_pfn_significant_bssid {
   struct ether_addr    macaddr;
   int8    rssi_low_threshold;
   int8    rssi_high_threshold;
} wl_pfn_significant_bssid_t;
#define WL_PFN_SUPPRESSFOUND_MASK    0x08
#define WL_PFN_SUPPRESSLOST_MASK    0x10
#define WL_PFN_SSID_IMPRECISE_MATCH    0x80
#define WL_PFN_SSID_SAME_NETWORK    0x10000
#define WL_PFN_SUPPRESS_AGING_MASK    0x20000
#define WL_PFN_FLUSH_ALL_SSIDS        0x40000
 
#define WL_PFN_IOVAR_FLAG_MASK        0xFFFF00FF
#define WL_PFN_RSSI_MASK        0xff00
#define WL_PFN_RSSI_SHIFT        8
 
typedef struct wl_pfn_cfg {
   uint32    reporttype;
   int32    channel_num;
   uint16    channel_list[WL_NUMCHANNELS];
   uint32    flags;
} wl_pfn_cfg_t;
 
#define WL_PFN_SSID_CFG_VERSION        1
#define WL_PFN_SSID_CFG_CLEAR        0x1
 
typedef struct wl_pfn_ssid_params {
   int8 min5G_rssi;           /* minimum 5GHz RSSI for a BSSID to be considered      */
   int8 min2G_rssi;           /* minimum 2.4GHz RSSI for a BSSID to be considered   */
   int16 init_score_max;     /* The maximum score that a network can have before bonuses  */
 
   int16 cur_bssid_bonus;    /* Add to current bssid                                      */
   int16 same_ssid_bonus;    /* score bonus for all networks with the same network flag   */
   int16 secure_bonus;       /* score bonus for networks that are not open          */
   int16 band_5g_bonus;
} wl_pfn_ssid_params_t;
 
typedef struct wl_ssid_ext_params {
   int8 min5G_rssi;    /* minimum 5GHz RSSI for a BSSID to be considered      */
   int8 min2G_rssi;    /* minimum 2.4GHz RSSI for a BSSID to be considered   */
   int16 init_score_max;    /* The maximum score that a network can have before bonuses  */
   int16 cur_bssid_bonus;    /* Add to current bssid                                      */
   int16 same_ssid_bonus;    /* score bonus for all networks with the same network flag   */
   int16 secure_bonus;    /* score bonus for networks that are not open                */
   int16 band_5g_bonus;
} wl_ssid_ext_params_t;
 
typedef struct wl_pfn_ssid_cfg {
   uint16 version;
   uint16 flags;
   wl_ssid_ext_params_t params;
} wl_pfn_ssid_cfg_t;
 
#define CH_BUCKET_REPORT_NONE                   0
#define CH_BUCKET_REPORT_SCAN_COMPLETE_ONLY     1
#define CH_BUCKET_REPORT_FULL_RESULT            2
#define CH_BUCKET_REPORT_SCAN_COMPLETE    (CH_BUCKET_REPORT_SCAN_COMPLETE_ONLY | \
                               CH_BUCKET_REPORT_FULL_RESULT)
#define CH_BUCKET_REPORT_REGULAR            0
#define CH_BUCKET_GSCAN                     4
 
typedef struct wl_pfn_gscan_ch_bucket_cfg {
   uint8 bucket_end_index;
   uint8 bucket_freq_multiple;
   uint8 flag;
   uint8 reserved;
   uint16 repeat;
   uint16 max_freq_multiple;
} wl_pfn_gscan_ch_bucket_cfg_t;
 
typedef struct wl_pfn_capabilities {
   uint16 max_mscan;
   uint16 max_bestn;
   uint16 max_swc_bssid;
   uint16 max_hotlist_bssid;
} wl_pfn_capabilities_t;
 
#define GSCAN_SEND_ALL_RESULTS_MASK          (1 << 0)
#define GSCAN_ALL_BUCKETS_IN_FIRST_SCAN_MASK (1 << 3)
#define GSCAN_CFG_FLAGS_ONLY_MASK            (1 << 7)
#define WL_GSCAN_CFG_VERSION                     1
typedef struct wl_pfn_gscan_cfg {
   uint16 version;
   /**
    * BIT0 1 = send probes/beacons to HOST
    * BIT1 Reserved
    * BIT2 Reserved
    * Add any future flags here
    * BIT7 1 = no other useful cfg sent
    */
   uint8  flags;
   /** Buffer filled threshold in % to generate an event */
   uint8   buffer_threshold;
   /**
    * No. of BSSIDs with "change" to generate an evt
    * change - crosses rssi threshold/lost
    */
   uint8   swc_nbssid_threshold;
   /* Max=8 (for now) Size of rssi cache buffer */
   uint8  swc_rssi_window_size;
   uint8  count_of_channel_buckets;
   uint8  retry_threshold;
   uint16  lost_ap_window;
   wl_pfn_gscan_ch_bucket_cfg_t channel_bucket[1];
} wl_pfn_gscan_cfg_t;
 
#define WL_PFN_REPORT_ALLNET    0
#define WL_PFN_REPORT_SSIDNET   1
#define WL_PFN_REPORT_BSSIDNET  2
 
#define WL_PFN_CFG_FLAGS_PROHIBITED    0x00000001    /* Accept and use prohibited channels */
#define WL_PFN_CFG_FLAGS_RESERVED    0xfffffffe    /**< Remaining reserved for future use */
 
typedef struct wl_pfn {
   wlc_ssid_t        ssid;            /**< ssid name and its length */
   int32            flags;            /**< bit2: hidden */
   int32            infra;            /**< BSS Vs IBSS */
   int32            auth;            /**< Open Vs Closed */
   int32            wpa_auth;        /**< WPA type */
   int32            wsec;            /**< wsec value */
} wl_pfn_t;
 
typedef struct wl_pfn_list {
   uint32        version;
   uint32        enabled;
   uint32        count;
   wl_pfn_t    pfn[1];
} wl_pfn_list_t;
 
#define PFN_SSID_EXT_VERSION   1
 
typedef struct wl_pfn_ext {
   uint8 flags;
   int8 rssi_thresh; /* RSSI threshold, track only if RSSI > threshold */
   uint16 wpa_auth; /* Match the wpa auth type defined in wlioctl_defs.h */
   uint8 ssid[DOT11_MAX_SSID_LEN];
   uint8 ssid_len;
   uint8 pad;
} wl_pfn_ext_t;
typedef struct wl_pfn_ext_list {
   uint16 version;
   uint16 count;
   wl_pfn_ext_t pfn_ext[1];
} wl_pfn_ext_list_t;
 
#define WL_PFN_SSID_EXT_FOUND   0x1
#define WL_PFN_SSID_EXT_LOST    0x2
typedef struct wl_pfn_result_ssid {
   uint8 flags;
   int8 rssi;
   /* channel number */
   uint16 channel;
   /* Assume idx in order of cfg */
   uint32 index;
} wl_pfn_result_ssid_crc32_t;
 
typedef struct wl_pfn_ssid_ext_result {
   uint16 version;
   uint16 count;
   wl_pfn_result_ssid_crc32_t net[1];
} wl_pfn_ssid_ext_result_t;
 
#define PFN_EXT_AUTH_CODE_OPEN   1 /* open */
#define PFN_EXT_AUTH_CODE_PSK   2 /* WPA_PSK or WPA2PSK */
#define PFN_EXT_AUTH_CODE_EAPOL 4 /* any EAPOL  */
 
#define WL_PFN_HIDDEN_BIT        2
#define WL_PFN_HIDDEN_MASK        0x4
 
#ifndef BESTN_MAX
#define BESTN_MAX            10
#endif
 
#ifndef MSCAN_MAX
#define MSCAN_MAX            32
#endif
 
/* Dynamic scan configuration for motion profiles */
 
#define WL_PFN_MPF_VERSION 1
 
/* Valid group IDs, may be expanded in the future */
#define WL_PFN_MPF_GROUP_SSID 0
#define WL_PFN_MPF_GROUP_BSSID 1
#define WL_PFN_MPF_MAX_GROUPS 2
 
/* Max number of MPF states supported in this time */
#define WL_PFN_MPF_STATES_MAX    4u
#define WL_PFN_MPF_LP_CNT_MAX    7u
 
/* Flags for the mpf-specific stuff */
#define WL_PFN_MPF_ADAPT_ON_BIT        0u
#define WL_PFN_MPF_ADAPTSCAN_BIT    1u
#define WL_PFN_MPF_LP_SCAN_BIT        3u
 
#define WL_PFN_MPF_ADAPT_ON_MASK       0x0001  /* Bit  0     */
#define WL_PFN_MPF_ADAPTSCAN_MASK      0x0006  /* Bits [2:1] */
#define WL_PFN_MPF_LP_SCAN_CNT_MASK    0x0038  /* Bits [5:3] */
 
/* Per-state timing values */
typedef struct wl_pfn_mpf_state_params {
   int32  scan_freq;        /* Scan frequency (secs) */
   int32  lost_network_timeout;    /* Timeout to declare net lost (secs) */
   int16  flags;            /* Space for flags: ADAPT, LP_SCAN cnt etc */
   uint8  exp;            /* Exponent of 2 for max interval for SMART/STRICT_ADAPT */
   uint8  repeat;            /* Number of scans before changing adaptation level */
   int32  slow_freq;        /* Slow scan period for SLOW_ADAPT */
} wl_pfn_mpf_state_params_t;
 
typedef struct wl_pfn_mpf_param {
   uint16 version;        /* Structure version */
   uint16 groupid;        /* Group ID: 0 (SSID), 1 (BSSID), other: reserved */
   wl_pfn_mpf_state_params_t state[WL_PFN_MPF_STATES_MAX];
} wl_pfn_mpf_param_t;
 
/* Structure for setting pfn_override iovar */
typedef struct wl_pfn_override_param {
   uint16 version;         /* Structure version */
   uint16 start_offset;    /* Seconds from now to apply new params */
   uint16 duration;        /* Seconds to keep new params applied */
   uint16 reserved;
   wl_pfn_mpf_state_params_t override;
} wl_pfn_override_param_t;
#define WL_PFN_OVERRIDE_VERSION    1
 
/*
 * Definitions for base MPF configuration
 */
 
#define WL_MPF_VERSION 1
#define WL_MPF_MAX_BITS 3
#define WL_MPF_MAX_STATES (1 << WL_MPF_MAX_BITS)
 
#define WL_MPF_STATE_NAME_MAX 12
 
typedef struct wl_mpf_val {
   uint16 val;        /* Value of GPIO bits */
   uint16 state;        /* State identifier */
   char name[WL_MPF_STATE_NAME_MAX]; /* Optional name */
} wl_mpf_val_t;
 
typedef struct wl_mpf_map {
   uint16 version;
   uint16 type;
   uint16 mask;        /* Which GPIO bits to use */
   uint8  count;        /* Count of state/value mappings */
   uint8  PAD;
   wl_mpf_val_t vals[WL_MPF_MAX_STATES];
} wl_mpf_map_t;
 
#define WL_MPF_STATE_AUTO (0xFFFF) /* (uint16)-1) */
 
typedef struct wl_mpf_state {
   uint16 version;
   uint16 type;
   uint16 state;        /* Get/Set */
   uint8 force;        /* 0 - auto (HW) state, 1 - forced state */
   char name[WL_MPF_STATE_NAME_MAX]; /* Get/Set: Optional/actual name */
   uint8  PAD;
} wl_mpf_state_t;
/*
 * WLFCTS definition
 */
typedef struct wl_txstatus_additional_info {
   uint32 rspec;
   uint32 enq_ts;
   uint32 last_ts;
   uint32 entry_ts;
   uint16 seq;
   uint8  rts_cnt;
   uint8  tx_cnt;
} wl_txstatus_additional_info_t;
 
/** Service discovery */
typedef struct {
   uint8    transaction_id;    /**< Transaction id */
   uint8    protocol;    /**< Service protocol type */
   uint16    query_len;    /**< Length of query */
   uint16    response_len;    /**< Length of response */
   uint8    qrbuf[];
} wl_p2po_qr_t;
 
typedef struct {
   uint16            period;            /**< extended listen period */
   uint16            interval;        /**< extended listen interval */
   uint16                  count;                  /* count to repeat */
   uint16                  pad;                    /* pad for 32bit align */
} wl_p2po_listen_t;
 
/** GAS state machine tunable parameters.  Structure field values of 0 means use the default. */
typedef struct wl_gas_config {
   uint16 max_retransmit;        /**< Max # of firmware/driver retransmits on no Ack
                    * from peer (on top of the ucode retries).
                    */
   uint16 response_timeout;    /**< Max time to wait for a GAS-level response
                    * after sending a packet.
                    */
   uint16 max_comeback_delay;    /**< Max GAS response comeback delay.
                    * Exceeding this fails the GAS exchange.
                    */
   uint16 max_retries;        /**< Max # of GAS state machine retries on failure
                    * of a GAS frame exchange.
                    */
} wl_gas_config_t;
 
/** P2P Find Offload parameters */
typedef struct wl_p2po_find_config {
   uint16 version;            /**< Version of this struct */
   uint16 length;            /**< sizeof(wl_p2po_find_config_t) */
   int32 search_home_time;        /**< P2P search state home time when concurrent
                    * connection exists.  -1 for default.
                    */
   uint8 num_social_channels;
           /**< Number of social channels up to WL_P2P_SOCIAL_CHANNELS_MAX.
            * 0 means use default social channels.
            */
   uint8 flags;
   uint16 social_channels[1];    /**< Variable length array of social channels */
} wl_p2po_find_config_t;
#define WL_P2PO_FIND_CONFIG_VERSION 2    /**< value for version field */
 
/** wl_p2po_find_config_t flags */
#define P2PO_FIND_FLAG_SCAN_ALL_APS 0x01    /**< Whether to scan for all APs in the p2po_find
                        * periodic scans of all channels.
                        * 0 means scan for only P2P devices.
                        * 1 means scan for P2P devices plus non-P2P APs.
                        */
 
/** For adding a WFDS service to seek */
typedef struct {
   uint32 seek_hdl;        /**< unique id chosen by host */
   uint8 addr[6];            /**< Seek service from a specific device with this
                    * MAC address, all 1's for any device.
                    */
   uint8 service_hash[P2P_WFDS_HASH_LEN];
   uint8 service_name_len;
   uint8 service_name[MAX_WFDS_SEEK_SVC_NAME_LEN];
                   /**< Service name to seek, not null terminated */
   uint8 service_info_req_len;
   uint8 service_info_req[1];    /**< Service info request, not null terminated.
                    * Variable length specified by service_info_req_len.
                    * Maximum length is MAX_WFDS_SEEK_SVC_INFO_LEN.
                    */
} wl_p2po_wfds_seek_add_t;
 
/** For deleting a WFDS service to seek */
typedef struct {
   uint32 seek_hdl;        /**< delete service specified by id */
} wl_p2po_wfds_seek_del_t;
 
/** For adding a WFDS service to advertise */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint32 advertise_hdl;        /**< unique id chosen by host */
   uint8 service_hash[P2P_WFDS_HASH_LEN];
   uint32 advertisement_id;
   uint16 service_config_method;
   uint8 service_name_len;
   uint8 service_name[MAX_WFDS_SVC_NAME_LEN];
                   /**< Service name , not null terminated */
   uint8 service_status;
   uint16 service_info_len;
   uint8 service_info[1];        /**< Service info, not null terminated.
                    * Variable length specified by service_info_len.
                    * Maximum length is MAX_WFDS_ADV_SVC_INFO_LEN.
                    */
} BWL_POST_PACKED_STRUCT wl_p2po_wfds_advertise_add_t;
#include <packed_section_end.h>
 
/** For deleting a WFDS service to advertise */
typedef struct {
   uint32 advertise_hdl;    /**< delete service specified by hdl */
} wl_p2po_wfds_advertise_del_t;
 
/** P2P Offload discovery mode for the p2po_state iovar */
typedef enum {
   WL_P2PO_DISC_STOP,
   WL_P2PO_DISC_LISTEN,
   WL_P2PO_DISC_DISCOVERY
} disc_mode_t;
 
/* ANQP offload */
 
#define ANQPO_MAX_QUERY_SIZE        256
typedef struct {
   uint16 max_retransmit;        /**< ~0 use default, max retransmit on no ACK from peer */
   uint16 response_timeout; /**< ~0 use default, msec to wait for resp after tx packet */
   uint16 max_comeback_delay;    /**< ~0 use default, max comeback delay in resp else fail */
   uint16 max_retries;        /**< ~0 use default, max retries on failure */
   uint16 query_len;        /**< length of ANQP query */
   uint8 query_data[1];        /**< ANQP encoded query (max ANQPO_MAX_QUERY_SIZE) */
} wl_anqpo_set_t;
 
#define WL_ANQPO_FLAGS_BSSID_WILDCARD        0x0001
#define WL_ANQPO_PEER_LIST_VERSION_2        2
typedef struct {
   uint16 channel;                /**< channel of the peer */
   struct ether_addr addr;            /**< addr of the peer */
} wl_anqpo_peer_v1_t;
typedef struct {
   uint16 channel;                /**< channel of the peer */
   struct ether_addr addr;            /**< addr of the peer */
   uint32 flags;                /**< 0x01-Peer is MBO Capable */
} wl_anqpo_peer_v2_t;
 
#define WL_ANQPO_PEER_LIST_VERSION_3        3
typedef struct {
   uint16 chanspec;            /**< chanspec of the peer */
   struct ether_addr addr;            /**< addr of the peer */
   uint32 flags;                /**< 0x01-Peer is MBO Capable */
} wl_anqpo_peer_v3_t;
 
#define ANQPO_MAX_PEER_LIST            64
typedef struct {
   uint16 count;                /**< number of peers in list */
   wl_anqpo_peer_v1_t peer[1];        /**< max ANQPO_MAX_PEER_LIST */
} wl_anqpo_peer_list_v1_t;
 
typedef struct {
   uint16  version;            /**<VERSION */
   uint16  length;                /**< length of entire structure */
   uint16 count;                /**< number of peers in list */
   wl_anqpo_peer_v2_t peer[1];        /**< max ANQPO_MAX_PEER_LIST */
} wl_anqpo_peer_list_v2_t;
 
typedef struct {
   uint16 version;                /**< VERSION */
   uint16 length;                /**< length of entire structure */
   uint16 count;                /**< number of peers in list */
   wl_anqpo_peer_v3_t peer[];        /**< max ANQPO_MAX_PEER_LIST */
} wl_anqpo_peer_list_v3_t;
 
#ifndef WL_ANQPO_PEER_LIST_TYPEDEF_HAS_ALIAS
typedef wl_anqpo_peer_list_v1_t wl_anqpo_peer_list_t;
typedef wl_anqpo_peer_v1_t wl_anqpo_peer_t;
#endif /* WL_ANQPO_PEER_LIST_TYPEDEF_HAS_ALIAS */
 
#define ANQPO_MAX_IGNORE_SSID        64
typedef struct {
   uint8 is_clear;                /**< set to clear list (not used on GET) */
   uint8 PAD;
   uint16 count;                /**< number of SSID in list */
   wlc_ssid_t ssid[1];            /**< max ANQPO_MAX_IGNORE_SSID */
} wl_anqpo_ignore_ssid_list_t;
 
#define ANQPO_MAX_IGNORE_BSSID        64
typedef struct {
   uint8 is_clear;                /**< set to clear list (not used on GET) */
   uint8 PAD;
   uint16 count;                /**< number of addr in list */
   struct ether_addr bssid[];    /**< max ANQPO_MAX_IGNORE_BSSID */
} wl_anqpo_ignore_bssid_list_t;
 
struct toe_ol_stats_t {
   /** Num of tx packets that don't need to be checksummed */
   uint32 tx_summed;
 
   /* Num of tx packets where checksum is filled by offload engine */
   uint32 tx_iph_fill;
   uint32 tx_tcp_fill;
   uint32 tx_udp_fill;
   uint32 tx_icmp_fill;
 
   /*  Num of rx packets where toe finds out if checksum is good or bad */
   uint32 rx_iph_good;
   uint32 rx_iph_bad;
   uint32 rx_tcp_good;
   uint32 rx_tcp_bad;
   uint32 rx_udp_good;
   uint32 rx_udp_bad;
   uint32 rx_icmp_good;
   uint32 rx_icmp_bad;
 
   /* Num of tx packets in which csum error is injected */
   uint32 tx_tcp_errinj;
   uint32 tx_udp_errinj;
   uint32 tx_icmp_errinj;
 
   /* Num of rx packets in which csum error is injected */
   uint32 rx_tcp_errinj;
   uint32 rx_udp_errinj;
   uint32 rx_icmp_errinj;
};
 
/** Arp offload statistic counts */
struct arp_ol_stats_t {
   uint32  host_ip_entries; /**< Host IP table addresses (more than one if multihomed) */
   uint32  host_ip_overflow;    /**< Host IP table additions skipped due to overflow */
 
   uint32  arp_table_entries;    /**< ARP table entries */
   uint32  arp_table_overflow;    /**< ARP table additions skipped due to overflow */
 
   uint32  host_request;        /**< ARP requests from host */
   uint32  host_reply;        /**< ARP replies from host */
   uint32  host_service;        /**< ARP requests from host serviced by ARP Agent */
 
   uint32  peer_request;        /**< ARP requests received from network */
   uint32  peer_request_drop;    /**< ARP requests from network that were dropped */
   uint32  peer_reply;        /**< ARP replies received from network */
   uint32  peer_reply_drop;    /**< ARP replies from network that were dropped */
   uint32  peer_service;        /**< ARP request from host serviced by ARP Agent */
};
 
/** NS offload statistic counts */
struct nd_ol_stats_t {
   uint32  host_ip_entries;    /**< Host IP table addresses (more than one if multihomed) */
   uint32  host_ip_overflow;   /**< Host IP table additions skipped due to overflow */
   uint32  peer_request;       /**< NS requests received from network */
   uint32  peer_request_drop;  /**< NS requests from network that were dropped */
   uint32  peer_reply_drop;    /**< NA replies from network that were dropped */
   uint32  peer_service;       /**< NS request from host serviced by firmware */
};
 
/*
 * Neighbor Discovery Offloading
 */
enum {
   WL_ND_IPV6_ADDR_TYPE_UNICAST = 0,
   WL_ND_IPV6_ADDR_TYPE_ANYCAST
};
 
typedef struct wl_nd_host_ip_addr {
   struct ipv6_addr ip_addr;    /* host ip address */
   uint8 type;            /* type of address */
   uint8 pad[3];
} wl_nd_host_ip_addr_t;
 
typedef struct wl_nd_host_ip_list {
   uint32 count;
   wl_nd_host_ip_addr_t host_ip[1];
} wl_nd_host_ip_list_t;
 
#define WL_ND_HOSTIP_IOV_VER    1
 
enum {
   WL_ND_HOSTIP_OP_VER = 0,    /* get version */
   WL_ND_HOSTIP_OP_ADD,        /* add address */
   WL_ND_HOSTIP_OP_DEL,        /* delete specified address */
   WL_ND_HOSTIP_OP_DEL_UC,        /* delete all unicast address */
   WL_ND_HOSTIP_OP_DEL_AC,        /* delete all anycast address */
   WL_ND_HOSTIP_OP_DEL_ALL,    /* delete all addresses */
   WL_ND_HOSTIP_OP_LIST,        /* get list of host ip address */
   WL_ND_HOSTIP_OP_MAX
};
 
typedef struct wl_nd_hostip {
   uint16 version;                /* version of iovar buf */
   uint16 op_type;                /* operation type */
   uint32 length;                /* length of entire structure */
   union {
       wl_nd_host_ip_addr_t host_ip;    /* set param for add */
       uint16 version;            /* get return for ver */
   } u;
} wl_nd_hostip_t;
 
#define WL_ND_HOSTIP_FIXED_LEN        OFFSETOF(wl_nd_hostip_t, u)
#define WL_ND_HOSTIP_WITH_ADDR_LEN    (WL_ND_HOSTIP_FIXED_LEN + sizeof(wl_nd_host_ip_addr_t))
 
/*
 * Keep-alive packet offloading.
 */
 
/**
 * NAT keep-alive packets format: specifies the re-transmission period, the packet
 * length, and packet contents.
 */
typedef struct wl_keep_alive_pkt {
   uint32    period_msec;    /** Retransmission period (0 to disable packet re-transmits) */
   uint16    len_bytes;    /* Size of packet to transmit (0 to disable packet re-transmits) */
   uint8    data[1];    /** Variable length packet to transmit.  Contents should include
                * entire ethernet packet (enet header, IP header, UDP header,
                * and UDP payload) in network byte order.
                */
} wl_keep_alive_pkt_t;
 
#define WL_KEEP_ALIVE_FIXED_LEN        OFFSETOF(wl_keep_alive_pkt_t, data)
 
#define MAX_RSSI_COUNT            8
typedef struct rssi_struct {
   int8    val[MAX_RSSI_COUNT];    /**< rssi values in AFs */
   int16    sum;            /**< total rssi sum */
   uint8    cnt;            /**< number rssi samples */
   uint8    idx;            /**< next rssi location */
} rssi_struct_t;
 
#ifdef WLDFSP
#define DFSP_EVT_OFFSET            OFFSETOF(dfsp_event_data_t, ie)
#define DFSP_EVT_FLAGS_AP_ASSOC        (1 << 0)
#define DFSP_EVT_FLAGS_AP_BCNMON    (1 << 1)
#define DFSP_EVT_FLAGS_PROXY_BCSA    (1 << 2)
#define DFSP_EVT_FLAGS_PROXY_UCSA    (1 << 3)
#define DFSP_EVT_FLAGS_PROXY_PCSA    (1 << 4)
 
typedef struct dfsp_event_data {
   uint16 flags;    /* indicate what triggers the event */
   uint16 ie_len;
   uint8 ie[];    /* variable length */
} dfsp_event_data_t;
 
/* Proxy Channel Switch Announcement is a collection of IEs */
typedef struct dfsp_pcsa {
   dot11_ext_csa_ie_t        ecsa;
   dot11_mesh_csp_ie_t        mcsp;
   dot11_wide_bw_chan_switch_ie_t    wbcs;
} dfsp_pcsa_t;
 
/* DFS Proxy */
#define DFSP_CFG_VERSION    1
#define DFSP_FLAGS_ENAB        0x1
typedef struct dfsp_cfg {
   uint16 version;
   uint16 len;
   uint16 flags;            /**< bit 1 to enable/disable the feature */
   uint16 max_bcn_miss_dur;        /**< maximum beacon miss duration before ceasing data tx */
   uint8 mcsp_ttl;                 /**< remaining number of hops allowed for pcsa message */
   uint8 bcsa_cnt;                 /**< repeat numbers of broadcast CSA */
   chanspec_t mon_chan;            /**< passive monitoring channel spec */
   struct ether_addr mon_bssid;    /**< broadcast means monitoring all */
   uint16 max_bcn_miss_dur_af;    /**< maximum beacon miss duration before ceasing AF tx */
} dfsp_cfg_t;
 
#define DFSP_UCSA_VERSION    1
typedef struct dfsp_ucsa {
   uint16 version;
   uint16 len;
   struct ether_addr address;
   uint8 enable;
   uint8 retry_cnt;        /**< just in case host needs to control the value */
} dfsp_ucsa_t;
 
typedef struct dfsp_ucsa_tbl {
   uint8 tbl_num;
   uint8 tbl[];
} dfsp_ucsa_tbl_t;
 
typedef struct dfsp_stats {
   uint32  dfsp_csainfra;
   uint32  dfsp_csabcnmon;
   uint32  dfsp_bcsarx;
   uint32  dfsp_ucsarx;
   uint32  dfsp_pcsarx;
   uint32  dfsp_bcsatx;
   uint32  dfsp_ucsatx;
   uint32  dfsp_pcsatx;
   uint32  dfsp_ucsatxfail;
   uint32  dfsp_evtnotif;
   uint32  dfsp_evtsuspect;
   uint32  dfsp_evtresume;
} dfsp_stats_t;
#endif /* WLDFSP */
 
#ifdef WLAWDL
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_dfsp_params_tlv {
   uint8 type;
   uint16 len;
   uint8 ie[];    /* variable length */
} BWL_POST_PACKED_STRUCT awdl_dfsp_params_tlv_t;
#include <packed_section_end.h>
 
#define AWDL_DFSP_BCN_TLV_VALUE_OFFSET    OFFSETOF(awdl_dfsp_bcn_tlv_t, time_since_bcn)
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_dfsp_bcn_tlv {
   uint8 type;
   uint16 len;
   uint16 time_since_bcn;    /* last time beacon seen in ms */
} BWL_POST_PACKED_STRUCT awdl_dfsp_bcn_tlv_t;
#include <packed_section_end.h>
 
#if  !defined(WLDFSP)
#define AWDL_DFSP_EVT_OFFSET        OFFSETOF(awdl_dfsp_event_data_t, ie)
#define AWDL_DFSP_EVT_FLAGS_AP_ASSOC    (1 << 0)
#define AWDL_DFSP_EVT_FLAGS_AP_BCNMON    (1 << 1)
#define AWDL_DFSP_EVT_FLAGS_PROXY_BCSA    (1 << 2)
#define AWDL_DFSP_EVT_FLAGS_PROXY_UCSA    (1 << 3)
#define AWDL_DFSP_EVT_FLAGS_PROXY_PCSA    (1 << 4)
 
typedef struct awdl_dfsp_event_data {
   uint16 flags;    /* indicate what triggers the event */
   uint16 ie_len;
   uint8 ie[];    /* variable length */
} awdl_dfsp_event_data_t;
 
typedef struct awdl_dfsp_stats {
   uint32  dfsp_csainfra;
   uint32  dfsp_csabcnmon;
   uint32  dfsp_bcsarx;
   uint32  dfsp_ucsarx;
   uint32  dfsp_pcsarx;
   uint32  dfsp_bcsatx;
   uint32  dfsp_ucsatx;
   uint32  dfsp_pcsatx;
   uint32  dfsp_ucsatxfail;
   uint32  dfsp_evtnotif;
   uint32  dfsp_evtsuspect;
   uint32  dfsp_evtresume;
} awdl_dfsp_stats_t;
 
/* awdl peer as a DFS Proxy */
#define AWDL_DFSP_CFG_VERSION        1
#define AWDL_DFSP_FLAGS_ENAB        0x1
typedef struct awdl_dfsp_cfg {
   uint16 version;
   uint16 len;
   uint16 flags;            /**< bit 1 to enable/disable the feature */
   uint16 max_bcn_miss_dur;        /**< maximum beacon miss duration before ceasing data tx */
   uint8 mcsp_ttl;                 /**< remaining number of hops allowed for pcsa message */
   uint8 bcsa_cnt;                 /**< repeat numbers of broadcast CSA */
   chanspec_t mon_chan;            /**< passive monitoring channel spec */
   struct ether_addr mon_bssid;    /**< broadcast means monitoring all */
   uint16 max_bcn_miss_dur_af;    /**< maximum beacon miss duration before ceasing AF tx */
} awdl_dfsp_cfg_t;
 
#define AWDL_DFSP_UCSA_VERSION        1
typedef struct awdl_dfsp_ucsa {
   uint16 version;
   uint16 len;
   struct ether_addr address;
   uint8 enable;
   uint8 retry_cnt;        /**< just in case host needs to control the value */
} awdl_dfsp_ucsa_t;
 
typedef struct awdl_dfsp_ucsa_tbl {
   uint8 tbl_num;
   uint8 tbl[];
} awdl_dfsp_ucsa_tbl_t;
#endif /* defined(WLDFSP) */
 
#if defined(WLDFSP)
/* backward compatibility */
typedef dfsp_stats_t awdl_dfsp_stats_t;
#define AWDL_DFSP_EVT_OFFSET            DFSP_EVT_OFFSET
#define AWDL_DFSP_EVT_FLAGS_AP_ASSOC        DFSP_EVT_FLAGS_AP_ASSOC
#define AWDL_DFSP_EVT_FLAGS_AP_BCNMON        DFSP_EVT_FLAGS_AP_BCNMON
#define AWDL_DFSP_EVT_FLAGS_PROXY_BCSA        DFSP_EVT_FLAGS_PROXY_BCSA
#define AWDL_DFSP_EVT_FLAGS_PROXY_UCSA        DFSP_EVT_FLAGS_PROXY_UCSA
#define AWDL_DFSP_EVT_FLAGS_PROXY_PCSA        DFSP_EVT_FLAGS_PROXY_PCSA
#define AWDL_DFSP_CFG_VERSION            1
#define AWDL_DFSP_FLAGS_ENAB            DFSP_FLAGS_ENAB
typedef dfsp_cfg_t awdl_dfsp_cfg_t;
#define AWDL_DFSP_UCSA_VERSION            1
typedef dfsp_ucsa_t awdl_dfsp_ucsa_t;
typedef dfsp_ucsa_tbl_t awdl_dfsp_ucsa_tbl_t;
#endif /* !WLDFSP */
 
/* AWDL additional capability indicator */
typedef uint32 awdl_cap_mask_t;
 
#define WLC_AWDL_CAP_SEC_PAYLOAD    0x1u
#define WLC_AWDL_CAP_CCA_STATS        0x2u
#define WLC_AWDL_CAP_VERSION        2u
#define WLC_AWDL_CAP_BMAP_SIZE        sizeof(awdl_cap_mask_t)
 
typedef struct awdl_cap_info {
   uint16    version;    /* Cap structure version */
   uint16    length;        /* Length: Includes version
                           + length + variable
                           data - 1byte(uint8)
                       */
   uint8    awdl_cap[0];    /* Variable size data */
} awdl_cap_info_t;
 
typedef struct awdl_af_sec_payload {
   uint16    version;    /* Version of this structure */
   uint16    length;        /* Length of this entire struct including payload */
   uint16    pri_pload_bm;    /* Primary payload bitmask */
   uint16    sec_pload_bm;    /* Secondary payload bitmask */
   uint8    payload[];    /* Secondary Payload */
} awdl_af_sec_payload_t;
 
typedef struct awdl_config_params {
   uint32    version;
   uint8    awdl_chan;        /**< awdl channel */
   uint8    guard_time;        /**< Guard Time */
   uint16    aw_period;        /**< AW interval period */
   uint16  aw_cmn_length;        /**< Radio on Time AW */
   uint16    action_frame_period;    /**< awdl action frame period */
   uint16  awdl_pktlifetime;    /**< max packet life time in msec for awdl action frames  */
   uint16  awdl_maxnomaster;    /**< max master missing time */
   uint16  awdl_extcount;        /**< Max extended period count for traffic  */
   uint16    aw_ext_length;        /**< AW ext period */
   uint16    awdl_nmode;            /**< Operation mode of awdl interface; * 0 - Legacy mode
                    * 1 - 11n rate only   * 2 - 11n + ampdu rx/tx
                    */
   struct ether_addr ea;        /**< destination bcast/mcast  address to which action frame
                    * need to be sent
                    */
} awdl_config_params_t;
 
typedef struct wl_awdl_action_frame {
   uint16    len_bytes;
   uint8    awdl_action_frame_data[1];
} wl_awdl_action_frame_t;
 
#define WL_AWDL_ACTION_FRAME_FIXED_LEN        OFFSETOF(wl_awdl_action_frame_t, awdl_sync_frame)
 
typedef struct awdl_peer_node {
   uint32    type_state;        /**< Master, slave , etc.. */
   uint16    aw_counter;        /**< avail window counter */
   int8    rssi;            /**< rssi last af was received at */
   int8    last_rssi;        /**< rssi in the last AF */
   uint16    tx_counter;        /**<count down timer to next AW */
   uint16    tx_delay;        /**< ts_hw - ts_fw */
   uint16    period_tu;
   uint16    aw_period;        /**< AW period - aw_cmn + ext * ext_len */
   uint16    aw_cmn_length;        /**< Common AW length */
   uint16    aw_ext_length;        /**< AW_EXT length */
   uint32    self_metrics;        /**< Election Metric */
   uint32    top_master_metrics;    /**< Top Master Metric */
   struct ether_addr    addr;
   struct ether_addr    top_master;
   uint8    dist_top;        /**< Distance from Top */
   uint8  has_private_election_params;
   struct ether_addr private_top_master;
   uint32 private_top_master_metric;
   uint32 private_election_ID;
   uint8  private_distance_from_top;
   uint8  PAD[3];
} awdl_peer_node_t;
 
typedef struct awdl_peer_table {
   uint16  version;
   uint16    len;
   uint8 peer_nodes[1];
} awdl_peer_table_t;
 
/* structure for adding advertisers from host */
typedef struct awdl_peer_advet_add {
   uint16    aw_counter;        /* avail window counter */
   uint16    tx_counter;        /* Down counter */
   uint16    tx_delay;        /* ts_hw - ts_fw */
   uint16    period_tu;
   uint16    aw_cmn_length;
   uint16    aw_ext_length;
   uint16    aw_period;
   int8    rssi;            /* RSSI value */
   uint8    guard_time;
   uint8    presence_mode;
   uint8    age;            /* age of this record */
   uint8    dist_top;        /* Distance from Top */
   uint8    PAD;
   uint32  ms;            /* time at which we received the AF */
   uint32    self_metrics;        /* election metric */
   uint32    top_master_metrics;
   struct ether_addr    top_master;    /* Top Master address */
   struct ether_addr    addr;    /* Peer address to be added */
} awdl_peer_advet_add_t;
 
typedef struct awdl_af_hdr {
   struct ether_addr dst_mac;
   uint8 action_hdr[4]; /**< Category + OUI[3] */
} awdl_af_hdr_t;
 
typedef struct awdl_oui {
   uint8 oui[3];    /**< default: 0x00 0x17 0xf2 */
   uint8 oui_type; /**< AWDL: 0x08 */
} awdl_oui_t;
 
typedef struct awdl_hdr {
   uint8    type;        /**< 0x08 AWDL */
   uint8    version;
   uint8    sub_type;    /**< Sub type */
   uint8    rsvd;        /**< Reserved */
   uint32    phy_timestamp;    /**< PHY Tx time */
   uint32    fw_timestamp;    /**< Target Tx time */
} awdl_hdr_t;
 
#ifndef AWDL_DEFAULT_MAX_PEERS
#define AWDL_DEFAULT_MAX_PEERS        8
#endif /* AWDL_DEFAULT_MAX_PEERS */
 
/* AWDL AF flags for awdl_oob_af iovar */
#define AWDL_OOB_AF_FILL_TSF_PARAMS            0x00000001
#define AWDL_OOB_AF_FILL_SYNC_PARAMS        0x00000002
#define AWDL_OOB_AF_FILL_ELECT_PARAMS        0x00000004
#define AWDL_OOB_AF_PARAMS_SIZE 38
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_oob_af_params {
   struct ether_addr bssid;
   struct ether_addr dst_mac;
   uint32 channel;
   uint32 dwell_time;
   uint32 flags;
   uint32 pkt_lifetime;
   uint32 tx_rate;
   uint32 max_retries; /**< for unicast frames only */
   uint16 payload_len;
   uint8  payload[1]; /**< complete AF payload */
} BWL_POST_PACKED_STRUCT awdl_oob_af_params_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_oob_af_params_async {
   uint32 tx_time;     /**< tsf time to transmit, in usec */
   uint16 tag;         /**< packet tag */
   struct ether_addr bssid;
   struct ether_addr dst_mac;
   uint32 channel;
   uint32 dwell_time;
   uint32 flags;
   uint32 pkt_lifetime;
   uint32 tx_rate;
   uint32 max_retries; /**< for unicast frames only */
   uint16 payload_len;
   uint8  payload[1]; /**< complete AF payload */
} BWL_POST_PACKED_STRUCT awdl_oob_af_params_async_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_oob_af_params_auto {
   uint32 tx_chan_map; /**< bitmap for the channels in the chan seq to transmit the af */
   uint32 tx_aws_offset; /**< time to transmit from the aw start, in usec */
   struct ether_addr bssid;
   struct ether_addr dst_mac;
   uint32 channel;
   uint32 dwell_time;
   uint32 flags;
   uint32 pkt_lifetime;
   uint32 tx_rate;
   uint32 max_retries; /**< for unicast frames only */
   uint16 payload_len;
   uint8  payload[1]; /**< complete AF payload */
} BWL_POST_PACKED_STRUCT awdl_oob_af_params_auto_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_sync_params {
   uint8    type;            /**< Type */
   uint16    param_len;        /**< sync param length */
   uint8    tx_chan;        /**< tx channel */
   uint16    tx_counter;        /**< tx down counter */
   uint8    master_chan;        /**< master home channel */
   uint8    guard_time;        /**< Guard Time */
   uint16    aw_period;        /**< AW period */
   uint16    action_frame_period;    /**< awdl action frame period */
   uint16    awdl_flags;        /**< AWDL Flags */
   uint16    aw_ext_length;        /**< AW extention len */
   uint16    aw_cmn_length;        /**< AW common len */
   uint16    aw_remaining;        /**< Remaining AW length */
   uint8    min_ext;        /**< Minimum Extention count */
   uint8    max_ext_multi;        /**< Max multicast Extention count */
   uint8    max_ext_uni;        /**< Max unicast Extention count */
   uint8    max_ext_af;        /**< Max af Extention count */
   struct ether_addr current_master;    /**< Current Master mac addr */
   uint8    presence_mode;        /**< Presence mode */
   uint8    reserved;
   uint16    aw_counter;        /**< AW seq# */
   uint16    ap_bcn_alignment_delta;    /**< AP Beacon alignment delta  */
} BWL_POST_PACKED_STRUCT awdl_sync_params_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_channel_sequence {
   uint8    aw_seq_len;        /**< AW seq length */
   uint8    aw_seq_enc;        /**< AW seq encoding */
   uint8    aw_seq_duplicate_cnt;    /**< AW seq dupilcate count */
   uint8    seq_step_cnt;        /**< Seq spet count */
   uint16    seq_fill_chan;        /**< channel to fill in; 0xffff repeat current channel */
   uint8    chan_sequence[1];    /**< Variable list of channel Sequence */
} BWL_POST_PACKED_STRUCT awdl_channel_sequence_t;
#include <packed_section_end.h>
#define WL_AWDL_CHAN_SEQ_FIXED_LEN   OFFSETOF(awdl_channel_sequence_t, chan_sequence)
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_election_info {
   uint8    election_flags;    /**< Election Flags */
   uint16    election_ID;    /**< Election ID */
   uint32    self_metrics;
} BWL_POST_PACKED_STRUCT awdl_election_info_t;
#include <packed_section_end.h>
 
/* This is the super set of the one above. Will retire that one once this one is established */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_election_tree_info {
   uint8    election_flags;    /**< Election Flags */
   uint16    election_ID;    /**< Election ID */
   uint32    self_metrics;
   int8 close_sync_rssi_thld;
   int8 master_rssi_boost;
   int8 edge_sync_rssi_thld;
   int8 close_range_rssi_thld;
   int8 mid_range_rssi_thld;
   uint8 max_higher_masters_close_range;
   uint8 max_higher_masters_mid_range;
   uint8 max_tree_depth;
   /* read only */
   struct ether_addr top_master;    /**< top Master mac addr */
   uint32 top_master_self_metric;
   uint8  current_tree_depth;
 
   uint8 edge_master_dwell_cnt;
   struct ether_addr private_top_master;    /**< private top Master mac addr */
   uint32 private_top_master_metric;
   uint32 private_election_ID;
   uint8  private_distance_from_top;
} BWL_POST_PACKED_STRUCT awdl_election_tree_info_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_election_params_tlv {
   uint8    type;            /**< Type */
   uint16    param_len;        /**< Election param length */
   uint8    election_flags;    /**< Election Flags */
   uint16    election_ID;    /**< Election ID */
   uint8    dist_top;    /**< Distance from Top */
   uint8    rsvd;        /**< Reserved */
   struct ether_addr top_master;    /**< Top Master mac addr */
   uint32    top_master_metrics;
   uint32    self_metrics;
   uint8    pad[2];        /**< Padding  */
} BWL_POST_PACKED_STRUCT awdl_election_params_tlv_t;
#include <packed_section_end.h>
 
/*
 * Definition in DINGO
 */
typedef struct awdl_opmode_v2 {
   uint8            mode;        /* 0 - Auto; 1 - Fixed; 2 - Forced */
   uint8            role;        /* 0 - slave; 1 - non-elect master; 2 - master */
   uint16            bcast_tu;    /* Bcasting period(TU) for non-elect master */
   struct ether_addr    master;        /* Address of master to sync to */
   uint16            cur_bcast_tu;    /* Current Bcasting Period(TU) */
   uint8            master_type;
   uint8            dist_top;
   uint16            cluster_id;
   uint32            tsf_offset_h;
   uint32            tsf_offset_l;
} awdl_opmode_v2_t;
 
typedef struct awdl_payload {
   uint16    len;        /**< Payload length */
   uint8    payload[1];    /**< Payload */
} awdl_payload_t;
 
typedef struct awdl_long_payload {
   uint8   long_psf_period;      /**< transmit every long_psf_perios AWs */
   uint8   long_psf_tx_offset;   /**< delay from aw_start */
   uint16    len;                  /**< Payload length */
   uint8    payload[1];           /**< Payload */
} awdl_long_payload_t;
 
/* Values for awdl_opmode_t.role */
#define AWDL_ROLE_SLAVE        0
#define AWDL_ROLE_NE_MASTER    1
#define AWDL_ROLE_MASTER    2
 
#define SYNC_ROLE(role)    (role & 0x0f)
 
/* For NAN-AWDL concurrent master type */
/*
   SELF: self master, mac address can be NULL and mgmt interface mac is used
   AWDL: align to AWDL master, AWDL desired mac master address must be provided.
   NAN: align to NAN master, NAN target master mac address must be provided.
   BOTH: align to both NAN/AWDL master, both mac addresses must be provided.
       has to guarantee the NAN and AWDL master is in the same tree.
*/
#define SYNC_MASTER_SELF        1
#define SYNC_MASTER_AWDL        2
#define SYNC_MASTER_NAN            3
#define SYNC_MASTER_BOTH        4
 
/* use uper 4-bit to be the SYNC_MASTER_TYPE */
#define SYNC_MASTER_TYPE(role)    ((role & 0xf0) >> 4)
 
/*
 * Definitions on PHO, BIS, TRUNK & IGU branches
 */
typedef struct awdl_opmode_v1 {
   uint8    mode;        /* 0 - Auto; 1 - Fixed */
   uint8    role;        /* 0 - slave; 1 - non-elect master; 2 - master */
   uint16    bcast_tu;    /* Bcasting period(TU) for non-elect master */
   struct ether_addr master; /* Address of master to sync to */
   uint16    cur_bcast_tu;    /* Current Bcasting Period(TU) */
} awdl_opmode_v1_t;
 
typedef awdl_opmode_v1_t awdl_opmode_t;
 
typedef union awdl_opmode_un {
   awdl_opmode_v1_t    opmode_v1;
   awdl_opmode_v2_t    opmode_v2;
} awdl_opmode_un_t;
 
typedef struct awdl_extcount {
   uint8    minExt;            /**< Min extension count */
   uint8    maxExtMulti;    /**< Max extension count for mcast packets */
   uint8    maxExtUni;        /**< Max extension count for unicast packets */
   uint8    maxAfExt;            /**< Max extension count */
} awdl_extcount_t;
 
#define AWDL_OPMODE_AUTO    0
#define AWDL_OPMODE_FIXED    1
#define AWDL_OPMODE_FORCED    2    /* Fixed Mode with Forced_mode on */
 
/** peer add/del operation */
typedef struct awdl_peer_op {
   uint8 version;
   uint8 opcode;    /**< see opcode definition */
   struct ether_addr addr;
   uint8 mode;
   /* add other fixed fields here and increase the version number */
   /* 0 or more TLVs at the end */
} awdl_peer_op_t;
 
/** peer op table */
typedef struct awdl_peer_op_tbl {
   uint16    len;        /**< length */
   uint8    tbl[1];    /**< Peer table */
} awdl_peer_op_tbl_t;
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_peer_op_node {
   struct ether_addr addr;
   uint32 flags;        /**< Flags to indicate various states */
   uint16 chanseq_len;
   uint8  chanseq[1];
} BWL_POST_PACKED_STRUCT awdl_peer_op_node_t;
#include <packed_section_end.h>
 
/* awdl_peer_op_node_t flags */
#define AWDL_PEER_NODE_OP_FLAG_HT        0x01
#define AWDL_PEER_NODE_OP_FLAG_AMPDU     0x02
#define AWDL_PEER_NODE_OP_FLAG_PM        0x04
#define AWDL_PEER_NODE_OP_FLAG_ABAND     0x08
#define AWDL_PEER_NODE_OP_FLAG_QOS       0x10
#define AWDL_PEER_NODE_OP_FLAG_AWDL      0x20
#define AWDL_PEER_NODE_OP_FLAG_VHT       0x40
#define AWDL_PEER_OP_CUR_VER    0
 
#define AWDL_STATS_VERSION_3 3
#define AWDL_STATS_CURRENT_VERSION AWDL_STATS_VERSION_3
 
/** AWDL related statistics */
typedef struct awdl_stats_core_v3 {
   uint32    slotstart;        /* AW slot_start */
   uint32    slotend;        /* AW slot_end */
   uint32    slotskip;        /* AW slot_skip */
   uint32    slotstart_partial;    /* AW slot resume */
   uint32    slotend_partial;    /* AW slot pre-empt */
   uint32    psfstart;        /* PSF slot_start */
   uint32    psfend;        /* PSF slot_end */
   uint32    psfskip;    /* PSF slot_skip */
   uint32    psfreqfail;        /* PSF timeslot register fail */
   uint32    psfcnt;        /* Number of PSFs */
   uint32    micnt;        /* Number of MI frames */
   uint32    chansw;        /* Total number of chan switches */
   uint32    awrealignfail;    /* No of awrealign failures */
   uint32  datatx;
   uint32  datarx;
   uint32  txdrop;
   uint32  rxdrop;
   uint32  monrx;
   uint32  txsupr;
   uint32  rx80211;
} awdl_stats_core_v3_t;
 
typedef struct awdl_stats_cmn_v3 {
   uint32    afrx;
   uint32    aftx;
   uint32    lostmaster;
   uint32    misalign;
   uint32    aws;
   uint32    aw_dur;
   uint32    debug;
   uint32    afrxdrop;
   uint32  awdrop;
   uint32  noawchansw;
   uint32  peeropdrop;
   uint16    chancal;    /* Used as a counter to track AWDL slots < 60TU */
   uint16    nopreawint;
   uint32    awdropchsw;
   uint32    nopreawchsw;
   uint32  nopreawprep;
   uint32  aws_misalign;
   uint32    txeval_fail;
   uint32    infra_reqrcq;
   uint32    awdl_reqtxq;
   uint32  psfchanswtchskip;       /* # chan. sw skipped during PSF xmit */
   uint32  psfstateupdskip;        /* # of PM updates skipped */
   uint32  infra_offchpsf;
   uint32  awdl_offchpsf;
   uint32  chseqreq;
   uint32  peerdelreq;
   uint32    awend;
   uint32    awrealign;        /* No of AW realigns */
   uint32    awchmismatch;    /* Channel mismatch between expcted ch and scheduled ch */
} awdl_stats_cmn_v3_t;
 
typedef struct awdl_stats_v3 {
   uint16    version;
   uint16    length;
   awdl_stats_cmn_v3_t cmnstats;
   awdl_stats_core_v3_t corestats[MAX_NUM_D11CORES];
   awdl_dfsp_stats_t dfspstats;
} awdl_stats_v3_t;
 
typedef struct awdl_stats_v2 {
   uint32  afrx;
   uint32  aftx;
   uint32  datatx;
   uint32  datarx;
   uint32  txdrop;
   uint32  rxdrop;
   uint32  monrx;
   uint32  lostmaster;
   uint32  misalign;
   uint32  aws;
   uint32  aw_dur;
   uint32  debug;
   uint32  txsupr;
   uint32  afrxdrop;
   uint32  awdrop;
   uint32  noawchansw;
   uint32  rx80211;
   uint32  peeropdrop;
   uint16  chancal;
   uint16  nopreawint;
   uint32  awdropchsw;
   uint32  nopreawchsw;
   uint32  nopreawprep;
   uint32  aws_misalign;
   uint32  txeval_fail;
   uint32  infra_reqrcq;
   uint32  awdl_reqtxq;
   uint32  psfchanswtchskip;       /* # chan. sw skipped during PSF xmit */
   uint32  psfstateupdskip;        /* # of PM updates skipped */
   uint32    dfsp_csainfra;
   uint32    dfsp_csabcnmon;
   uint32    dfsp_bcsarx;
   uint32    dfsp_ucsarx;
   uint32    dfsp_pcsarx;
   uint32    dfsp_bcsatx;
   uint32    dfsp_ucsatx;
   uint32    dfsp_pcsatx;
   uint32    dfsp_ucsatxfail;
   uint32    dfsp_evtnotif;
   uint32    dfsp_evtsuspect;
   uint32    dfsp_evtresume;
} awdl_stats_v2_t;
 
typedef struct awdl_stats_v1 {
   uint32    afrx;
   uint32    aftx;
   uint32    datatx;
   uint32    datarx;
   uint32    txdrop;
   uint32    rxdrop;
   uint32    monrx;
   uint32    lostmaster;
   uint32    misalign;
   uint32    aws;
   uint32    aw_dur;
   uint32    debug;
   uint32  txsupr;
   uint32    afrxdrop;
   uint32  awdrop;
   uint32  noawchansw;
   uint32  rx80211;
   uint32  peeropdrop;
   uint16    chancal;
   uint16    nopreawint;
   uint32    awdropchsw;
   uint32    nopreawchsw;
   uint32  nopreawprep;
   uint32  infra_offchpsf;
   uint32  awdl_offchpsf;
   uint32  pmnoack;
   uint32  scanreq;
   uint32  chseqreq;
   uint32  peerdelreq;
   uint32  aws_misalign;
   uint32  txeval_fail;
   uint32  infra_reqrcq;
   uint32  awdl_reqtxq;
   uint32  psfchanswtchskip;       /* # chan. sw skipped during PSF xmit */
   uint32  psfstateupdskip;        /* # of PM updates skipped */
   uint32    dfsp_csainfra;
   uint32    dfsp_csabcnmon;
   uint32    dfsp_bcsarx;
   uint32    dfsp_ucsarx;
   uint32    dfsp_pcsarx;
   uint32    dfsp_bcsatx;
   uint32    dfsp_ucsatx;
   uint32    dfsp_pcsatx;
   uint32    dfsp_ucsatxfail;
   uint32    dfsp_evtnotif;
   uint32    dfsp_evtsuspect;
   uint32    dfsp_evtresume;
} awdl_stats_v1_t;
 
typedef struct awdl_uct_stats {
   uint32 aw_proc_in_aw_sched;
   uint32 aw_upd_in_pre_aw_proc;
   uint32 pre_aw_proc_in_aw_set;
   uint32 ignore_pre_aw_proc;
   uint32 miss_pre_aw_intr;
   uint32 aw_dur_zero;
   uint32 aw_sched;
   uint32 aw_proc;
   uint32 pre_aw_proc;
   uint32 not_init;
   uint32 null_awdl;
} awdl_uct_stats_t;
 
/* peer opcode */
#define AWDL_PEER_OP_ADD    0
#define AWDL_PEER_OP_DEL    1
#define AWDL_PEER_OP_INFO    2
#define AWDL_PEER_OP_UPD    3
 
/**AWDL Piggy backed scan */
typedef struct wl_awdl_pscan_params {
   wlc_ssid_t ssid;        /**< default: {0, ""} */
   struct ether_addr bssid;    /**< default: bcast */
   uint8 scan_type;        /**< active or passive, 0 use default */
   uint8 pad;            /**< pad */
   int32 nprobes;            /**< -1 use default, number of probes per channel */
   int32 aw_seq_num;    /**< count AW sequence nunbers to be piggy backed for scan */
   int32 nssid;            /**< count of ssid in list */
   int32 rsvd;            /**< Reserved  */
   uint16 aw_counter_list[1];    /**< This is a list contains in following order
                    *    - List aw seq numbers
                    *    - List of SSID's 4 byte aligned.
                    */
} wl_awdl_pscan_params_t;
 
typedef struct wl_pscan_params {
   uint32 version;
   uint16 action;        /**< PSCAN action type: FW or Host initiated pscan or abort pscan */
   uint16 sync_id;
   wl_awdl_pscan_params_t params;
} wl_pscan_params_t;
 
#define WL_AWDL_PSCAN_PARAMS_FIXED_SIZE (OFFSETOF(wl_awdl_pscan_params_t, aw_counter_list))
#define WL_AWDL_MAX_NUM_AWSEQ    64
#define AWDL_PSCAN_REQ_VERSION    1
 
/** awdl pscan action type values */
#define AWDL_HOST_PSCAN        0    /**< Host Initiated PSCAN */
#define AWDL_FW_PSCAN        1    /**< Firmware Initiated PSCAN */
#define AWDL_ABORT_PSCAN    2    /**< Abort any PSCAN */
 
/* "aftxmode" iovar values */
#define AWDL_AFTXMODE_AUTO    0    /**< Send AF on AWDL channel best effort while outside AW */
 
/* --- Deprecated ---- */
#define AWDL_AFTXMODE_INFRA    1    /**< Send AF on Infra channel while outside AW */
#define AWDL_AFTXMODE_CUR_CHAN    2    /**< Send AF on Current channel while outside AW */
/* --- Deprecated ---- */
 
#define AWDL_AFTXMODE_SUPPRESS    3    /**< Suppress AF Tx */
#define AWDL_AFTXMODE_SYNC_PREAW 4    /**< Send AF on master channel/s always in pre AW time */
#define AWDL_AFTXMODE_LAST    4    /**< Last AWDL_AFTXMODE_XXX */
 
typedef struct awdl_pw_opmode {
   struct ether_addr top_master;    /**< Peer mac addr */
   uint8 mode; /**< 0 - normal; 1 - fast mode */
} awdl_pw_opmode_t;
 
/** i/f request */
typedef struct wl_awdl_if2 {
   int32 cfg_idx;
   int32 up;
   struct ether_addr bssid;
   struct ether_addr if_addr;
} wl_awdl_if2_t;
 
typedef struct _aw_start {
   uint8 role;
   struct ether_addr    master;
   uint8    aw_seq_num;
} aw_start_t;
 
typedef struct _aw_extension_start {
   uint8 aw_ext_num;
} aw_extension_start_t;
 
typedef struct _awdl_peer_state {
   struct ether_addr peer;
   uint8    state;
} awdl_peer_state_t;
#define AWDL_PEER_STATE_OPEN    0
#define AWDL_PEER_STATE_CLOSE    1
 
typedef struct _awdl_sync_state_changed {
   uint8    new_role;
   struct ether_addr master;
} awdl_sync_state_changed_t;
 
typedef struct _awdl_sync_state {
   uint8    role;
   struct ether_addr master;
   uint8    PAD;
   uint32 continuous_election_enable;
} awdl_sync_state_t;
 
typedef struct _awdl_aw_ap_alignment {
   uint32    enabled;
   int32    offset;
   uint32    align_on_dtim;
} awdl_aw_ap_alignment_t;
 
typedef struct _awdl_peer_stats {
   uint32 version;
   struct ether_addr address;
   uint8 clear;
   int8 rssi;
   int8 avg_rssi;
   uint8 txRate;
   uint8 rxRate;
   uint8 PAD;
   uint32 numTx;
   uint32 numTxRetries;
   uint32 numTxFailures;
} awdl_peer_stats_t;
 
#define MAX_NUM_AWDL_KEYS 4
typedef struct _awdl_aes_key {
   uint32 version;
   int32 enable;
   struct ether_addr awdl_peer;
   uint8 keys[MAX_NUM_AWDL_KEYS][16];
   uint8 PAD[2];
} awdl_aes_key_t;
 
/* AWDL CCA Stats */
 
/* CCA Counters Delta @ Chan. boundary sent by FW to host */
 
typedef struct wlc_awdl_cca_stats {
   chanspec_t    chanspec;    /* Chanspec when CCA stats were read */
   uint16        pad;
   uint32        sample_dur;    /* Duration in MS for which stats were sampled */
   uint32        congest_ibss;    /* Delta between IBSS - TxDUR */
   uint32        congest_obss;    /* Delta between OBSS - noctg */
   uint32        interference;    /* Delta between nopkt    */
} wlc_awdl_cca_stats_t;
 
/* AWDL TLVs */
typedef enum wl_awdl_tlv {
   WL_AWDL_XTLV_CCA_STATS = 0x1u    /* CCA Stats sent to host on chan. boundary */
} wl_awdl_tlv_t;
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_scan_event_data {
   uint8    scan_usage;        /**< Kind of scan in progress */
   uint8    nscan_chans;        /**< number of channels to be scanned */
   uint8    ncached_chans;        /**< number of cached channels */
   uint8    flags;
   uint8    chan_list[1];        /**< List of cached channels followed by
                                    * channels to be scanned
                                    */
} BWL_POST_PACKED_STRUCT awdl_scan_event_data_t;
 
/* Flags */
/*    bit-0 : Used to indicate if the flags/pad is valid
*    bit-1 : Slice-0 is blocked on scan.
*    bit-2 : Slice-1 is blocked on scan.
*    bit-7 : reserved
*/
 
#define AWDL_SCAN_EVT_DATA_FLAGS_VALID    (1<<0)
#define AWDL_SCAN_EVT_DATA_FLAGS_SLICE0_BLOCKED    (1<<1)
#define AWDL_SCAN_EVT_DATA_FLAGS_SLICE1_BLOCKED    (1<<2)
 
#include <packed_section_end.h>
 
/*
 *    This structure will be supported only for pre-Koala builds.
 *    From Koala onwards use local adv_struct_master_local_t structure
 *    defined in wlc_awdl.c
 */
 
#ifndef WLAWDL_USE_MASTER_LOCAL
typedef struct adv_struct_norm {
   uint16    aw_counter;        /**< avail window counter */
   uint16    tx_counter;
   uint16    tx_delay;        /**< ts_hw - ts_fw */
   uint16    period_tu;
   uint16    aw_cmn_length;
   uint16    aw_ext_length;
   uint16    aw_period;
   uint16    chan_seq0;
   int8    rssi;            /**< averaged RSSI value */
   uint8    guard_time;
   uint8    presence_mode;
   uint8    age;            /**< age of this record */
   uint8    dist_top;        /**< Distance from Top */
   uint8     PAD[3];
   uint32  ms;                /**< time at which we received the AF */
   uint32    self_metrics;        /**< election metric */
   uint32    top_master_metrics;
   struct ether_addr    top_master;    /**< Top Master address */
   struct ether_addr    addr;
   struct rssi_struct    rssi_win;    /**< RSSI values */
} adv_struct_norm_t;
#endif /* WLAWDL_USE_MASTER_LOCAL */
 
/* AWDL configuration/operation flags */
#define AWDL_CONFIG_NON_AWDL_INTERFACE_FLOW_CONTROL    0x00000001
#define AWDL_CONFIG_AWDL_INTERFACE_UPDATE        0x00000002
/* While scanning configure channel from chan seq */
#define AWDL_CONFIG_CHANNEL_HOP_FROM_CHAN_SEQ        0x00000004
#define AWDL_CONFIG_TX_OFF_BEFORE_INFRA_BEACON        0x00000008
#define AWDL_CONFIG_SUPP_PSFTX_PREAW            0x00000010
#define AWDL_CONFIG_SUPP_PSFTX_NOACK                    0x00000020
#define AWDL_CONFIG_SUPP_PSFTX_CHANSW            0x00000040
/*
 * awdl ranging
 * all the fields with multple bytes are in the little Endian order
 */
 
/* Bit defines for global flags */
#define AWDL_RANGING_ENABLE        (1<<0)    /**< Global enable bit */
#define AWDL_RANGING_RESPOND        (1<<1)    /**< Enable responding to peer's range req */
#define AWDL_RANGING_RANGED        (1<<2)    /**< V2: Report to host if ranged as target */
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_ranging_config {
   uint16 flags;
   uint8 sounding_count;        /**< self initiated ranging: number of probes per peer */
   uint8 reserved;
   struct ether_addr allow_mac;
                   /**< peer initiated ranging: the allowed peer mac
                    * address, a unicast (for one peer) or
                    * a broadcast for all. Setting it to all zeros
                    * means responding to none,same as not setting
                    * the flag bit AWDL_RANGING_RESPOND
                    */
} BWL_POST_PACKED_STRUCT awdl_ranging_config_t;
#include <packed_section_end.h>
 
/* list of peers for self initiated ranging */
/* Bit defines for per peer flags */
#define AWDL_RANGING_REPORT (1<<0)    /**< V2: Enable reporting range to target */
#define AWDL_SEQ_EN (1<<1)
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_ranging_peer {
   chanspec_t ranging_chanspec; /**< desired chanspec for this peer */
   uint16 flags;                /**< per peer flags, report or not */
   struct ether_addr ea;        /**< peer MAC address */
} BWL_POST_PACKED_STRUCT awdl_ranging_peer_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_ranging_list {
   uint8 count;            /**< number of MAC addresses */
   uint8 num_peers_done;        /**< host set to 0, when read, shows number of peers
                    * completed, success or fail
                    */
   uint8 num_aws;            /**< time period to do the ranging, specified in aws */
   awdl_ranging_peer_t rp[1];    /**< variable length array of peers */
} BWL_POST_PACKED_STRUCT awdl_ranging_list_t;
#include <packed_section_end.h>
 
/* ranging results, a list for self initiated ranging and one for peer initiated ranging */
/* There will be one structure for each peer */
#define AWDL_RANGING_STATUS_SUCCESS        1
#define AWDL_RANGING_STATUS_FAIL        2
#define AWDL_RANGING_STATUS_TIMEOUT        3
#define AWDL_RANGING_STATUS_ABORT        4 /**< with partial results if sounding count > 0 */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_ranging_result {
   uint8 status;            /**< 1: Success, 2: Fail 3: Timeout 4: Aborted */
   uint8 sounding_count;        /**< number of measurements completed (0 = failure) */
   struct ether_addr ea;        /**< peer MAC address */
   chanspec_t ranging_chanspec;    /**< Chanspec where the ranging was done */
   uint32 timestamp;        /**< 32bits of the TSF timestamp ranging was completed at */
   uint32 distance;        /**< mean distance in meters expressed as Q4 number.
                    * Only valid when sounding_count > 0. Examples:
                    * 0x08 = 0.5m
                    * 0x10 = 1m
                    * 0x18 = 1.5m
                    * set to 0xffffffff to indicate invalid number
                    */
   int32 rtt_var;            /**< standard deviation in 10th of ns of RTTs measured.
                    * Only valid when sounding_count > 0
                    */
} BWL_POST_PACKED_STRUCT awdl_ranging_result_t;
#include <packed_section_end.h>
#define AWDL_RANGING_TYPE_HOST    1
#define AWDL_RANGING_TYPE_PEER    2
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_ranging_event_data {
   uint8 type;            /**< 1: Result of host initiated ranging */
                   /* V2: 2: Result of peer initiated ranging */
   uint8 reserved;
   uint8 success_count;        /**< number of peers completed successfully */
   uint8 count;            /**< number of peers in the list */
   awdl_ranging_result_t rr[1];    /**< variable array of ranging peers */
} BWL_POST_PACKED_STRUCT awdl_ranging_event_data_t;
typedef BWL_PRE_PACKED_STRUCT struct awdl_ftm_ranging_config {
   uint16 flags;        /* config flags */
   uint8 num_aws;    /* time period to do the ranging, specified in aws */
} BWL_POST_PACKED_STRUCT awdl_ftm_ranging_config_t;
#include <packed_section_end.h>
 
/** awdl event config bit mask definitions */
#define AWDL_EVENT_AW_EXT    0x01
#define AWDL_EVENT_RANGING    0x02
#define AWDL_RANGING_MAX_PEERS  8
#endif /* WLAWDL */
 
/*
 * ptk_start: iovar to start 4-way handshake for secured ranging
*/
 
/* ptk negotiation security type - determines negotiation parameters */
typedef enum {
   WL_PTK_START_SEC_TYPE_PMK = 1
} wl_ptk_start_sec_type_t;
 
/* ptk negotiation role */
typedef enum {
   ROLE_NONE    = 0x0,
   ROLE_AUTH    = 0x1,
   ROLE_SUP    = 0x2,
   ROLE_STATIC    = 0x3,
   ROLE_INVALID    = 0xff,
   WL_PTK_START_ROLE_NONE = ROLE_NONE,
   WL_PTK_START_ROLE_AUTH = ROLE_AUTH,
   WL_PTK_START_ROLE_SUP = ROLE_SUP,
   WL_PTK_START_ROLE_STATIC = ROLE_STATIC,
   WL_PTK_START_ROLE_INVALID = ROLE_INVALID
} wl_ptk_start_role_t;
 
typedef struct wl_ptk_start_tlv {
   uint16 id;
   uint16 len;
   uint8 data[1];
} wl_ptk_start_tlv_t;
 
typedef enum {
   WL_PTK_START_TLV_PMK    = 1    /* uint8[] */
} wl_ptk_start_tlv_type;
 
typedef enum {
   WL_PTK_START_FLAG_NO_DATA_PROT    = 1,    /* data frame protection disabled */
   WL_PTK_START_FLAG_GEN_FTM_TPK    = 2    /* Generate FTM Toast/Seq Protection Key */
} wl_ptk_start_flags_t;
 
typedef struct wl_ptk_start_iov {
   uint16 version;
   uint16 len;                /* length of entire iov from version */
   wl_ptk_start_flags_t flags;
   wl_ptk_start_sec_type_t sec_type;
   wl_ptk_start_role_t role;
   struct ether_addr peer_addr;
   uint16 pad;                /* reserved/32 bit alignment */
   wl_ptk_start_tlv_t tlvs[1];
} wl_ptk_start_iov_t;
 
/*
 * Dongle pattern matching filter.
 */
 
#define MAX_WAKE_PACKET_CACHE_BYTES 128 /**< Maximum cached wake packet */
 
#define MAX_WAKE_PACKET_BYTES        (DOT11_A3_HDR_LEN +                \
                    DOT11_QOS_LEN +                \
                    sizeof(struct dot11_llc_snap_header) + \
                    ETHER_MAX_DATA)
 
typedef struct pm_wake_packet {
   uint32    status;        /**< Is the wake reason a packet (if all the other field's valid) */
   uint32    pattern_id;    /**< Pattern ID that matched */
   uint32    original_packet_size;
   uint32    saved_packet_size;
   uint8    packet[MAX_WAKE_PACKET_CACHE_BYTES];
} pm_wake_packet_t;
 
/* Packet filter types. Currently, only pattern matching is supported. */
typedef enum wl_pkt_filter_type {
   WL_PKT_FILTER_TYPE_PATTERN_MATCH=0,       /**< Pattern matching filter */
   WL_PKT_FILTER_TYPE_MAGIC_PATTERN_MATCH=1, /**< Magic packet match */
   WL_PKT_FILTER_TYPE_PATTERN_LIST_MATCH=2,  /**< A pattern list (match all to match filter) */
   WL_PKT_FILTER_TYPE_ENCRYPTED_PATTERN_MATCH=3, /**< SECURE WOWL magic / net pattern match */
   WL_PKT_FILTER_TYPE_APF_MATCH=4, /* Android packet filter match */
   WL_PKT_FILTER_TYPE_PATTERN_MATCH_TIMEOUT=5, /* Pattern matching filter with timeout event */
   WL_PKT_FILTER_TYPE_IMMEDIATE_PATTERN_MATCH=6, /* Immediately pattern matching filter */
   WL_PKT_FILTYER_TYPE_MAX = 7,    /* Pkt filter type MAX */
} wl_pkt_filter_type_t;
 
#define WL_PKT_FILTER_TYPE wl_pkt_filter_type_t    /* backward compatibility; remove */
 
/* String mapping for types that may be used by applications or debug */
#define WL_PKT_FILTER_TYPE_NAMES \
   { "PATTERN", WL_PKT_FILTER_TYPE_PATTERN_MATCH },    \
   { "MAGIC",   WL_PKT_FILTER_TYPE_MAGIC_PATTERN_MATCH },    \
   { "PATLIST", WL_PKT_FILTER_TYPE_PATTERN_LIST_MATCH },    \
   { "SECURE WOWL", WL_PKT_FILTER_TYPE_ENCRYPTED_PATTERN_MATCH },    \
   { "APF", WL_PKT_FILTER_TYPE_APF_MATCH }, \
   { "PATTERN TIMEOUT", WL_PKT_FILTER_TYPE_PATTERN_MATCH_TIMEOUT }, \
   { "IMMEDIATE", WL_PKT_FILTER_TYPE_IMMEDIATE_PATTERN_MATCH }
 
/** Secured WOWL packet was encrypted, need decrypted before check filter match */
typedef struct wl_pkt_decrypter {
   uint8* (*dec_cb)(void* dec_ctx, const void *sdu, int sending);
   void*  dec_ctx;
} wl_pkt_decrypter_t;
 
/**
 * Pattern matching filter. Specifies an offset within received packets to
 * start matching, the pattern to match, the size of the pattern, and a bitmask
 * that indicates which bits within the pattern should be matched.
 */
typedef struct wl_pkt_filter_pattern {
   uint32    offset;        /**< Offset within received packet to start pattern matching.
                * Offset '0' is the first byte of the ethernet header.
                */
   uint32    size_bytes;    /**< Size of the pattern.  Bitmask must be the same size. */
   uint8   mask_and_pattern[]; /**< Variable length mask and pattern data.  mask starts
                     * at offset 0.  Pattern immediately follows mask. for
                     * secured pattern, put the descrypter pointer to the
                     * beginning, mask and pattern postponed correspondingly
                     */
} wl_pkt_filter_pattern_t;
 
/** A pattern list is a numerically specified list of modified pattern structures. */
typedef struct wl_pkt_filter_pattern_listel {
   uint16 rel_offs;    /**< Offset to begin match (relative to 'base' below) */
   uint16 base_offs;    /**< Base for offset (defined below) */
   uint16 size_bytes;    /**< Size of mask/pattern */
   uint16 match_flags;    /**< Addition flags controlling the match */
   uint8  mask_and_data[]; /**< Variable length mask followed by data, each size_bytes */
} wl_pkt_filter_pattern_listel_t;
 
typedef struct wl_pkt_filter_pattern_list {
   uint8 list_cnt;        /**< Number of elements in the list */
   uint8 PAD1[1];        /**< Reserved (possible version: reserved) */
   uint16 totsize;        /**< Total size of this pattern list (includes this struct) */
   uint8 patterns[]; /**< Variable number of wl_pkt_filter_pattern_listel_t elements */
} wl_pkt_filter_pattern_list_t;
 
typedef struct wl_apf_program {
   uint16 version;
   uint16 instr_len;    /* number of instruction blocks */
   uint32 inst_ts;        /* program installation timestamp */
   uint8 instrs[];    /* variable length instructions */
} wl_apf_program_t;
 
typedef struct wl_pkt_filter_pattern_timeout {
   uint32    offset;    /* Offset within received packet to start pattern matching.
                    * Offset '0' is the first byte of the ethernet header.
                    */
   uint32    size_bytes;    /* Size of the pattern. Bitmask must be the same size. */
   uint32    timeout;    /* Timeout(seconds) */
   uint8    mask_and_pattern[]; /* Variable length mask and pattern data.
                                * mask starts at offset 0. Pattern
                                * immediately follows mask.
                               */
} wl_pkt_filter_pattern_timeout_t;
 
/** IOVAR "pkt_filter_add" parameter. Used to install packet filters. */
typedef struct wl_pkt_filter {
   uint32    id;        /**< Unique filter id, specified by app. */
   uint32    type;        /**< Filter type (WL_PKT_FILTER_TYPE_xxx). */
   uint32    negate_match;    /**< Negate the result of filter matches */
   union {            /* Filter definitions */
       wl_pkt_filter_pattern_t pattern;    /**< Pattern matching filter */
       wl_pkt_filter_pattern_list_t patlist; /**< List of patterns to match */
       wl_apf_program_t apf_program; /* apf program */
       wl_pkt_filter_pattern_timeout_t pattern_timeout; /* Pattern timeout event filter */
   } u;
   /* Do NOT add structure members after the filter definitions, since they
    * may include variable length arrays.
    */
} wl_pkt_filter_t;
 
/** IOVAR "tcp_keep_set" parameter. Used to install tcp keep_alive stuff. */
typedef struct wl_tcp_keep_set {
   uint32    val1;
   uint32    val2;
} wl_tcp_keep_set_t;
 
#define WL_PKT_FILTER_FIXED_LEN          OFFSETOF(wl_pkt_filter_t, u)
#define WL_PKT_FILTER_PATTERN_FIXED_LEN      OFFSETOF(wl_pkt_filter_pattern_t, mask_and_pattern)
#define WL_PKT_FILTER_PATTERN_LIST_FIXED_LEN OFFSETOF(wl_pkt_filter_pattern_list_t, patterns)
#define WL_PKT_FILTER_PATTERN_LISTEL_FIXED_LEN    \
           OFFSETOF(wl_pkt_filter_pattern_listel_t, mask_and_data)
#define WL_PKT_FILTER_PATTERN_TIMEOUT_FIXED_LEN    \
           OFFSETOF(wl_pkt_filter_pattern_timeout_t, mask_and_pattern)
 
#define WL_APF_INTERNAL_VERSION    1
#define WL_APF_PROGRAM_MAX_SIZE (2 * 1024)
#define WL_APF_PROGRAM_FIXED_LEN    OFFSETOF(wl_apf_program_t, instrs)
#define WL_APF_PROGRAM_LEN(apf_program)    \
   ((apf_program)->instr_len * sizeof((apf_program)->instrs[0]))
#define WL_APF_PROGRAM_TOTAL_LEN(apf_program)    \
   (WL_APF_PROGRAM_FIXED_LEN + WL_APF_PROGRAM_LEN(apf_program))
 
/** IOVAR "pkt_filter_enable" parameter. */
typedef struct wl_pkt_filter_enable {
   uint32    id;        /**< Unique filter id */
   uint32    enable;        /**< Enable/disable bool */
} wl_pkt_filter_enable_t;
 
/** IOVAR "pkt_filter_list" parameter. Used to retrieve a list of installed filters. */
typedef struct wl_pkt_filter_list {
   uint32    num;        /**< Number of installed packet filters */
   uint8    filter[];    /**< Variable array of packet filters. */
} wl_pkt_filter_list_t;
 
#define WL_PKT_FILTER_LIST_FIXED_LEN      OFFSETOF(wl_pkt_filter_list_t, filter)
 
/** IOVAR "pkt_filter_stats" parameter. Used to retrieve debug statistics. */
typedef struct wl_pkt_filter_stats {
   uint32    num_pkts_matched;    /**< # filter matches for specified filter id */
   uint32    num_pkts_forwarded;    /**< # packets fwded from dongle to host for all filters */
   uint32    num_pkts_discarded;    /**< # packets discarded by dongle for all filters */
} wl_pkt_filter_stats_t;
 
/** IOVAR "pkt_filter_ports" parameter.  Configure TCP/UDP port filters. */
typedef struct wl_pkt_filter_ports {
   uint8 version;        /**< Be proper */
   uint8 reserved;        /**< Be really proper */
   uint16 count;        /**< Number of ports following */
   /* End of fixed data */
   uint16 ports[1];    /**< Placeholder for ports[<count>] */
} wl_pkt_filter_ports_t;
 
#define WL_PKT_FILTER_PORTS_FIXED_LEN    OFFSETOF(wl_pkt_filter_ports_t, ports)
 
#define WL_PKT_FILTER_PORTS_VERSION    0
#if defined(WL_PKT_FLTR_EXT) && !defined(WL_PKT_FLTR_EXT_DISABLED)
#define WL_PKT_FILTER_PORTS_MAX    256
#else
#define WL_PKT_FILTER_PORTS_MAX    128
#endif /* WL_PKT_FLTR_EXT && !WL_PKT_FLTR_EXT_DISABLED */
 
#define RSN_REPLAY_LEN 8
typedef struct _gtkrefresh {
   uint8    KCK[RSN_KCK_LENGTH];
   uint8    KEK[RSN_KEK_LENGTH];
   uint8    ReplayCounter[RSN_REPLAY_LEN];
} gtk_keyinfo_t, *pgtk_keyinfo_t;
 
/** Sequential Commands ioctl */
typedef struct wl_seq_cmd_ioctl {
   uint32 cmd;        /**< common ioctl definition */
   uint32 len;        /**< length of user buffer */
} wl_seq_cmd_ioctl_t;
 
#define WL_SEQ_CMD_ALIGN_BYTES    4
 
/**
 * These are the set of get IOCTLs that should be allowed when using
 * IOCTL sequence commands. These are issued implicitly by wl.exe each time
 * it is invoked. We never want to buffer these, or else wl.exe will stop working.
 */
#define WL_SEQ_CMDS_GET_IOCTL_FILTER(cmd) \
   (((cmd) == WLC_GET_MAGIC)        || \
    ((cmd) == WLC_GET_VERSION)        || \
    ((cmd) == WLC_GET_AP)            || \
    ((cmd) == WLC_GET_INSTANCE))
 
#define MAX_PKTENG_SWEEP_STEPS 40
typedef struct wl_pkteng {
   uint32 flags;
   uint32 delay;            /**< Inter-packet delay */
   uint32 nframes;            /**< Number of frames */
   uint32 length;            /**< Packet length */
   uint8  seqno;            /**< Enable/disable sequence no. */
   struct ether_addr dest;        /**< Destination address */
   struct ether_addr src;        /**< Source address */
   uint8  sweep_steps;        /**< Number of sweep power */
   uint8  est_pwr_cnt;             /**< Number of packets to collect est. pwr */
   uint8  PAD[1];
} wl_pkteng_t;
 
typedef struct wl_pkteng_est_pwr {
   uint32 ratespec; /* Ratespec of the packets */
   uint8 est_pwr_required; /* Requested Number of packets to collect est power */
   uint8 est_pwr_collected; /* Actual collected packets */
   uint8 core_num; /* Total number of Tx cores */
   uint8 PAD;
   int8  est_pwr[]; /* The est power buffer */
} wl_pkteng_est_pwr_t;
 
/* The wl_pkteng_est_pwr_t is encapsulated in a xtlv buffer with the following ID */
enum wl_pkgeng_estpwr_id {
   wl_pkteng_estpwr_data = 0u,
   wl_pkteng_estpwr_clear = 1u
};
 
/* IOVAR pkteng_sweep_counters response structure */
#define WL_PKTENG_SWEEP_COUNTERS_VERSION    1
typedef struct wl_pkteng_sweep_ctrs {
   uint16 version;            /**< Version - 1 */
   uint16 size;            /**< Complete Size including sweep_counters */
   uint16 sweep_steps;        /**< Number of steps */
   uint16 PAD;
   uint16 sweep_counter[];        /**< Array of frame counters */
} wl_pkteng_sweep_ctrs_t;
 
/* IOVAR pkteng_rx_pkt response structure */
#define WL_PKTENG_RX_PKT_VERSION    1
typedef struct wl_pkteng_rx_pkt {
   uint16 version;        /**< Version - 1 */
   uint16 size;        /**< Complete Size including the packet */
   uint8 payload[];    /**< Packet payload */
} wl_pkteng_rx_pkt_t;
 
#define WL_PKTENG_RU_FILL_VER_1        1u
#define WL_PKTENG_RU_FILL_VER_2        2u
#define WL_PKTENG_RU_FILL_VER_3        3u
 
// struct for ru packet engine
typedef struct wl_pkteng_ru_v1 {
   uint16 version;            /* ver is 1 */
   uint16 length;            /* size of complete structure */
   uint8 bw;            /* bandwidth info */
   uint8 ru_alloc_val;        /* ru allocation index number */
   uint8 mcs_val;            /* mcs allocated value */
   uint8 nss_val;            /* num of spatial streams */
   uint32 num_bytes;        /* approx num of bytes to calculate other required params */
   uint8 cp_ltf_val ;        /* GI and LTF symbol size */
   uint8 he_ltf_symb ;        /* num of HE-LTF symbols */
   uint8 stbc;            /* STBC support */
   uint8 coding_val;        /* BCC/LDPC coding support */
   uint8 pe_category;        /* PE duration 0/8/16usecs  */
   uint8 dcm;            /* dual carrier modulation */
   uint8 mumimo_ltfmode;        /* ltf mode */
   uint8 trig_tx;            /* form and transmit the trigger frame */
   uint8 trig_type;        /* type of trigger frame */
   uint8 trig_period;        /* trigger tx periodicity TBD */
   struct ether_addr dest;        /* destination address for un-associated mode */
} wl_pkteng_ru_v1_t;
 
typedef struct wl_pkteng_ru_v2 {
   uint16 version;            /* ver is 1 */
   uint16 length;            /* size of complete structure */
   uint8 bw;            /* bandwidth info */
   uint8 ru_alloc_val;        /* ru allocation index number */
   uint8 mcs_val;            /* mcs allocated value */
   uint8 nss_val;            /* num of spatial streams */
   uint32 num_bytes;        /* approx num of bytes to calculate other required params */
   struct ether_addr dest;        /* destination address for un-associated mode */
   uint8 cp_ltf_val ;        /* GI and LTF symbol size */
   uint8 he_ltf_symb ;        /* num of HE-LTF symbols */
   uint8 stbc;            /* STBC support */
   uint8 coding_val;        /* BCC/LDPC coding support */
   uint8 pe_category;        /* PE duration 0/8/16usecs  */
   uint8 dcm;            /* dual carrier modulation */
   uint8 mumimo_ltfmode;        /* ltf mode */
   uint8 trig_tx;            /* form and transmit the trigger frame */
   uint8 trig_type;        /* type of trigger frame */
   uint8 trig_period;        /* trigger tx periodicity TBD */
   uint8 tgt_rssi; /* target rssi value in encoded format */
   uint8 pad[3];        /* 2 byte padding to make structure size a multiple of 32bits */
} wl_pkteng_ru_v2_t;
 
typedef struct wl_pkteng_ru_v3 {
   uint16 version;            /* ver is 3 */
   uint16 length;            /* size of complete structure */
   uint8 bw;            /* bandwidth info */
   uint8 ru_alloc_val;        /* ru allocation index number */
   uint8 mcs_val;            /* mcs allocated value */
   uint8 nss_val;            /* num of spatial streams */
   uint32 num_bytes;        /* approx num of bytes to calculate other required params */
   struct ether_addr dest;        /* destination address for un-associated mode */
   uint8 cp_ltf_val ;        /* GI and LTF symbol size */
   uint8 he_ltf_symb ;        /* num of HE-LTF symbols */
   uint8 stbc;            /* STBC support */
   uint8 coding_val;        /* BCC/LDPC coding support */
   uint8 pe_category;        /* PE duration 0/8/16usecs  */
   uint8 dcm;            /* dual carrier modulation */
   uint8 mumimo_ltfmode;        /* ltf mode */
   uint8 trig_tx;            /* form and transmit the trigger frame */
   uint8 trig_type;        /* type of trigger frame */
   uint8 trig_period;        /* trigger tx periodicity TBD */
   uint8 tgt_rssi; /* target rssi value in encoded format */
   uint8 sub_band; /* in 160MHz case, 80L, 80U */
   uint8 pad[2];        /* 2 byte padding to make structure size a multiple of 32bits */
} wl_pkteng_ru_v3_t;
 
#ifndef WL_PKTENG_RU_VER
/* App uses the latest version - source picks it up from wlc_types.h */
typedef wl_pkteng_ru_v3_t wl_pkteng_ru_fill_t;
#endif
 
typedef struct wl_trig_frame_info {
   /* Structure versioning and structure length params */
   uint16 version;
   uint16 length;
   /* Below params are the fields related to trigger frame contents */
   /* Common Info Params Figure 9-52d - 11ax Draft 1.1 */
   uint16 lsig_len;
   uint16 trigger_type;
   uint16 cascade_indication;
   uint16 cs_req;
   uint16 bw;
   uint16 cp_ltf_type;
   uint16 mu_mimo_ltf_mode;
   uint16 num_he_ltf_syms;
   uint16 stbc;
   uint16 ldpc_extra_symb;
   uint16 ap_tx_pwr;
   uint16 afactor;
   uint16 pe_disambiguity;
   uint16 spatial_resuse;
   uint16 doppler;
   uint16 he_siga_rsvd;
   uint16 cmn_info_rsvd;
   /* User Info Params Figure 9-52e - 11ax Draft 1.1 */
   uint16 aid12;
   uint16 ru_alloc;
   uint16 coding_type;
   uint16 mcs;
   uint16 dcm;
   uint16 ss_alloc;
   uint16 tgt_rssi;
   uint16 usr_info_rsvd;
} wl_trig_frame_info_t;
 
/* wl pkteng_stats related definitions */
#define WL_PKTENG_STATS_V1 (1)
#define WL_PKTENG_STATS_V2 (2)
 
typedef struct wl_pkteng_stats_v1 {
   uint32 lostfrmcnt;        /**< RX PER test: no of frames lost (skip seqno) */
   int32 rssi;            /**< RSSI */
   int32 snr;            /**< signal to noise ratio */
   uint16 rxpktcnt[NUM_80211_RATES+1];
   uint8 rssi_qdb;            /**< qdB portion of the computed rssi */
   uint8  version;
} wl_pkteng_stats_v1_t;
 
typedef struct wl_pkteng_stats_v2 {
   uint32 lostfrmcnt;        /**< RX PER test: no of frames lost (skip seqno) */
   int32 rssi;            /**< RSSI */
   int32 snr;            /**< signal to noise ratio */
   uint16 rxpktcnt[NUM_80211_RATES+1];
   uint8 rssi_qdb;            /**< qdB portion of the computed rssi */
   uint8  version;
   uint16 length;
   uint16 pad;
   int32 rssi_per_core[WL_RSSI_ANT_MAX];
   int32 rssi_per_core_qdb[WL_RSSI_ANT_MAX];
} wl_pkteng_stats_v2_t;
 
#ifndef WL_PKTENG_STATS_TYPEDEF_HAS_ALIAS
typedef wl_pkteng_stats_v1_t wl_pkteng_stats_t;
#endif /* WL_PKTENG_STATS_TYPEDEF_HAS_ALIAS */
 
typedef struct wl_txcal_params {
   wl_pkteng_t pkteng;
   uint8 gidx_start;
   int8 gidx_step;
   uint8 gidx_stop;
   uint8  PAD;
} wl_txcal_params_t;
 
typedef struct wl_txcal_gainidx {
   uint8 num_actv_cores;
   uint8 gidx_start_percore[WL_STA_ANT_MAX];
   uint8 gidx_stop_percore[WL_STA_ANT_MAX];
   uint8 PAD[3];
} wl_txcal_gainidx_t;
 
typedef struct wl_txcal_params_v2 {
   wl_pkteng_t pkteng;
   int8 gidx_step;
   uint8 pwr_start[WL_STA_ANT_MAX];
   uint8 pwr_stop[WL_STA_ANT_MAX];
   uint8 init_start_idx;
   uint8 gidx_start_percore[WL_STA_ANT_MAX];
   uint8 gidx_stop_percore[WL_STA_ANT_MAX];
   uint16 version;
} wl_txcal_params_v2_t;
 
typedef struct wl_txtone_idxsweep_params {
   int8 gidx_step;
   uint8 gidx_start_percore[WL_STA_ANT_MAX];
   uint8 gidx_stop_percore[WL_STA_ANT_MAX];
   uint32 dwell_time;
} wl_txtone_idxsweep_params;
 
typedef wl_txcal_params_t wl_txcal_params_v1_t;
 
typedef struct wl_rssilog_params {
   uint8 enable;
   uint8 rssi_threshold;
   uint8 time_threshold;
   uint8 pad;
} wl_rssilog_params_t;
 
typedef struct wl_sslpnphy_papd_debug_data {
   uint8 psat_pwr;
   uint8 psat_indx;
   uint8 final_idx;
   uint8 start_idx;
   int32 min_phase;
   int32 voltage;
   int8 temperature;
   uint8  PAD[3];
} wl_sslpnphy_papd_debug_data_t;
typedef struct wl_sslpnphy_debug_data {
   int16 papdcompRe [64];
   int16 papdcompIm [64];
} wl_sslpnphy_debug_data_t;
typedef struct wl_sslpnphy_spbdump_data {
   uint16 tbl_length;
   int16 spbreal[256];
   int16 spbimg[256];
} wl_sslpnphy_spbdump_data_t;
typedef struct wl_sslpnphy_percal_debug_data {
   uint32 cur_idx;
   uint32 tx_drift;
   uint8 prev_cal_idx;
   uint8  PAD[3];
   uint32 percal_ctr;
   int32 nxt_cal_idx;
   uint32 force_1idxcal;
   uint32 onedxacl_req;
   int32 last_cal_volt;
   int8 last_cal_temp;
   uint8  PAD[3];
   uint32 vbat_ripple;
   uint32 exit_route;
   int32 volt_winner;
} wl_sslpnphy_percal_debug_data_t;
 
typedef enum {
   wowl_pattern_type_bitmap = 0,
   wowl_pattern_type_arp,
   wowl_pattern_type_na
} wowl_pattern_type_t;
 
typedef struct wl_wowl_pattern {
   uint32            masksize;        /**< Size of the mask in #of bytes */
   uint32            offset;        /**< Pattern byte offset in packet */
   uint32            patternoffset;    /**< Offset of start of pattern in the structure */
   uint32            patternsize;    /**< Size of the pattern itself in #of bytes */
   uint32            id;            /**< id */
   uint32            reasonsize;        /**< Size of the wakeup reason code */
   wowl_pattern_type_t type;        /**< Type of pattern */
   /* Mask follows the structure above */
   /* Pattern follows the mask is at 'patternoffset' from the start */
} wl_wowl_pattern_t;
 
typedef struct wl_wowl_pattern_list {
   uint32            count;
   wl_wowl_pattern_t    pattern[1];
} wl_wowl_pattern_list_t;
 
typedef struct wl_wowl_wakeind {
   uint8    pci_wakeind;    /**< Whether PCI PMECSR PMEStatus bit was set */
   uint32    ucode_wakeind;    /**< What wakeup-event indication was set by ucode */
} wl_wowl_wakeind_t;
 
/** per AC rate control related data structure */
typedef struct wl_txrate_class {
   uint8        init_rate;
   uint8        min_rate;
   uint8        max_rate;
} wl_txrate_class_t;
 
/** structure for Overlap BSS scan arguments */
typedef struct wl_obss_scan_arg {
   int16    passive_dwell;
   int16    active_dwell;
   int16    bss_widthscan_interval;
   int16    passive_total;
   int16    active_total;
   int16    chanwidth_transition_delay;
   int16    activity_threshold;
} wl_obss_scan_arg_t;
 
#define WL_OBSS_SCAN_PARAM_LEN    sizeof(wl_obss_scan_arg_t)
 
/** RSSI event notification configuration. */
typedef struct wl_rssi_event {
   uint32 rate_limit_msec;        /**< # of events posted to application will be limited to
                    * one per specified period (0 to disable rate limit).
                    */
   uint8 num_rssi_levels;        /**< Number of entries in rssi_levels[] below */
   int8 rssi_levels[MAX_RSSI_LEVELS];    /**< Variable number of RSSI levels. An event
                        * will be posted each time the RSSI of received
                        * beacons/packets crosses a level.
                        */
   int8 pad[3];
} wl_rssi_event_t;
 
#define RSSI_MONITOR_VERSION    1
#define RSSI_MONITOR_STOP       (1 << 0)
typedef struct wl_rssi_monitor_cfg {
   uint8 version;
   uint8 flags;
   int8 max_rssi;
   int8 min_rssi;
} wl_rssi_monitor_cfg_t;
 
typedef struct wl_rssi_monitor_evt {
   uint8 version;
   int8 cur_rssi;
   uint16 pad;
} wl_rssi_monitor_evt_t;
 
/* CCA based channel quality event configuration (ID values for both config and report) */
#define WL_CHAN_QUAL_CCA    0
#define WL_CHAN_QUAL_NF        1
#define WL_CHAN_QUAL_NF_LTE    2
#define WL_CHAN_QUAL_TOTAL    3    /* The total IDs supported in both config and report */
/* Additional channel quality event support in report only (>= 0x100)
 * Notice that uint8 is used in configuration struct wl_chan_qual_metric_t, but uint16 is
 * used for report in struct cca_chan_qual_event_t. So the ID values beyond 8-bit are used
 * for reporting purpose only.
 */
#define WL_CHAN_QUAL_FULL_CCA    (0x100u | WL_CHAN_QUAL_CCA)    /* CCA: ibss vs. obss */
#define WL_CHAN_QUAL_FULLPM_CCA    (0x200u | WL_CHAN_QUAL_CCA)    /* CCA: me vs. notme, PM vs. !PM */
#define WL_CHAN_QUAL_FULLPM_CCA_OFDM_DESENSE    (0x400u | WL_CHAN_QUAL_CCA)
/* CCA: me vs. notme, PM vs. !PM with OFDM Desense */
 
#define MAX_CHAN_QUAL_LEVELS    8
 
typedef struct wl_chan_qual_metric {
   uint8 id;                /**< metric ID */
   uint8 num_levels;                   /**< Number of entries in rssi_levels[] below */
   uint16 flags;
   int16 htol[MAX_CHAN_QUAL_LEVELS];    /**< threshold level array: hi-to-lo */
   int16 ltoh[MAX_CHAN_QUAL_LEVELS];    /**< threshold level array: lo-to-hi */
} wl_chan_qual_metric_t;
 
typedef struct wl_chan_qual_event {
   uint32 rate_limit_msec;        /**< # of events posted to application will be limited to
                    * one per specified period (0 to disable rate limit).
                    */
   uint16 flags;
   uint16 num_metrics;
   wl_chan_qual_metric_t metric[WL_CHAN_QUAL_TOTAL];    /**< metric array */
} wl_chan_qual_event_t;
typedef struct wl_action_obss_coex_req {
   uint8 info;
   uint8 num;
   uint8 ch_list[1];
} wl_action_obss_coex_req_t;
 
/** IOVar parameter block for small MAC address array with type indicator */
#define WL_IOV_MAC_PARAM_LEN  4
 
/** This value is hardcoded to be 16 and MUST match PKTQ_MAX_PREC value defined elsewhere */
#define WL_IOV_PKTQ_LOG_PRECS 16
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint32 num_addrs;
   uint8   addr_type[WL_IOV_MAC_PARAM_LEN];
   struct ether_addr ea[WL_IOV_MAC_PARAM_LEN];
} BWL_POST_PACKED_STRUCT wl_iov_mac_params_t;
#include <packed_section_end.h>
 
/** This is extra info that follows wl_iov_mac_params_t */
typedef struct {
   uint32 addr_info[WL_IOV_MAC_PARAM_LEN];
} wl_iov_mac_extra_params_t;
 
/** Combined structure */
typedef struct {
   wl_iov_mac_params_t params;
   wl_iov_mac_extra_params_t extra_params;
} wl_iov_mac_full_params_t;
 
/** Parameter block for PKTQ_LOG statistics */
/* NOTE: this structure cannot change! It is exported to wlu as a binary format
 * A new format revision number must be created if the interface changes
 * The latest is v05; previous v01...v03 are no longer supported, v04 has
 * common base with v05
*/
#define PKTQ_LOG_COUNTERS_V4 \
   /* packets requested to be stored */ \
   uint32 requested; \
   /* packets stored */ \
   uint32 stored; \
   /* packets saved, because a lowest priority queue has given away one packet */ \
   uint32 saved; \
   /* packets saved, because an older packet from the same queue has been dropped */ \
   uint32 selfsaved; \
   /* packets dropped, because pktq is full with higher precedence packets */ \
   uint32 full_dropped; \
    /* packets dropped because pktq per that precedence is full */ \
   uint32 dropped; \
   /* packets dropped, in order to save one from a queue of a highest priority */ \
   uint32 sacrificed; \
   /* packets droped because of hardware/transmission error */ \
   uint32 busy; \
   /* packets re-sent because they were not received */ \
   uint32 retry; \
   /* packets retried again (ps pretend) prior to moving power save mode */ \
   uint32 ps_retry; \
    /* suppressed packet count */ \
   uint32 suppress; \
   /* packets finally dropped after retry limit */ \
   uint32 retry_drop; \
   /* the high-water mark of the queue capacity for packets - goes to zero as queue fills */ \
   uint32 max_avail; \
   /* the high-water mark of the queue utilisation for packets - ('inverse' of max_avail) */ \
   uint32 max_used; \
    /* the maximum capacity of the queue */ \
   uint32 queue_capacity; \
   /* count of rts attempts that failed to receive cts */ \
   uint32 rtsfail; \
   /* count of packets sent (acked) successfully */ \
   uint32 acked; \
   /* running total of phy rate of packets sent successfully */ \
   uint32 txrate_succ; \
   /* running total of phy 'main' rate */ \
   uint32 txrate_main; \
   /* actual data transferred successfully */ \
   uint32 throughput; \
   /* time difference since last pktq_stats */ \
   uint32 time_delta;
 
typedef struct {
   PKTQ_LOG_COUNTERS_V4
} pktq_log_counters_v04_t;
 
/** v5 is the same as V4 with extra parameter */
typedef struct {
   PKTQ_LOG_COUNTERS_V4
   /** cumulative time to transmit */
   uint32 airtime;
} pktq_log_counters_v05_t;
 
typedef struct {
   uint8                num_prec[WL_IOV_MAC_PARAM_LEN];
   pktq_log_counters_v04_t  counters[WL_IOV_MAC_PARAM_LEN][WL_IOV_PKTQ_LOG_PRECS];
   uint32               counter_info[WL_IOV_MAC_PARAM_LEN];
   uint32               pspretend_time_delta[WL_IOV_MAC_PARAM_LEN];
   char                 headings[];
} pktq_log_format_v04_t;
 
typedef struct {
   uint8                num_prec[WL_IOV_MAC_PARAM_LEN];
   pktq_log_counters_v05_t  counters[WL_IOV_MAC_PARAM_LEN][WL_IOV_PKTQ_LOG_PRECS];
   uint32               counter_info[WL_IOV_MAC_PARAM_LEN];
   uint32               pspretend_time_delta[WL_IOV_MAC_PARAM_LEN];
   char                 headings[];
} pktq_log_format_v05_t;
 
typedef struct {
   uint32               version;
   wl_iov_mac_params_t  params;
   union {
       pktq_log_format_v04_t v04;
       pktq_log_format_v05_t v05;
   } pktq_log;
} wl_iov_pktq_log_t;
 
/* PKTQ_LOG_AUTO, PKTQ_LOG_DEF_PREC flags introduced in v05, they are ignored by v04 */
#define PKTQ_LOG_AUTO     (1 << 31)
#define PKTQ_LOG_DEF_PREC (1 << 30)
 
typedef struct wl_pfn_macaddr_cfg_0 {
   uint8 version;
   uint8 reserved;
   struct ether_addr macaddr;
} wl_pfn_macaddr_cfg_0_t;
#define LEGACY1_WL_PFN_MACADDR_CFG_VER 0
#define WL_PFN_MAC_OUI_ONLY_MASK      1
#define WL_PFN_SET_MAC_UNASSOC_MASK   2
#define WL_PFN_RESTRICT_LA_MAC_MASK   4
#define WL_PFN_MACADDR_FLAG_MASK     0x7
/** To configure pfn_macaddr */
typedef struct wl_pfn_macaddr_cfg {
   uint8 version;
   uint8 flags;
   struct ether_addr macaddr;
} wl_pfn_macaddr_cfg_t;
#define WL_PFN_MACADDR_CFG_VER 1
 
/*
 * SCB_BS_DATA iovar definitions start.
 */
#define SCB_BS_DATA_STRUCT_VERSION    1
 
/** The actual counters maintained for each station */
typedef struct {
   /* The following counters are a subset of what pktq_stats provides per precedence. */
   uint32 retry;          /**< packets re-sent because they were not received */
   uint32 retry_drop;     /**< packets finally dropped after retry limit */
   uint32 rtsfail;        /**< count of rts attempts that failed to receive cts */
   uint32 acked;          /**< count of packets sent (acked) successfully */
   uint32 txrate_succ;    /**< running total of phy rate of packets sent successfully */
   uint32 txrate_main;    /**< running total of phy 'main' rate */
   uint32 throughput;     /**< actual data transferred successfully */
   uint32 time_delta;     /**< time difference since last pktq_stats */
   uint32 airtime;        /**< cumulative total medium access delay in useconds */
} iov_bs_data_counters_t;
 
/** The structure for individual station information. */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   struct ether_addr    station_address;    /**< The station MAC address */
   uint16            station_flags;        /**< Bit mask of flags, for future use. */
   iov_bs_data_counters_t    station_counters;    /**< The actual counter values */
} BWL_POST_PACKED_STRUCT iov_bs_data_record_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint16    structure_version;    /**< Structure version number (for wl/wlu matching) */
   uint16    structure_count;    /**< Number of iov_bs_data_record_t records following */
   iov_bs_data_record_t    structure_record[1];    /**< 0 - structure_count records */
} BWL_POST_PACKED_STRUCT iov_bs_data_struct_t;
#include <packed_section_end.h>
 
/* Bitmask of options that can be passed in to the iovar. */
enum {
   SCB_BS_DATA_FLAG_NO_RESET = (1<<0)    /**< Do not clear the counters after reading */
};
/*
 * SCB_BS_DATA iovar definitions end.
 */
 
typedef struct wlc_extlog_cfg {
   int32 max_number;
   uint16 module;    /**< bitmap */
   uint8 level;
   uint8 flag;
   uint16 version;
   uint16 PAD;
} wlc_extlog_cfg_t;
 
typedef struct log_record {
   uint32 time;
   uint16 module;
   uint16 id;
   uint8 level;
   uint8 sub_unit;
   uint8 seq_num;
   uint8 pad;
   int32 arg;
   char  str[MAX_ARGSTR_LEN];
   char  PAD[4-MAX_ARGSTR_LEN%4];
} log_record_t;
 
typedef struct wlc_extlog_req {
   uint32 from_last;
   uint32 num;
} wlc_extlog_req_t;
 
typedef struct wlc_extlog_results {
   uint16 version;
   uint16 record_len;
   uint32 num;
   log_record_t logs[1];
} wlc_extlog_results_t;
 
typedef struct log_idstr {
   uint16    id;
   uint16    flag;
   uint8    arg_type;
   const char    *fmt_str;
} log_idstr_t;
 
#define FMTSTRF_USER        1
 
/* flat ID definitions
 * New definitions HAVE TO BE ADDED at the end of the table. Otherwise, it will
 * affect backward compatibility with pre-existing apps
 */
typedef enum {
   FMTSTR_DRIVER_UP_ID = 0,
   FMTSTR_DRIVER_DOWN_ID = 1,
   FMTSTR_SUSPEND_MAC_FAIL_ID = 2,
   FMTSTR_NO_PROGRESS_ID = 3,
   FMTSTR_RFDISABLE_ID = 4,
   FMTSTR_REG_PRINT_ID = 5,
   FMTSTR_EXPTIME_ID = 6,
   FMTSTR_JOIN_START_ID = 7,
   FMTSTR_JOIN_COMPLETE_ID = 8,
   FMTSTR_NO_NETWORKS_ID = 9,
   FMTSTR_SECURITY_MISMATCH_ID = 10,
   FMTSTR_RATE_MISMATCH_ID = 11,
   FMTSTR_AP_PRUNED_ID = 12,
   FMTSTR_KEY_INSERTED_ID = 13,
   FMTSTR_DEAUTH_ID = 14,
   FMTSTR_DISASSOC_ID = 15,
   FMTSTR_LINK_UP_ID = 16,
   FMTSTR_LINK_DOWN_ID = 17,
   FMTSTR_RADIO_HW_OFF_ID = 18,
   FMTSTR_RADIO_HW_ON_ID = 19,
   FMTSTR_EVENT_DESC_ID = 20,
   FMTSTR_PNP_SET_POWER_ID = 21,
   FMTSTR_RADIO_SW_OFF_ID = 22,
   FMTSTR_RADIO_SW_ON_ID = 23,
   FMTSTR_PWD_MISMATCH_ID = 24,
   FMTSTR_FATAL_ERROR_ID = 25,
   FMTSTR_AUTH_FAIL_ID = 26,
   FMTSTR_ASSOC_FAIL_ID = 27,
   FMTSTR_IBSS_FAIL_ID = 28,
   FMTSTR_EXTAP_FAIL_ID = 29,
   FMTSTR_MAX_ID
} log_fmtstr_id_t;
 
/** 11k Neighbor Report element (unversioned, deprecated) */
typedef struct nbr_element {
   uint8 id;
   uint8 len;
   struct ether_addr bssid;
   uint32 bssid_info;
   uint8 reg;
   uint8 channel;
   uint8 phytype;
   uint8 pad;
} nbr_element_t;
#define NBR_ADD_STATIC 0
#define NBR_ADD_DYNAMIC 1
 
#define WL_RRM_NBR_RPT_VER        1
 
#define WL_NBR_RPT_FLAG_BSS_PREF_FROM_AP  0x01
/** 11k Neighbor Report element */
typedef struct nbr_rpt_elem {
   uint8 version;
   uint8 id;
   uint8 len;
   uint8 pad;
   struct ether_addr bssid;
   uint8 pad_1[2];
   uint32 bssid_info;
   uint8 reg;
   uint8 channel;
   uint8 phytype;
   uint8 addtype; /* static for manual add or dynamic if auto-learning of neighbors */
   wlc_ssid_t ssid;
   chanspec_t chanspec;
   uint8 bss_trans_preference;
   uint8 flags;
} nbr_rpt_elem_t;
 
typedef enum event_msgs_ext_command {
   EVENTMSGS_NONE        =    0,
   EVENTMSGS_SET_BIT    =    1,
   EVENTMSGS_RESET_BIT    =    2,
   EVENTMSGS_SET_MASK    =    3
} event_msgs_ext_command_t;
 
#define EVENTMSGS_VER 1
#define EVENTMSGS_EXT_STRUCT_SIZE    ((uint)(sizeof(eventmsgs_ext_t) - 1))
 
/* len-    for SET it would be mask size from the application to the firmware */
/*        for GET it would be actual firmware mask size */
/* maxgetsize -    is only used for GET. indicate max mask size that the */
/*                application can read from the firmware */
typedef struct eventmsgs_ext
{
   uint8    ver;
   uint8    command;
   uint8    len;
   uint8    maxgetsize;
   uint8    mask[1];
} eventmsgs_ext_t;
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct pcie_bus_tput_params {
   /** no of host dma descriptors programmed by the firmware before a commit */
   uint16        max_dma_descriptors;
 
   uint16        host_buf_len; /**< length of host buffer */
   dmaaddr_t    host_buf_addr; /**< physical address for bus_throughput_buf */
} BWL_POST_PACKED_STRUCT pcie_bus_tput_params_t;
#include <packed_section_end.h>
 
typedef struct pcie_bus_tput_stats {
   uint16        time_taken; /**< no of secs the test is run */
   uint16        nbytes_per_descriptor; /**< no of bytes of data dma ed per descriptor */
 
   /** no of desciptors for which dma is sucessfully completed within the test time */
   uint32        count;
} pcie_bus_tput_stats_t;
 
#define HOST_WAKEUP_DATA_VER 1
#include <packed_section_start.h>
/* Bus interface host wakeup data */
typedef BWL_PRE_PACKED_STRUCT struct wl_host_wakeup_data {
   uint16 ver;
   uint16 len;
   uchar data[1];    /* wakeup data */
} BWL_POST_PACKED_STRUCT wl_host_wakeup_data_t;
#include <packed_section_end.h>
 
#define HOST_WAKEUP_DATA_VER_2 2
#include <packed_section_start.h>
/* Bus interface host wakeup data */
typedef BWL_PRE_PACKED_STRUCT struct wl_host_wakeup_data_v2 {
   uint16 ver;
   uint16 len;
   uint32 gpio_toggle_time; /* gpio toggle time in ms */
   uchar data[1];    /* wakeup data */
} BWL_POST_PACKED_STRUCT wl_host_wakeup_data_v2_t;
#include <packed_section_end.h>
 
typedef struct keepalives_max_idle {
   uint16  keepalive_count;        /**< nmbr of keepalives per bss_max_idle period */
   uint8   mkeepalive_index;       /**< mkeepalive_index for keepalive frame to be used */
   uint8   PAD;            /**< to align next field */
   uint16  max_interval;           /**< seconds */
} keepalives_max_idle_t;
 
#define PM_IGNORE_BCMC_PROXY_ARP (1 << 0)
#define PM_IGNORE_BCMC_ALL_DMS_ACCEPTED (1 << 1)
 
/* ##### HMAP section ##### */
#define PCIE_MAX_HMAP_WINDOWS 8
#define PCIE_HMAPTEST_VERSION 2
#define HMAPTEST_INVALID_OFFSET 0xFFFFFFFFu
#define HMAPTEST_DEFAULT_WRITE_PATTERN 0xBABECAFEu
#define HMAPTEST_ACCESS_ARM 0
#define HMAPTEST_ACCESS_M2M 1
#define HMAPTEST_ACCESS_D11 2
#define HMAPTEST_ACCESS_NONE 3
 
typedef struct pcie_hmaptest {
   uint16    version;        /* Version */
   uint16    length;        /* Length of entire structure */
   uint32    xfer_len;
   uint32    accesstype;
   uint32    is_write;
   uint32    is_invalid;
   uint32    host_addr_hi;
   uint32    host_addr_lo;
   uint32    host_offset;
   uint32  value; /* 4 byte value to be filled in case of write access test */
   uint32    delay; /* wait time  in seconds before initiating access from dongle */
} pcie_hmaptest_t;
 
/* HMAP window register set */
typedef struct hmapwindow {
   uint32 baseaddr_lo; /* BaseAddrLower */
   uint32 baseaddr_hi; /* BaseAddrUpper */
   uint32 windowlength; /* Window Length */
} hmapwindow_t;
 
#define PCIE_HMAP_VERSION 1
typedef struct pcie_hmap {
   uint16    version;        /**< Version */
   uint16    length;            /**< Length of entire structure */
   uint32    enable;            /**< status of HMAP enabled/disabled */
   uint32    nwindows;        /* no. of HMAP windows enabled */
   uint32    window_config;        /* HMAP window_config register */
   uint32    hmap_violationaddr_lo;    /* violating address lo */
   uint32    hmap_violationaddr_hi;    /* violating addr hi */
   uint32    hmap_violation_info;    /* violation info */
   hmapwindow_t hwindows[];    /* Multiple hwindows */
} pcie_hmap_t;
 
/* ##### Power Stats section ##### */
 
#define WL_PWRSTATS_VERSION    2
 
/** Input structure for pwrstats IOVAR */
typedef struct wl_pwrstats_query {
   uint16 length;        /**< Number of entries in type array. */
   uint16 type[1];        /**< Types (tags) to retrieve.
                * Length 0 (no types) means get all.
                */
} wl_pwrstats_query_t;
 
/** This structure is for version 2; version 1 will be deprecated in by FW */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_pwrstats {
   uint16 version;              /**< Version = 2 is TLV format */
   uint16 length;              /**< Length of entire structure */
   uint8 data[1];              /**< TLV data, a series of structures,
                      * each starting with type and length.
                      *
                      * Padded as necessary so each section
                      * starts on a 4-byte boundary.
                      *
                      * Both type and len are uint16, but the
                      * upper nibble of length is reserved so
                      * valid len values are 0-4095.
                      */
} BWL_POST_PACKED_STRUCT wl_pwrstats_t;
#include <packed_section_end.h>
#define WL_PWR_STATS_HDRLEN    OFFSETOF(wl_pwrstats_t, data)
 
/* Bits for wake reasons */
#define WLC_PMD_WAKE_SET        0x1u
#define WLC_PMD_PM_AWAKE_BCN        0x2u
/* BIT:3 is no longer being used */
#define WLC_PMD_SCAN_IN_PROGRESS    0x8u
#define WLC_PMD_RM_IN_PROGRESS        0x10u
#define WLC_PMD_AS_IN_PROGRESS        0x20u
#define WLC_PMD_PM_PEND            0x40u
#define WLC_PMD_PS_POLL            0x80u
#define WLC_PMD_CHK_UNALIGN_TBTT    0x100u
#define WLC_PMD_APSD_STA_UP        0x200u
#define WLC_PMD_TX_PEND_WAR        0x400u   /* obsolete, can be reused */
#define WLC_PMD_NAN_AWAKE        0x400u   /* Reusing for NAN */
#define WLC_PMD_GPTIMER_STAY_AWAKE    0x800u
 
#ifdef WLAWDL
#define WLC_PMD_AWDL_AWAKE        0x1000u
#endif /* WLAWDL */
 
#define WLC_PMD_PM2_RADIO_SOFF_PEND    0x2000u
#define WLC_PMD_NON_PRIM_STA_UP        0x4000u
#define WLC_PMD_AP_UP            0x8000u
#define WLC_PMD_TX_IN_PROGRESS        0x10000u    /* Dongle awake due to packet TX */
#define WLC_PMD_4WAYHS_IN_PROGRESS    0x20000u    /* Dongle awake due to 4 way handshake */
#define WLC_PMD_PM_OVERRIDE        0x40000u    /* Dongle awake due to PM override */
#define WLC_PMD_WAKE_OTHER        0x80000u
 
typedef struct wlc_pm_debug {
   uint32 timestamp;         /**< timestamp in millisecond */
   uint32 reason;             /**< reason(s) for staying awake */
} wlc_pm_debug_t;
 
/** WL_PWRSTATS_TYPE_PM_AWAKE1 structures (for 6.25 firmware) */
#define WLC_STA_AWAKE_STATES_MAX_V1    30
#define WLC_PMD_EVENT_MAX_V1        32
/** Data sent as part of pwrstats IOVAR (and EXCESS_PM_WAKE event) */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct pm_awake_data_v1 {
   uint32 curr_time;    /**< ms */
   uint32 hw_macc;        /**< HW maccontrol */
   uint32 sw_macc;        /**< SW maccontrol */
   uint32 pm_dur;        /**< Total sleep time in PM, msecs */
   uint32 mpc_dur;        /**< Total sleep time in MPC, msecs */
 
   /* int32 drifts = remote - local; +ve drift => local-clk slow */
   int32 last_drift;    /**< Most recent TSF drift from beacon */
   int32 min_drift;    /**< Min TSF drift from beacon in magnitude */
   int32 max_drift;    /**< Max TSF drift from beacon in magnitude */
 
   uint32 avg_drift;    /**< Avg TSF drift from beacon */
 
   /* Wake history tracking */
   uint8  pmwake_idx;                   /**< for stepping through pm_state */
   wlc_pm_debug_t pm_state[WLC_STA_AWAKE_STATES_MAX_V1]; /**< timestamped wake bits */
   uint32 pmd_event_wake_dur[WLC_PMD_EVENT_MAX_V1];   /**< cumulative usecs per wake reason */
   uint32 drift_cnt;    /**< Count of drift readings over which avg_drift was computed */
} BWL_POST_PACKED_STRUCT pm_awake_data_v1_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_pwr_pm_awake_stats_v1 {
   uint16 type;         /**< WL_PWRSTATS_TYPE_PM_AWAKE */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
 
   pm_awake_data_v1_t awake_data;
   uint32 frts_time;    /**< Cumulative ms spent in frts since driver load */
   uint32 frts_end_cnt;    /**< No of times frts ended since driver load */
} BWL_POST_PACKED_STRUCT wl_pwr_pm_awake_stats_v1_t;
#include <packed_section_end.h>
 
/** WL_PWRSTATS_TYPE_PM_AWAKE2 structures. Data sent as part of pwrstats IOVAR */
typedef struct pm_awake_data_v2 {
   uint32 curr_time;    /**< ms */
   uint32 hw_macc;        /**< HW maccontrol */
   uint32 sw_macc;        /**< SW maccontrol */
   uint32 pm_dur;        /**< Total sleep time in PM, msecs */
   uint32 mpc_dur;        /**< Total sleep time in MPC, msecs */
 
   /* int32 drifts = remote - local; +ve drift => local-clk slow */
   int32 last_drift;    /**< Most recent TSF drift from beacon */
   int32 min_drift;    /**< Min TSF drift from beacon in magnitude */
   int32 max_drift;    /**< Max TSF drift from beacon in magnitude */
 
   uint32 avg_drift;    /**< Avg TSF drift from beacon */
 
   /* Wake history tracking */
 
   /* pmstate array (type wlc_pm_debug_t) start offset */
   uint16 pm_state_offset;
   /** pmstate number of array entries */
   uint16 pm_state_len;
 
   /** array (type uint32) start offset */
   uint16 pmd_event_wake_dur_offset;
   /** pmd_event_wake_dur number of array entries */
   uint16 pmd_event_wake_dur_len;
 
   uint32 drift_cnt;    /**< Count of drift readings over which avg_drift was computed */
   uint8  pmwake_idx;    /**< for stepping through pm_state */
   uint8  flags;        /**< bit0: 1-sleep, 0- wake. bit1: 0-bit0 invlid, 1-bit0 valid */
   uint8  pad[2];
   uint32 frts_time;    /**< Cumulative ms spent in frts since driver load */
   uint32 frts_end_cnt;    /**< No of times frts ended since driver load */
} pm_awake_data_v2_t;
 
typedef struct wl_pwr_pm_awake_stats_v2 {
   uint16 type;         /**< WL_PWRSTATS_TYPE_PM_AWAKE */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
 
   pm_awake_data_v2_t awake_data;
} wl_pwr_pm_awake_stats_v2_t;
 
/* bit0: 1-sleep, 0- wake. bit1: 0-bit0 invlid, 1-bit0 valid */
#define WL_PWR_PM_AWAKE_STATS_WAKE      0x02
#define WL_PWR_PM_AWAKE_STATS_ASLEEP    0x03
#define WL_PWR_PM_AWAKE_STATS_WAKE_MASK 0x03
 
/* WL_PWRSTATS_TYPE_PM_AWAKE Version 2 structures taken from 4324/43342 */
/* These structures are only to be used with 4324/43342 devices */
 
#define WL_STA_AWAKE_STATES_MAX_V2    30
#define WL_PMD_EVENT_MAX_V2        32
#define MAX_P2P_BSS_DTIM_PRD        4
 
/** WL_PWRSTATS_TYPE_PM_ACCUMUL structures. Data sent as part of pwrstats IOVAR */
typedef struct pm_accum_data_v1 {
   uint64    current_ts;
   uint64    pm_cnt;
   uint64    pm_dur;
   uint64    pm_last_entry_us;
   uint64    awake_cnt;
   uint64    awake_dur;
   uint64    awake_last_entry_us;
} pm_accum_data_v1_t;
 
typedef struct wl_pwr_pm_accum_stats_v1 {
   uint16 type;         /**< WL_PWRSTATS_TYPE_PM_ACCUMUL */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
   uint8 PAD[4];
   pm_accum_data_v1_t accum_data;
} wl_pwr_pm_accum_stats_v1_t;
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct ucode_dbg_v2 {
   uint32 macctrl;
   uint16 m_p2p_hps;
   uint16 m_p2p_bss_dtim_prd[MAX_P2P_BSS_DTIM_PRD];
   uint32 psmdebug[20];
   uint32 phydebug[20];
   uint32 psm_brc;
   uint32 ifsstat;
} BWL_POST_PACKED_STRUCT ucode_dbg_v2_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct pmalert_awake_data_v2 {
   uint32 curr_time;    /* ms */
   uint32 hw_macc;        /* HW maccontrol */
   uint32 sw_macc;        /* SW maccontrol */
   uint32 pm_dur;        /* Total sleep time in PM, msecs */
   uint32 mpc_dur;        /* Total sleep time in MPC, msecs */
 
   /* int32 drifts = remote - local; +ve drift => local-clk slow */
   int32 last_drift;    /* Most recent TSF drift from beacon */
   int32 min_drift;    /* Min TSF drift from beacon in magnitude */
   int32 max_drift;    /* Max TSF drift from beacon in magnitude */
 
   uint32 avg_drift;    /* Avg TSF drift from beacon */
 
   /* Wake history tracking */
   uint8  pmwake_idx;                   /* for stepping through pm_state */
   wlc_pm_debug_t pm_state[WL_STA_AWAKE_STATES_MAX_V2]; /* timestamped wake bits */
   uint32 pmd_event_wake_dur[WL_PMD_EVENT_MAX_V2];      /* cumulative usecs per wake reason */
   uint32 drift_cnt;    /* Count of drift readings over which avg_drift was computed */
   uint32    start_event_dur[WL_PMD_EVENT_MAX_V2]; /* start event-duration */
   ucode_dbg_v2_t ud;
   uint32 frts_time;    /* Cumulative ms spent in frts since driver load */
   uint32 frts_end_cnt;    /* No of times frts ended since driver load */
} BWL_POST_PACKED_STRUCT pmalert_awake_data_v2_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct pm_alert_data_v2 {
   uint32 version;
   uint32 length; /* Length of entire structure */
   uint32 reasons; /* reason(s) for pm_alert */
   /* Following fields are present only for reasons
    * PM_DUR_EXCEEDED, MPC_DUR_EXCEEDED & CONST_AWAKE_DUR_EXCEEDED
    */
   uint32 prev_stats_time;    /* msecs */
   uint32 prev_pm_dur;    /* msecs */
   uint32 prev_mpc_dur;    /* msecs */
   pmalert_awake_data_v2_t awake_data;
} BWL_POST_PACKED_STRUCT pm_alert_data_v2_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_pwr_pm_awake_status_v2 {
   uint16 type;         /* WL_PWRSTATS_TYPE_PM_AWAKE */
   uint16 len;         /* Up to 4K-1, top 4 bits are reserved */
 
   pmalert_awake_data_v2_t awake_data;
   uint32 frts_time;    /* Cumulative ms spent in frts since driver load */
   uint32 frts_end_cnt;    /* No of times frts ended since driver load */
} BWL_POST_PACKED_STRUCT wl_pwr_pm_awake_status_v2_t;
#include <packed_section_end.h>
 
/* Below are latest definitions from PHO25178RC100_BRANCH_6_50 */
/* wl_pwr_pm_awake_stats_v1_t is used for WL_PWRSTATS_TYPE_PM_AWAKE */
/* Use regs from d11.h instead of raw addresses for */
/* (at least) the chip independent registers */
typedef struct ucode_dbg_ext {
   uint32 x120;
   uint32 x124;
   uint32 x154;
   uint32 x158;
   uint32 x15c;
   uint32 x180;
   uint32 x184;
   uint32 x188;
   uint32 x18c;
   uint32 x1a0;
   uint32 x1a8;
   uint32 x1e0;
   uint32 scr_x14;
   uint32 scr_x2b;
   uint32 scr_x2c;
   uint32 scr_x2d;
   uint32 scr_x2e;
 
   uint16 x40a;
   uint16 x480;
   uint16 x490;
   uint16 x492;
   uint16 x4d8;
   uint16 x4b8;
   uint16 x4ba;
   uint16 x4bc;
   uint16 x4be;
   uint16 x500;
   uint16 x50e;
   uint16 x522;
   uint16 x546;
   uint16 x578;
   uint16 x602;
   uint16 x646;
   uint16 x648;
   uint16 x666;
   uint16 x670;
   uint16 x690;
   uint16 x692;
   uint16 x6a0;
   uint16 x6a2;
   uint16 x6a4;
   uint16 x6b2;
   uint16 x7c0;
 
   uint16 shm_x20;
   uint16 shm_x4a;
   uint16 shm_x5e;
   uint16 shm_x5f;
   uint16 shm_xaab;
   uint16 shm_x74a;
   uint16 shm_x74b;
   uint16 shm_x74c;
   uint16 shm_x74e;
   uint16 shm_x756;
   uint16 shm_x75b;
   uint16 shm_x7b9;
   uint16 shm_x7d4;
 
   uint16 shm_P2P_HPS;
   uint16 shm_P2P_intr[16];
   uint16 shm_P2P_perbss[48];
} ucode_dbg_ext_t;
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct pm_alert_data_v1 {
   uint32 version;
   uint32 length; /**< Length of entire structure */
   uint32 reasons; /**< reason(s) for pm_alert */
   /* Following fields are present only for reasons
    * PM_DUR_EXCEEDED, MPC_DUR_EXCEEDED & CONST_AWAKE_DUR_EXCEEDED
    */
   uint32 prev_stats_time;    /**< msecs */
   uint32 prev_pm_dur;    /**< msecs */
   uint32 prev_mpc_dur;    /**< msecs */
   pm_awake_data_v1_t awake_data;
   uint32    start_event_dur[WLC_PMD_EVENT_MAX_V1]; /**< start event-duration */
   ucode_dbg_v2_t ud;
   uint32 frts_time;    /**< Cumulative ms spent in frts since driver load */
   uint32 frts_end_cnt;    /**< No of times frts ended since driver load */
   ucode_dbg_ext_t ud_ext;
   uint32 prev_frts_dur; /**< ms */
} BWL_POST_PACKED_STRUCT pm_alert_data_v1_t;
#include <packed_section_end.h>
 
/* End of 43342/4324 v2 structure definitions */
 
/* Original bus structure is for HSIC */
 
typedef struct bus_metrics {
   uint32 suspend_ct;    /**< suspend count */
   uint32 resume_ct;    /**< resume count */
   uint32 disconnect_ct;    /**< disconnect count */
   uint32 reconnect_ct;    /**< reconnect count */
   uint32 active_dur;    /**< msecs in bus, usecs for user */
   uint32 suspend_dur;    /**< msecs in bus, usecs for user */
   uint32 disconnect_dur;    /**< msecs in bus, usecs for user */
} bus_metrics_t;
 
/** Bus interface info for USB/HSIC */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_pwr_usb_hsic_stats {
   uint16 type;         /**< WL_PWRSTATS_TYPE_USB_HSIC */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
 
   bus_metrics_t hsic;    /**< stats from hsic bus driver */
} BWL_POST_PACKED_STRUCT wl_pwr_usb_hsic_stats_t;
#include <packed_section_end.h>
 
/* PCIe Event counter tlv IDs */
enum pcie_cnt_xtlv_id {
   PCIE_CNT_XTLV_METRICS = 0x1,    /**< PCIe Bus Metrics */
   PCIE_CNT_XTLV_BUS_CNT = 0x2    /**< PCIe Bus counters */
};
 
typedef struct pcie_bus_metrics {
   uint32 d3_suspend_ct;    /**< suspend count */
   uint32 d0_resume_ct;    /**< resume count */
   uint32 perst_assrt_ct;    /**< PERST# assert count */
   uint32 perst_deassrt_ct;    /**< PERST# de-assert count */
   uint32 active_dur;    /**< msecs */
   uint32 d3_suspend_dur;    /**< msecs */
   uint32 perst_dur;    /**< msecs */
   uint32 l0_cnt;        /**< L0 entry count */
   uint32 l0_usecs;    /**< L0 duration in usecs */
   uint32 l1_cnt;        /**< L1 entry count */
   uint32 l1_usecs;    /**< L1 duration in usecs */
   uint32 l1_1_cnt;    /**< L1_1ss entry count */
   uint32 l1_1_usecs;    /**< L1_1ss duration in usecs */
   uint32 l1_2_cnt;    /**< L1_2ss entry count */
   uint32 l1_2_usecs;    /**< L1_2ss duration in usecs */
   uint32 l2_cnt;        /**< L2 entry count */
   uint32 l2_usecs;    /**< L2 duration in usecs */
   uint32 timestamp;    /**< Timestamp on when stats are collected */
   uint32 num_h2d_doorbell;    /**< # of doorbell interrupts - h2d */
   uint32 num_d2h_doorbell;    /**< # of doorbell interrupts - d2h */
   uint32 num_submissions; /**< # of submissions */
   uint32 num_completions; /**< # of completions */
   uint32 num_rxcmplt;    /**< # of rx completions */
   uint32 num_rxcmplt_drbl;    /**< of drbl interrupts for rx complt. */
   uint32 num_txstatus;    /**< # of tx completions */
   uint32 num_txstatus_drbl;    /**< of drbl interrupts for tx complt. */
   uint32 deepsleep_count; /**< # of times chip went to deepsleep */
   uint32 deepsleep_dur;   /**< # of msecs chip was in deepsleep */
   uint32 ltr_active_ct;    /**< # of times chip went to LTR ACTIVE */
   uint32 ltr_active_dur;    /**< # of msecs chip was in LTR ACTIVE */
   uint32 ltr_sleep_ct;    /**< # of times chip went to LTR SLEEP */
   uint32 ltr_sleep_dur;    /**< # of msecs chip was in LTR SLEEP */
} pcie_bus_metrics_t;
 
typedef struct pcie_cnt {
   uint32 ltr_state; /**< Current LTR state */
   uint32 l0_sr_cnt; /**< SR count during L0 */
   uint32 l2l3_sr_cnt; /**< SR count during L2L3 */
   uint32 d3_ack_sr_cnt; /**< srcount during last D3-ACK */
   uint32 d3_sr_cnt; /**< SR count during D3 */
   uint32 d3_info_start; /**< D3 INFORM received time */
   uint32 d3_info_enter_cnt; /**< # of D3 INFORM received */
   uint32 d3_cnt; /**< # of real D3 */
   uint32 d3_ack_sent_cnt; /**< # of D3 ACK sent count */
   uint32 d3_drop_cnt_event; /**< # of events dropped during D3 */
   uint32 d2h_req_q_len; /**< # of Packet pending in D2H request queue */
   uint32 hw_reason; /**< Last Host wake assert reason */
   uint32 hw_assert_cnt; /**< # of times Host wake Asserted */
   uint32 host_ready_cnt; /**< # of Host ready interrupts */
   uint32 hw_assert_reason_0; /**< timestamp when hw_reason is TRAP  */
   uint32 hw_assert_reason_1; /**< timestamp when hw_reason is WL_EVENT */
   uint32 hw_assert_reason_2; /**< timestamp when hw_reason is DATA */
   uint32 hw_assert_reason_3; /**< timestamp when hw_reason is DELAYED_WAKE */
   uint32 last_host_ready; /**< Timestamp of last Host ready */
   bool hw_asserted; /**< Flag to indicate if Host wake is Asserted */
   bool event_delivery_pend; /**< No resources to send event */
   uint16 pad; /**< Word alignment for scripts */
} pcie_cnt_t;
 
/** Bus interface info for PCIE */
typedef struct wl_pwr_pcie_stats {
   uint16 type;         /**< WL_PWRSTATS_TYPE_PCIE */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
   pcie_bus_metrics_t pcie;    /**< stats from pcie bus driver */
} wl_pwr_pcie_stats_t;
 
/** Scan information history per category */
typedef struct scan_data {
   uint32 count;        /**< Number of scans performed */
   uint32 dur;        /**< Total time (in us) used */
} scan_data_t;
 
typedef struct wl_pwr_scan_stats {
   uint16 type;         /**< WL_PWRSTATS_TYPE_SCAN */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
 
   /* Scan history */
   scan_data_t user_scans;      /**< User-requested scans: (i/e/p)scan */
   scan_data_t assoc_scans;  /**< Scans initiated by association requests */
   scan_data_t roam_scans;      /**< Scans initiated by the roam engine */
   scan_data_t pno_scans[8]; /**< For future PNO bucketing (BSSID, SSID, etc) */
   scan_data_t other_scans;  /**< Scan engine usage not assigned to the above */
} wl_pwr_scan_stats_t;
 
typedef struct wl_pwr_connect_stats {
   uint16 type;         /**< WL_PWRSTATS_TYPE_SCAN */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
 
   /* Connection (Association + Key exchange) data */
   uint32 count;    /**< Number of connections performed */
   uint32 dur;        /**< Total time (in ms) used */
} wl_pwr_connect_stats_t;
 
typedef struct wl_pwr_phy_stats {
   uint16 type;        /**< WL_PWRSTATS_TYPE_PHY */
   uint16 len;        /**< Up to 4K-1, top 4 bits are reserved */
   uint32 tx_dur;        /**< TX Active duration in us */
   uint32 rx_dur;        /**< RX Active duration in us */
} wl_pwr_phy_stats_t;
 
#ifdef WLAWDL
typedef struct wl_pwr_awdl_stats {
   uint16 type;        /**< WL_PWRSTATS_TYPE_AWDL */
   uint16 len;        /**< Up to 4K-1, top 4 bits are reserved */
   uint32 tx_dur;        /**< AWDL TX Active duration in usec */
   uint32 rx_dur;        /**< AWDL RX Active duration in usec */
   uint32 aw_dur;        /**< AWDL AW duration in msec */
   uint32 awpscan_dur; /**< AWDL pscans dur in msec */
} wl_pwr_awdl_stats_t;
#endif /* WLAWDL */
 
typedef struct wl_mimo_meas_metrics_v1 {
   uint16 type;
   uint16 len;
   /* Total time(us) idle in MIMO RX chain configuration */
   uint32 total_idle_time_mimo;
   /* Total time(us) idle in SISO  RX chain configuration */
   uint32 total_idle_time_siso;
   /* Total receive time (us) in SISO RX chain configuration */
   uint32 total_rx_time_siso;
   /* Total receive time (us) in MIMO RX chain configuration */
   uint32 total_rx_time_mimo;
   /* Total 1-chain transmit time(us) */
   uint32 total_tx_time_1chain;
   /* Total 2-chain transmit time(us) */
   uint32 total_tx_time_2chain;
   /* Total 3-chain transmit time(us) */
   uint32 total_tx_time_3chain;
} wl_mimo_meas_metrics_v1_t;
 
typedef struct wl_mimo_meas_metrics {
   uint16 type;
   uint16 len;
   /* Total time(us) idle in MIMO RX chain configuration */
   uint32 total_idle_time_mimo;
   /* Total time(us) idle in SISO  RX chain configuration */
   uint32 total_idle_time_siso;
   /* Total receive time (us) in SISO RX chain configuration */
   uint32 total_rx_time_siso;
   /* Total receive time (us) in MIMO RX chain configuration */
   uint32 total_rx_time_mimo;
   /* Total 1-chain transmit time(us) */
   uint32 total_tx_time_1chain;
   /* Total 2-chain transmit time(us) */
   uint32 total_tx_time_2chain;
   /* Total 3-chain transmit time(us) */
   uint32 total_tx_time_3chain;
   /* End of original, OCL fields start here */
   /* Total time(us) idle in ocl mode */
   uint32 total_idle_time_ocl;
   /* Total receive time (us) in ocl mode */
   uint32 total_rx_time_ocl;
   /* End of OCL fields, internal adjustment fields here */
   /* Total SIFS idle time in MIMO mode */
   uint32 total_sifs_time_mimo;
   /* Total SIFS idle time in SISO mode */
   uint32 total_sifs_time_siso;
} wl_mimo_meas_metrics_t;
 
typedef struct wl_pwr_slice_index {
   uint16 type;         /* WL_PWRSTATS_TYPE_SLICE_INDEX */
   uint16 len;
 
   uint32 slice_index;    /* Slice index for which stats are meant for */
} wl_pwr_slice_index_t;
 
typedef struct wl_pwr_tsync_stats {
   uint16 type;        /**< WL_PWRSTATS_TYPE_TSYNC */
   uint16 len;
   uint32 avb_uptime;    /**< AVB uptime in msec */
} wl_pwr_tsync_stats_t;
 
typedef struct wl_pwr_ops_stats {
   uint16 type;            /* WL_PWRSTATS_TYPE_OPS_STATS */
   uint16 len;            /* total length includes fixed fields */
   uint32 partial_ops_dur;        /* Total time(in usec) partial ops duration */
   uint32 full_ops_dur;        /* Total time(in usec) full ops duration */
} wl_pwr_ops_stats_t;
 
typedef struct wl_pwr_bcntrim_stats {
   uint16 type;            /* WL_PWRSTATS_TYPE_BCNTRIM_STATS */
   uint16 len;            /* total length includes fixed fields */
   uint8  associated;        /* STA is associated ? */
   uint8  slice_idx;        /* on which slice STA is associated */
   uint16 pad;            /* padding */
   uint32 slice_beacon_seen;    /* number of beacons seen on the Infra
                                * interface on this slice
                                */
   uint32 slice_beacon_trimmed;    /* number beacons actually trimmed on this slice */
   uint32 total_beacon_seen;    /* total number of beacons seen on the Infra interface */
   uint32 total_beacon_trimmed;    /* total beacons actually trimmed */
} wl_pwr_bcntrim_stats_t;
 
typedef struct wl_pwr_slice_index_band {
   uint16 type;            /* WL_PWRSTATS_TYPE_SLICE_INDEX_BAND_INFO */
   uint16 len;            /* Total length includes fixed fields */
   uint16 index;            /* Slice Index */
   int16  bandtype;        /* Slice Bandtype */
} wl_pwr_slice_index_band_t;
 
typedef struct wl_pwr_psbw_stats {
   uint16 type;            /* WL_PWRSTATS_TYPE_PSBW_STATS */
   uint16 len;            /* total length includes fixed fields */
   uint8  slice_idx;        /* on which slice STA is associated */
   uint8  pad[3];
   uint32 slice_enable_dur;    /* time(ms) psbw remains enabled on this slice */
   uint32 total_enable_dur;    /* time(ms) psbw remains enabled total */
} wl_pwr_psbw_stats_t;
 
/* ##### End of Power Stats section ##### */
 
/** IPV4 Arp offloads for ndis context */
#include <packed_section_start.h>
BWL_PRE_PACKED_STRUCT struct hostip_id {
   struct ipv4_addr ipa;
   uint8 id;
} BWL_POST_PACKED_STRUCT;
#include <packed_section_end.h>
 
/* Return values */
#define ND_REPLY_PEER        0x1    /**< Reply was sent to service NS request from peer */
#define ND_REQ_SINK        0x2    /**< Input packet should be discarded */
#define ND_FORCE_FORWARD    0X3    /**< For the dongle to forward req to HOST */
 
/** Neighbor Solicitation Response Offload IOVAR param */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct nd_param {
   struct ipv6_addr    host_ip[2];
   struct ipv6_addr    solicit_ip;
   struct ipv6_addr    remote_ip;
   uint8    host_mac[ETHER_ADDR_LEN];
   uint32    offload_id;
} BWL_POST_PACKED_STRUCT nd_param_t;
#include <packed_section_end.h>
 
typedef struct wl_pfn_roam_thresh {
   uint32 pfn_alert_thresh; /**< time in ms */
   uint32 roam_alert_thresh; /**< time in ms */
} wl_pfn_roam_thresh_t;
 
/* Reasons for wl_pmalert_t */
#define PM_DUR_EXCEEDED            (1<<0)
#define MPC_DUR_EXCEEDED        (1<<1)
#define ROAM_ALERT_THRESH_EXCEEDED    (1<<2)
#define PFN_ALERT_THRESH_EXCEEDED    (1<<3)
#define CONST_AWAKE_DUR_ALERT        (1<<4)
#define CONST_AWAKE_DUR_RECOVERY    (1<<5)
 
#define MIN_PM_ALERT_LEN 9
 
/** Data sent in EXCESS_PM_WAKE event */
#define WL_PM_ALERT_VERSION 3
 
/** This structure is for version 3; version 2 will be deprecated in by FW */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_pmalert {
   uint16 version;        /**< Version = 3 is TLV format */
   uint16 length;        /**< Length of entire structure */
   uint32 reasons;        /**< reason(s) for pm_alert */
   uint8 data[1];        /**< TLV data, a series of structures,
                * each starting with type and length.
                *
                * Padded as necessary so each section
                * starts on a 4-byte boundary.
                *
                * Both type and len are uint16, but the
                * upper nibble of length is reserved so
                * valid len values are 0-4095.
               */
} BWL_POST_PACKED_STRUCT wl_pmalert_t;
#include <packed_section_end.h>
 
#define NUM_P2P_BSS_UCODE_DBG          3
#define IDX_P2P_BSS_UCODE_DBG          12
#define NUM_PSM_PHY_DBG                20
 
/* Type values for the data section */
#define WL_PMALERT_FIXED    0    /**< struct wl_pmalert_fixed_t, fixed fields */
#define WL_PMALERT_PMSTATE    1    /**< struct wl_pmalert_pmstate_t, variable */
#define WL_PMALERT_EVENT_DUR    2    /**< struct wl_pmalert_event_dur_t, variable */
#define WL_PMALERT_UCODE_DBG    3    /**< struct wl_pmalert_ucode_dbg_v1, variable */
#define WL_PMALERT_PS_ALLOWED_HIST    4 /**< struct wl_pmalert_ps_allowed_history, variable */
#define WL_PMALERT_EXT_UCODE_DBG    5 /**< struct wl_pmalert_ext_ucode_dbg_t, variable */
#define WL_PMALERT_EPM_START_EVENT_DUR    6 /**< struct wl_pmalert_event_dur_t, variable */
#define WL_PMALERT_UCODE_DBG_V2        7 /**< struct wl_pmalert_ucode_dbg_v2, variable */
#define WL_PMALERT_FIXED_SC        8 /**< struct wl_pmalert_fixed_sc_t, fixed fields */
#define WL_PMALERT_UCODE_DBG_SC        9 /**< struct wl_pmalert_ucode_dbg_v2, variable */
 
typedef struct wl_pmalert_fixed {
   uint16 type;        /**< WL_PMALERT_FIXED */
   uint16 len;        /**< Up to 4K-1, top 4 bits are reserved */
   uint32 prev_stats_time;    /**< msecs */
   uint32 curr_time;    /**< ms */
   uint32 prev_pm_dur;    /**< msecs */
   uint32 pm_dur;        /**< Total sleep time in PM, msecs */
   uint32 prev_mpc_dur;    /**< msecs */
   uint32 mpc_dur;        /**< Total sleep time in MPC, msecs */
   uint32 hw_macc;        /**< HW maccontrol */
   uint32 sw_macc;        /**< SW maccontrol */
 
   /* int32 drifts = remote - local; +ve drift -> local-clk slow */
   int32 last_drift;    /**< Most recent TSF drift from beacon */
   int32 min_drift;    /**< Min TSF drift from beacon in magnitude */
   int32 max_drift;    /**< Max TSF drift from beacon in magnitude */
 
   uint32 avg_drift;    /**< Avg TSF drift from beacon */
   uint32 drift_cnt;    /**< Count of drift readings over which avg_drift was computed */
   uint32 frts_time;    /**< Cumulative ms spent in data frts since driver load */
   uint32 frts_end_cnt;    /**< No of times frts ended since driver load */
   uint32 prev_frts_dur;    /**< Data frts duration at start of pm-period */
   uint32 cal_dur;        /**< Cumulative ms spent in calibration */
   uint32 prev_cal_dur;    /**< cal duration at start of pm-period */
} wl_pmalert_fixed_t;
 
#define WL_PMALERT_SC_FLAG_SC_DOWN           (1u << 0u)
#define WL_PMALERT_SC_FLAG_SC_HIBERNATE      (1u << 1u)
 
typedef struct wl_pmalert_fixed_sc {
   uint16 type;            /* WL_PMALERT_FIXED_SC */
   uint16 len;             /* Up to 4K-1, top 4 bits are reserved */
   uint32 flags;
   uint32 prev_stats_time; /* msecs */
   uint32 curr_time;       /*  msecs */
   uint32 prev_pm_dur;     /* msecs */
   uint32 pm_dur;          /* Total sleep time in PM, msecs */
   uint32 win_down_time;   /* Total down time in the window in ms */
   uint32 hw_macc;         /* HW maccontrol */
   uint32 sw_macc;         /* SW maccontrol */
 
   /* int32 drifts = remote - local; +ve drift -> local-clk slow */
   int32 last_drift;   /* Most recent TSF drift from beacon */
   int32 min_drift;    /* Min TSF drift from beacon in magnitude */
   int32 max_drift;    /* Max TSF drift from beacon in magnitude */
   uint32 avg_drift;   /* Avg TSF drift from beacon */
   uint32 drift_cnt;   /* Count of drift readings over which avg_drift was computed */
 
   uint32 cal_dur;      /* Cumulative ms spent in calibration */
   uint32 prev_cal_dur; /* cal duration at start of pm-period */
} wl_pmalert_fixed_sc_t;
 
typedef struct wl_pmalert_pmstate {
   uint16 type;         /**< WL_PMALERT_PMSTATE */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
 
   uint8 pmwake_idx;   /**< for stepping through pm_state */
   uint8 pad[3];
   /* Array of pmstate; len of array is based on tlv len */
   wlc_pm_debug_t pmstate[1];
} wl_pmalert_pmstate_t;
 
typedef struct wl_pmalert_event_dur {
   uint16 type;         /**< WL_PMALERT_EVENT_DUR */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
 
   /* Array of event_dur, len of array is based on tlv len */
   uint32 event_dur[1];
} wl_pmalert_event_dur_t;
 
#include <packed_section_start.h>
BWL_PRE_PACKED_STRUCT struct wl_pmalert_ucode_dbg_v1 {
   uint16 type;         /* WL_PMALERT_UCODE_DBG */
   uint16 len;      /* Up to 4K-1, top 4 bits are reserved */
   uint32 macctrl;
   uint16 m_p2p_hps;
   uint32 psm_brc;
   uint32 ifsstat;
   uint16 m_p2p_bss_dtim_prd[MAX_P2P_BSS_DTIM_PRD];
   uint32 psmdebug[NUM_PSM_PHY_DBG];
   uint32 phydebug[NUM_PSM_PHY_DBG];
   uint16 M_P2P_BSS[NUM_P2P_BSS_UCODE_DBG][IDX_P2P_BSS_UCODE_DBG];
   uint16 M_P2P_PRE_TBTT[NUM_P2P_BSS_UCODE_DBG];
 
   /* Following is valid only for corerevs<40 */
   uint16 xmtfifordy;
 
   /* Following 3 are valid only for 11ac corerevs (>=40) */
   uint16 psm_maccommand;
   uint16 txe_status1;
   uint16 AQMFifoReady;
} BWL_POST_PACKED_STRUCT;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
BWL_PRE_PACKED_STRUCT struct wl_pmalert_ucode_dbg_v2 {
   uint16 type;         /**< WL_PMALERT_UCODE_DBG_V2 */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
   uint32 macctrl;
   uint16 m_p2p_hps;
   uint32 psm_brc;
   uint32 ifsstat;
   uint16 m_p2p_bss_dtim_prd[MAX_P2P_BSS_DTIM_PRD];
   uint32 psmdebug[NUM_PSM_PHY_DBG];
   uint32 phydebug[NUM_PSM_PHY_DBG];
   uint16 M_P2P_BSS[NUM_P2P_BSS_UCODE_DBG][IDX_P2P_BSS_UCODE_DBG];
   uint16 M_P2P_PRE_TBTT[NUM_P2P_BSS_UCODE_DBG];
 
   /* Following is valid only for corerevs<40 */
   uint16 xmtfifordy;
 
   /* Following 3 are valid only for 11ac corerevs (>=40) */
   uint16 psm_maccommand;
   uint16 txe_status1;
   uint32 AQMFifoReady;
} BWL_POST_PACKED_STRUCT;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
BWL_PRE_PACKED_STRUCT struct wl_pmalert_ucode_dbg_sc_v1 {
   uint16 type;         /**< WL_PMALERT_UCODE_DBG_SC */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
   /* ucode SHM and registers */
   uint32 macctrl;
   uint16 m_p2p_hps;
   uint32 psm_brc;
   uint32 ifsstat;
   uint16 m_p2p_bss_dtim_prd[MAX_P2P_BSS_DTIM_PRD];
   uint32 psmdebug[NUM_PSM_PHY_DBG];
   uint32 phydebug[NUM_PSM_PHY_DBG];
   uint16 M_P2P_BSS[NUM_P2P_BSS_UCODE_DBG][IDX_P2P_BSS_UCODE_DBG];
   uint16 M_P2P_PRE_TBTT[NUM_P2P_BSS_UCODE_DBG];
   uint16 psm_maccommand;
} BWL_POST_PACKED_STRUCT;
#include <packed_section_end.h>
 
typedef struct wlc_ps_debug {
   uint32 timestamp;         /**< timestamp in millisecond */
   uint32 ps_mask;             /**< reason(s) for disallowing ps */
} wlc_ps_debug_t;
 
typedef struct wl_pmalert_ps_allowed_hist {
   uint16 type;         /**< WL_PMALERT_PS_ALLOWED_HIST */
   uint16 len;         /**< Up to 4K-1, top 4 bits are reserved */
   uint32 ps_allowed_start_idx;
   /* Array of ps_debug, len of array is based on tlv len */
   wlc_ps_debug_t ps_debug[1];
} wl_pmalert_ps_allowed_hist_t;
 
/* Structures and constants used for "vndr_ie" IOVar interface */
#define VNDR_IE_CMD_LEN        4    /**< length of the set command string:
                    * "add", "del" (+ NUL)
                    */
 
#define VNDR_IE_INFO_HDR_LEN    (sizeof(uint32))
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint32 pktflag;            /**< bitmask indicating which packet(s) contain this IE */
   vndr_ie_t vndr_ie_data;        /**< vendor IE data */
} BWL_POST_PACKED_STRUCT vndr_ie_info_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   int32 iecount;            /**< number of entries in the vndr_ie_list[] array */
   vndr_ie_info_t vndr_ie_list[1];    /**< variable size list of vndr_ie_info_t structs */
} BWL_POST_PACKED_STRUCT vndr_ie_buf_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   char cmd[VNDR_IE_CMD_LEN];    /**< vndr_ie IOVar set command : "add", "del" + NUL */
   vndr_ie_buf_t vndr_ie_buffer;    /**< buffer containing Vendor IE list information */
} BWL_POST_PACKED_STRUCT vndr_ie_setbuf_t;
#include <packed_section_end.h>
 
/** tag_ID/length/value_buffer tuple */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint8    id;
   uint8    len;
   uint8    data[1];
} BWL_POST_PACKED_STRUCT tlv_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint32 pktflag;            /**< bitmask indicating which packet(s) contain this IE */
   tlv_t ie_data;        /**< IE data */
} BWL_POST_PACKED_STRUCT ie_info_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   int32 iecount;            /**< number of entries in the ie_list[] array */
   ie_info_t ie_list[1];    /**< variable size list of ie_info_t structs */
} BWL_POST_PACKED_STRUCT ie_buf_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   char cmd[VNDR_IE_CMD_LEN];    /**< ie IOVar set command : "add" + NUL */
   ie_buf_t ie_buffer;    /**< buffer containing IE list information */
} BWL_POST_PACKED_STRUCT ie_setbuf_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint32 pktflag;        /**< bitmask indicating which packet(s) contain this IE */
   uint8 id;        /**< IE type */
} BWL_POST_PACKED_STRUCT ie_getbuf_t;
#include <packed_section_end.h>
 
/* structures used to define format of wps ie data from probe requests */
/* passed up to applications via iovar "prbreq_wpsie" */
typedef struct sta_prbreq_wps_ie_hdr {
   struct ether_addr staAddr;
   uint16 ieLen;
} sta_prbreq_wps_ie_hdr_t;
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct sta_prbreq_wps_ie_data {
   sta_prbreq_wps_ie_hdr_t hdr;
   uint8 ieData[1];
} BWL_POST_PACKED_STRUCT sta_prbreq_wps_ie_data_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct sta_prbreq_wps_ie_list {
   uint32 totLen;
   uint8 ieDataList[1];
} BWL_POST_PACKED_STRUCT sta_prbreq_wps_ie_list_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint32 flags;
   chanspec_t chanspec;            /**< txpwr report for this channel */
   chanspec_t local_chanspec;        /**< channel on which we are associated */
   uint8 local_max;            /**< local max according to the AP */
   uint8 local_constraint;            /**< local constraint according to the AP */
   int8  antgain[2];            /**< Ant gain for each band - from SROM */
   uint8 rf_cores;                /**< count of RF Cores being reported */
   uint8 est_Pout[4];            /**< Latest tx power out estimate per RF chain */
   uint8 est_Pout_act[4]; /**< Latest tx power out estimate per RF chain w/o adjustment */
   uint8 est_Pout_cck;            /**< Latest CCK tx power out estimate */
   uint8 tx_power_max[4];            /**< Maximum target power among all rates */
   uint32 tx_power_max_rate_ind[4];  /**< Index of the rate with the max target power */
   int8 sar;                /**< SAR limit for display by wl executable */
   int8 channel_bandwidth;        /**< 20, 40 or 80 MHz bandwidth? */
   uint8 version;                /**< Version of the data format wlu <--> driver */
   uint8 display_core;            /**< Displayed curpower core */
   int8 target_offsets[4];        /**< Target power offsets for current rate per core */
   uint32 last_tx_ratespec;    /**< Ratespec for last transmition */
   uint32 user_target;        /**< user limit */
   uint32 ppr_len;        /**< length of each ppr serialization buffer */
   int8 SARLIMIT[MAX_STREAMS_SUPPORTED];
   uint8  pprdata[1];        /**< ppr serialization buffer */
} BWL_POST_PACKED_STRUCT tx_pwr_rpt_t;
 
typedef BWL_PRE_PACKED_STRUCT struct {
   uint32 flags;
   chanspec_t chanspec;            /**< txpwr report for this channel */
   chanspec_t local_chanspec;        /**< channel on which we are associated */
   uint8 local_max;            /**< local max according to the AP */
   uint8 local_constraint;            /**< local constraint according to the AP */
   int8  pad[2];                /**< unused */
   uint8 rf_cores;                /**< count of RF Cores being reported */
   uint8 est_Pout[4];            /**< Latest tx power out estimate per RF chain */
   uint8 est_Pout_act[4]; /**< Latest tx power out estimate per RF chain w/o adjustment */
   uint8 est_Pout_cck;            /**< Latest CCK tx power out estimate */
   uint8 tx_power_max[4];            /**< Maximum target power among all rates */
   uint32 tx_power_max_rate_ind[4];  /**< Index of the rate with the max target power */
   int8 sar;                /**< SAR limit for display by wl executable */
   int8 channel_bandwidth;        /**< 20, 40 or 80 MHz bandwidth? */
   uint8 version;                /**< Version of the data format wlu <--> driver */
   uint8 display_core;            /**< Displayed curpower core */
   int8 target_offsets[4];        /**< Target power offsets for current rate per core */
   uint32 last_tx_ratespec;    /**< Ratespec for last transmition */
   uint32 user_target;        /**< user limit */
   uint32 ppr_len;        /**< length of each ppr serialization buffer */
   int8 SARLIMIT[MAX_STREAMS_SUPPORTED];
   int8  antgain[3];            /**< Ant gain for each band - from SROM */
   uint8  pprdata[1];        /**< ppr serialization buffer */
} BWL_POST_PACKED_STRUCT tx_pwr_rpt_v2_t;
#include <packed_section_end.h>
 
typedef struct tx_pwr_ru_rate_info {
   uint16 version;
   uint16 ru_alloc;
   uint16 mcs;
   uint16 nss;
   uint16 num_he_ltf_syms;
   uint16 ldpc;
   uint16 gi;
   uint16 txmode;
   uint16 dcm;
   uint16 tx_chain;
} tx_pwr_ru_rate_info_t;
 
#define TX_PWR_RU_RATE_INFO_VER        1
 
/* TLV ID for curpower report, ID < 63 is reserved for ppr module */
typedef enum tx_pwr_tlv_id {
   TX_PWR_RPT_RU_RATE_INFO_ID = 64
} tx_pwr_tlv_id_t;
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   struct ipv4_addr    ipv4_addr;
   struct ether_addr nexthop;
} BWL_POST_PACKED_STRUCT ibss_route_entry_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint32 num_entry;
   ibss_route_entry_t route_entry[1];
} BWL_POST_PACKED_STRUCT ibss_route_tbl_t;
#include <packed_section_end.h>
 
#define MAX_IBSS_ROUTE_TBL_ENTRY    64
 
#define TXPWR_TARGET_VERSION  0
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   int32 version;        /**< version number */
   chanspec_t chanspec;    /**< txpwr report for this channel */
   int8 txpwr[WL_STA_ANT_MAX]; /**< Max tx target power, in qdb */
   uint8 rf_cores;        /**< count of RF Cores being reported */
} BWL_POST_PACKED_STRUCT txpwr_target_max_t;
#include <packed_section_end.h>
 
#define BSS_PEER_INFO_PARAM_CUR_VER    0
/** Input structure for IOV_BSS_PEER_INFO */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT    struct {
   uint16            version;
   struct    ether_addr ea;    /**< peer MAC address */
} BWL_POST_PACKED_STRUCT bss_peer_info_param_t;
#include <packed_section_end.h>
 
#define BSS_PEER_INFO_CUR_VER        0
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint16            version;
   struct ether_addr    ea;
   int32            rssi;
   uint32            tx_rate;    /**< current tx rate */
   uint32            rx_rate;    /**< current rx rate */
   wl_rateset_t        rateset;    /**< rateset in use */
   uint32            age;        /**< age in seconds */
} BWL_POST_PACKED_STRUCT bss_peer_info_t;
#include <packed_section_end.h>
 
#define BSS_PEER_LIST_INFO_CUR_VER    0
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint16            version;
   uint16            bss_peer_info_len;    /**< length of bss_peer_info_t */
   uint32            count;            /**< number of peer info */
   bss_peer_info_t        peer_info[1];        /**< peer info */
} BWL_POST_PACKED_STRUCT bss_peer_list_info_t;
#include <packed_section_end.h>
 
#define BSS_PEER_LIST_INFO_FIXED_LEN OFFSETOF(bss_peer_list_info_t, peer_info)
 
#define AIBSS_BCN_FORCE_CONFIG_VER_0    0
 
/** structure used to configure AIBSS beacon force xmit */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint16  version;
   uint16    len;
   uint32 initial_min_bcn_dur;    /**< dur in ms to check a bcn in bcn_flood period */
   uint32 min_bcn_dur;    /**< dur in ms to check a bcn after bcn_flood period */
   uint32 bcn_flood_dur; /**< Initial bcn xmit period in ms */
} BWL_POST_PACKED_STRUCT aibss_bcn_force_config_t;
#include <packed_section_end.h>
 
#define AIBSS_TXFAIL_CONFIG_VER_0    0
#define AIBSS_TXFAIL_CONFIG_VER_1    1
#define AIBSS_TXFAIL_CONFIG_CUR_VER        AIBSS_TXFAIL_CONFIG_VER_1
 
/** structure used to configure aibss tx fail event */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct {
   uint16  version;
   uint16  len;
   uint32 bcn_timeout;     /**< dur in seconds to receive 1 bcn */
   uint32 max_tx_retry;     /**< no of consecutive no acks to send txfail event */
   uint32 max_atim_failure; /**< no of consecutive atim failure */
} BWL_POST_PACKED_STRUCT aibss_txfail_config_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_aibss_if {
   uint16 version;
   uint16 len;
   uint32 flags;
   struct ether_addr addr;
   chanspec_t chspec;
} BWL_POST_PACKED_STRUCT wl_aibss_if_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wlc_ipfo_route_entry {
   struct ipv4_addr ip_addr;
   struct ether_addr nexthop;
} BWL_POST_PACKED_STRUCT wlc_ipfo_route_entry_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wlc_ipfo_route_tbl {
   uint32 num_entry;
   wlc_ipfo_route_entry_t route_entry[1];
} BWL_POST_PACKED_STRUCT wlc_ipfo_route_tbl_t;
#include <packed_section_end.h>
 
/* Version of wlc_btc_stats_t structure.
 * Increment whenever a change is made to wlc_btc_stats_t
 */
#define BTCX_STATS_VER_4 4
typedef struct wlc_btc_stats_v4 {
   uint16 version; /* version number of struct */
   uint16 valid; /* Size of this struct */
   uint32 stats_update_timestamp;    /* tStamp when data is updated. */
   uint32 btc_status; /* Hybrid/TDM indicator: Bit2:Hybrid, Bit1:TDM,Bit0:CoexEnabled */
   uint32 bt_req_type_map; /* BT Antenna Req types since last stats sample */
   uint32 bt_req_cnt; /* #BT antenna requests since last stats sampl */
   uint32 bt_gnt_cnt; /* #BT antenna grants since last stats sample */
   uint32 bt_gnt_dur; /* usec BT owns antenna since last stats sample */
   uint16 bt_abort_cnt; /* #Times WL was preempted due to BT since WL up */
   uint16 bt_rxf1ovfl_cnt; /* #Time PSNULL retry count exceeded since WL up */
   uint16 bt_latency_cnt; /* #Time ucode high latency detected since WL up */
   uint16 bt_succ_pm_protect_cnt; /* successful PM protection */
   uint16 bt_succ_cts_cnt; /* successful CTS2A protection */
   uint16 bt_wlan_tx_preempt_cnt; /* WLAN TX Preemption */
   uint16 bt_wlan_rx_preempt_cnt; /* WLAN RX Preemption */
   uint16 bt_ap_tx_after_pm_cnt; /* AP TX even after PM protection */
   uint16 bt_peraud_cumu_gnt_cnt; /* Grant cnt for periodic audio */
   uint16 bt_peraud_cumu_deny_cnt; /* Deny cnt for periodic audio */
   uint16 bt_a2dp_cumu_gnt_cnt; /* Grant cnt for A2DP */
   uint16 bt_a2dp_cumu_deny_cnt; /* Deny cnt for A2DP */
   uint16 bt_sniff_cumu_gnt_cnt; /* Grant cnt for Sniff */
   uint16 bt_sniff_cumu_deny_cnt; /* Deny cnt for Sniff */
   uint16 bt_dcsn_map; /* Accumulated decision bitmap once Ant grant */
   uint16 bt_dcsn_cnt; /* Accumulated decision bitmap counters once Ant grant */
   uint16 bt_a2dp_hiwat_cnt; /* Ant grant by a2dp high watermark */
   uint16 bt_datadelay_cnt; /* Ant grant by acl/a2dp datadelay */
   uint16 bt_crtpri_cnt; /* Ant grant by critical BT task */
   uint16 bt_pri_cnt; /* Ant grant by high BT task */
   uint16 a2dpbuf1cnt;    /* Ant request with a2dp buffercnt 1 */
   uint16 a2dpbuf2cnt;    /* Ant request with a2dp buffercnt 2 */
   uint16 a2dpbuf3cnt;    /* Ant request with a2dp buffercnt 3 */
   uint16 a2dpbuf4cnt;    /* Ant request with a2dp buffercnt 4 */
   uint16 a2dpbuf5cnt;    /* Ant request with a2dp buffercnt 5 */
   uint16 a2dpbuf6cnt;    /* Ant request with a2dp buffercnt 6 */
   uint16 a2dpbuf7cnt;    /* Ant request with a2dp buffercnt 7 */
   uint16 a2dpbuf8cnt;    /* Ant request with a2dp buffercnt 8 */
   uint16 antgrant_lt10ms; /* Ant grant duration cnt 0~10ms */
   uint16 antgrant_lt30ms; /* Ant grant duration cnt 10~30ms */
   uint16 antgrant_lt60ms; /* Ant grant duration cnt 30~60ms */
   uint16 antgrant_ge60ms; /* Ant grant duration cnt 60~ms */
} wlc_btc_stats_v4_t;
 
#define BTCX_STATS_VER_3 3
 
typedef struct wlc_btc_stats_v3 {
   uint16 version; /* version number of struct */
   uint16 valid; /* Size of this struct */
   uint32 stats_update_timestamp;    /* tStamp when data is updated. */
   uint32 btc_status; /* Hybrid/TDM indicator: Bit2:Hybrid, Bit1:TDM,Bit0:CoexEnabled */
   uint32 bt_req_type_map; /* BT Antenna Req types since last stats sample */
   uint32 bt_req_cnt; /* #BT antenna requests since last stats sampl */
   uint32 bt_gnt_cnt; /* #BT antenna grants since last stats sample */
   uint32 bt_gnt_dur; /* usec BT owns antenna since last stats sample */
   uint16 bt_abort_cnt; /* #Times WL was preempted due to BT since WL up */
   uint16 bt_rxf1ovfl_cnt; /* #Time PSNULL retry count exceeded since WL up */
   uint16 bt_latency_cnt; /* #Time ucode high latency detected since WL up */
   uint16 rsvd; /* pad to align struct to 32bit bndry     */
   uint16 bt_succ_pm_protect_cnt; /* successful PM protection */
   uint16 bt_succ_cts_cnt; /* successful CTS2A protection */
   uint16 bt_wlan_tx_preempt_cnt; /* WLAN TX Preemption */
   uint16 bt_wlan_rx_preempt_cnt; /* WLAN RX Preemption */
   uint16 bt_ap_tx_after_pm_cnt; /* AP TX even after PM protection */
   uint16 bt_peraud_cumu_gnt_cnt; /* Grant cnt for periodic audio */
   uint16 bt_peraud_cumu_deny_cnt; /* Deny cnt for periodic audio */
   uint16 bt_a2dp_cumu_gnt_cnt; /* Grant cnt for A2DP */
   uint16 bt_a2dp_cumu_deny_cnt; /* Deny cnt for A2DP */
   uint16 bt_sniff_cumu_gnt_cnt; /* Grant cnt for Sniff */
   uint16 bt_sniff_cumu_deny_cnt; /* Deny cnt for Sniff */
   uint8 pad; /* Padding */
   uint8 slice_index; /* Slice to report */
} wlc_btc_stats_v3_t;
 
#define BTCX_STATS_VER_2 2
 
typedef struct wlc_btc_stats_v2 {
   uint16 version; /* version number of struct */
   uint16 valid; /* Size of this struct */
   uint32 stats_update_timestamp;    /* tStamp when data is updated. */
   uint32 btc_status; /* Hybrid/TDM indicator: Bit2:Hybrid, Bit1:TDM,Bit0:CoexEnabled */
   uint32 bt_req_type_map; /* BT Antenna Req types since last stats sample */
   uint32 bt_req_cnt; /* #BT antenna requests since last stats sampl */
   uint32 bt_gnt_cnt; /* #BT antenna grants since last stats sample */
   uint32 bt_gnt_dur; /* usec BT owns antenna since last stats sample */
   uint16 bt_abort_cnt; /* #Times WL was preempted due to BT since WL up */
   uint16 bt_rxf1ovfl_cnt; /* #Time PSNULL retry count exceeded since WL up */
   uint16 bt_latency_cnt; /* #Time ucode high latency detected since WL up */
   uint16 rsvd; /* pad to align struct to 32bit bndry     */
} wlc_btc_stats_v2_t;
 
/* Durations for each bt task in millisecond */
#define WL_BTCX_DURSTATS_VER_1 (1u)
typedef struct wlc_btcx_durstats_v1 {
   uint16 version;            /* version number of struct */
   uint16 valid;            /* validity of this struct */
   uint32 stats_update_timestamp;    /* tStamp when data is updated */
   uint16 bt_acl_dur;        /* acl duration in ms */
   uint16 bt_sco_dur;        /* sco duration in ms */
   uint16 bt_esco_dur;        /* esco duration in ms */
   uint16 bt_a2dp_dur;        /* a2dp duration in ms */
   uint16 bt_sniff_dur;        /* sniff duration in ms */
   uint16 bt_pscan_dur;        /* page scan duration in ms */
   uint16 bt_iscan_dur;        /* inquiry scan duration in ms */
   uint16 bt_page_dur;        /* paging duration in ms */
   uint16 bt_inquiry_dur;        /* inquiry duration in ms */
   uint16 bt_mss_dur;        /* mss duration in ms */
   uint16 bt_park_dur;        /* park duration in ms */
   uint16 bt_rssiscan_dur;        /* rssiscan duration in ms */
   uint16 bt_iscan_sco_dur;    /* inquiry scan sco duration in ms */
   uint16 bt_pscan_sco_dur;    /* page scan sco duration in ms */
   uint16 bt_tpoll_dur;        /* tpoll duration in ms */
   uint16 bt_sacq_dur;        /* sacq duration in ms */
   uint16 bt_sdata_dur;        /* sdata duration in ms */
   uint16 bt_rs_listen_dur;    /* rs listen duration in ms */
   uint16 bt_rs_burst_dur;        /* rs brust duration in ms */
   uint16 bt_ble_adv_dur;        /* ble adv duration in ms */
   uint16 bt_ble_scan_dur;        /* ble scan duration in ms */
   uint16 bt_ble_init_dur;        /* ble init duration in ms */
   uint16 bt_ble_conn_dur;        /* ble connection duration in ms */
   uint16 bt_task_lmp_dur;        /* lmp duration in ms */
   uint16 bt_esco_retran_dur;    /* esco retransmission duration in ms */
   uint16 bt_task26_dur;        /* task26 duration in ms */
   uint16 bt_task27_dur;        /* task27 duration in ms */
   uint16 bt_task28_dur;        /* task28 duration in ms */
   uint16 bt_task_pred_dur;    /* prediction task duration in ms */
   uint16 bt_multihid_dur;        /* multihid duration in ms */
} wlc_btcx_durstats_v1_t;
 
#define WL_IPFO_ROUTE_TBL_FIXED_LEN 4
#define WL_MAX_IPFO_ROUTE_TBL_ENTRY    64
 
   /* Global ASSERT Logging */
#define ASSERTLOG_CUR_VER    0x0100
#define MAX_ASSRTSTR_LEN    64
 
   typedef struct assert_record {
       uint32 time;
       uint8 seq_num;
       int8 str[MAX_ASSRTSTR_LEN];
   } assert_record_t;
 
   typedef struct assertlog_results {
       uint16 version;
       uint16 record_len;
       uint32 num;
       assert_record_t logs[1];
   } assertlog_results_t;
 
#define LOGRRC_FIX_LEN    8
#define IOBUF_ALLOWED_NUM_OF_LOGREC(type, len) ((len - LOGRRC_FIX_LEN)/sizeof(type))
/* BCMWAPI_WAI */
#define IV_LEN 16 /* same as SMS4_WPI_PN_LEN */
   struct wapi_sta_msg_t
   {
       uint16    msg_type;
       uint16    datalen;
       uint8    vap_mac[6];
       uint8    reserve_data1[2];
       uint8    sta_mac[6];
       uint8    reserve_data2[2];
       uint8    gsn[IV_LEN];
       uint8    wie[TLV_BODY_LEN_MAX + TLV_HDR_LEN]; /* 257 */
       uint8    pad[3]; /* padding for alignment */
   };
/* #endif BCMWAPI_WAI */
   /* chanim acs record */
   typedef struct {
       uint8 valid;
       uint8 trigger;
       chanspec_t selected_chspc;
       int8 bgnoise;
       uint32 glitch_cnt;
       uint8 ccastats;
       uint8 chan_idle;
       uint32 timestamp;
   } chanim_acs_record_t;
 
   typedef struct {
       chanim_acs_record_t acs_record[CHANIM_ACS_RECORD];
       uint8 count;
       uint32 timestamp;
   } wl_acs_record_t;
 
#define WL_CHANIM_STATS_V2 2
#define CCASTATS_V2_MAX 9
typedef struct chanim_stats_v2 {
   uint32 glitchcnt;               /**< normalized as per second count */
   uint32 badplcp;                 /**< normalized as per second count */
   uint8 ccastats[CCASTATS_V2_MAX];   /**< normalized as 0-255 */
   int8 bgnoise;                   /**< background noise level (in dBm) */
   chanspec_t chanspec;            /**< ctrl chanspec of the interface */
   uint32 timestamp;               /**< time stamp at which the stats are collected */
   uint32 bphy_glitchcnt;          /**< normalized as per second count */
   uint32 bphy_badplcp;            /**< normalized as per second count */
   uint8 chan_idle;                /**< normalized as 0~255 */
   uint8 PAD[3];
} chanim_stats_v2_t;
 
typedef struct chanim_stats {
   uint32 glitchcnt;               /**< normalized as per second count */
   uint32 badplcp;                 /**< normalized as per second count */
   uint8 ccastats[CCASTATS_MAX];   /**< normalized as 0-255 */
   int8 bgnoise;                   /**< background noise level (in dBm) */
   uint8 pad_1[11 - CCASTATS_MAX];
   chanspec_t chanspec;            /**< ctrl chanspec of the interface */
   uint8 pad_2[2];
   uint32 timestamp;               /**< time stamp at which the stats are collected */
   uint32 bphy_glitchcnt;          /**< normalized as per second count */
   uint32 bphy_badplcp;            /**< normalized as per second count */
   uint8 chan_idle;                /**< normalized as 0~255 */
   uint8 PAD[3];
} chanim_stats_t;
 
#define WL_CHANIM_STATS_VERSION 3
typedef struct {
   uint32 buflen;
   uint32 version;
   uint32 count;
   chanim_stats_t stats[1];
} wl_chanim_stats_t;
 
#define WL_SC_CHANIM_STATS_V1     1u
/* sc chanim interface stats */
typedef struct sc_chanim_stats_v1 {
   uint32 stats_ms;        /* duraion for which stats are collected, in ms */
   chanspec_t chanspec;
   uint16 PAD;
   uint32 sc_only_rx_dur;        /* rx only on sc, in ms */
   uint32 sc_rx_mc_rx_dur;        /* Rx on SC when MC is active, in ms */
   uint32 sc_rx_ac_rx_dur;        /* Rx on SC when AC is active, in ms */
   uint32 sc_rx_mc_tx_dur;        /* sc rx with MC tx, in ms */
   uint32 sc_rx_ac_bt_tx_dur;    /* sc rx with AC-BT tx, in ms */
   uint32 sc_rx_bt_rx_dur;        /* sc rx when BT Main is active, in ms */
   uint32 sc_rx_btsc_rx_dur;    /* BT sc and wlan SC rx is active, in ms */
} sc_chanim_stats_v1_t;
 
typedef struct {
   uint32 version;
   uint32 length;
   uint8 flags;    /* flags: to print the stats,
            * WL_CHANIM_COUNT_ONE ==> Query stats for Home channel,
            * WL_CHANIM_COUNT_ALL ==> Query stats for all channels
            */
   uint8 id;    /* Module id, to know which module has sent the stats
            * SC_CHANIM_ID_SCAN ==> For SCAN
            * SC_CHANIM_ID_STA ==> For STA
            */
   uint8 count;    /* o/p: Count of channels for which stats needs to be displayed.
            * This value is number of channels supported in particular locale when
            * flags is WL_CHANIM_COUNT_ALL, one when flag is
            * WL_CHANIM_COUNT_ONE
            */
   uint8 PAD;
   sc_chanim_stats_v1_t sc_stats[1];
} wl_chanim_sc_stats_v1_t;
 
/* WL_CHANIM_SC_STATS_FIXED_LEN: when we change size of any field above sc_stats, this macro
 * needs versioning. At present it uses offset of v1, which is same for all versions so far
 */
#define WL_CHANIM_SC_STATS_FIXED_LEN OFFSETOF(wl_chanim_sc_stats_v1_t, sc_stats)
#define WL_CHANIM_STATS_FIXED_LEN OFFSETOF(wl_chanim_stats_t, stats)
 
#define WL_SC_CHANIM_STATS_V2     2u
/* sc chanim interface stats */
typedef struct sc_chanim_stats_v2 {
   uint32 stats_ms;        /* duraion for which stats are collected, in ms */
   chanspec_t chanspec;
   uint16 PAD;
   uint32 sc_only_rx_dur;        /* rx only on sc, in ms */
   uint32 sc_rx_mc_rx_dur;        /* Rx on SC when MC is active, in ms */
   uint32 sc_rx_ac_rx_dur;        /* Rx on SC when AC is active, in ms */
   uint32 sc_rx_mc_tx_dur;        /* sc rx with MC tx, in ms */
   uint32 sc_rx_ac_bt_tx_dur;    /* sc rx with AC-BT tx, in ms */
   uint32 sc_rx_bt_rx_dur;        /* sc rx when BT Main is active, in ms */
   uint32 sc_btle_overlap_dur;    /* wlsc was awake and btsc le scan overlapped, in ms */
   uint32 sc_btpage_overlap_dur;    /* wlsc was awake and btsc page scan overlapped, in ms */
   uint32 sc_btle_blnk_dur;    /* wlauxtx blanked btsc le scan, in ms */
   uint32 sc_btpage_blnk_dur;    /* wlauxtx blanked btsc page scan, in ms */
} sc_chanim_stats_v2_t;
 
typedef struct {
   uint32 version;
   uint32 length;
   uint8 flags;    /* flags: to print the stats,
            * WL_CHANIM_COUNT_ONE ==> Query stats for Home channel,
            * WL_CHANIM_COUNT_ALL ==> Query stats for all channels
            */
   uint8 id;    /* Module id, to know which module has sent the stats
            * SC_CHANIM_ID_SCAN ==> For SCAN
            * SC_CHANIM_ID_STA ==> For STA
            */
   uint8 count;    /* o/p: Count of channels for which stats needs to be displayed.
            * This value is number of channels supported in particular locale when
            * flags is WL_CHANIM_COUNT_ALL, one when flag is
            * WL_CHANIM_COUNT_ONE
            */
   uint8 PAD;
   sc_chanim_stats_v2_t sc_stats[1];
} wl_chanim_sc_stats_v2_t;
 
#define WL_SC_CHANIM_STATS_V3     3u
/* sc chanim interface stats */
typedef struct sc_chanim_stats_v3 {
   uint32 stats_ms;        /* duraion for which stats are collected, in ms */
   chanspec_t chanspec;
   uint16 PAD;
   uint32 sc_only_rx_dur;        /* rx only on sc, in ms */
   uint32 sc_rx_mc_rx_dur;        /* Rx on SC when MC is active, in ms */
   uint32 sc_rx_ac_rx_dur;        /* Rx on SC when AC is active, in ms */
   uint32 sc_rx_mc_tx_dur;        /* sc rx with MC tx, in ms */
   uint32 sc_rx_ac_bt_tx_dur;    /* sc rx with AC-BT tx, in ms */
   uint32 sc_rx_bt_rx_dur;        /* sc rx when BT Main is active, in ms */
   uint32 sc_btle_overlap_dur;    /* wlsc was awake and btsc le scan overlapped, in ms */
   uint32 sc_btpage_overlap_dur;    /* wlsc was awake and btsc page scan overlapped, in ms */
   uint32 sc_btle_blnk_dur;    /* wlauxtx blanked btsc le scan, in ms */
   uint32 sc_btpage_blnk_dur;    /* wlauxtx blanked btsc page scan, in ms */
   uint32 ac_btle_overlap_dur;    /* wlaux was awake and btsc le scan overlapped, in ms */
   uint32 ac_btpage_overlap_dur;    /* wlaux was awake and btsc page scan overlapped, in ms */
} sc_chanim_stats_v3_t;
 
typedef struct {
   uint32 version;
   uint32 length;
   uint8 flags;    /* flags: to print the stats,
            * WL_CHANIM_COUNT_ONE ==> Query stats for Home channel,
            * WL_CHANIM_COUNT_ALL ==> Query stats for all channels
            */
   uint8 id;    /* Module id, to know which module has sent the stats
            * SC_CHANIM_ID_SCAN ==> For SCAN
            * SC_CHANIM_ID_STA ==> For STA
            */
   uint8 count;    /* o/p: Count of channels for which stats needs to be displayed.
            * This value is number of channels supported in particular locale when
            * flags is WL_CHANIM_COUNT_ALL, one when flag is
            * WL_CHANIM_COUNT_ONE
            */
   uint8 PAD;
   sc_chanim_stats_v3_t sc_stats[1];
} wl_chanim_sc_stats_v3_t;
 
#define WL_SC_CHANIM_STATS_V4     4u
/* sc chanim interface stats */
typedef struct sc_chanim_stats_v4 {
   uint32 stats_ms;        /* duraion for which stats are collected, in ms */
   chanspec_t chanspec;
   uint16 PAD;
   uint32 sc_only_rx_dur;        /* rx only on sc, in ms */
   uint32 sc_rx_mc_rx_dur;        /* Rx on SC when MC is active, in ms */
   uint32 sc_rx_ac_rx_dur;        /* Rx on SC when AC is active, in ms */
   uint32 sc_rx_mc_tx_dur;        /* sc rx with MC tx, in ms */
   uint32 sc_rx_ac_bt_tx_dur;    /* sc rx with AC-BT tx, in ms */
   uint32 sc_rx_bt_rx_dur;        /* sc rx when BT Main is active, in ms */
   uint32 sc_btle_overlap_dur;    /* wlsc was awake and btsc le scan overlapped, in ms */
   uint32 sc_btpage_overlap_dur;    /* wlsc was awake and btsc page scan overlapped, in ms */
   uint32 ac_btle_blnk_dur;    /* wlauxtx blanked btsc le scan, in ms */
   uint32 ac_btpage_blnk_dur;    /* wlauxtx blanked btsc page scan, in ms */
   uint32 ac_btle_overlap_dur;    /* wlaux was awake and btsc le scan overlapped, in ms */
   uint32 ac_btpage_overlap_dur;    /* wlaux was awake and btsc page scan overlapped, in ms */
   uint32 timestamp;        /* Time when stats last updated */
} sc_chanim_stats_v4_t;
 
typedef struct {
   uint32 version;
   uint32 length;
   uint8 flags;    /* flags: to print the stats,
            * WL_CHANIM_COUNT_ONE ==> Query stats for Home channel,
            * WL_CHANIM_COUNT_ALL ==> Query stats for all channels
            */
   uint8 id;    /* Module id, to know which module has sent the stats
            * SC_CHANIM_ID_SCAN ==> For SCAN
            * SC_CHANIM_ID_STA ==> For STA
            */
   uint8 count;    /* o/p: Count of channels for which stats needs to be displayed.
            * This value is number of channels supported in particular locale when
            * flags is WL_CHANIM_COUNT_ALL, one when flag is
            * WL_CHANIM_COUNT_ONE
            */
   uint8 PAD;
   sc_chanim_stats_v4_t sc_stats[1];
} wl_chanim_sc_stats_v4_t;
 
#define WL_SC_CHANIM_STATS_V5     5u
/* sc chanim interface stats */
typedef struct sc_chanim_stats_v5 {
   uint32 stats_ms;        /* duraion for which stats are collected, in ms */
   chanspec_t chanspec;
   uint16 sc_btrx_trans_cnt;    /* BT RX transitions */
   uint32 sc_only_rx_dur;        /* rx only on sc, in ms */
   uint32 sc_rx_mc_rx_dur;        /* Rx on SC when MC is active, in ms */
   uint32 sc_rx_ac_rx_dur;        /* Rx on SC when AC is active, in ms */
   uint32 sc_rx_mc_tx_dur;        /* sc rx with MC tx, in ms */
   uint32 sc_rx_ac_bt_tx_dur;    /* sc rx with AC-BT tx, in ms */
   uint32 sc_rx_bt_rx_dur;        /* sc rx when BT Main is active, in ms */
   uint32 sc_btle_overlap_dur;    /* wlsc was awake and btsc le scan overlapped, in ms */
   uint32 sc_btpage_overlap_dur;    /* wlsc was awake and btsc page scan overlapped, in ms */
   uint32 ac_btle_blnk_dur;    /* wlauxtx blanked btsc le scan, in ms */
   uint32 ac_btpage_blnk_dur;    /* wlauxtx blanked btsc page scan, in ms */
   uint32 ac_btle_overlap_dur;    /* wlaux was awake and btsc le scan overlapped, in ms */
   uint32 ac_btpage_overlap_dur;    /* wlaux was awake and btsc page scan overlapped, in ms */
   uint32 timestamp;        /* Time when stats last updated */
} sc_chanim_stats_v5_t;
 
typedef struct {
   uint32 version;
   uint32 length;
   uint8 flags;    /* flags: to print the stats,
            * WL_CHANIM_COUNT_ONE ==> Query stats for Home channel,
            * WL_CHANIM_COUNT_ALL ==> Query stats for all channels
            */
   uint8 id;    /* Module id, to know which module has sent the stats
            * SC_CHANIM_ID_SCAN ==> For SCAN
            * SC_CHANIM_ID_STA ==> For STA
            */
   uint8 count;    /* o/p: Count of channels for which stats needs to be displayed.
            * This value is number of channels supported in particular locale when
            * flags is WL_CHANIM_COUNT_ALL, one when flag is
            * WL_CHANIM_COUNT_ONE
            */
   uint8 PAD;
   sc_chanim_stats_v5_t sc_stats[1];
} wl_chanim_sc_stats_v5_t;
 
/* sc_chanim periodic ecounters structs for WL_IFSTATS_XTLV_SC_CHANIM_PERIODIC_STATS
 *  [similar to wl_chanim_sc_stats_vX_t, but constrained in size due to its known periodicity
 *  of reporting]
 */
#define WLC_SC_CHANIM_PERIODIC_STATS_V2    (2u)
#define WLC_SC_STATS_MAX_BANDS_V1    2u
 
typedef struct sc_chanim_stats_perband_periodic_v2 {
   uint8    pad[3];
   uint8    band_id;        /* band for which stats reported; 0:5G,1:2G */
   uint16    sc_only_rx_dur;        /* rx only on sc, in ms */
   uint16    sc_rx_mc_rx_dur;    /* Rx on SC when MC is active, in ms */
   uint16    sc_rx_ac_rx_dur;    /* Rx on SC when AC is active, in ms */
   uint16    sc_rx_mc_tx_dur;    /* sc rx with MC tx, in ms */
   uint16    sc_rx_ac_bt_tx_dur;    /* sc rx with AC-BT tx, in ms */
   uint16    sc_rx_bt_rx_dur;    /* sc rx when BT Main is active, in ms */
   uint16    sc_btle_overlap_dur;    /* wlsc was awake and btsc le scan overlapped, in ms */
   uint16    sc_btpage_overlap_dur;    /* wlsc was awake and btsc page scan overlapped, in ms */
   uint16    sc_btle_blnk_dur;    /* wlauxtx blanked btsc le scan, in ms */
   uint16    sc_btpage_blnk_dur;    /* wlauxtx blanked btsc page scan, in ms */
} sc_chanim_stats_perband_periodic_v2_t;
 
typedef struct wl_chanim_sc_periodic_stats_v2 {
   uint16    ver;
   uint16    len;
   uint8    pad[3];
   uint8    count;    /* number of sc_stats below */
   /* per band accum stats */
   sc_chanim_stats_perband_periodic_v2_t sc_stats[WLC_SC_STATS_MAX_BANDS_V1];
} wl_chanim_sc_periodic_stats_v2_t;
 
#define WLC_SC_CHANIM_PERIODIC_STATS_V3    (3u)
 
typedef struct sc_chanim_stats_perband_periodic_v3 {
   uint8    pad[3];
   uint8    band_id;        /* band for which stats reported; 0:5G,1:2G */
   uint16    sc_only_rx_dur;        /* rx only on sc, in ms */
   uint16    sc_rx_mc_rx_dur;    /* Rx on SC when MC is active, in ms */
   uint16    sc_rx_ac_rx_dur;    /* Rx on SC when AC is active, in ms */
   uint16    sc_rx_mc_tx_dur;    /* sc rx with MC tx, in ms */
   uint16    sc_rx_ac_bt_tx_dur;    /* sc rx with AC-BT tx, in ms */
   uint16    sc_rx_bt_rx_dur;    /* sc rx when BT Main is active, in ms */
   uint16    sc_btle_overlap_dur;    /* wlsc was awake and btsc le scan overlapped, in ms */
   uint16    sc_btpage_overlap_dur;    /* wlsc was awake and btsc page scan overlapped, in ms */
   uint16    sc_btle_blnk_dur;    /* wlauxtx blanked btsc le scan, in ms */
   uint16    sc_btpage_blnk_dur;    /* wlauxtx blanked btsc page scan, in ms */
   uint16    ac_btle_overlap_dur;    /* wlaux was awake and btsc le scan overlapped, in ms */
   uint16    ac_btpage_overlap_dur;    /* wlaux was awake and btsc page scan overlapped, in ms */
} sc_chanim_stats_perband_periodic_v3_t;
 
typedef struct wl_chanim_sc_periodic_stats_v3 {
   uint16    ver;
   uint16    len;
   uint8    pad[3];
   uint8    count;    /* number of sc_stats below */
   /* per band accum stats */
   sc_chanim_stats_perband_periodic_v3_t sc_stats[WLC_SC_STATS_MAX_BANDS_V1];
} wl_chanim_sc_periodic_stats_v3_t;
 
/** Noise measurement metrics. */
#define NOISE_MEASURE_KNOISE    0x1
 
/** scb probe parameter */
typedef struct {
   uint32 scb_timeout;
   uint32 scb_activity_time;
   uint32 scb_max_probe;
} wl_scb_probe_t;
 
/* structure/defines for selective mgmt frame (smf) stats support */
 
#define SMFS_VERSION 1
/** selected mgmt frame (smf) stats element */
typedef struct wl_smfs_elem {
   uint32 count;
   uint16 code;  /**< SC or RC code */
   uint8 PAD[2];
} wl_smfs_elem_t;
 
typedef struct wl_smf_stats {
   uint32 version;
   uint16 length;    /**< reserved for future usage */
   uint8 type;
   uint8 codetype;
   uint32 ignored_cnt;
   uint32 malformed_cnt;
   uint32 count_total; /**< count included the interested group */
   wl_smfs_elem_t elem[1];
} wl_smf_stats_t;
 
#define WL_SMFSTATS_FIXED_LEN OFFSETOF(wl_smf_stats_t, elem);
 
enum {
   SMFS_CODETYPE_SC,
   SMFS_CODETYPE_RC
};
 
typedef enum smfs_type {
   SMFS_TYPE_AUTH,
   SMFS_TYPE_ASSOC,
   SMFS_TYPE_REASSOC,
   SMFS_TYPE_DISASSOC_TX,
   SMFS_TYPE_DISASSOC_RX,
   SMFS_TYPE_DEAUTH_TX,
   SMFS_TYPE_DEAUTH_RX,
   SMFS_TYPE_MAX
} smfs_type_t;
 
/* #ifdef PHYMON */
 
#define PHYMON_VERSION 1
 
typedef struct wl_phycal_core_state {
   /* Tx IQ/LO calibration coeffs */
   int16 tx_iqlocal_a;
   int16 tx_iqlocal_b;
   int8 tx_iqlocal_ci;
   int8 tx_iqlocal_cq;
   int8 tx_iqlocal_di;
   int8 tx_iqlocal_dq;
   int8 tx_iqlocal_ei;
   int8 tx_iqlocal_eq;
   int8 tx_iqlocal_fi;
   int8 tx_iqlocal_fq;
 
   /** Rx IQ calibration coeffs */
   int16 rx_iqcal_a;
   int16 rx_iqcal_b;
 
   uint8 tx_iqlocal_pwridx; /**< Tx Power Index for Tx IQ/LO calibration */
   uint8 PAD[3];
   uint32 papd_epsilon_table[64]; /**< PAPD epsilon table */
   int16 papd_epsilon_offset; /**< PAPD epsilon offset */
   uint8 curr_tx_pwrindex; /**< Tx power index */
   int8 idle_tssi; /**< Idle TSSI */
   int8 est_tx_pwr; /**< Estimated Tx Power (dB) */
   int8 est_rx_pwr; /**< Estimated Rx Power (dB) from RSSI */
   uint16 rx_gaininfo; /**< Rx gain applied on last Rx pkt */
   uint16 init_gaincode; /**< initgain required for ACI */
   int8 estirr_tx;
   int8 estirr_rx;
} wl_phycal_core_state_t;
 
typedef struct wl_phycal_state {
   int32 version;
   int8 num_phy_cores; /**< number of cores */
   int8 curr_temperature; /**< on-chip temperature sensor reading */
   chanspec_t chspec; /**< channspec for this state */
   uint8 aci_state; /**< ACI state: ON/OFF */
   uint8 PAD;
   uint16 crsminpower; /**< crsminpower required for ACI */
   uint16 crsminpowerl; /**< crsminpowerl required for ACI */
   uint16 crsminpoweru; /**< crsminpoweru required for ACI */
   wl_phycal_core_state_t phycal_core[1];
} wl_phycal_state_t;
 
#define WL_PHYCAL_STAT_FIXED_LEN OFFSETOF(wl_phycal_state_t, phycal_core)
/* endif PHYMON */
 
/** discovery state */
typedef struct wl_p2p_disc_st {
   uint8 state;    /**< see state */
   uint8 PAD;
   chanspec_t chspec;    /**< valid in listen state */
   uint16 dwell;    /**< valid in listen state, in ms */
} wl_p2p_disc_st_t;
 
/** scan request */
typedef struct wl_p2p_scan {
   uint8 type;        /**< 'S' for WLC_SCAN, 'E' for "escan" */
   uint8 reserved[3];
   /* scan or escan parms... */
} wl_p2p_scan_t;
 
/** i/f request */
typedef struct wl_p2p_if {
   struct ether_addr addr;
   uint8 type;    /**< see i/f type */
   uint8 PAD;
   chanspec_t chspec;    /**< for p2p_ifadd GO */
} wl_p2p_if_t;
 
/** i/f query */
typedef struct wl_p2p_ifq {
   uint32 bsscfgidx;
   char ifname[BCM_MSG_IFNAME_MAX];
} wl_p2p_ifq_t;
 
/** OppPS & CTWindow */
typedef struct wl_p2p_ops {
   uint8 ops;    /**< 0: disable 1: enable */
   uint8 ctw;    /**< >= 10 */
} wl_p2p_ops_t;
 
/** absence and presence request */
typedef struct wl_p2p_sched_desc {
   uint32 start;
   uint32 interval;
   uint32 duration;
   uint32 count;    /**< see count */
} wl_p2p_sched_desc_t;
 
typedef struct wl_p2p_sched {
   uint8 type;    /**< see schedule type */
   uint8 action;    /**< see schedule action */
   uint8 option;    /**< see schedule option */
   uint8 PAD;
   wl_p2p_sched_desc_t desc[1];
} wl_p2p_sched_t;
 
typedef struct wl_p2p_wfds_hash {
   uint32    advt_id;
   uint16    nw_cfg_method;
   uint8    wfds_hash[6];
   uint8    name_len;
   uint8    service_name[MAX_WFDS_SVC_NAME_LEN];
   uint8    PAD[3];
} wl_p2p_wfds_hash_t;
 
typedef struct wl_p2p_config_params {
   uint16        enable;            /**< 0: disable 1: enable */
   uint16        chanspec;        /* GO chanspec */
   wlc_ssid_t    ssid;            /* SSID */
} wl_p2p_config_params_t;
 
typedef struct wl_bcmdcs_data {
   uint32 reason;
   chanspec_t chspec;
   uint8    PAD[2];
} wl_bcmdcs_data_t;
/* ifdef EXT_STA */
/**
 * Format of IHV data passed to OID_DOT11_NIC_SPECIFIC_EXTENSION.
 */
typedef struct _IHV_NIC_SPECIFIC_EXTENSION {
   uint8            oui[4];     /**< vendor specific OUI value */
   uint32            event;      /**< event code */
   uint8            ihvData[1];    /**< ihv data */
} IHV_NIC_SPECIFIC_EXTENSION, *PIHV_NIC_SPECIFIC_EXTENSION;
#define IHV_NIC_SPECIFIC_EXTENTION_HEADER    OFFSETOF(IHV_NIC_SPECIFIC_EXTENSION, ihvData[0])
/* EXT_STA */
/** NAT configuration */
typedef struct {
   uint32 ipaddr;        /**< interface ip address */
   uint32 ipaddr_mask;    /**< interface ip address mask */
   uint32 ipaddr_gateway;    /**< gateway ip address */
   uint8 mac_gateway[6];    /**< gateway mac address */
   uint8    PAD[2];
   uint32 ipaddr_dns;    /**< DNS server ip address, valid only for public if */
   uint8 mac_dns[6];    /**< DNS server mac address,  valid only for public if */
   uint8 GUID[38];        /**< interface GUID */
} nat_if_info_t;
 
typedef struct {
   uint32 op;        /**< operation code */
   uint8 pub_if;        /**< set for public if, clear for private if */
   uint8    PAD[3];
   nat_if_info_t if_info;    /**< interface info */
} nat_cfg_t;
 
typedef struct {
   int32 state;    /**< NAT state returned */
} nat_state_t;
 
typedef struct flush_txfifo {
   uint32 txfifobmp;
   uint32 hwtxfifoflush;
   struct ether_addr ea;
   uint8    PAD[2];
} flush_txfifo_t;
 
enum {
   SPATIAL_MODE_2G_IDX = 0,
   SPATIAL_MODE_5G_LOW_IDX,
   SPATIAL_MODE_5G_MID_IDX,
   SPATIAL_MODE_5G_HIGH_IDX,
   SPATIAL_MODE_5G_UPPER_IDX,
   SPATIAL_MODE_MAX_IDX
};
 
#define WLC_TXCORE_MAX        4    /**< max number of txcore supports */
#define WLC_TXCORE_MAX_OLD    2    /**< backward compatibilty for TXCAL */
#define WLC_SUBBAND_MAX        4    /**< max number of sub-band supports */
typedef struct {
   uint8    band2g[WLC_TXCORE_MAX];
   uint8    band5g[WLC_SUBBAND_MAX][WLC_TXCORE_MAX];
} sar_limit_t;
 
#define MAX_NUM_TXCAL_MEAS 128
#define MAX_NUM_PWR_STEP 40
#define TXCAL_IOVAR_VERSION    0x1
 
#define TXCAL_GAINSWEEP_VER (TXCAL_GAINSWEEP_VERSION_V2)
#define TXCAL_GAINSWEEP_VERSION_V2 2
 
/* Below macro defines the latest txcal iovar version updated */
/* This macro also reflects in the 'txcal_ver' iovar */
#define TXCAL_IOVAR_LATEST TXCAL_GAINSWEEP_VER
 
/* below are used for bphy/ofdm separated LSC */
#define TXCAL_PWR_BPHY    0
#define TXCAL_PWR_OFDM    1
 
typedef struct wl_txcal_meas_percore {
   uint16 tssi[MAX_NUM_TXCAL_MEAS];
   int16 pwr[MAX_NUM_TXCAL_MEAS];
} wl_txcal_meas_percore_t;
 
typedef struct wl_txcal_meas_ncore {
   uint16 version;
   uint8 valid_cnt;
   uint8 num_core;
   wl_txcal_meas_percore_t txcal_percore[1];
} wl_txcal_meas_ncore_t;
 
typedef struct wl_txcal_power_tssi_percore {
   int16 tempsense;
   int16 pwr_start;
   uint8 pwr_start_idx;
   uint8 num_entries;
   uint16 pad;
   uint8 tssi[MAX_NUM_PWR_STEP];
} wl_txcal_power_tssi_percore_t;
 
typedef struct wl_txcal_power_tssi_ncore {
   uint16 version;
   uint8 set_core;
   uint8 channel;
   uint8 num_core;
   uint8 gen_tbl;
   uint8 ofdm;
   uint8 pad;
   wl_txcal_power_tssi_percore_t tssi_percore[WLC_TXCORE_MAX];
} wl_txcal_power_tssi_ncore_t;
 
typedef struct wl_txcal_meas {
   uint16 tssi[WLC_TXCORE_MAX][MAX_NUM_TXCAL_MEAS];
   int16 pwr[WLC_TXCORE_MAX][MAX_NUM_TXCAL_MEAS];
   uint8 valid_cnt;
   uint8 PAD;
} wl_txcal_meas_t;
 
typedef struct wl_txcal_meas_old {
   uint16 tssi[WLC_TXCORE_MAX_OLD][MAX_NUM_TXCAL_MEAS];
   int16 pwr[WLC_TXCORE_MAX_OLD][MAX_NUM_TXCAL_MEAS];
   uint8 valid_cnt;
   uint8 PAD;
} wl_txcal_meas_old_t;
 
typedef struct wl_txcal_power_tssi {
   uint8 set_core;
   uint8 channel;
   int16 tempsense[WLC_TXCORE_MAX];
   int16 pwr_start[WLC_TXCORE_MAX];
   uint8 pwr_start_idx[WLC_TXCORE_MAX];
   uint8 num_entries[WLC_TXCORE_MAX];
   uint8 tssi[WLC_TXCORE_MAX][MAX_NUM_PWR_STEP];
   uint8 gen_tbl;
   uint8 ofdm;
} wl_txcal_power_tssi_t;
 
typedef struct wl_txcal_power_tssi_old {
   uint8 set_core;
   uint8 channel;
   int16 tempsense[WLC_TXCORE_MAX_OLD];
   int16 pwr_start[WLC_TXCORE_MAX_OLD];
   uint8 pwr_start_idx[WLC_TXCORE_MAX_OLD];
   uint8 num_entries[WLC_TXCORE_MAX_OLD];
   uint8 tssi[WLC_TXCORE_MAX_OLD][MAX_NUM_PWR_STEP];
   uint8 gen_tbl;
   uint8 ofdm;
} wl_txcal_power_tssi_old_t;
 
typedef struct wl_olpc_pwr {
   uint16 version;
   uint8 core;
   uint8 channel;
   int16 tempsense;
   uint8 olpc_idx;
   uint8 ofdm;
} wl_olpc_pwr_t;
 
typedef struct wl_rfem_temp_vdet_temp {
   uint8    vdet_fem_t1;
   int8    rfem_temp_t1;
   uint8    vdet_fem_t2;
   int8    rfem_temp_t2;
} wl_rfem_temp_vdet_temp_t;
 
typedef struct wl_rfem_temp_vin_tssi {
   uint16    vin_chip_v1;
   int16    tssi_chip_v1;
   uint16    vin_chip_v2;
   int16    tssi_chip_v2;
} wl_rfem_temp_vin_tssi_t;
 
typedef struct wl_txcal_tempsense {
   uint16 version;
   uint8 valid_cnt;
   uint8 core;
   int16 ref_temperature;
   int16 meas_temperature;
   wl_rfem_temp_vdet_temp_t vdet_temp;
   wl_rfem_temp_vin_tssi_t vin_tssi;
} wl_txcal_tempsense_t;
 
/** IOVAR "mempool" parameter. Used to retrieve a list of memory pool statistics. */
typedef struct wl_mempool_stats {
   int32 num;        /**< Number of memory pools */
   bcm_mp_stats_t s[1];    /**< Variable array of memory pool stats. */
} wl_mempool_stats_t;
 
typedef struct {
   uint32 ipaddr;
   uint32 ipaddr_netmask;
   uint32 ipaddr_gateway;
} nwoe_ifconfig_t;
 
/* Both powersel_params and lpc_params are used by IOVAR lpc_params.
 * The powersel_params is replaced by lpc_params in later WLC versions.
 */
typedef struct powersel_params {
   /* LPC Params exposed via IOVAR */
   int32        tp_ratio_thresh;  /**< Throughput ratio threshold */
   uint8        rate_stab_thresh; /**< Thresh for rate stability based on nupd */
   uint8        pwr_stab_thresh; /**< Number of successes before power step down */
   uint8        pwr_sel_exp_time; /**< Time lapse for expiry of database */
   uint8        PAD;
} powersel_params_t;
 
#define WL_LPC_PARAMS_VER_2    2
#define WL_LPC_PARAMS_CURRENT_VERSION WL_LPC_PARAMS_VER_2
 
typedef struct lpc_params {
   uint16        version;
   uint16        length;
   /* LPC Params exposed via IOVAR */
   uint8        rate_stab_thresh; /**< Thresh for rate stability based on nupd */
   uint8        pwr_stab_thresh; /**< Number of successes before power step down */
   uint8        lpc_exp_time; /**< Time lapse for expiry of database */
   uint8        pwrup_slow_step; /**< Step size for slow step up */
   uint8        pwrup_fast_step; /**< Step size for fast step up */
   uint8        pwrdn_slow_step; /**< Step size for slow step down */
} lpc_params_t;
 
/* tx pkt delay statistics */
#define    SCB_RETRY_SHORT_DEF    7    /**< Default Short retry Limit */
#define WLPKTDLY_HIST_NBINS    16    /**< number of bins used in the Delay histogram */
 
/** structure to store per-AC delay statistics */
typedef struct scb_delay_stats {
   uint32 txmpdu_lost;    /**< number of MPDUs lost */
   uint32 txmpdu_cnt[SCB_RETRY_SHORT_DEF]; /**< retry times histogram */
   uint32 delay_sum[SCB_RETRY_SHORT_DEF]; /**< cumulative packet latency */
   uint32 delay_min;    /**< minimum packet latency observed */
   uint32 delay_max;    /**< maximum packet latency observed */
   uint32 delay_avg;    /**< packet latency average */
   uint32 delay_hist[WLPKTDLY_HIST_NBINS];    /**< delay histogram */
   uint32 delay_count;    /**< minimum number of time period units before
               consequent packet delay events can be generated
               */
   uint32 prev_txmpdu_cnt;    /**< Previous value of txmpdu_cnt[] during last iteration */
   uint32 prev_delay_sum;    /**< Previous value of delay_sum[] during last iteration */
} scb_delay_stats_t;
 
/** structure for txdelay event */
typedef struct txdelay_event {
   uint8                status;
   uint8                PAD[3];
   int32                rssi;
   chanim_stats_t        chanim_stats;
   scb_delay_stats_t    delay_stats[AC_COUNT];
} txdelay_event_t;
 
/** structure for txdelay parameters */
typedef struct txdelay_params {
   uint16    ratio;    /**< Avg Txdelay Delta */
   uint8    cnt;    /**< Sample cnt */
   uint8    period;    /**< Sample period */
   uint8    tune;    /**< Debug */
   uint8    PAD;
} txdelay_params_t;
#define MAX_TXDELAY_STATS_SCBS 6
#define TXDELAY_STATS_VERSION 1
 
enum {
   TXDELAY_STATS_PARTIAL_RESULT = 0,
   TXDELAY_STATS_FULL_RESULT = 1
};
 
typedef struct scb_total_delay_stats {
   struct  ether_addr ea;
   uint8   pad[2];
   scb_delay_stats_t dlystats[AC_COUNT];
} scb_total_delay_stats_t;
 
typedef struct txdelay_stats {
   uint32  version;
   uint32  full_result;    /* 0:Partial, 1:full */
   uint32  scb_cnt;        /* in:requested, out:returned */
   scb_total_delay_stats_t scb_delay_stats[1];
} txdelay_stats_t;
 
#define WL_TXDELAY_STATS_FIXED_SIZE \
   (sizeof(txdelay_stats_t)+(MAX_TXDELAY_STATS_SCBS-1)*sizeof(scb_total_delay_stats_t))
enum {
   WNM_SERVICE_DMS = 1,
   WNM_SERVICE_FMS = 2,
   WNM_SERVICE_TFS = 3
};
 
/** Definitions for WNM/NPS TCLAS */
typedef struct wl_tclas {
   uint8 user_priority;
   uint8 fc_len;
   dot11_tclas_fc_t fc;
} wl_tclas_t;
 
#define WL_TCLAS_FIXED_SIZE    OFFSETOF(wl_tclas_t, fc)
 
typedef struct wl_tclas_list {
   uint32 num;
   wl_tclas_t tclas[];
} wl_tclas_list_t;
 
/** Definitions for WNM/NPS Traffic Filter Service */
typedef struct wl_tfs_req {
   uint8 tfs_id;
   uint8 tfs_actcode;
   uint8 tfs_subelem_id;
   uint8 send;
} wl_tfs_req_t;
 
typedef struct wl_tfs_filter {
   uint8 status;            /**< Status returned by the AP */
   uint8 tclas_proc;        /**< TCLAS processing value (0:and, 1:or)  */
   uint8 tclas_cnt;        /**< count of all wl_tclas_t in tclas array */
   uint8 tclas[1];            /**< VLA of wl_tclas_t */
} wl_tfs_filter_t;
#define WL_TFS_FILTER_FIXED_SIZE    OFFSETOF(wl_tfs_filter_t, tclas)
 
typedef struct wl_tfs_fset {
   struct ether_addr ea;        /**< Address of AP/STA involved with this filter set */
   uint8 tfs_id;            /**< TFS ID field chosen by STA host */
   uint8 status;            /**< Internal status TFS_STATUS_xxx */
   uint8 actcode;            /**< Action code DOT11_TFS_ACTCODE_xxx */
   uint8 token;            /**< Token used in last request frame */
   uint8 notify;            /**< Notify frame sent/received because of this set */
   uint8 filter_cnt;        /**< count of all wl_tfs_filter_t in filter array */
   uint8 filter[1];        /**< VLA of wl_tfs_filter_t */
} wl_tfs_fset_t;
#define WL_TFS_FSET_FIXED_SIZE        OFFSETOF(wl_tfs_fset_t, filter)
 
enum {
   TFS_STATUS_DISABLED = 0,    /**< TFS filter set disabled by user */
   TFS_STATUS_DISABLING = 1,    /**< Empty request just sent to AP */
   TFS_STATUS_VALIDATED = 2,    /**< Filter set validated by AP (but maybe not enabled!) */
   TFS_STATUS_VALIDATING = 3,    /**< Filter set just sent to AP */
   TFS_STATUS_NOT_ASSOC = 4,    /**< STA not associated */
   TFS_STATUS_NOT_SUPPORT = 5,    /**< TFS not supported by AP */
   TFS_STATUS_DENIED = 6,        /**< Filter set refused by AP (=> all sets are disabled!) */
};
 
typedef struct wl_tfs_status {
   uint8 fset_cnt;            /**< count of all wl_tfs_fset_t in fset array */
   wl_tfs_fset_t fset[1];        /**< VLA of wl_tfs_fset_t */
} wl_tfs_status_t;
 
typedef struct wl_tfs_set {
   uint8 send;        /**< Immediatly register registered sets on AP side */
   uint8 tfs_id;        /**< ID of a specific set (existing or new), or nul for all */
   uint8 actcode;        /**< Action code for this filter set */
   uint8 tclas_proc;    /**< TCLAS processing operator for this filter set */
} wl_tfs_set_t;
 
typedef struct wl_tfs_term {
   uint8 del;            /**< Delete internal set once confirmation received */
   uint8 tfs_id;            /**< ID of a specific set (existing), or nul for all */
} wl_tfs_term_t;
 
#define DMS_DEP_PROXY_ARP (1 << 0)
 
/* Definitions for WNM/NPS Directed Multicast Service */
enum {
   DMS_STATUS_DISABLED     = 0,    /**< DMS desc disabled by user */
   DMS_STATUS_ACCEPTED     = 1,    /**< Request accepted by AP */
   DMS_STATUS_NOT_ASSOC    = 2,    /**< STA not associated */
   DMS_STATUS_NOT_SUPPORT  = 3,    /**< DMS not supported by AP */
   DMS_STATUS_DENIED       = 4,    /**< Request denied by AP */
   DMS_STATUS_TERM         = 5,    /**< Request terminated by AP */
   DMS_STATUS_REMOVING     = 6,    /**< Remove request just sent */
   DMS_STATUS_ADDING       = 7,    /**< Add request just sent */
   DMS_STATUS_ERROR        = 8,    /**< Non compliant AP behvior */
   DMS_STATUS_IN_PROGRESS  = 9,    /**< Request just sent */
   DMS_STATUS_REQ_MISMATCH = 10,    /**< Conditions for sending DMS req not met */
   DMS_STATUS_TIMEOUT      = 11    /**< Request Time out */
};
 
typedef struct wl_dms_desc {
   uint8 user_id;
   uint8 status;
   uint8 token;
   uint8 dms_id;
   uint8 tclas_proc;
   uint8 mac_len;        /**< length of all ether_addr in data array, 0 if STA */
   uint8 tclas_len;    /**< length of all wl_tclas_t in data array */
   uint8 data[1];        /**< VLA of 'ether_addr' and 'wl_tclas_t' (in this order ) */
} wl_dms_desc_t;
 
#define WL_DMS_DESC_FIXED_SIZE    OFFSETOF(wl_dms_desc_t, data)
 
typedef struct wl_dms_status {
   uint32 cnt;
   wl_dms_desc_t desc[1];
} wl_dms_status_t;
 
typedef struct wl_dms_set {
   uint8 send;
   uint8 user_id;
   uint8 tclas_proc;
} wl_dms_set_t;
 
typedef struct wl_dms_term {
   uint8 del;
   uint8 user_id;
} wl_dms_term_t;
 
typedef struct wl_service_term {
   uint8 service;
   union {
       wl_dms_term_t dms;
   } u;
} wl_service_term_t;
 
/** Definitions for WNM/NPS BSS Transistion */
#define WL_BSSTRANS_QUERY_VERSION_1 1
typedef struct wl_bsstrans_query {
   uint16 version;   /* structure  version */
   uint16 pad0;  /* padding for 4-byte allignment */
   wlc_ssid_t ssid; /* SSID of NBR elem to be queried for */
   uint8 reason; /* Reason code of the BTQ */
   uint8 pad1[3];  /* padding for 4-byte allignment */
} wl_bsstrans_query_t;
 
#define BTM_QUERY_NBR_COUNT_MAX 16
 
#define WL_BTQ_NBR_LIST_VERSION_1 1
typedef struct wl_btq_nbr_list {
   uint16 version;   /* structure  version */
   uint8 count; /* No. of BTQ NBRs returned */
   uint8 pad;  /* padding for 4-byte allignment */
   nbr_rpt_elem_t btq_nbt_elem[]; /* BTQ NBR elem in a BTQ NBR list */
} wl_btq_nbr_list_t;
 
typedef struct wl_bsstrans_req {
   uint16 tbtt;            /**< time of BSS to end of life, in unit of TBTT */
   uint16 dur;            /**< time of BSS to keep off, in unit of minute */
   uint8 reqmode;            /**< request mode of BSS transition request */
   uint8 unicast;            /**< request by unicast or by broadcast */
} wl_bsstrans_req_t;
 
enum {
   BSSTRANS_RESP_AUTO = 0,        /**< Currently equivalent to ENABLE */
   BSSTRANS_RESP_DISABLE = 1,    /**< Never answer BSS Trans Req frames */
   BSSTRANS_RESP_ENABLE = 2,    /**< Always answer Req frames with preset data */
   BSSTRANS_RESP_WAIT = 3,        /**< Send ind, wait and/or send preset data (NOT IMPL) */
   BSSTRANS_RESP_IMMEDIATE = 4    /**< After an ind, set data and send resp (NOT IMPL) */
};
 
typedef struct wl_bsstrans_resp {
   uint8 policy;
   uint8 status;
   uint8 delay;
   struct ether_addr target;
} wl_bsstrans_resp_t;
 
/* "wnm_bsstrans_policy" argument programs behavior after BSSTRANS Req reception.
 * BSS-Transition feature is used by multiple programs such as NPS-PF, VE-PF,
 * Band-steering, Hotspot 2.0 and customer requirements. Each PF and its test plan
 * mandates different behavior on receiving BSS-transition request. To accomodate
 * such divergent behaviors these policies have been created.
 */
typedef enum {
   WL_BSSTRANS_POLICY_ROAM_ALWAYS = 0,    /**< Roam (or disassociate) in all cases */
   WL_BSSTRANS_POLICY_ROAM_IF_MODE = 1,    /**< Roam only if requested by Request Mode field */
   WL_BSSTRANS_POLICY_ROAM_IF_PREF = 2,    /**< Roam only if Preferred BSS provided */
   WL_BSSTRANS_POLICY_WAIT = 3,        /**< Wait for deauth and send Accepted status */
   WL_BSSTRANS_POLICY_PRODUCT = 4,    /**< Policy for real product use cases (Olympic) */
   WL_BSSTRANS_POLICY_PRODUCT_WBTEXT = 5,    /**< Policy for real product use cases (SS) */
   WL_BSSTRANS_POLICY_MBO = 6,   /**< Policy for MBO certification */
   WL_BSSTRANS_POLICY_MAX = 7
} wnm_bsstrans_policy_type_t;
 
/** Definitions for WNM/NPS TIM Broadcast */
typedef struct wl_timbc_offset {
   int16 offset;        /**< offset in us */
   uint16 fix_intv;    /**< override interval sent from STA */
   uint16 rate_override;    /**< use rate override to send high rate TIM broadcast frame */
   uint8 tsf_present;    /**< show timestamp in TIM broadcast frame */
   uint8 PAD;
} wl_timbc_offset_t;
 
typedef struct wl_timbc_set {
   uint8 interval;        /**< Interval in DTIM wished or required. */
   uint8 flags;        /**< Bitfield described below */
   uint16 rate_min;    /**< Minimum rate required for High/Low TIM frames. Optionnal */
   uint16 rate_max;    /**< Maximum rate required for High/Low TIM frames. Optionnal */
} wl_timbc_set_t;
 
enum {
   WL_TIMBC_SET_TSF_REQUIRED = 1,    /**< Enable TIMBC only if TSF in TIM frames */
   WL_TIMBC_SET_NO_OVERRIDE = 2,    /**< ... if AP does not override interval */
   WL_TIMBC_SET_PROXY_ARP = 4,    /**< ... if AP support Proxy ARP */
   WL_TIMBC_SET_DMS_ACCEPTED = 8    /**< ... if all DMS desc have been accepted */
};
 
typedef struct wl_timbc_status {
   uint8 status_sta;        /**< Status from internal state machine (check below) */
   uint8 status_ap;        /**< From AP response frame (check 8.4.2.86 from 802.11) */
   uint8 interval;
   uint8 pad;
   int32 offset;
   uint16 rate_high;
   uint16 rate_low;
} wl_timbc_status_t;
 
enum {
   WL_TIMBC_STATUS_DISABLE = 0,        /**< TIMBC disabled by user */
   WL_TIMBC_STATUS_REQ_MISMATCH = 1,    /**< AP settings do no match user requirements */
   WL_TIMBC_STATUS_NOT_ASSOC = 2,        /**< STA not associated */
   WL_TIMBC_STATUS_NOT_SUPPORT = 3,    /**< TIMBC not supported by AP */
   WL_TIMBC_STATUS_DENIED = 4,        /**< Req to disable TIMBC sent to AP */
   WL_TIMBC_STATUS_ENABLE = 5        /**< TIMBC enabled */
};
 
/** Definitions for PM2 Dynamic Fast Return To Sleep */
typedef struct wl_pm2_sleep_ret_ext {
   uint8  logic;            /**< DFRTS logic: see WL_DFRTS_LOGIC_* below */
   uint8  PAD;
   uint16 low_ms;            /**< Low FRTS timeout */
   uint16 high_ms;            /**< High FRTS timeout */
   uint16 rx_pkts_threshold;    /**< switching threshold: # rx pkts */
   uint16 tx_pkts_threshold;    /**< switching threshold: # tx pkts */
   uint16 txrx_pkts_threshold;    /**< switching threshold: # (tx+rx) pkts */
   uint32 rx_bytes_threshold;    /**< switching threshold: # rx bytes */
   uint32 tx_bytes_threshold;    /**< switching threshold: # tx bytes */
   uint32 txrx_bytes_threshold;    /**< switching threshold: # (tx+rx) bytes */
} wl_pm2_sleep_ret_ext_t;
 
#define WL_DFRTS_LOGIC_OFF    0    /**< Feature is disabled */
#define WL_DFRTS_LOGIC_OR    1    /**< OR all non-zero threshold conditions */
#define WL_DFRTS_LOGIC_AND    2    /**< AND all non-zero threshold conditions */
 
/* Values for the passive_on_restricted_mode iovar.  When set to non-zero, this iovar
 * disables automatic conversions of a channel from passively scanned to
 * actively scanned.  These values only have an effect for country codes such
 * as XZ where some 5 GHz channels are defined to be passively scanned.
 */
#define WL_PASSACTCONV_DISABLE_NONE    0    /**< Enable permanent and temporary conversions */
#define WL_PASSACTCONV_DISABLE_ALL    1    /**< Disable permanent and temporary conversions */
#define WL_PASSACTCONV_DISABLE_PERM    2    /**< Disable only permanent conversions */
 
/* Definitions for Reliable Multicast */
#define WL_RMC_CNT_VERSION       1
#define WL_RMC_TR_VERSION       1
#define WL_RMC_MAX_CLIENT       32
#define WL_RMC_FLAG_INBLACKLIST       1
#define WL_RMC_FLAG_ACTIVEACKER       2
#define WL_RMC_FLAG_RELMCAST       4
#define WL_RMC_MAX_TABLE_ENTRY     4
 
#define WL_RMC_VER           1
#define WL_RMC_INDEX_ACK_ALL       255
#define WL_RMC_NUM_OF_MC_STREAMS   4
#define WL_RMC_MAX_TRS_PER_GROUP   1
#define WL_RMC_MAX_TRS_IN_ACKALL   1
#define WL_RMC_ACK_MCAST0          0x02
#define WL_RMC_ACK_MCAST_ALL       0x01
#define WL_RMC_ACTF_TIME_MIN       300        /**< time in ms */
#define WL_RMC_ACTF_TIME_MAX       20000    /**< time in ms */
#define WL_RMC_MAX_NUM_TRS       32        /**< maximun transmitters allowed */
#define WL_RMC_ARTMO_MIN           350        /**< time in ms */
#define WL_RMC_ARTMO_MAX           40000    /**< time in ms */
 
/* RMC events in action frames */
enum rmc_opcodes {
   RELMCAST_ENTRY_OP_DISABLE = 0,   /**< Disable multi-cast group */
   RELMCAST_ENTRY_OP_DELETE  = 1,   /**< Delete multi-cast group */
   RELMCAST_ENTRY_OP_ENABLE  = 2,   /**< Enable multi-cast group */
   RELMCAST_ENTRY_OP_ACK_ALL = 3    /**< Enable ACK ALL bit in AMT */
};
 
/* RMC operational modes */
enum rmc_modes {
   WL_RMC_MODE_RECEIVER    = 0,     /**< Receiver mode by default */
   WL_RMC_MODE_TRANSMITTER = 1,     /**< Transmitter mode using wl ackreq */
   WL_RMC_MODE_INITIATOR   = 2     /**< Initiator mode using wl ackreq */
};
 
/** Each RMC mcast client info */
typedef struct wl_relmcast_client {
   uint8 flag;            /**< status of client such as AR, R, or blacklisted */
   uint8 PAD;
   int16 rssi;            /**< rssi value of RMC client */
   struct ether_addr addr;        /**< mac address of RMC client */
} wl_relmcast_client_t;
 
/** RMC Counters */
typedef struct wl_rmc_cnts {
   uint16  version;        /**< see definition of WL_CNT_T_VERSION */
   uint16  length;            /**< length of entire structure */
   uint16    dupcnt;            /**< counter for duplicate rmc MPDU */
   uint16    ackreq_err;        /**< counter for wl ackreq error    */
   uint16    af_tx_err;        /**< error count for action frame transmit   */
   uint16    null_tx_err;        /**< error count for rmc null frame transmit */
   uint16    af_unicast_tx_err;    /**< error count for rmc unicast frame transmit */
   uint16    mc_no_amt_slot;        /**< No mcast AMT entry available */
   /* Unused. Keep for rom compatibility */
   uint16    mc_no_glb_slot;        /**< No mcast entry available in global table */
   uint16    mc_not_mirrored;    /**< mcast group is not mirrored */
   uint16    mc_existing_tr;        /**< mcast group is already taken by transmitter */
   uint16    mc_exist_in_amt;    /**< mcast group is already programmed in amt */
   /* Unused. Keep for rom compatibility */
   uint16    mc_not_exist_in_gbl;    /**< mcast group is not in global table */
   uint16    mc_not_exist_in_amt;    /**< mcast group is not in AMT table */
   uint16    mc_utilized;        /**< mcast addressed is already taken */
   uint16    mc_taken_other_tr;    /**< multi-cast addressed is already taken */
   uint32    rmc_rx_frames_mac;      /**< no of mc frames received from mac */
   uint32    rmc_tx_frames_mac;      /**< no of mc frames transmitted to mac */
   uint32    mc_null_ar_cnt;         /**< no. of times NULL AR is received */
   uint32    mc_ar_role_selected;    /**< no. of times took AR role */
   uint32    mc_ar_role_deleted;    /**< no. of times AR role cancelled */
   uint32    mc_noacktimer_expired;  /**< no. of times noack timer expired */
   uint16  mc_no_wl_clk;           /**< no wl clk detected when trying to access amt */
   uint16  mc_tr_cnt_exceeded;     /**< No of transmitters in the network exceeded */
} wl_rmc_cnts_t;
 
/** RMC Status */
typedef struct wl_relmcast_st {
   uint8         ver;        /**< version of RMC */
   uint8         num;        /**< number of clients detected by transmitter */
   wl_relmcast_client_t clients[WL_RMC_MAX_CLIENT];
   uint16        err;        /**< error status (used in infra) */
   uint16        actf_time;    /**< action frame time period */
} wl_relmcast_status_t;
 
/** Entry for each STA/node */
typedef struct wl_rmc_entry {
   /* operation on multi-cast entry such add,
    * delete, ack-all
    */
   int8    flag;
   struct ether_addr addr;        /**< multi-cast group mac address */
} wl_rmc_entry_t;
 
/** RMC table */
typedef struct wl_rmc_entry_table {
   uint8   index;            /**< index to a particular mac entry in table */
   uint8   opcode;            /**< opcodes or operation on entry */
   wl_rmc_entry_t entry[WL_RMC_MAX_TABLE_ENTRY];
} wl_rmc_entry_table_t;
 
typedef struct wl_rmc_trans_elem {
   struct ether_addr tr_mac;    /**< transmitter mac */
   struct ether_addr ar_mac;    /**< ar mac */
   uint16 artmo;            /**< AR timeout */
   uint8 amt_idx;            /**< amt table entry */
   uint8 PAD;
   uint16 flag;            /**< entry will be acked, not acked, programmed, full etc */
} wl_rmc_trans_elem_t;
 
/** RMC transmitters */
typedef struct wl_rmc_trans_in_network {
   uint8         ver;        /**< version of RMC */
   uint8         num_tr;        /**< number of transmitters in the network */
   wl_rmc_trans_elem_t trs[WL_RMC_MAX_NUM_TRS];
} wl_rmc_trans_in_network_t;
 
/** To update vendor specific ie for RMC */
typedef struct wl_rmc_vsie {
   uint8    oui[DOT11_OUI_LEN];
   uint8    PAD;
   uint16    payload;    /**< IE Data Payload */
} wl_rmc_vsie_t;
 
/* structures  & defines for proximity detection  */
enum proxd_method {
   PROXD_UNDEFINED_METHOD = 0,
   PROXD_RSSI_METHOD = 1,
   PROXD_TOF_METHOD = 2
};
 
/* structures for proximity detection device role */
#define WL_PROXD_MODE_DISABLE    0
#define WL_PROXD_MODE_NEUTRAL    1
#define WL_PROXD_MODE_INITIATOR    2
#define WL_PROXD_MODE_TARGET    3
 
#define WL_PROXD_ACTION_STOP        0
#define WL_PROXD_ACTION_START        1
 
#define WL_PROXD_FLAG_TARGET_REPORT    0x1
#define WL_PROXD_FLAG_REPORT_FAILURE    0x2
#define WL_PROXD_FLAG_INITIATOR_REPORT    0x4
#define WL_PROXD_FLAG_NOCHANSWT        0x8
#define WL_PROXD_FLAG_NETRUAL        0x10
#define WL_PROXD_FLAG_INITIATOR_RPTRTT    0x20
#define WL_PROXD_FLAG_ONEWAY        0x40
#define WL_PROXD_FLAG_SEQ_EN        0x80
 
#define WL_PROXD_SETFLAG_K        0x1
#define WL_PROXD_SETFLAG_N        0x2
#define WL_PROXD_SETFLAG_S        0x4
 
#define WL_PROXD_SETFLAG_K        0x1
#define WL_PROXD_SETFLAG_N        0x2
#define WL_PROXD_SETFLAG_S        0x4
 
#define WL_PROXD_RANDOM_WAKEUP    0x8000
#define WL_PROXD_MAXREPORT    8
 
typedef struct wl_proxd_iovar {
   uint16    method;        /**< Proximity Detection method */
   uint16    mode;        /**< Mode (neutral, initiator, target) */
} wl_proxd_iovar_t;
 
/*
 * structures for proximity detection parameters
 * consists of two parts, common and method specific params
 * common params should be placed at the beginning
 */
 
typedef struct wl_proxd_params_common    {
   chanspec_t    chanspec;    /**< channel spec */
   int16        tx_power;    /**< tx power of Proximity Detection(PD) frames (in dBm) */
   uint16        tx_rate;    /**< tx rate of PD rames  (in 500kbps units) */
   uint16        timeout;    /**< timeout value */
   uint16        interval;    /**< interval between neighbor finding attempts (in TU) */
   uint16        duration;    /**< duration of neighbor finding attempts (in ms) */
} wl_proxd_params_common_t;
 
typedef struct wl_proxd_params_rssi_method {
   chanspec_t    chanspec;    /**< chanspec for home channel */
   int16        tx_power;    /**< tx power of Proximity Detection frames (in dBm) */
   uint16        tx_rate;    /**< tx rate of PD frames, 500kbps units */
   uint16        timeout;    /**< state machine wait timeout of the frames (in ms) */
   uint16        interval;    /**< interval between neighbor finding attempts (in TU) */
   uint16        duration;    /**< duration of neighbor finding attempts (in ms) */
                   /* method specific ones go after this line */
   int16        rssi_thresh;    /**< RSSI threshold (in dBm) */
   uint16        maxconvergtmo;    /**< max wait converge timeout (in ms) */
} wl_proxd_params_rssi_method_t;
 
#define Q1_NS            25    /**< Q1 time units */
 
/* Number of bandwidth that the TOF can support */
#define TOF_BW_NUM        3
/* Number of total index including seq tx/rx idx */
#define TOF_BW_SEQ_NUM          5
 
enum tof_bw_index {
   TOF_BW_20MHZ_INDEX = 0,
   TOF_BW_40MHZ_INDEX = 1,
   TOF_BW_80MHZ_INDEX = 2,
   TOF_BW_SEQTX_INDEX = 3,
   TOF_BW_SEQRX_INDEX = 4
};
 
/*
 * Version 2 of above bw defines
 * and enum tof_bw_index,
 * with advent of 160 MHz
 */
#define TOF_BW_NUM_V2        4u
#define TOF_BW_SEQ_NUM_V2    6u
 
enum tof_bw_index_v2 {
   TOF_BW_20MHZ_INDEX_V2 = 0,
   TOF_BW_40MHZ_INDEX_V2 = 1,
   TOF_BW_80MHZ_INDEX_V2 = 2,
   TOF_BW_160MHZ_INDEX_V2 = 3,
   TOF_BW_SEQTX_INDEX_V2 = 4,
   TOF_BW_SEQRX_INDEX_V2 = 5
};
 
#define BANDWIDTH_BASE    20    /**< base value of bandwidth */
#define TOF_BW_20MHZ    (BANDWIDTH_BASE << TOF_BW_20MHZ_INDEX_V2)
#define TOF_BW_40MHZ    (BANDWIDTH_BASE << TOF_BW_40MHZ_INDEX_V2)
#define TOF_BW_80MHZ    (BANDWIDTH_BASE << TOF_BW_80MHZ_INDEX_V2)
#define TOF_BW_160MHZ    (BANDWIDTH_BASE << TOF_BW_160MHZ_INDEX_V2)
 
#define TOF_BW_10MHZ    10
 
#define NFFT_BASE        64    /**< base size of fft */
#define TOF_NFFT_20MHZ  (NFFT_BASE << TOF_BW_20MHZ_INDEX_V2)
#define TOF_NFFT_40MHZ  (NFFT_BASE << TOF_BW_40MHZ_INDEX_V2)
#define TOF_NFFT_80MHZ  (NFFT_BASE << TOF_BW_80MHZ_INDEX_V2)
#define TOF_NFFT_160MHZ  (NFFT_BASE << TOF_BW_160MHZ_INDEX_V2)
 
typedef struct wl_proxd_params_tof_method {
   chanspec_t    chanspec;    /**< chanspec for home channel */
   int16        tx_power;    /**< tx power of Proximity Detection(PD) frames (in dBm) */
   uint16        tx_rate;    /**< tx rate of PD rames  (in 500kbps units) */
   uint16        timeout;    /**< state machine wait timeout of the frames (in ms) */
   uint16        interval;    /**< interval between neighbor finding attempts (in TU) */
   uint16        duration;    /**< duration of neighbor finding attempts (in ms) */
   /* specific for the method go after this line */
   struct ether_addr tgt_mac;    /**< target mac addr for TOF method */
   uint16        ftm_cnt;    /**< number of the frames txed by initiator */
   uint16        retry_cnt;    /**< number of retransmit attampts for ftm frames */
   int16        vht_rate;    /**< ht or vht rate */
   /* add more params required for other methods can be added here  */
} wl_proxd_params_tof_method_t;
 
typedef struct wl_proxd_seq_config
{
   int16 N_tx_log2;
   int16 N_rx_log2;
   int16 N_tx_scale;
   int16 N_rx_scale;
   int16 w_len;
   int16 w_offset;
} wl_proxd_seq_config_t;
 
#define WL_PROXD_TUNE_VERSION_1        1
#define WL_PROXD_TUNE_VERSION_2        2
#include <packed_section_start.h>
/* For legacy ranging target (e.g. 43430, 43342) */
typedef BWL_PRE_PACKED_STRUCT struct wl_proxd_params_tof_tune_v1 {
   uint32        version;
   uint32        Ki;            /**< h/w delay K factor for initiator */
   uint32        Kt;            /**< h/w delay K factor for target */
   int16        vhtack;            /**< enable/disable VHT ACK */
   int16        N_log2[TOF_BW_SEQ_NUM]; /**< simple threshold crossing */
   int16        w_offset[TOF_BW_NUM];    /**< offset of threshold crossing window(per BW) */
   int16        w_len[TOF_BW_NUM];    /**< length of threshold crossing window(per BW) */
   int32        maxDT;            /**< max time difference of T4/T1 or T3/T2 */
   int32        minDT;            /**< min time difference of T4/T1 or T3/T2 */
   uint8        totalfrmcnt;    /**< total count of transfered measurement frames */
   uint16        rsv_media;        /**< reserve media value for TOF */
   uint32        flags;            /**< flags */
   uint8        core;            /**< core to use for tx */
   uint8        setflags;        /* set flags of K, N. S values  */
   int16        N_scale[TOF_BW_SEQ_NUM]; /**< simple threshold crossing */
   uint8        sw_adj;            /**< enable sw assisted timestamp adjustment */
   uint8        hw_adj;            /**< enable hw assisted timestamp adjustment */
   uint8        seq_en;            /**< enable ranging sequence */
   uint8        ftm_cnt[TOF_BW_SEQ_NUM]; /**< number of ftm frames based on bandwidth */
   int16        N_log2_2g;        /**< simple threshold crossing for 2g channel */
   int16        N_scale_2g;        /**< simple threshold crossing for 2g channel */
   wl_proxd_seq_config_t seq_5g20;
   wl_proxd_seq_config_t seq_2g20;        /* Thresh crossing params for 2G Sequence */
   uint16          bitflip_thresh;        /* bitflip threshold */
   uint16          snr_thresh;        /* SNR threshold */
   int8            recv_2g_thresh;        /* 2g recieve sensitivity threshold */
   uint32          acs_gdv_thresh;
   int8            acs_rssi_thresh;
   uint8           smooth_win_en;
   int32        emu_delay;
} BWL_POST_PACKED_STRUCT wl_proxd_params_tof_tune_v1_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
/* For legacy ranging initiator (including 4364) */
typedef BWL_PRE_PACKED_STRUCT struct wl_proxd_params_tof_tune_v2 {
   uint32        version;
   uint32        Ki;            /**< h/w delay K factor for initiator */
   uint32        Kt;            /**< h/w delay K factor for target */
   int16        vhtack;            /**< enable/disable VHT ACK */
   int16        N_log2[TOF_BW_SEQ_NUM]; /**< simple threshold crossing */
   int16        w_offset[TOF_BW_NUM];    /**< offset of threshold crossing window(per BW) */
   int16        w_len[TOF_BW_NUM];    /**< length of threshold crossing window(per BW) */
   int32        maxDT;            /**< max time difference of T4/T1 or T3/T2 */
   int32        minDT;            /**< min time difference of T4/T1 or T3/T2 */
   uint8        totalfrmcnt;        /**< total count of transfered measurement frames */
   uint16        rsv_media;        /**< reserve media value for TOF */
   uint32        flags;            /**< flags */
   uint8        core;            /**< core to use for tx */
   uint8        setflags;        /* set flags of K, N. S values  */
   int16        N_scale[TOF_BW_SEQ_NUM]; /**< simple threshold crossing */
   uint8        sw_adj;            /**< enable sw assisted timestamp adjustment */
   uint8        hw_adj;            /**< enable hw assisted timestamp adjustment */
   uint8        seq_en;            /**< enable ranging sequence */
   uint8        ftm_cnt[TOF_BW_SEQ_NUM]; /**< number of ftm frames based on bandwidth */
   int16        N_log2_2g;        /**< simple threshold crossing for 2g channel */
   int16        N_scale_2g;        /**< simple threshold crossing for 2g channel */
   wl_proxd_seq_config_t seq_5g20;
   wl_proxd_seq_config_t seq_2g20;        /* Thresh crossing params for 2G Sequence */
   uint16          bitflip_thresh;        /* bitflip threshold */
   uint16          snr_thresh;        /* SNR threshold */
   int8            recv_2g_thresh;        /* 2g recieve sensitivity threshold */
   uint32          acs_gdv_thresh;
   int8            acs_rssi_thresh;
   uint8           smooth_win_en;
   int32        acs_gdmm_thresh;
   int8        acs_delta_rssi_thresh;
   int32        emu_delay;
   uint8        core_mask;        /* core mask selection */
} BWL_POST_PACKED_STRUCT wl_proxd_params_tof_tune_v2_t;
#include <packed_section_end.h>
 
#define WL_PROXD_TUNE_VERSION_3        3
/* Future ranging support */
typedef struct wl_proxd_params_tof_tune_v3 {
   uint16        version;
   uint16        len;
   uint32        Ki;            /**< h/w delay K factor for initiator */
   uint32        Kt;            /**< h/w delay K factor for target */
   int16        vhtack;            /**< enable/disable VHT ACK */
   uint16        PAD;
   int16        N_log2[TOF_BW_SEQ_NUM]; /**< simple threshold crossing */
   uint16        PAD;
   int16        w_offset[TOF_BW_NUM];    /**< offset of threshold crossing window(per BW) */
   uint16        PAD;
   int16        w_len[TOF_BW_NUM];    /**< length of threshold crossing window(per BW) */
   uint16        PAD;
   int32        maxDT;            /**< max time difference of T4/T1 or T3/T2 */
   int32        minDT;            /**< min time difference of T4/T1 or T3/T2 */
   uint8        totalfrmcnt;    /**< total count of transfered measurement frames */
   uint8        PAD[3];
   uint16        rsv_media;        /**< reserve media value for TOF */
   uint16        PAD;
   uint32        flags;            /**< flags */
   uint8        core;            /**< core to use for tx */
   uint8        setflags;        /* set flags of K, N. S values  */
   uint16        PAD;
   int16        N_scale[TOF_BW_SEQ_NUM]; /**< simple threshold crossing */
   uint8        sw_adj;            /**< enable sw assisted timestamp adjustment */
   uint8        hw_adj;            /**< enable hw assisted timestamp adjustment */
   uint8        seq_en;            /**< enable ranging sequence */
   uint8        PAD[3];
   uint8        ftm_cnt[TOF_BW_SEQ_NUM]; /**< number of ftm frames based on bandwidth */
   uint8        PAD[3];
   int16        N_log2_2g;        /**< simple threshold crossing for 2g channel */
   int16        N_scale_2g;        /**< simple threshold crossing for 2g channel */
   wl_proxd_seq_config_t seq_5g20;
   wl_proxd_seq_config_t seq_2g20;        /* Thresh crossing params for 2G Sequence */
   uint16          bitflip_thresh;        /* bitflip threshold */
   uint16          snr_thresh;        /* SNR threshold */
   int8            recv_2g_thresh;        /* 2g recieve sensitivity threshold */
   uint8        PAD[3];
   uint32          acs_gdv_thresh;
   int8            acs_rssi_thresh;
   uint8           smooth_win_en;
   uint16        PAD;
   int32        acs_gdmm_thresh;
   int8        acs_delta_rssi_thresh;
   uint8        PAD[3];
   int32        emu_delay;
   uint8        core_mask;        /* core mask selection */
   uint8        PAD[3];
} wl_proxd_params_tof_tune_v3_t;
 
/*
 * tof tune with 160 MHz support
 */
#define WL_PROXD_TUNE_VERSION_4        4u
typedef struct wl_proxd_params_tof_tune_v4 {
   uint16    version;
   uint16    len;
   uint8    core;        /**< core to use for tx */
   uint8    setflags;    /* set flags of K, N. S values  */
   uint8    totalfrmcnt;    /**< total count of transfered measurement frames */
   uint8    sw_adj;        /**< enable sw assisted timestamp adjustment */
   uint8    hw_adj;        /**< enable hw assisted timestamp adjustment */
   uint8    seq_en;        /**< enable ranging sequence */
   uint8    smooth_win_en;
   uint8    core_mask;    /* core mask selection */
   int8    recv_2g_thresh;    /* 2g recieve sensitivity threshold */
   int8    acs_rssi_thresh;
   int8    acs_delta_rssi_thresh;
   uint8    ftm_cnt[TOF_BW_SEQ_NUM_V2];    /**< no. of ftm frames based on bw */
   uint8    PAD[3];        /* Use this for any int8/16 uint8/16 ext in future */
   uint16    rsv_media;    /**< reserve media value for TOF */
   uint16    bitflip_thresh;    /* bitflip threshold */
   uint16    snr_thresh;    /* SNR threshold */
   int16    vhtack;        /**< enable/disable VHT ACK */
   int16    N_log2_2g;    /**< simple threshold crossing for 2g channel */
   int16    N_scale_2g;    /**< simple threshold crossing for 2g channel */
   int16    N_log2[TOF_BW_SEQ_NUM_V2];    /**< simple threshold crossing */
   int16    w_offset[TOF_BW_NUM_V2];    /**< offset of thresh crossing window(per BW) */
   int16    w_len[TOF_BW_NUM_V2];        /**< length of thresh crossing window(per BW) */
   int16    N_scale[TOF_BW_SEQ_NUM_V2];    /**< simple threshold crossing */
   uint32    Ki;        /**< h/w delay K factor for initiator */
   uint32    Kt;        /**< h/w delay K factor for target */
   uint32    flags;        /**< flags */
   uint32    acs_gdv_thresh;
   int32    maxDT;        /**< max time difference of T4/T1 or T3/T2 */
   int32    minDT;        /**< min time difference of T4/T1 or T3/T2 */
   int32    acs_gdmm_thresh;
   int32    emu_delay;
   wl_proxd_seq_config_t seq_5g20;        /* Thresh crossing params for 2G Sequence */
   wl_proxd_seq_config_t seq_2g20;        /* Thresh crossing params for 2G Sequence */
} wl_proxd_params_tof_tune_v4_t;
 
typedef struct wl_proxd_params_iovar {
   uint16    method;            /**< Proximity Detection method */
   uint8    PAD[2];
   union {
       /* common params for pdsvc */
       wl_proxd_params_common_t    cmn_params;    /**< common parameters */
       /*  method specific */
       wl_proxd_params_rssi_method_t    rssi_params;    /**< RSSI method parameters */
       wl_proxd_params_tof_method_t    tof_params;    /**< TOF method parameters */
       /* tune parameters */
       wl_proxd_params_tof_tune_v3_t    tof_tune;    /**< TOF tune parameters */
   } u;                /**< Method specific optional parameters */
} wl_proxd_params_iovar_t;
 
/*
 * proxd param iov with 160 MHz support
 */
#define WL_PROXD_IOVAR_VERSION_2    2u
typedef struct wl_proxd_params_iovar_v2 {
   uint16    version;
   uint16    len;
   uint16  method;                 /**< Proximity Detection method */
   uint16  PAD;
   union {
       /* common params for pdsvc */
       wl_proxd_params_common_t        cmn_params;     /**< common parameters */
       /*  method specific */
       wl_proxd_params_rssi_method_t   rssi_params;    /**< RSSI method parameters */
       wl_proxd_params_tof_method_t    tof_params;     /**< TOF method parameters */
       /* tune parameters */
       wl_proxd_params_tof_tune_v4_t   tof_tune;       /**< TOF tune parameters */
   } u;                            /**< Method specific optional parameters */
   uint8 tlv_params[];     /* xtlvs for variable ext params */
} wl_proxd_params_iovar_v2_t;
 
#define PROXD_COLLECT_GET_STATUS    0
#define PROXD_COLLECT_SET_STATUS    1
#define PROXD_COLLECT_QUERY_HEADER    2
#define PROXD_COLLECT_QUERY_DATA    3
#define PROXD_COLLECT_QUERY_DEBUG    4
#define PROXD_COLLECT_REMOTE_REQUEST    5
#define PROXD_COLLECT_DONE        6
 
typedef enum {
   WL_PROXD_COLLECT_METHOD_TYPE_DISABLE        = 0x0,
   WL_PROXD_COLLECT_METHOD_TYPE_IOVAR        = 0x1,
   WL_PROXD_COLLECT_METHOD_TYPE_EVENT        = 0x2,
   WL_PROXD_COLLECT_METHOD_TYPE_EVENT_LOG        = 0x4
} wl_proxd_collect_method_type_t;
 
typedef uint16 wl_proxd_collect_method_t;    /* query status: method to send proxd collect */
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_proxd_collect_query {
   uint32        method;        /**< method */
   uint8        request;    /**< Query request. */
   uint8        status;        /**< bitmask 0 -- disable, 0x1 -- enable collection, */
                   /* 0x2 -- Use generic event, 0x4 -- use event log */
   uint16        index;        /**< The current frame index [0 to total_frames - 1]. */
   uint16        mode;        /**< Initiator or Target */
   uint8        busy;        /**< tof sm is busy */
   uint8        remote;        /**< Remote collect data */
} BWL_POST_PACKED_STRUCT wl_proxd_collect_query_t;
#include <packed_section_end.h>
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_proxd_collect_header {
   uint16        total_frames;            /**< The total frames for this collect. */
   uint16        nfft;                /**< nfft value */
   uint16        bandwidth;            /**< bandwidth */
   uint16        channel;            /**< channel number */
   uint32        chanspec;            /**< channel spec */
   uint32        fpfactor;            /**< avb timer value factor */
   uint16        fpfactor_shift;            /**< avb timer value shift bits */
   int32        distance;            /**< distance calculated by fw */
   uint32        meanrtt;            /**< mean of RTTs */
   uint32        modertt;            /**< mode of RTTs */
   uint32        medianrtt;            /**< median of RTTs */
   uint32        sdrtt;                /**< standard deviation of RTTs */
   uint32        clkdivisor;            /**< clock divisor */
   uint16        chipnum;            /**< chip type */
   uint8        chiprev;            /**< chip revision */
   uint8        phyver;                /**< phy version */
   struct ether_addr    localMacAddr;        /**< local mac address */
   struct ether_addr    remoteMacAddr;        /**< remote mac address */
   wl_proxd_params_tof_tune_v3_t params;
} BWL_POST_PACKED_STRUCT wl_proxd_collect_header_t;
#include <packed_section_end.h>
 
/*
 * proxd collect header with 160 MHz support
 */
#define WL_PROXD_COLLECT_HEADER_VERSION_2    2u
typedef struct wl_proxd_collect_header_v2 {
   uint16    version;
   uint16    len;
   uint8    chiprev;    /**< chip revision */
   uint8    phyver;        /**< phy version */
   uint8    PAD[2];        /* Use this for any int8/16 uint8/16 ext in future */
   uint16    total_frames;    /**< The total frames for this collect. */
   uint16    nfft;        /**< nfft value */
   uint16    bandwidth;    /**< bandwidth */
   uint16    channel;    /**< channel number */
   uint16    fpfactor_shift;    /**< avb timer value shift bits */
   uint16    chipnum;    /**< chip type */
   uint32    chanspec;    /**< channel spec */
   uint32    fpfactor;    /**< avb timer value factor */
   uint32    meanrtt;    /**< mean of RTTs */
   uint32    modertt;    /**< mode of RTTs */
   uint32    medianrtt;    /**< median of RTTs */
   uint32    sdrtt;        /**< standard deviation of RTTs */
   uint32    clkdivisor;    /**< clock divisor */
   int32    distance;    /**< distance calculated by fw */
   struct ether_addr localMacAddr;        /**< local mac address */
   uint16    PAD;        /* Use this for any int8/16 uint8/16 ext in future */
   struct ether_addr remoteMacAddr;    /**< remote mac address */
   uint16    PAD;        /* Use this for any int8/16 uint8/16 ext in future */
   wl_proxd_params_tof_tune_v4_t params;    /* TOF tune params */
   uint8 tlv_params[];     /* xtlvs for variable ext params */
} wl_proxd_collect_header_v2_t;
 
/* ifdef WL_NAN */
/*  ********************** NAN wl interface struct types and defs ******************** */
/*
 * Uses new common IOVAR batch processing mechanism
 */
 
/*
 * NAN config control
 * Bits 0 - 23 can be set by host
 * Bits 24 - 31 - Internal use for firmware, host cannot set it
 */
 
/*
 * Bit 0 : If set to 1, means event uses nan bsscfg,
 * otherwise uses infra bsscfg. Default is using infra bsscfg
 */
#define WL_NAN_CTRL_ROUTE_EVENT_VIA_NAN_BSSCFG    0x000001
/* If set, discovery beacons are transmitted on 2G band */
#define WL_NAN_CTRL_DISC_BEACON_TX_2G        0x000002
/* If set, sync beacons are transmitted on 2G band */
#define WL_NAN_CTRL_SYNC_BEACON_TX_2G        0x000004
/* If set, discovery beacons are transmitted on 5G band */
#define WL_NAN_CTRL_DISC_BEACON_TX_5G        0x000008
/* If set, sync beacons are transmitted on 5G band */
#define WL_NAN_CTRL_SYNC_BEACON_TX_5G        0x000010
/* If set, auto datapath responses will be sent by FW */
#define WL_NAN_CTRL_AUTO_DPRESP            0x000020
/* If set, auto datapath confirms will be sent by FW */
#define WL_NAN_CTRL_AUTO_DPCONF            0x000040
/* If set, auto schedule responses will be sent by FW */
#define WL_NAN_CTRL_AUTO_SCHEDRESP        0x000080
/* If set, auto schedule confirms will be sent by FW */
#define WL_NAN_CTRL_AUTO_SCHEDCONF        0x000100
/* If set, proprietary rates are supported by FW */
#define WL_NAN_CTRL_PROP_RATE            0x000200
/* If set, service awake_dw overrides global dev awake_dw */
#define WL_NAN_CTRL_SVC_OVERRIDE_DEV_AWAKE_DW    0x000400
/* If set, merge scan will be disabled */
#define WL_NAN_CTRL_SCAN_DISABLE        0x000800
/* If set, power save will be disabled */
#define WL_NAN_CTRL_POWER_SAVE_DISABLE        0x001000
/* If set, device will merge to configured CID only */
#define WL_NAN_CTRL_MERGE_CONF_CID_ONLY        0x002000
/* If set, 5g core will be brought down in single band NAN */
#define WL_NAN_CTRL_5G_SLICE_POWER_OPT        0x004000
#define WL_NAN_CTRL_DUMP_HEAP            0x008000
/* If set, host generates and assign ndp id for ndp sessions */
#define WL_NAN_CTRL_HOST_GEN_NDPID        0x010000
/* If set, nan ndp inactivity watchdog will be activated */
#define WL_NAN_CTRL_DELETE_INACTIVE_PEERS    0x020000
/* If set, nan assoc coex will be activated */
#define WL_NAN_CTRL_INFRA_ASSOC_COEX        0x040000
/* If set, dam will accept all NDP/RNG request from the peer including counter */
#define WL_NAN_CTRL_DAM_ACCEPT_ALL        0x080000
/* If set, nan mac ignores role for tx discovery beacon for periodic config */
#define WL_NAN_CTRL_FASTDISC_IGNO_ROLE        0x100000
/* If set, include NA in NAN beacons (disc beacons for now) */
#define WL_NAN_CTRL_INCL_NA_IN_BCNS        0x200000
/* If set, host assist will be enabled */
#define WL_NAN_CTRL_HOST_ASSIST            0x400000
/* If set, host configures NDI associated with the service */
#define WL_NAN_CTRL_HOST_CFG_SVC_NDI        0x800000
 
/* Value when all host-configurable bits set */
#define WL_NAN_CTRL_MAX_MASK            0xFFFFFF
#define WL_NAN_CFG_CTRL_FW_BITS            8
 
/* Last 8-bits are firmware controlled bits.
 * Bit 31:
 * If set - indicates that NAN initialization is successful
 * Bit 30:
 * If set - indicates that NAN MAC cfg creation is successful
 *
 * NOTE: These are only ready-only bits for host.
 * All sets to these bits from host are masked off
 */
#define WL_NAN_PROTO_INIT_DONE        (1u << 31u)
#define WL_NAN_CFG_CREATE_DONE        (1u << 30u)
 
#define WL_NAN_GET_PROTO_INIT_STATUS(x) \
       (((x) & WL_NAN_PROTO_INIT_DONE) ? TRUE:FALSE)
#define WL_NAN_CLEAR_PROTO_INIT_STATUS(x) \
       ((x) &= ~WL_NAN_PROTO_INIT_DONE)
#define WL_NAN_SET_PROTO_INIT_STATUS(x) \
       ((x) |= (WL_NAN_PROTO_INIT_DONE))
 
#define WL_NAN_GET_CFG_CREATE_STATUS(x) \
       (((x) & WL_NAN_CFG_CREATE_DONE) ? TRUE:FALSE)
#define WL_NAN_CLEAR_CFG_CREATE_STATUS(x) \
       ((x) &= ~WL_NAN_CFG_CREATE_DONE)
#define WL_NAN_SET_CFG_CREATE_STATUS(x) \
       ((x) |= (WL_NAN_CFG_CREATE_DONE))
 
#define WL_NAN_IOCTL_VERSION            0x2
/* < some sufficient ioc buff size for our module */
#define WL_NAN_IOC_BUFSZ            256
/* some sufficient ioc buff size for dump commands */
#define WL_NAN_IOC_BUFSZ_EXT            1024
#define WL_NAN_MAX_SIDS_IN_BEACONS        127 /* Max allowed SIDs */
#define WL_NAN_MASTER_RANK_LEN            8
#define WL_NAN_RANGE_LIMITED            0x0040 /* Publish/Subscribe flags */
 
/** The service hash (service id) is exactly this many bytes. */
#define WL_NAN_SVC_HASH_LEN            6
#define WL_NAN_HASHES_PER_BLOOM            4 /** Number of hash functions per bloom filter */
 
/* no. of max last disc results */
#define WL_NAN_MAX_DISC_RESULTS            3
 
/* Max len of Rx and Tx filters */
#define WL_NAN_MAX_SVC_MATCH_FILTER_LEN    255
 
/* Max service name len */
#define WL_NAN_MAX_SVC_NAME_LEN    32
 
/* Type of Data path connection */
#define WL_NAN_DP_TYPE_UNICAST            0
#define WL_NAN_DP_TYPE_MULTICAST        1
 
/* MAX security params length PMK field */
#define WL_NAN_NCS_SK_PMK_LEN 32
 
/* Post disc attr ID type */
typedef uint8 wl_nan_post_disc_attr_id_t;
 
/*
 * Component IDs
 */
typedef enum {
   WL_NAN_COMPID_CONFIG = 1,
   WL_NAN_COMPID_ELECTION = 2,
   WL_NAN_COMPID_SD = 3,
   WL_NAN_COMPID_TIMESYNC = 4,
   WL_NAN_COMPID_DATA_PATH = 5,
   WL_NAN_COMPID_DEBUG = 15 /* Keep this at the end */
} wl_nan_comp_id_t;
 
#define WL_NAN_COMP_SHIFT    8
#define WL_NAN_COMP_MASK(_c)    (0x0F & ((uint8)(_c)))
#define WL_NAN_COMP_ID(_c)    (WL_NAN_COMP_MASK(_c) << WL_NAN_COMP_SHIFT)
 
/* NAN Events */
 
/** Instance ID type (unique identifier) */
typedef uint8 wl_nan_instance_id_t;
 
/* Publish sent for a subscribe */
/* WL_NAN_EVENT_REPLIED */
 
typedef struct wl_nan_ev_replied {
   struct ether_addr    sub_mac; /* Subscriber MAC */
   wl_nan_instance_id_t    pub_id; /* Publisher Instance ID */
   uint8            sub_id; /* Subscriber ID */
   int8            sub_rssi; /* Subscriber RSSI */
   uint8            pad[3];
} wl_nan_ev_replied_t;
 
typedef struct wl_nan_event_replied {
   struct ether_addr    sub_mac; /* Subscriber MAC */
   wl_nan_instance_id_t    pub_id; /* Publisher Instance ID */
   uint8            sub_id; /* Subscriber ID */
   int8            sub_rssi; /* Subscriber RSSI */
   uint8        attr_num;
   uint16        attr_list_len;  /* sizeof attributes attached to payload */
   uint8        attr_list[0];   /* attributes payload */
} wl_nan_event_replied_t;
 
/* NAN Tx status of transmitted frames */
#define WL_NAN_TXS_FAILURE    0
#define WL_NAN_TXS_SUCCESS    1
 
/* NAN frame types */
enum wl_nan_frame_type {
   /* discovery frame types */
   WL_NAN_FRM_TYPE_PUBLISH = 1,
   WL_NAN_FRM_TYPE_SUBSCRIBE = 2,
   WL_NAN_FRM_TYPE_FOLLOWUP = 3,
 
   /* datapath frame types */
   WL_NAN_FRM_TYPE_DP_REQ = 4,
   WL_NAN_FRM_TYPE_DP_RESP = 5,
   WL_NAN_FRM_TYPE_DP_CONF = 6,
   WL_NAN_FRM_TYPE_DP_INSTALL = 7,
   WL_NAN_FRM_TYPE_DP_END = 8,
 
   /* schedule frame types */
   WL_NAN_FRM_TYPE_SCHED_REQ = 9,
   WL_NAN_FRM_TYPE_SCHED_RESP = 10,
   WL_NAN_FRM_TYPE_SCHED_CONF = 11,
   WL_NAN_FRM_TYPE_SCHED_UPD = 12,
 
   /* ranging frame types */
   WL_NAN_FRM_TYPE_RNG_REQ = 13,
   WL_NAN_FRM_TYPE_RNG_RESP = 14,
   WL_NAN_FRM_TYPE_RNG_TERM = 15,
   WL_NAN_FRM_TYPE_RNG_REPORT = 16,
 
   WL_NAN_FRM_TYPE_UNSOLICIT_SDF = 17,
   WL_NAN_FRM_TYPE_INVALID
};
typedef uint8 wl_nan_frame_type_t;
 
/* NAN Reason codes for tx status */
enum wl_nan_txs_reason_codes {
   WL_NAN_REASON_SUCCESS = 1,    /* NAN status success */
   WL_NAN_REASON_TIME_OUT = 2,   /* timeout reached */
   WL_NAN_REASON_DROPPED = 3,    /* pkt dropped due to internal failure */
   WL_NAN_REASON_MAX_RETRIES_DONE = 4 /* Max retries exceeded */
};
 
/* For NAN TX status */
typedef struct wl_nan_event_txs {
   uint8 status;        /* For TX status, success or failure */
   uint8 reason_code;    /* to identify reason when status is failure */
   uint16 host_seq;    /* seq num to keep track of pkts sent by host */
   uint8 type;        /* wl_nan_frame_type_t */
   uint8 pad;
   uint16 opt_tlvs_len;
   uint8 opt_tlvs[];
} wl_nan_event_txs_t;
 
/* SD transmit pkt's event status is sent as optional tlv in wl_nan_event_txs_t */
typedef struct wl_nan_event_sd_txs {
   uint8 inst_id;        /* Publish or subscribe instance id */
   uint8 req_id;        /* Requestor instance id */
} wl_nan_event_sd_txs_t;
 
/* nanho fsm tlv WL_NAN_XTLV_NANHO_OOB_TXS(0x0b0a) */
typedef struct wl_nan_event_nanho_txs {
   uint32 fsm_id;        /* nho fsm id */
   uint16 seq_id;        /* nho seq id */
   uint16 pad;
} wl_nan_event_nanho_txs_t;
 
/* Subscribe or Publish instance Terminated */
 
/* WL_NAN_EVENT_TERMINATED */
 
#define    NAN_SD_TERM_REASON_TIMEOUT    1
#define    NAN_SD_TERM_REASON_HOSTREQ    2
#define    NAN_SD_TERM_REASON_FWTERM    3
#define    NAN_SD_TERM_REASON_FAIL        4
 
typedef struct wl_nan_ev_terminated {
   uint8 instance_id;    /* publish / subscribe instance id */
   uint8 reason;        /* 1=timeout, 2=Host/IOVAR, 3=FW Terminated 4=Failure */
   uint8 svctype;        /* 0 - Publish, 0x1 - Subscribe */
   uint8 pad;              /* Align */
   uint32 tx_cnt;        /* Number of SDFs sent */
} wl_nan_ev_terminated_t;
 
/* Follow up received against a pub / subscr */
/* WL_NAN_EVENT_RECEIVE */
 
typedef struct wl_nan_ev_receive {
   struct ether_addr remote_addr;    /* Peer NAN device MAC */
   uint8    local_id;        /* Local subscribe or publish ID */
   uint8    remote_id;        /* Remote subscribe or publish ID */
   int8    fup_rssi;
   uint8    attr_num;
   uint16    attr_list_len;  /* sizeof attributes attached to payload */
   uint8    attr_list[0];   /* attributes payload */
} wl_nan_ev_receive_t;
 
/* WL_NAN_EVENT_DISC_CACHE_TIMEOUT */
#define WL_NAN_DISC_CACHE_EXPIRY_ENTRIES_MAX 8
 
typedef struct wl_nan_disc_expired_cache_entry {
   uint8 l_sub_id;            /* local sub instance_id */
   uint8 r_pub_id;            /* remote-matched pub instance_id */
   struct ether_addr r_nmi_addr;    /* remote-matched pub nmi addr */
} wl_nan_disc_expired_cache_entry_t;
 
typedef struct wl_nan_ev_disc_cache_timeout {
   uint16 count;      /* no. of expired cache entries */
   uint16 pad;
   wl_nan_disc_expired_cache_entry_t cache_exp_list[];
} wl_nan_ev_disc_cache_timeout_t;
 
/* For NAN event mask extention */
#define WL_NAN_EVMASK_EXTN_VER    1
#define WL_NAN_EVMASK_EXTN_LEN    16    /* 16*8 = 128 masks supported */
 
typedef struct wl_nan_event_extn {
   uint8    ver;
   uint8    pad;
   uint16    len;
   uint8    evmask[];
} wl_nan_evmask_extn_t;
 
/* WL_NAN_XTLV_DATA_DP_TXS */
 
typedef struct wl_nan_data_dp_txs {
   uint8 ndp_id;
   uint8 pad;
   struct ether_addr indi; /* initiator ndi */
} wl_nan_data_dp_txs_t;
 
/* WL_NAN_XTLV_RNG_TXS */
 
typedef struct wl_nan_range_txs {
   uint8    range_id;
   uint8    pad[3];
} wl_nan_range_txs_t;
 
#define NAN_MAX_BANDS 2
 
enum wl_nan_oob_af_txs_reason_code {
   WL_NAN_OOB_AF_TX_REASON_BMAP    = 0x01, /* Bitmap schedule */
   WL_NAN_OOB_AF_TX_REASON_TIMEOUT    = 0x02, /* OOB AF session timeout */
   WL_NAN_OOB_AF_TX_REASON_DISABLED= 0x03, /* OOB disabled while it was scheduled */
};
 
/* WL_NAN_EVENT_OOB_AF_TXS event sent to host after NAN OOB AF transmit attempted */
typedef struct wl_nan_event_oob_af_txs {
   uint8 result; /* For TX status, success or failure */
   uint8 reason; /* wl_nan_oob_af_txs_reason_code */
   uint16 token; /* Token from the host */
} wl_nan_event_oob_af_txs_t;
 
/* WL_NAN_EVENT_OOB_AF_TXS status */
#define NAN_OOB_AF_TXS_ACK        0x1
#define NAN_OOB_AF_TXS_NO_ACK        0x2
#define NAN_OOB_AF_TXS_EXPIRED        0x3
#define NAN_OOB_AF_TXS_DISABLED        0x4
 
/* WL_NAN_EVENT_OOB_AF_RX event sent to host upon receiving a NAN OOB AF frame */
typedef struct wl_nan_event_oob_af_rx {
   struct ether_addr sa;
   struct ether_addr da;
   struct ether_addr bssid;
   uint16 payload_len;
   uint8  payload[];    /* AF hdr + NAN attrbutes in TLV format */
} wl_nan_event_oob_af_rx_t;
 
#define WL_NAN_CFG_OOB_AF_BODY_MAX_SIZE    1024u /* Max size of AF payload */
#define WL_NAN_CFG_OOB_AF_MAX_TIMEOUT    8000u /* 8 Sec. Max timeout(in ms) for OOB AF session */
 
/* Max size of the NAN OOB AF information in the IOVAR */
#define WL_NAN_CFG_OOB_AF_MAX_INFO_SIZE \
   (sizeof(bcm_xtlv_t) + sizeof(wl_nan_oob_af_t) + \
     WL_NAN_CFG_OOB_AF_BODY_MAX_SIZE)
/*
 * TLVs - Below XTLV definitions will be deprecated
 * in due course (soon as all other branches update
 * to the comp ID based XTLVs listed below).
 */
enum wl_nan_cmd_xtlv_id {
   WL_NAN_XTLV_MAC_ADDR = 0x120,
   WL_NAN_XTLV_MATCH_RX = 0x121,
   WL_NAN_XTLV_MATCH_TX = 0x122,
   WL_NAN_XTLV_SVC_INFO = 0x123,
   WL_NAN_XTLV_SVC_NAME = 0x124,
   WL_NAN_XTLV_SR_FILTER = 0x125,
   WL_NAN_XTLV_FOLLOWUP = 0x126,
   WL_NAN_XTLV_SVC_LIFE_COUNT = 0x127,
   WL_NAN_XTLV_AVAIL = 0x128,
   WL_NAN_XTLV_SDF_RX = 0x129,
   WL_NAN_XTLV_SDE_CONTROL = 0x12a,
   WL_NAN_XTLV_SDE_RANGE_LIMIT = 0x12b,
   WL_NAN_XTLV_NAN_AF = 0x12c,
   WL_NAN_XTLV_SD_TERMINATE = 0x12d,
   WL_NAN_XTLV_CLUSTER_ID = 0x12e,
   WL_NAN_XTLV_PEER_RSSI = 0x12f,
   WL_NAN_XTLV_BCN_RX = 0x130,
   WL_NAN_XTLV_REPLIED = 0x131, /* Publish sent for a subscribe */
   WL_NAN_XTLV_RECEIVED = 0x132, /* FUP Received */
   WL_NAN_XTLV_DISC_RESULTS = 0x133, /* Discovery results */
   WL_NAN_XTLV_TXS = 0x134 /* TX status */
};
 
#define WL_NAN_CMD_GLOBAL        0x00
#define WL_NAN_CMD_CFG_COMP_ID        0x01
#define WL_NAN_CMD_ELECTION_COMP_ID    0x02
#define WL_NAN_CMD_SD_COMP_ID        0x03
#define WL_NAN_CMD_SYNC_COMP_ID        0x04
#define WL_NAN_CMD_DATA_COMP_ID        0x05
#define WL_NAN_CMD_DAM_COMP_ID        0x06
#define WL_NAN_CMD_RANGE_COMP_ID    0x07
#define WL_NAN_CMD_GENERIC_COMP_ID    0x08
#define WL_NAN_CMD_SCHED_COMP_ID    0x09
#define WL_NAN_CMD_NSR_COMP_ID        0x0a /* NAN Save Restore */
#define WL_NAN_CMD_NANHO_COMP_ID    0x0b /* NAN Host offload */
#define WL_NAN_CMD_DBG_COMP_ID        0x0f
 
#define WL_NAN_CMD_COMP_SHIFT        8
#define NAN_CMD(x, y)  (((x) << WL_NAN_CMD_COMP_SHIFT) | (y))
 
/*
 * Module based NAN TLV IDs
 */
typedef enum wl_nan_tlv {
 
   WL_NAN_XTLV_CFG_MATCH_RX    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x01),
   WL_NAN_XTLV_CFG_MATCH_TX    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x02),
   WL_NAN_XTLV_CFG_SR_FILTER    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x03),
   WL_NAN_XTLV_CFG_SVC_NAME    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x04),
   WL_NAN_XTLV_CFG_NAN_STATUS    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x05),
   WL_NAN_XTLV_CFG_SVC_LIFE_COUNT    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x06),
   WL_NAN_XTLV_CFG_SVC_HASH    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x07),
   WL_NAN_XTLV_CFG_SEC_CSID    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x08), /* Security CSID */
   WL_NAN_XTLV_CFG_SEC_PMK        = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x09), /* Security PMK */
   WL_NAN_XTLV_CFG_SEC_PMKID    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0A),
   WL_NAN_XTLV_CFG_SEC_SCID    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0B),
   WL_NAN_XTLV_CFG_VNDR_PAYLOAD    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0C),
   WL_NAN_XTLV_CFG_HOST_INDPID    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0D),
   /* when host ndpid is used */
   WL_NAN_XTLV_CFG_MAC_ADDR    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0E),
   /* fast disc time bitmap config */
   WL_NAN_XTLV_CFG_FDISC_TBMP    = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0F),
 
   WL_NAN_XTLV_SD_SVC_INFO        = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x01),
   WL_NAN_XTLV_SD_FOLLOWUP        = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x02),
   WL_NAN_XTLV_SD_SDF_RX        = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x03),
   WL_NAN_XTLV_SD_SDE_CONTROL    = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x04),
   WL_NAN_XTLV_SD_SDE_RANGE_LIMIT    = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x05),
   WL_NAN_XTLV_SD_NAN_AF        = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x06),
   WL_NAN_XTLV_SD_TERM        = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x07),
   WL_NAN_XTLV_SD_REPLIED        = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x08), /* Pub sent */
   WL_NAN_XTLV_SD_FUP_RECEIVED    = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x09), /* FUP Received */
   WL_NAN_XTLV_SD_DISC_RESULTS    = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0A), /* Pub RX */
   WL_NAN_XTLV_SD_TXS        = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0B), /* Tx status */
   WL_NAN_XTLV_SD_SDE_SVC_INFO    = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0C),
   WL_NAN_XTLV_SD_SDE_SVC_UPD_IND    = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0D),
   WL_NAN_XTLV_SD_SVC_NDI        = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0E),
   WL_NAN_XTLV_SD_NDP_SPEC_INFO    = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0F),
   WL_NAN_XTLV_SD_NDPE_TLV_LIST    = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x10),
   WL_NAN_XTLV_SD_NDL_QOS_UPD    = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x11),
   WL_NAN_XTLV_SD_DISC_CACHE_TIMEOUT    = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x12),
   WL_NAN_XTLV_SD_PEER_NMI        = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x13),
 
   WL_NAN_XTLV_SYNC_BCN_RX        = NAN_CMD(WL_NAN_CMD_SYNC_COMP_ID, 0x01),
   WL_NAN_XTLV_EV_MR_CHANGED    = NAN_CMD(WL_NAN_CMD_SYNC_COMP_ID, 0x02),
 
   WL_NAN_XTLV_DATA_DP_END        = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x01),
   WL_NAN_XTLV_DATA_DP_INFO    = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x02),
   WL_NAN_XTLV_DATA_DP_SEC_INST    = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x03),
   WL_NAN_XTLV_DATA_DP_TXS        = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x04), /* txs for dp */
   WL_NAN_XTLV_DATA_DP_OPAQUE_INFO     = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x05),
   WL_NAN_XTLV_RANGE_INFO        = NAN_CMD(WL_NAN_CMD_RANGE_COMP_ID, 0x01),
   WL_NAN_XTLV_RNG_TXS        = NAN_CMD(WL_NAN_CMD_RANGE_COMP_ID, 0x02),
 
   WL_NAN_XTLV_EV_SLOT_INFO    = NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x01),
   WL_NAN_XTLV_EV_GEN_INFO         = NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x02),
   WL_NAN_XTLV_CCA_STATS        = NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x03),
   WL_NAN_XTLV_PER_STATS        = NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x04),
   WL_NAN_XTLV_CHBOUND_INFO    = NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x05),
   WL_NAN_XTLV_SLOT_STATS        = NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x06),
 
   WL_NAN_XTLV_DAM_NA_ATTR        = NAN_CMD(WL_NAN_CMD_DAM_COMP_ID, 0x01), /* na attr */
   WL_NAN_XTLV_HOST_ASSIST_REQ    = NAN_CMD(WL_NAN_CMD_DAM_COMP_ID, 0x02), /* host assist */
 
   /* wl_nan_fw_cap_t */
   WL_NAN_XTLV_GEN_FW_CAP        = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x01),
   /* wl_nan_fw_cap_v2_t */
   WL_NAN_XTLV_GEN_FW_CAP_V2    = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x02),
 
   /* NAN OOB AF tlv */
   WL_NAN_XTLV_OOB_AF        = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x03),
 
   WL_NAN_XTLV_SCHED_INFO        = NAN_CMD(WL_NAN_CMD_SCHED_COMP_ID, 0x01),
 
   /* Nan Save-Restore XTLVs */
   WL_NAN_XTLV_NSR2_PEER        = NAN_CMD(WL_NAN_CMD_NSR_COMP_ID, 0x21),
   WL_NAN_XTLV_NSR2_NDP        = NAN_CMD(WL_NAN_CMD_NSR_COMP_ID, 0x22),
 
   /* Host offload XTLVs */
   WL_NAN_XTLV_NANHO_PEER_ENTRY    = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x01),
   WL_NAN_XTLV_NANHO_DCAPLIST    = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x02),
   WL_NAN_XTLV_NANHO_DCSLIST    = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x03),
   WL_NAN_XTLV_NANHO_BLOB        = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x04),
   WL_NAN_XTLV_NANHO_NDP_STATE    = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x05),
   WL_NAN_XTLV_NANHO_FRM_TPLT    = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x06),
   WL_NAN_XTLV_NANHO_OOB_NAF    = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x07),
   WL_NAN_XTLV_NANHO_LOG_ERR_CTRL    = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x08),
   WL_NAN_XTLV_NANHO_LOG_DBG_CTRL    = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x09),
   WL_NAN_XTLV_NANHO_OOB_TXS    = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x0A),
   WL_NAN_XTLV_NANHO_DCAP_ATTR = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x0B),
   WL_NAN_XTLV_NANHO_ELEM_ATTR = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x0C),
   WL_NAN_XTLV_NANHO_SEC_SA = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x0D)
} wl_nan_tlv_t;
 
/* Sub Module ID's for NAN */
enum {
   NAN_MAC =        0,    /* nan mac */
   NAN_DISC =        1,    /* nan discovery */
   NAN_DBG =        2,    /* nan debug */
   NAN_SCHED =        3,    /* nan sched */
   NAN_PEER_ENTRY =    4,    /* nan peer entry */
   NAN_AVAIL =        5,    /* nan avail */
   NAN_DAM =        6,    /* nan dam */
   NAN_FSM =        7, /* nan fsm registry */
   NAN_NDP =        8,    /* nan ndp */
   NAN_NDL =        9,    /* nan ndl */
   NAN_DP =        10,    /* nan dp core */
   NAN_RNG =        11,    /* nan ranging */
   NAN_SEC =        12,    /* nan sec */
   NAN_LAST =        13
};
 
enum wl_nan_sub_cmd_xtlv_id {
 
   /* Special command - Tag zero */
   WL_NAN_CMD_GLB_NAN_VER = NAN_CMD(WL_NAN_CMD_GLOBAL, 0x00),
 
    /* nan cfg sub-commands */
 
   WL_NAN_CMD_CFG_NAN_INIT = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x01),
   WL_NAN_CMD_CFG_ROLE = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x02),
   WL_NAN_CMD_CFG_HOP_CNT = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x03),
   WL_NAN_CMD_CFG_HOP_LIMIT = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x04),
   WL_NAN_CMD_CFG_WARMUP_TIME = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x05),
   WL_NAN_CMD_CFG_STATUS = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x06),
   WL_NAN_CMD_CFG_OUI = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x07),
   WL_NAN_CMD_CFG_COUNT = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x08),
   WL_NAN_CMD_CFG_CLEARCOUNT = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x09),
   WL_NAN_CMD_CFG_CHANNEL = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0A),
   WL_NAN_CMD_CFG_BAND = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0B),
   WL_NAN_CMD_CFG_CID = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0C),
   WL_NAN_CMD_CFG_IF_ADDR = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0D),
   WL_NAN_CMD_CFG_BCN_INTERVAL = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0E),
   WL_NAN_CMD_CFG_SDF_TXTIME = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x0F),
   WL_NAN_CMD_CFG_SID_BEACON = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x10),
   WL_NAN_CMD_CFG_DW_LEN = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x11),
   WL_NAN_CMD_CFG_AVAIL = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x12),
   WL_NAN_CMD_CFG_WFA_TM = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x13),
   WL_NAN_CMD_CFG_EVENT_MASK =  NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x14),
   WL_NAN_CMD_CFG_NAN_CONFIG = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x15), /* ctrl */
   WL_NAN_CMD_CFG_NAN_ENAB = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x16),
   WL_NAN_CMD_CFG_ULW = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x17),
   WL_NAN_CMD_CFG_NAN_CONFIG2 = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x18), /* ctrl2 */
   WL_NAN_CMD_CFG_DEV_CAP = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x19),
   WL_NAN_CMD_CFG_SCAN_PARAMS = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x1A),
   WL_NAN_CMD_CFG_VNDR_PAYLOAD = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x1B),
   WL_NAN_CMD_CFG_FASTDISC = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x1C),
   WL_NAN_CMD_CFG_MIN_TX_RATE = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x1D),
   WL_NAN_CMD_CFG_FSM_TIMEOUT = NAN_CMD(WL_NAN_CMD_CFG_COMP_ID, 0x1E),
   WL_NAN_CMD_CFG_MAX = WL_NAN_CMD_CFG_FSM_TIMEOUT,
 
   /* Add new commands before and update */
 
   /* nan election sub-commands */
   WL_NAN_CMD_ELECTION_HOST_ENABLE = NAN_CMD(WL_NAN_CMD_ELECTION_COMP_ID, 0x01),
   WL_NAN_CMD_ELECTION_METRICS_CONFIG = NAN_CMD(WL_NAN_CMD_ELECTION_COMP_ID, 0x02),
   WL_NAN_CMD_ELECTION_METRICS_STATE = NAN_CMD(WL_NAN_CMD_ELECTION_COMP_ID, 0x03),
   WL_NAN_CMD_ELECTION_LEAVE = NAN_CMD(WL_NAN_CMD_ELECTION_COMP_ID, 0x03),
   WL_NAN_CMD_ELECTION_MERGE = NAN_CMD(WL_NAN_CMD_ELECTION_COMP_ID, 0x04),
   WL_NAN_CMD_ELECTION_ADVERTISERS = NAN_CMD(WL_NAN_CMD_ELECTION_COMP_ID, 0x05),
   WL_NAN_CMD_ELECTION_RSSI_THRESHOLD = NAN_CMD(WL_NAN_CMD_ELECTION_COMP_ID, 0x06),
   WL_NAN_CMD_ELECTION_MAX = WL_NAN_CMD_ELECTION_RSSI_THRESHOLD,
   /* New commands go before and update */
 
   /* nan SD sub-commands */
   WL_NAN_CMD_SD_PARAMS = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x01),
   WL_NAN_CMD_SD_PUBLISH = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x02),
   WL_NAN_CMD_SD_PUBLISH_LIST = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x03),
   WL_NAN_CMD_SD_CANCEL_PUBLISH = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x04),
   WL_NAN_CMD_SD_SUBSCRIBE = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x05),
   WL_NAN_CMD_SD_SUBSCRIBE_LIST = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x06),
   WL_NAN_CMD_SD_CANCEL_SUBSCRIBE = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x07),
   WL_NAN_CMD_SD_VND_INFO = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x08),
   WL_NAN_CMD_SD_STATS = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x09),
   WL_NAN_CMD_SD_TRANSMIT = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0A),
   WL_NAN_CMD_SD_FUP_TRANSMIT = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0B),
   WL_NAN_CMD_SD_CONNECTION = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0C),
   WL_NAN_CMD_SD_SHOW = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0D),
   WL_NAN_CMD_SD_DISC_CACHE_TIMEOUT = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0E),
   WL_NAN_CMD_SD_DISC_CACHE_CLEAR = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x0F),
   WL_NAN_CMD_SD_MAX = WL_NAN_CMD_SD_DISC_CACHE_CLEAR,
 
   /* nan time sync sub-commands */
 
   WL_NAN_CMD_SYNC_SOCIAL_CHAN = NAN_CMD(WL_NAN_CMD_SYNC_COMP_ID, 0x01),
   WL_NAN_CMD_SYNC_AWAKE_DWS = NAN_CMD(WL_NAN_CMD_SYNC_COMP_ID, 0x02),
   WL_NAN_CMD_SYNC_BCN_RSSI_NOTIF_THRESHOLD = NAN_CMD(WL_NAN_CMD_SYNC_COMP_ID, 0x03),
   WL_NAN_CMD_SYNC_MAX = WL_NAN_CMD_SYNC_BCN_RSSI_NOTIF_THRESHOLD,
 
   /* nan2 commands */
   WL_NAN_CMD_DATA_CONFIG = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x01),
   WL_NAN_CMD_DATA_RSVD02 = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x02),
   WL_NAN_CMD_DATA_RSVD03 = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x03),
   WL_NAN_CMD_DATA_DATAREQ = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x04),
   WL_NAN_CMD_DATA_DATARESP = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x05),
   WL_NAN_CMD_DATA_DATAEND = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x06),
   WL_NAN_CMD_DATA_SCHEDUPD = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x07),
   WL_NAN_CMD_DATA_RSVD08 = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x08),
   WL_NAN_CMD_DATA_CAP = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x9),
   WL_NAN_CMD_DATA_STATUS = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x0A),
   WL_NAN_CMD_DATA_STATS = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x0B),
   WL_NAN_CMD_DATA_RSVD0C = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x0C),
   WL_NAN_CMD_DATA_NDP_SHOW = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x0D),
   WL_NAN_CMD_DATA_DATACONF = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x0E),
   WL_NAN_CMD_DATA_MIN_TX_RATE = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x0F),
   WL_NAN_CMD_DATA_MAX_PEERS = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x10),
   WL_NAN_CMD_DATA_DP_IDLE_PERIOD = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x11),
   WL_NAN_CMD_DATA_DP_OPAQUE_INFO = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x12),
   WL_NAN_CMD_DATA_DP_HB_DURATION = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x13),
   WL_NAN_CMD_DATA_DATAEND_V2 = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x14),
   WL_NAN_CMD_DATA_PATH_MAX = WL_NAN_CMD_DATA_DATAEND_V2, /* New ones before and update */
 
   /* nan dam sub-commands */
   WL_NAN_CMD_DAM_CFG = NAN_CMD(WL_NAN_CMD_DAM_COMP_ID, 0x01),
   WL_NAN_CMD_DAM_MAX = WL_NAN_CMD_DAM_CFG,  /* New ones before and update */
 
   /* nan2.0 ranging commands */
   WL_NAN_CMD_RANGE_REQUEST = NAN_CMD(WL_NAN_CMD_RANGE_COMP_ID, 0x01),
   WL_NAN_CMD_RANGE_AUTO = NAN_CMD(WL_NAN_CMD_RANGE_COMP_ID, 0x02),
   WL_NAN_CMD_RANGE_RESPONSE = NAN_CMD(WL_NAN_CMD_RANGE_COMP_ID, 0x03),
   WL_NAN_CMD_RANGE_CANCEL = NAN_CMD(WL_NAN_CMD_RANGE_COMP_ID, 0x04),
   WL_NAN_CMD_RANGE_IDLE_COUNT = NAN_CMD(WL_NAN_CMD_RANGE_COMP_ID, 0x05),
   WL_NAN_CMD_RANGE_CANCEL_EXT = NAN_CMD(WL_NAN_CMD_RANGE_COMP_ID, 0x06),
 
   /*  nan debug sub-commands  */
   WL_NAN_CMD_DBG_SCAN_PARAMS = NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x01),
   WL_NAN_CMD_DBG_SCAN = NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x02),
   WL_NAN_CMD_DBG_SCAN_RESULTS =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x03),
   /* This is now moved under CFG */
   WL_NAN_CMD_DBG_EVENT_MASK =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x04),
   WL_NAN_CMD_DBG_EVENT_CHECK =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x05),
   WL_NAN_CMD_DBG_DUMP =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x06),
   WL_NAN_CMD_DBG_CLEAR =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x07),
   WL_NAN_CMD_DBG_RSSI =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x08),
   WL_NAN_CMD_DBG_DEBUG =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x09),
   WL_NAN_CMD_DBG_TEST1 =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x0A),
   WL_NAN_CMD_DBG_TEST2 =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x0B),
   WL_NAN_CMD_DBG_TEST3 =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x0C),
   WL_NAN_CMD_DBG_DISC_RESULTS =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x0D),
   WL_NAN_CMD_DBG_STATS =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x0E),
   WL_NAN_CMD_DBG_LEVEL =  NAN_CMD(WL_NAN_CMD_DBG_COMP_ID, 0x0F),
   WL_NAN_CMD_DBG_MAX = WL_NAN_CMD_DBG_LEVEL, /* New ones before and update */
 
    /* Generic componenet */
   WL_NAN_CMD_GEN_STATS = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x01),
   WL_NAN_CMD_GEN_FW_CAP = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x02),
   WL_NAN_CMD_CFG_OOB_AF = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x03),
   WL_NAN_CMD_GEN_MAX = WL_NAN_CMD_CFG_OOB_AF,
 
   /* NAN Save-Restore */
   WL_NAN_CMD_NSR2 = NAN_CMD(WL_NAN_CMD_NSR_COMP_ID, 0x20),
   WL_NAN_CMD_NSR2_MAX = WL_NAN_CMD_NSR2,
 
   /* Host offload sub-commands */
   WL_NAN_CMD_NANHO_UPDATE = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x01), /* WILL BE REMOVED */
   WL_NAN_CMD_NANHO_INFO = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x01),
   WL_NAN_CMD_NANHO_FRM_TPLT = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x02),    /* unused */
   WL_NAN_CMD_NANHO_OOB_NAF = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x03),    /* unused */
   WL_NAN_CMD_NANHO_LOG_CTRL = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x04),
   WL_NAN_CMD_NANHO_VER = NAN_CMD(WL_NAN_CMD_NANHO_COMP_ID, 0x05),
   WL_NAN_CMD_NANHO_MAX = WL_NAN_CMD_NANHO_VER,
 
   /* Add submodules below, and update WL_NAN_CMD_MAX */
 
   /* ROML check for this enum should use WL_NAN_CMD_MAX */
   WL_NAN_CMD_MAX = WL_NAN_CMD_NANHO_MAX
};
 
/*
 * Component/Module based NAN TLV IDs for NAN stats
 */
typedef enum wl_nan_stats_tlv {
   WL_NAN_XTLV_SYNC_MAC_STATS        = NAN_CMD(WL_NAN_CMD_SYNC_COMP_ID, 0x01),
 
   WL_NAN_XTLV_SD_DISC_STATS        = NAN_CMD(WL_NAN_CMD_SD_COMP_ID, 0x01),
 
   WL_NAN_XTLV_DATA_NDP_STATS        = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x01),
   WL_NAN_XTLV_DATA_NDL_STATS        = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x02),
   WL_NAN_XTLV_DATA_SEC_STATS        = NAN_CMD(WL_NAN_CMD_DATA_COMP_ID, 0x03),
 
   WL_NAN_XTLV_GEN_SCHED_STATS        = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x01),
   WL_NAN_XTLV_GEN_PEER_STATS        = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x02),
   WL_NAN_XTLV_GEN_PEER_STATS_DEVCAP    = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x03),
   WL_NAN_XTLV_GEN_PEER_STATS_NDP        = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x04),
   WL_NAN_XTLV_GEN_PEER_STATS_SCHED    = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x05),
   WL_NAN_XTLV_GEN_AVAIL_STATS_SCHED    = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x06),
   WL_NAN_XTLV_GEN_NDP_STATS               = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x07),
   WL_NAN_XTLV_GEN_PARSE_STATS        = NAN_CMD(WL_NAN_CMD_GENERIC_COMP_ID, 0x08),
 
   WL_NAN_XTLV_DAM_STATS            = NAN_CMD(WL_NAN_CMD_DAM_COMP_ID, 0x01),
   WL_NAN_XTLV_DAM_AVAIL_STATS        = NAN_CMD(WL_NAN_CMD_DAM_COMP_ID, 0x02),
 
   WL_NAN_XTLV_RANGE_STATS            = NAN_CMD(WL_NAN_CMD_RANGE_COMP_ID, 0x01)
} wl_nan_stats_tlv_t;
 
/* NAN stats WL_NAN_CMD_GEN_STATS command */
/* Input data */
typedef struct wl_nan_cmn_get_stat {
   uint32    modules_btmap;    /* Bitmap to indicate module stats are needed:
                * See NAN Sub Module ID's above
                */
   uint8    operation;    /* Get, Get and Clear */
   uint8    arg1;        /* Submodule control variable1 */
   uint8    arg2;        /* Submodule control variable2 */
   uint8    pad;        /* May not be needed as TLV's are aligned,add to pass compile chk */
} wl_nan_cmn_get_stat_t;
 
/* Output for Stats container */
typedef struct wl_nan_cmn_stat {
   uint32    n_stats;    /* Number of different sub TLV stats present in the container */
   uint32    totlen;        /* Total Length of stats data in container */
   uint8   stats_tlvs [];    /* Stat TLV's container */
} wl_nan_cmn_stat_t;
 
/* Defines for operation */
#define WLA_NAN_STATS_GET    0
#define WLA_NAN_STATS_GET_CLEAR    1
 
#define WL_NAN_STAT_ALL 0xFFFFFFFF
 
/* NAN Mac stats */
 
typedef struct wl_nan_mac_band_stats {
   uint32 bcn_tx;    /* 2g/5g disc/sync beacon tx count */
   uint32 bcn_rx;    /* 2g/5g disc/sync beacon rx count */
   uint32 dws;    /* Number of 2g/5g DW's */
} wl_nan_mac_band_stats_t;
 
/* Note: if this struct is changing update wl_nan_slot_ecounters_vX_t version,
 * as this struct is sent as payload in wl_nan_slot_ecounter_vX_ts
 */
typedef struct wl_nan_mac_stats {
   wl_nan_mac_band_stats_t    band[NAN_MAX_BANDS];    /* MAC sync band specific stats */
   uint32 naf_tx;            /* NAN AF tx */
   uint32 naf_rx;            /* NAN AF rx */
   uint32 sdf_tx;            /* SDF tx */
   uint32 sdf_rx;            /* SDF rx */
   uint32 cnt_sync_bcn_rx_tu[3];    /* delta bw */
   uint32 cnt_bcn_tx_out_dw;    /* TX sync beacon outside dw */
   uint32 cnt_role_am_dw;        /* anchor master role due to dw */
   uint32 cnt_am_hop_err;        /* wrong hopcount set for AM */
} wl_nan_mac_stats_t;
 
typedef struct wl_nan_mac_stats_v1 {
   wl_nan_mac_band_stats_t    band[NAN_MAX_BANDS];    /* MAC sync band specific stats */
   uint32 naf_tx;            /* NAN AF tx */
   uint32 naf_rx;            /* NAN AF rx */
   uint32 sdf_tx;            /* SDF tx */
   uint32 sdf_rx;            /* SDF rx */
   uint32 cnt_sync_bcn_rx_tu[3];    /* delta bw */
   uint32 cnt_bcn_tx_out_dw;    /* TX sync beacon outside dw */
   uint32 cnt_role_am_dw;        /* anchor master role due to dw */
   uint32 cnt_am_hop_err;        /* wrong hopcount set for AM */
   uint32 merge_scan_cnt_2g;    /* 2G band merge scan cnt */
   uint32 merge_scan_cnt_5g;    /* 5G band merge scan cnt */
} wl_nan_mac_stats_v1_t;
 
/* NAN Sched stats */
/* Per core Sched stats */
typedef struct nan_sched_stats_core {
   uint32    slotstart;        /* slot_start */
   uint32    slotend;        /* slot_end */
   uint32    slotskip;        /* slot_skip */
   uint32    slotstart_partial;    /* slot resume */
   uint32    slotend_partial;    /* slot pre-empt */
   uint8   avail_upd_cnt;        /* count to track num of times avail has been updated */
   uint8    pad[3];
} nan_sched_stats_core_t;
/* Common Sched stats */
typedef struct nan_sched_stats_cmn {
   uint32    slot_adj_dw;    /* Slot adjusts due to DW changes */
   uint32    slot_dur;    /* Total slot duration in TU's */
} nan_sched_stats_cmn_t;
 
/* Note: if this struct is changing update wl_nan_slot_ecounters_vX_t version,
 * as this struct is sent as payload in wl_nan_slot_ecounters_vX_t
 */
typedef struct nan_sched_stats {
   nan_sched_stats_cmn_t cmn;
   nan_sched_stats_core_t slice[MAX_NUM_D11CORES];
} nan_sched_stats_t;
/* End NAN Sched stats */
 
/* NAN Discovery stats */
typedef struct nan_disc_stats {
   uint32 pub_tx;        /* Publish tx */
   uint32 pub_rx;        /* Publish rx */
   uint32 sub_tx;        /* Subscribe tx */
   uint32 sub_rx;        /* Subscribe rx */
   uint32 fup_tx;        /* Followup tx */
   uint32 fup_rx;        /* Followup rx */
   uint32 pub_resp_ignored;    /* response to incoming publish ignored */
   uint32 sub_resp_ignored;    /* response to incoming subscribe ignored */
} nan_disc_stats_t;
/* NAN Discovery stats end */
 
/* statistics for nan sec */
typedef struct nan_sec_stats_s {
   uint32 mic_fail;        /* rx mic fail */
   uint32 replay_fail;        /* replay counter */
   uint32 tx_fail;            /* tx fail (from txstatus) */
   uint32 key_info_err;        /* key info field err */
   uint32 ok_sessions;        /* successful mx negotiations */
   uint32 fail_sessions;        /* failed sessions */
   uint32 keydesc_err;        /* key desc error */
   uint32 invalid_cipher;        /* cipher suite not valid */
   uint32 pmk_not_found;        /* no pmk found for given service or for any reason */
   uint32 no_pmk_for_pmkid;    /* no pmk found for give pmkid */
   uint32 key_install_err;        /* failed to install keys */
   uint32 no_keydesc_attr;        /* key desc attr missing */
   uint32 nonce_mismatch;        /* nonce mismatch */
} nan_sec_stats_t;
 
/* WL_NAN_XTLV_GEN_PEER_STATS */
typedef struct wl_nan_peer_stats {
   struct ether_addr nmi;
   uint8 pad[2];
   uint32 pkt_enq; /* counter for queued pkt of peer */
 
   /* NDL */
   bool ndl_exist;
   uint8 ndl_state;
   bool counter_proposed;
   uint8 pad1;
 
   /* NDL QoS */
   uint16 local_max_latency;
   uint16 peer_max_latency;
   uint8 local_min_slots;
   uint8 peer_min_slots;
 
   /* security association */
   struct ether_addr sec_laddr;    /* local mac addr */
   struct ether_addr sec_raddr;    /* remote mac addr */
   uint8 sec_csid;
   uint8 pad2;
} wl_nan_peer_stats_t;
 
/* WL_NAN_XTLV_GEN_PEER_STATS_DEVCAP */
typedef struct wl_nan_peer_stats_dev_cap {
   uint8 mapid;
   uint8 awake_dw_2g;
   uint8 awake_dw_5g;
   uint8 bands_supported;
   uint8 op_mode;
   uint8 num_antennas;
   uint16 chan_switch_time;
   uint8 capabilities;
   uint8 pad[3];
} wl_nan_peer_stats_dev_cap_t;
 
/* WL_NAN_XTLV_GEN_PEER_STATS_NDP */
typedef struct wl_nan_peer_stats_ndp {
   uint8 peer_role;
   uint8 ndp_state;
   uint8 indp_id;    /* initiator ndp id */
   uint8 ndp_ctrl;    /* ndp control field */
   struct ether_addr peer_nmi;
   struct ether_addr peer_ndi;
   struct ether_addr local_ndi;
 
   /* peer scb info */
   bool scb_allocated;
   bool scb_found;
   uint32 scb_flags;
   uint32 scb_flags2;
   uint32 scb_flags3;
} wl_nan_peer_stats_ndp_t;
 
enum {
   WL_NAN_SCHED_STAT_SLOT_COMM    = 0x01,    /* Committed slot */
   WL_NAN_SCHED_STAT_SLOT_COND    = 0x02,    /* Conditional slot(proposal/counter) */
   WL_NAN_SCHED_STAT_SLOT_NDC    = 0x04,    /* NDC slot */
   WL_NAN_SCHED_STAT_SLOT_IMMUT    = 0x08,    /* Immutable slot */
   WL_NAN_SCHED_STAT_SLOT_RANGE    = 0x10, /* Ranging slot */
};
typedef uint16 wl_nan_stats_sched_slot_info_t;
 
typedef struct wl_nan_stats_sched_slot {
   wl_nan_stats_sched_slot_info_t info;    /* capture slot type and more info */
   chanspec_t chanspec;
} wl_nan_stats_sched_slot_t;
 
/* WL_NAN_XTLV_GEN_PEER_STATS_SCHED, WL_NAN_XTLV_GEN_AVAIL_STATS_SCHED */
typedef struct wl_nan_stats_sched {
   uint8 map_id;
   uint8 seq_id;    /* seq id from NA attr */
   uint8 slot_dur;
   uint8 pad;
   uint16 period;
   uint16 num_slot;
   wl_nan_stats_sched_slot_t slot[];
} wl_nan_stats_sched_t;
 
/* WL_NAN_XTLV_GEN_PEER_STATS_SCHED */
typedef struct wl_nan_peer_stats_sched {
   uint8 map_id;
   uint8 seq_id;    /* seq id from NA attr */
   uint8 slot_dur;
   uint8 pad;
   uint16 period;
   uint16 num_slot;
   wl_nan_stats_sched_slot_t slot[];
} wl_nan_peer_stats_sched_t;
 
/* WL_NAN_XTLV_RANGE_STATS  */
typedef struct wl_nan_range_stats {
   uint16 rng_ssn_estb;
   uint16 rng_ssn_fail;
   uint16 rng_sched_start;
   uint16 rng_sched_end;
   uint16 ftm_ssn_success; /* number of succesfull ftm sessions */
   uint16 ftm_ssn_fail;
   uint16 num_meas; /* number of ftm frames */
   uint16 num_valid_meas; /* number of ftm frames with valid timestamp */
} wl_nan_range_stats_t;
 
/* defines for ndp stats flag */
 
#define NAN_NDP_STATS_FLAG_ROLE_MASK                      0x01
#define NAN_NDP_STATS_FLAG_ROLE_INIT                      0x00
#define NAN_NDP_STATS_FLAG_ROLE_RESP                      0x01
 
#define NAN_NDP_STATS_STATE_BIT_SHIFT                     1
#define NAN_NDP_STATS_FLAG_STATE_MASK                     0x07
#define NAN_NDP_STATS_FLAG_STATE_IN_PROG                  0x00
#define NAN_NDP_STATS_FLAG_STATE_ESTB                     0x01
#define NAN_NDP_STATS_FLAG_STATE_TEARDOWN_WAIT            0x02
/* More states can be added here, when needed */
 
/* WL_NAN_XTLV_GEN_NDP_STATS */
typedef struct wl_nan_ndp_stats_s {
   uint8 ndp_id;
   uint8 indp_id;
   uint8 flags;
   uint8 nan_sec_csid;
   struct ether_addr lndi_addr;
   struct ether_addr pnmi_addr;
   struct ether_addr pndi_addr;
   uint8 PAD[2];
} wl_nan_ndp_stats_t;
 
/* WL_NAN_XTLV_EV_SLOT_INFO */
typedef struct wl_nan_slot_info_s {
   /* dw slot start expected */
   uint32    dwst_h;
   uint32    dwst_l;
   /* dw slot start actual */
   uint32    act_dwst_h;
   uint32    act_dwst_l;
   uint16    cur_chan[MAX_NUM_D11CORES];    /* sdb channels */
   uint16    dw_chan;    /* dw channel */
   uint8    dw_no;        /* dw number */
   uint8    slot_seq_no;    /* slot seq no. */
} wl_nan_slot_info_t;
 
/* WL_NAN_XTLV_DAM_STATS */
typedef struct wl_nan_dam_stats {
   uint32 cnt_rej_crb_inuse;        /* DAM rejections because of crb in use already */
} wl_nan_dam_stats_t;
 
/* WL_NAN_EVENT_MR_CHANGED */
typedef uint8 wl_nan_mr_changed_t;
#define WL_NAN_AMR_CHANGED    1
#define WL_NAN_IMR_CHANGED    2
 
/*
 * The macro BCMUTILS_ERR_CODES is defined only
 * when using the common header file(a new approach) bcmutils/include/bcmerror.h.
 * Otherwise, use the error codes from this file.
 */
#ifndef BCMUTILS_ERR_CODES
 
/** status - TBD BCME_ vs NAN status - range reserved for BCME_ */
enum {
   /* add new status here... */
   WL_NAN_E_INVALID_TOKEN        = -2135,    /* invalid token or mismatch */
   WL_NAN_E_INVALID_ATTR        = -2134,    /* generic invalid attr error */
   WL_NAN_E_INVALID_NDL_ATTR    = -2133,    /* invalid NDL attribute */
   WL_NAN_E_SCB_NORESOURCE        = -2132,    /* no more peer scb available */
   WL_NAN_E_PEER_NOTAVAIL        = -2131,
   WL_NAN_E_SCB_EXISTS        = -2130,
   WL_NAN_E_INVALID_PEER_NDI    = -2129,
   WL_NAN_E_INVALID_LOCAL_NDI    = -2128,
   WL_NAN_E_ALREADY_EXISTS        = -2127,    /* generic NAN error for duplication */
   WL_NAN_E_EXCEED_MAX_NUM_MAPS    = -2126,
   WL_NAN_E_INVALID_DEV_CHAN_SCHED    = -2125,
   WL_NAN_E_INVALID_PEER_BLOB_TYPE    = -2124,
   WL_NAN_E_INVALID_LCL_BLOB_TYPE    = -2123,
   WL_NAN_E_BCMC_PDPA        = -2122,    /* BCMC NAF PDPA */
   WL_NAN_E_TIMEOUT        = -2121,
   WL_NAN_E_HOST_CFG        = -2120,
   WL_NAN_E_NO_ACK            = -2119,
   WL_NAN_E_SECINST_FAIL        = -2118,
   WL_NAN_E_REJECT_NDL        = -2117,    /* generic NDL rejection error */
   WL_NAN_E_INVALID_NDP_ATTR    = -2116,
   WL_NAN_E_HOST_REJECTED        = -2115,
   WL_NAN_E_PCB_NORESOURCE        = -2114,
   WL_NAN_E_NDC_EXISTS        = -2113,
   WL_NAN_E_NO_NDC_ENTRY_AVAIL    = -2112,
   WL_NAN_E_INVALID_NDC_ENTRY      = -2111,
   WL_NAN_E_SD_TX_LIST_FULL        = -2110,
   WL_NAN_E_SVC_SUB_LIST_FULL      = -2109,
   WL_NAN_E_SVC_PUB_LIST_FULL      = -2108,
   WL_NAN_E_SDF_MAX_LEN_EXCEEDED   = -2107,
   WL_NAN_E_ZERO_CRB        = -2106,    /* no CRB between local and peer */
   WL_NAN_E_PEER_NDC_NOT_SELECTED    = -2105,    /* peer ndc not selected */
   WL_NAN_E_DAM_CHAN_CONFLICT    = -2104,    /* dam schedule channel conflict */
   WL_NAN_E_DAM_SCHED_PERIOD    = -2103,    /* dam schedule period mismatch */
   WL_NAN_E_LCL_NDC_NOT_SELECTED    = -2102,    /* local selected ndc not configured */
   WL_NAN_E_NDL_QOS_INVALID_NA    = -2101,    /* na doesn't comply with ndl qos */
   WL_NAN_E_CLEAR_NAF_WITH_SA_AS_RNDI = -2100,    /* rx clear naf with peer rndi */
   WL_NAN_E_SEC_CLEAR_PKT        = -2099,    /* rx clear pkt from a peer with sec_sa */
   WL_NAN_E_PROT_NON_PDPA_NAF    = -2098,    /* rx protected non PDPA frame */
   WL_NAN_E_DAM_DOUBLE_REMOVE    = -2097,    /* remove peer schedule already removed */
   WL_NAN_E_DAM_DOUBLE_MERGE    = -2096,    /* merge peer schedule already merged */
   WL_NAN_E_DAM_REJECT_INVALID    = -2095,    /* reject for invalid schedule */
   WL_NAN_E_DAM_REJECT_RANGE    = -2094,
   WL_NAN_E_DAM_REJECT_QOS        = -2093,
   WL_NAN_E_DAM_REJECT_NDC        = -2092,
   WL_NAN_E_DAM_REJECT_PEER_IMMUT    = -2091,
   WL_NAN_E_DAM_REJECT_LCL_IMMUT    = -2090,
   WL_NAN_E_DAM_EXCEED_NUM_SCHED    = -2089,
   WL_NAN_E_DAM_INVALID_SCHED_MAP    = -2088,    /* invalid schedule map list */
   WL_NAN_E_DAM_INVALID_LCL_SCHED    = -2087,
   WL_NAN_E_INVALID_MAP_ID        = -2086,
   WL_NAN_E_CHAN_OVERLAP_ACROSS_MAP = -2085,
   WL_NAN_E_INVALID_CHAN_LIST    = -2084,
   WL_NAN_E_INVALID_RANGE_TBMP    = -2083,
   WL_NAN_E_INVALID_IMMUT_SCHED    = -2082,
   WL_NAN_E_INVALID_NDC_ATTR    = -2081,
   WL_NAN_E_INVALID_TIME_BITMAP    = -2080,
   WL_NAN_E_INVALID_NA_ATTR    = -2079,
   WL_NAN_E_NO_NA_ATTR_IN_AVAIL_MAP = -2078,    /* no na attr saved in avail map */
   WL_NAN_E_INVALID_MAP_IDX    = -2077,
   WL_NAN_E_SEC_SA_NOTFOUND    = -2076,
   WL_NAN_E_BSSCFG_NOTFOUND    = -2075,
   WL_NAN_E_SCB_NOTFOUND        = -2074,
   WL_NAN_E_NCS_SK_KDESC_TYPE      = -2073,
   WL_NAN_E_NCS_SK_KEY_DESC_VER    = -2072,    /* key descr ver */
   WL_NAN_E_NCS_SK_KEY_TYPE        = -2071,    /* key descr type */
   WL_NAN_E_NCS_SK_KEYINFO_FAIL    = -2070,    /* key info (generic) */
   WL_NAN_E_NCS_SK_KEY_LEN         = -2069,    /* key len */
   WL_NAN_E_NCS_SK_KDESC_NOT_FOUND = -2068,    /* key desc not found */
   WL_NAN_E_NCS_SK_INVALID_PARAMS  = -2067,    /* invalid args */
   WL_NAN_E_NCS_SK_KDESC_INVALID   = -2066,    /* key descr is not valid */
   WL_NAN_E_NCS_SK_NONCE_MISMATCH  = -2065,
   WL_NAN_E_NCS_SK_KDATA_SAVE_FAIL = -2064,    /* not able to save key data */
   WL_NAN_E_NCS_SK_AUTH_TOKEN_CALC_FAIL = -2063,
   WL_NAN_E_NCS_SK_PTK_CALC_FAIL   = -2062,
   WL_NAN_E_INVALID_STARTOFFSET    = -2061,
   WL_NAN_E_BAD_NA_ENTRY_TYPE    = -2060,
   WL_NAN_E_INVALID_CHANBMP    = -2059,
   WL_NAN_E_INVALID_OP_CLASS    = -2058,
   WL_NAN_E_NO_IES            = -2057,
   WL_NAN_E_NO_PEER_ENTRY_AVAIL    = -2056,
   WL_NAN_E_INVALID_PEER        = -2055,
   WL_NAN_E_PEER_EXISTS        = -2054,
   WL_NAN_E_PEER_NOTFOUND        = -2053,
   WL_NAN_E_NO_MEM            = -2052,
   WL_NAN_E_INVALID_OPTION        = -2051,
   WL_NAN_E_INVALID_BAND        = -2050,
   WL_NAN_E_INVALID_MAC        = -2049,
   WL_NAN_E_BAD_INSTANCE        = -2048,
   /* NAN status code reserved from -2048 to -3071 */
   /* Do NOT add new status below -2048 */
   WL_NAN_E_ERROR            = -1,
   WL_NAN_E_OK            = 0
};
 
#endif    /* BCMUTILS_ERR_CODES */
 
/* Error codes used in vendor specific attribute in Data Path Termination frames */
enum {
   WL_NAN_DPEND_E_OK        = 0,
   WL_NAN_DPEND_E_ERROR        = 1,
   WL_NAN_DPEND_E_HOST_CMD        = 2,
   WL_NAN_DPEND_E_HOST_REJECTED    = 3,    /* host rejected rx frame  */
   WL_NAN_DPEND_E_RESOURCE_LIMIT    = 4,
   WL_NAN_DPEND_E_NO_ACK_RCV    = 5,
   WL_NAN_DPEND_E_TIMEOUT        = 6,
   WL_NAN_DPEND_E_NO_ELT        = 7,    /* rx frame missing element container */
   WL_NAN_DPEND_E_NO_NDP_ATTR    = 8,
   WL_NAN_DPEND_E_NO_AVAIL_ATTR    = 9,
   WL_NAN_DPEND_E_NO_NDC_ATTR    = 10,
   WL_NAN_DPEND_E_NO_RANGE_BM    = 11,
   WL_NAN_DPEND_E_INVALID_NDP_ATTR    = 12,
   WL_NAN_DPEND_E_INVALID_NDC_ATTR    = 13,
   WL_NAN_DPEND_E_INVALID_IMMUT    = 14,
   WL_NAN_DPEND_E_INVALID_NDL_QOS    = 15,
   WL_NAN_DPEND_E_INVALID_SEC_PARAMS = 16,
   WL_NAN_DPEND_E_REJECT_AVAIL    = 17,
   WL_NAN_DPEND_E_REJECT_NDL    = 18,
   WL_NAN_DPEND_E_SCB_NORESOURCE    = 19
};
 
typedef int32 wl_nan_status_t;
 
/** nan cmd list entry  */
enum wl_nan_sub_cmd_input_flags {
   WL_NAN_SUB_CMD_FLAG_NONE = 0,
   WL_NAN_SUB_CMD_FLAG_SKIP = 1, /* Skip to next sub-command on error */
   WL_NAN_SUB_CMD_FLAG_TERMINATE = 2, /* Terminate processing and return */
   WL_NAN_SUB_CMD_FLAG_LAST /* Keep this at the end */
};
 
/** container for nan events */
typedef struct wl_nan_ioc {
   uint16    version;    /**< interface command or event version */
   uint16    id;            /**< nan ioctl cmd  ID  */
   uint16    len;        /**< total length of all tlv records in data[]  */
   uint16    pad;        /**< pad to be 32 bit aligment */
   uint8    data [];    /**< var len payload of bcm_xtlv_t type */
} wl_nan_ioc_t;
 
/*
 * NAN sub-command data structures
 */
 
/*
 * Config component WL_NAN_CMD_CFG_XXXX sub-commands
 * WL_NAN_CMD_CFG_ENABLE
 */
enum wl_nan_config_state {
   WL_NAN_CONFIG_STATE_DISABLE = 0,
   WL_NAN_CONFIG_STATE_ENABLE = 1
};
 
typedef int8 wl_nan_config_state_t;
 
/* WL_NAN_CMD_CFG_NAN_INIT */
 
typedef uint8 wl_nan_init_t;
 
/* WL_NAN_CMD_CFG_NAN_VERSION */
typedef uint16 wl_nan_ver_t;
 
/* WL_NAN_CMD_CFG_NAN_CONFIG  */
typedef uint32 wl_nan_cfg_ctrl_t;
 
/* WL_NAN_CMD_CFG_NAN_CONFIG2 */
typedef struct wl_nan_cfg_ctrl2 {
   uint32 flags1; /* wl_nan_cfg_ctrl2_flags1 */
   uint32 flags2; /* wl_nan_cfg_ctrl2_flags2 */
} wl_nan_cfg_ctrl2_t;
 
enum wl_nan_cfg_ctrl2_flags1 {
   /* Allows unicast SDF TX while local device is under NDP/NDL negotiation,
    * but Not with the peer SDF destined to.
    */
   WL_NAN_CTRL2_FLAG1_ALLOW_SDF_TX_UCAST_IN_PROG    = 0x00000001,
   /* Allows broadcast SDF TX while local device is under NDP/NDL negotiation */
   WL_NAN_CTRL2_FLAG1_ALLOW_SDF_TX_BCAST_IN_PROG    = 0x00000002,
   /* Allows the device to send schedule update automatically on local schedule change */
   WL_NAN_CTRL2_FLAG1_AUTO_SCHEDUPD        = 0x00000004,
   /* Allows the device to handle slot pre_close operations */
   WL_NAN_CTRL2_FLAG1_SLOT_PRE_CLOSE        = 0x00000008,
   /* Control flag to enable/disable NDPE capability */
   WL_NAN_CTRL2_FLAG1_NDPE_CAP            = 0x000000010,
   /* Control flag to enable/disable AUTO DAM LWT mode */
   WL_NAN_CTRL2_FLAG1_AUTODAM_LWT_MODE        = 0x000000020,
   /* Control flag to enable/disable PMK per NDP */
   WL_NAN_CTRL2_FLAG1_PMK_PER_NDP            = 0x000000040,
   /* Control flag to enable/disable allowing clear Schedule Update on Secured connection */
   WL_NAN_CTRL2_FLAG1_SEC_ALLOW_CLEAR_SCHED_UPD_PKT    = 0x000000080,
   /* Control flag to disable/enable 5G FAW */
   WL_NAN_CTRL2_FLAG1_DISABLE_5G_FAW            = 0x000000100,
   /* Control flag to disable/enable AUTO DAM 6G CAP */
   WL_NAN_CTRL2_FLAG1_DISABLE_AUTODAM_6G_CAP        = 0x000000200,
   /* Control flag to disable/enable allowing of unsecured OOB AF in a secured connection */
   WL_NAN_CTRL2_FLAG1_ALLOW_UNSECURED_OOB_AF        = 0x000000400,
   /* Control flag to enable/disable 6G FULL avail */
   WL_NAN_CTRL2_FLAG1_6G_FULL_AVAIL            = 0x000000800
};
#define WL_NAN_CTRL2_FLAGS1_MASK    0x00000FFF
 
#define WL_NAN_CTRL2_FLAGS2_MASK    0x00000000
 
/*
 * WL_NAN_CMD_CFG_BAND, WL_NAN_CMD_CFG_RSSI_THRESHOLD(Get only)
 */
typedef uint8 wl_nan_band_t;
 
/*
 * WL_NAN_CMD_CFG_ROLE
 */
enum wl_nan_role {
   WL_NAN_ROLE_AUTO = 0,
   WL_NAN_ROLE_NON_MASTER_NON_SYNC = 1,
   WL_NAN_ROLE_NON_MASTER_SYNC = 2,
   WL_NAN_ROLE_MASTER = 3,
   WL_NAN_ROLE_ANCHOR_MASTER = 4
};
 
typedef uint8 wl_nan_role_t;
 
typedef struct wl_nan_device_state
{
   wl_nan_role_t role;        /* Sync Master, Non-Sync Master */
   uint8 state;    /* TBD  */
   uint8 hopcount;    /* Hops to the Anchor Master */
   struct ether_addr immediate_master; /* Master MAC */
   struct ether_addr anchor_master;    /* Anchor Master MAC */
   struct ether_addr cluster_id; /* Cluster ID to which this device belongs to */
   uint8 PAD[3];
   uint32 tsf_high;  /* NAN Cluster TSFs */
   uint32 tsf_low;
} wl_nan_device_state_t;
 
/*
 * WL_NAN_CMD_CFG_HOP_CNT, WL_NAN_CMD_CFG_HOP_LIMIT
 */
typedef uint8 wl_nan_hop_count_t;
 
/*
 * WL_NAN_CMD_CFG_WARMUP_TIME
 */
typedef uint32 wl_nan_warmup_time_ticks_t;
 
/*
 * WL_NAN_CMD_CFG_RSSI_THRESHOLD
 * rssi_close and rssi_mid are used to transition master to non-master
 * role by NAN state machine. rssi thresholds corresponding to the band
 * will be updated.
 */
/* To be deprecated */
typedef struct wl_nan_rssi_threshold {
   wl_nan_band_t band;
   int8 rssi_close;
   int8 rssi_mid;
   uint8 pad;
} wl_nan_rssi_threshold_t;
 
/* WL_NAN_CMD_ELECTION_RSSI_THRESHOLD */
 
typedef struct wl_nan_rssi_thld {
   int8 rssi_close_2g;
   int8 rssi_mid_2g;
   int8 rssi_close_5g;
   int8 rssi_mid_5g;
} wl_nan_rssi_thld_t;
 
/* WL_NAN_CMD_DATA_MAX_PEERS */
 
typedef uint8 wl_nan_max_peers_t;
 
/*
 * WL_NAN_CMD_CFG_STATUS
 */
 
typedef enum wl_nan_election_mode {
   WL_NAN_ELECTION_RUN_BY_HOST = 1,
   WL_NAN_ELECTION_RUN_BY_FW = 2
} wl_nan_election_mode_t;
 
typedef struct wl_nan_conf_status {
   struct ether_addr    nmi;        /*  NAN mgmt interface address */
   uint8            enabled;    /* NAN is enabled */
   uint8            role;        /* Current nan sync role */
   struct ether_addr    cid;        /*  Current Cluster id */
   uint8            social_chans[2];    /* Social channels */
   uint8            mr[8];        /* Self Master Rank */
   uint8            amr[8];        /* Anchor Master Rank */
   uint32            ambtt;        /* Anchor master beacon target time */
   uint32            cluster_tsf_h;    /* Current Cluster TSF High */
   uint32            cluster_tsf_l;    /* Current Cluster TSF Low */
   uint8            election_mode; /* Election mode, host or firmware */
   uint8            hop_count;    /* Current Hop count */
   uint8            imr[8];        /* Immediate Master Rank */
   uint8            pad[4];        /* remove after precommit */
   uint16            opt_tlvs_len;
   uint8            opt_tlvs[];
} wl_nan_conf_status_t;
 
/*
 * WL_NAN_CMD_CFG_OUI
 */
typedef struct wl_nan_oui_type {
   uint8 nan_oui[DOT11_OUI_LEN];
   uint8 type;
} wl_nan_oui_type_t;
 
/*
 * WL_NAN_CMD_CFG_COUNT
 */
typedef struct wl_nan_count {
   uint32 cnt_bcn_tx;        /**< TX disc/sync beacon count */
   uint32 cnt_bcn_rx;        /**< RX disc/sync beacon count */
   uint32 cnt_svc_disc_tx;        /**< TX svc disc frame count */
   uint32 cnt_svc_disc_rx;        /**< RX svc disc frame count */
} wl_nan_count_t;
/*
 * Election component WL_NAN_CMD_ELECTION_XXXX sub-commands
 * WL_NAN_CMD_ELECTION_HOST_ENABLE
 */
enum wl_nan_enable_flags {
   WL_NAN_DISABLE_FLAG_HOST_ELECTION = 0,
   WL_NAN_ENABLE_FLAG_HOST_ELECTION = 1
};
 
/*
 * 0 - disable host based election
 * 1 - enable host based election
 */
typedef uint8 wl_nan_host_enable_t;
 
/*
 * WL_NAN_CMD_ELECTION_METRICS_CONFIG
 */
/* Set only */
typedef struct wl_nan_election_metric_config {
   uint8 random_factor; /* Configured random factor */
   uint8 master_pref;    /* configured master preference */
   uint8 pad[2];
} wl_nan_election_metric_config_t;
 
/*
 * WL_NAN_CMD_ELECTION_METRICS_STATE
 */
/* Get only */
typedef struct wl_nan_election_metric_state {
   uint8 random_factor; /* random factor used in MIs */
   uint8 master_pref;     /* Master advertised in MIs */
   uint8 pad[2];
} wl_nan_election_metric_state_t;
 
/*
 * WL_NAN_CMD_ELECTION_LEAVE
 * WL_NAN_CMD_ELECTION_STOP
 */
typedef struct ether_addr wl_nan_cluster_id_t;
 
#define NHO_SEC_NCS_SK_REPLAY_CNT_LEN    8u
/* kck */
#define NHO_SEC_NCS_SK_256_KCK_LEN         24u  /* refer nan2 r21 7.1.4.1 */
/* kek */
#define NHO_SEC_NCS_SK_256_KEK_LEN         32u  /* refer nan2 r21 7.1.4.1 */
/* tk */
#define NHO_SEC_NCS_SK_256_TK_LEN          32u  /* refer nan2 r21 section 7 */
 
#define NHO_SEC_NCS_SK_MAX_KEY_LEN      (NHO_SEC_NCS_SK_256_KCK_LEN \
                   + NHO_SEC_NCS_SK_256_KEK_LEN \
                   + NHO_SEC_NCS_SK_256_TK_LEN)
 
#define NHO_SEC_KEY_INSTALL_FLAG                 (1 << 0)
#define NHO_SEC_KEY_UNINSTALL_FLAG               (1 << 1)
 
/* WL_NAN_XTLV_NANHO_SEC_SA */
typedef struct nanho_sec_sa {
   int8 csid;    /* Cipher suite ID to identify the security type */
   uint8 kck_len; /* KCK len in key_buf */
   uint8 kek_len; /* KEK len in key_buf */
   uint8 tk_len; /* Transient key len in key_buf */
   uint16 flags;
   uint16 pad;
   struct ether_addr laddr;    /* local mac addr */
   struct ether_addr raddr;    /* remote mac addr */
   uint8 key_krc[NHO_SEC_NCS_SK_REPLAY_CNT_LEN];   /* Key Replay ctr */
   uint8 key_buf[NHO_SEC_NCS_SK_MAX_KEY_LEN];        /* PTK = KCK + KEK + TK */
} nanho_sec_sa_t;
 
/*
 * WL_NAN_CMD_ELECTION_MERGE
 * 0 - disable cluster merge
 * 1 - enable cluster merge
 */
typedef uint8 wl_nan_merge_enable_t;
 
/*
 * WL_NAN_CMD_CFG_ROLE
 * role = 0 means configuration by firmware(obsolete); otherwise by host
 * when host configures role, also need target master address to sync to
 */
#define NAN_SYNC_MASTER_SELF    1
#define NAN_SYNC_MASTER_USE_TIMING        2     /*  Use the tsf timing provided */
#define NAN_SYNC_MASTER_AMREC_UPD        4    /* provide AM record update */
 
/*
   struct ether_addr addr:
   when NAN_SYNC_MASTER_USE_TIMING is set, addr is the mac of Rx NAN beacon
   providing the timing info
   ltsf_h, ltsf_l:
   The local TSF timestamp filled in by FW in the WL_NAN_EVENT_BCN_RX event;
   rtsf_h, rtsf_l:
   The timestamp in the Rx beacon frame, filled in by host
   uint32 ambtt:
   the amtt in the cluster ID attribute in the Rx beacon frame
*/
 
typedef struct nan_sync_master {
   uint8 flag;    /*  1: self; 2: use TSF timing; 4: AMR update */
   uint8  hop_count;
   struct ether_addr addr;
   struct ether_addr cluster_id;
   chanspec_t channel; /* bcn reception channel */
   uint32 ltsf_h;
   uint32 ltsf_l;
   uint32 rtsf_h;
   uint32 rtsf_l;
   uint8 amr[WL_NAN_MASTER_RANK_LEN];
   uint32 ambtt;
} nan_sync_master_t;
 
#ifdef WLAWDL
/*
* NAN Sync TLV(NSTLV):
* To keep NAN/AWDL concurrency time sync.
* It is generated at hybrid device, and propogated by AWDL only device.
* It contains the information needed to run NAN election
*/
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct awdl_nan_sync_tlv {
   uint16 hop_count;                /* total hop_count */
   struct ether_addr src_addr;        /* macaddr of the hybrid originator of nstlv */
   struct ether_addr cluster_id;    /* NAN cluster ID of hybrid originator of nstlv */
   uint32 nan_tsf_h;    /* NAN cluster TSF of the hybrid originator of nstlv */
   uint32 nan_tsf_l;
   uint8 master_preference;
   uint8 random_factor;
   uint8 amr[WL_NAN_MASTER_RANK_LEN];
   uint8 orig_hop_count;            /* hop_count of the origin hybrid NAN device */
   uint32  ambtt;        /* Anchor Master Beacon Transmission Time */
   uint8 opt_xtlv_len;    /* xtlv len */
} BWL_POST_PACKED_STRUCT awdl_nan_sync_tlv_t;
 
typedef BWL_PRE_PACKED_STRUCT struct wl_awdl_nan_sync_tlv {
   uint8 type;                    /* 23 for NTLV */
   uint16 param_len;
   awdl_nan_sync_tlv_t ntlv;
} BWL_POST_PACKED_STRUCT wl_awdl_nan_sync_tlv_t;
 
/* External NAN sync TLV which can be used by other modules to pass NAN sync info */
typedef awdl_nan_sync_tlv_t external_nan_sync_tlv_t;
#include <packed_section_end.h>
#endif /* WLAWDL */
 
/* NAN advertiser structure */
/* TODO RSDB: add chspec to indicates core corresponds correct core */
typedef struct nan_adv_entry {
   uint8 age;    /* used to remove stale entries */
   uint8 hop_count;    /* for NTLV support, use bit7 for virtual NAN peer */
   struct ether_addr addr;
   struct ether_addr cluster_id;
   chanspec_t channel; /* bcn reception channel */
   uint32 ltsf_h;
   uint32 ltsf_l;
   uint32 rtsf_h;
   uint32 rtsf_l;
   uint8 amr[WL_NAN_MASTER_RANK_LEN];
   uint32 ambtt;
   int8    rssi[NAN_MAX_BANDS];        /* rssi last af was received at */
   int8    last_rssi[NAN_MAX_BANDS];    /* rssi in the last AF */
} nan_adv_entry_t;
#define NAN_VIRTUAL_PEER_BIT    0x80
 
typedef enum {
   NAC_CNT_NTLV_AF_TX = 0,        /* count of AF containing NTLV tx */
   NAC_CNT_NTLV_AF_RX,        /* count of AF containing NTLV rx */
   NAC_CNT_NTLV_TMERR_TX,        /* count of NTLV tx timing error */
   NAC_CNT_NTLV_TMERR_RX,        /* count of NTLV rx timing error */
   NAC_CNT_NTLV_TM_MISMATCH,    /* count of TopMaster mismatch in Rx NTLV processing */
   NAC_CNT_NTLV_ADV_EXISTED,    /* count of NTLV ignored bc advertiser existed from bcn */
   NAC_CNT_NTLV_STALED_BCN,    /* count of staled bcn from NTLV info */
   NAC_CNT_NTLV_MERGE,        /* count of NTLV used for NAN cluster merge */
   NAC_CNT_NTLV_ELECTION_DROP,    /* count of NTLV dropped in NAN election */
   NAC_CNT_NTLV_TSF_ADOPT,        /* count of NTLV used for NAN TSF adoption */
   NAC_CNT_NTLV_LAST
} nac_cnt_enum_t;
 
#define NAC_MAX_CNT    (NAC_CNT_NTLV_LAST)
 
typedef struct nac_stats {
   uint32 nac_cnt[NAC_MAX_CNT];
} nac_stats_t;
 
typedef struct nan_adv_table {
   uint8  num_adv;
   uint8    adv_size;
   uint8    pad[2];
   nan_adv_entry_t adv_nodes[0];
} nan_adv_table_t;
 
typedef struct wl_nan_role_cfg {
   wl_nan_role_t cfg_role;
   wl_nan_role_t cur_role;
   uint8 pad[2];
   nan_sync_master_t target_master;
} wl_nan_role_cfg_t;
 
typedef struct wl_nan_role_config {
   wl_nan_role_t role;
   struct ether_addr target_master;
   uint8 pad;
} wl_nan_role_config_t;
 
typedef int8 wl_nan_sd_optional_field_types_t;
 
/* Flag bits for Publish and Subscribe (wl_nan_sd_params_t flags) */
 
/* First 8 bits are blocked for mapping
 * against svc_control flag bits which goes out
 * as part of SDA attribute in air in SDF frames
 */
#define WL_NAN_RANGE_LIMITED        0x0040
 
/* Event generation indicator (default is continuous) */
 
#define WL_NAN_MATCH_ONCE        0x100000
#define WL_NAN_MATCH_NEVER        0x200000
 
/* Bits specific to Publish */
 
#define WL_NAN_PUB_UNSOLICIT    0x1000    /* Unsolicited Tx */
#define WL_NAN_PUB_SOLICIT        0x2000    /* Solicited Tx */
#define WL_NAN_PUB_BOTH            0x3000    /* Both the above */
 
#define WL_NAN_PUB_BCAST        0x4000    /* bcast solicited Tx only */
#define WL_NAN_PUB_EVENT        0x8000    /* Event on each solicited Tx */
#define WL_NAN_PUB_SOLICIT_PENDING    0x10000 /* Used for one-time solicited Publish */
 
#define WL_NAN_FOLLOWUP            0x20000 /* Follow-up frames */
#define WL_NAN_TX_FOLLOWUP             0x40000 /* host generated transmit Follow-up frames */
 
/* Bits specific to Subscribe */
 
#define WL_NAN_SUB_ACTIVE        0x1000 /* Active subscribe mode */
#define WL_NAN_SUB_MATCH_IF_SVC_INFO    0x2000 /* Service info in publish */
 
#define WL_NAN_TTL_UNTIL_CANCEL    0xFFFFFFFF /* Special values for time to live (ttl) parameter */
 
/*
 * Publish -  runs until first transmission
 * Subscribe - runs until first  DiscoveryResult event
 */
#define WL_NAN_TTL_FIRST    0
 
/* Nan Service Based control Flags */
 
/* If set, dev will take care of dp_resp */
#define WL_NAN_SVC_CTRL_AUTO_DPRESP               0x1000000
 
/* If set, host wont rec event "receive" */
#define WL_NAN_SVC_CTRL_SUPPRESS_EVT_RECEIVE      0x2000000
 
/* If set, host wont rec event "replied" */
#define WL_NAN_SVC_CTRL_SUPPRESS_EVT_REPLIED      0x4000000
 
/* If set, host wont rec event "terminated" */
#define WL_NAN_SVC_CTRL_SUPPRESS_EVT_TERMINATED   0x8000000
 
/*
 * WL_NAN_CMD_SD_PARAMS
 */
typedef struct wl_nan_sd_params
{
   uint16    length; /* length including options */
   uint8    period; /* period of the unsolicited SDF xmission in DWs */
   uint8   awake_dw; /* interval between two DWs where SDF tx/rx are done */
   uint8    svc_hash[WL_NAN_SVC_HASH_LEN]; /* Hash for the service name */
   uint8    instance_id; /* Instance of the current service */
   int8    proximity_rssi; /* RSSI limit to Rx subscribe or pub SDF 0 no effect */
   uint32    flags; /* bitmap representing aforesaid optional flags */
   int32    ttl; /* TTL for this instance id, -1 will run till cancelled */
   tlv_t    optional[1]; /* optional fields in the SDF  as appropriate */
} wl_nan_sd_params_t;
 
/*
 * WL_NAN_CMD_SD_PUBLISH_LIST
 * WL_NAN_CMD_SD_SUBSCRIBE_LIST
 */
typedef struct wl_nan_service_info
{
   uint8 instance_id;    /* Publish instance ID */
   uint8 service_hash[WL_NAN_SVC_HASH_LEN]; /* Hash for service name */
} wl_nan_service_info_t;
 
typedef struct wl_nan_service_list
{
   uint16 id_count; /* Number of registered publish/subscribe services */
   wl_nan_service_info_t list[1]; /* service info defined by nan_service instance */
} wl_nan_service_list_t;
 
/*
 * WL_NAN_CMD_CFG_BCN_INTERVAL
 */
typedef uint16 wl_nan_disc_bcn_interval_t;
 
/*
 * WL_NAN_CMD_CFG_SDF_TXTIME
 */
typedef uint16 wl_nan_svc_disc_txtime_t;
 
/*
 * WL_NAN_CMD_CFG_STOP_BCN_TX
 */
typedef uint16 wl_nan_stop_bcn_tx_t;
 
/*
 * WL_NAN_CMD_CFG_FSM_TIMEOUT
 */
typedef uint32 wl_nan_fsm_timeout_t;
 
/*
 * WL_NAN_CMD_CFG_SID_BEACON
 */
typedef struct wl_nan_sid_beacon_control {
   uint8 sid_enable;    /* Flag to indicate the inclusion of Service IDs in Beacons */
   uint8 sid_count;    /* Limit for number of publish SIDs to be included in Beacons */
   uint8 sub_sid_count;    /* Limit for number of subscribe SIDs to be included in Beacons */
   uint8 pad;
} wl_nan_sid_beacon_control_t;
 
/*
 * WL_NAN_CMD_CFG_DW_LEN
 */
typedef uint16 wl_nan_dw_len_t;
 
/*
 * WL_NAN_CMD_CFG_AWAKE_DW   Will be deprecated.
 */
typedef struct wl_nan_awake_dw {
   wl_nan_band_t band;    /* 0 - b mode 1- a mode */
   uint8 interval;        /* 1 or 2 or 4 or 8 or 16 */
   uint16 pad;
} wl_nan_awake_dw_t;
 
/*
 * WL_NAN_CMD_CFG_AWAKE_DWS
 */
typedef struct wl_nan_awake_dws {
   uint8 dw_interval_2g;    /* 2G DW interval */
   uint8 dw_interval_5g;    /* 5G DW interval */
   uint16 pad;
} wl_nan_awake_dws_t;
 
/* WL_NAN_CMD_SYNC_BCN_RSSI_NOTIF_THRESHOLD */
 
typedef struct wl_nan_rssi_notif_thld {
   int8 bcn_rssi_2g;
   int8 bcn_rssi_5g;
   int16 pad;
} wl_nan_rssi_notif_thld_t;
 
/*
 * WL_NAN_CMD_CFG_SOCIAL_CHAN
 */
typedef struct wl_nan_social_channels {
   uint8 soc_chan_2g;    /* 2G social channel */
   uint8 soc_chan_5g;    /* 5G social channel */
   uint16 pad;
} wl_nan_social_channels_t;
 
/*
 * WL_NAN_CMD_SD_CANCEL_PUBLISH
 * WL_NAN_CMD_SD_CANCEL_SUBSCRIBE
 */
typedef uint8 wl_nan_instance_id; /* Instance ID of an active publish instance */
 
/*
 * WL_NAN_CMD_SD_VND_INFO
 */
typedef struct wl_nan_sd_vendor_info
{
   uint16 length; /* Size in bytes of the payload following this field */
   uint8 data[];    /* Vendor Information */
} wl_nan_sd_vendor_info_t;
 
/*
 * WL_NAN_CMD_SD_STATS
 */
typedef struct wl_nan_sd_stats {
   uint32  sdftx;
   uint32  sdfrx;
   uint32  sdsrffail;
   uint32  sdrejrssi;
   uint32  sdfollowuprx;
   uint32  sdsubmatch;
   uint32  sdpubreplied;
   uint32  sdmftfail1;
   uint32  sdmftfail2;
   uint32  sdmftfail3;
   uint32  sdmftfail4;
}  wl_nan_sd_stats_t;
 
/* Flag bits for sd transmit message (wl_nan_sd_transmit_t flags) */
 
/* If set, host wont rec "tx status" event for tx-followup msg */
#define WL_NAN_FUP_SUPR_EVT_TXS      0x01
/* more flags can be added here */
 
/*
 * WL_NAN_CMD_SD_TRANSMIT
 * WL_NAN_CMD_SD_FUP_TRANSMIT
 */
typedef struct wl_nan_sd_transmit {
   uint8    local_service_id;        /* Sender Service ID */
   uint8    requestor_service_id;        /* Destination Service ID */
   struct ether_addr destination_addr;    /* Destination MAC */
   uint16    token;                /* follow_up_token when a follow-up
                        * msg is queued successfully
                        */
   uint8    priority;            /* requested relative prio */
   uint8    flags;                          /* Flags for tx follow-up msg */
   uint16    opt_len;            /* total length of optional tlvs */
   uint8    opt_tlv[];            /* optional tlvs in bcm_xtlv_t type */
} wl_nan_sd_transmit_t;
 
/* disc cache timeout for a cache entry */
typedef uint16 wl_nan_disc_cache_timeout_t;
 
/*
 * WL_NAN_CMD_SYNC_TSRESERVE
 */
/** time slot */
#define NAN_MAX_TIMESLOT    32
typedef struct wl_nan_timeslot {
   uint32    abitmap; /**< available bitmap */
   uint32 chanlist[NAN_MAX_TIMESLOT];
} wl_nan_timeslot_t;
 
/*
 * Deprecated
 *
 * WL_NAN_CMD_SYNC_TSRELEASE
 */
typedef uint32 wl_nan_ts_bitmap_t;
 
/* nan passive scan params */
#define NAN_SCAN_MAX_CHCNT 8
/* nan merge scan params */
typedef struct wl_nan_scan_params {
   /* dwell time of discovery channel corresponds to band_idx.
    * If set to 0 then fw default will be used.
    */
   uint16 dwell_time;
   /* scan period of  discovery channel corresponds to band_idx.
    * If set to 0 then fw default will be used.
    */
   uint16 scan_period;
   /* band index of discovery channel */
   uint8 band_index;
} wl_nan_scan_params_t;
 
/*
 * WL_NAN_CMD_DBG_SCAN
 */
typedef struct wl_nan_dbg_scan {
   struct ether_addr cid;
   uint8 pad[2];
} wl_nan_dbg_scan_t;
 
/* NAN_DBG_LEVEL */
typedef struct wl_nan_dbg_level {
   uint32 nan_err_level; /* for Error levels */
   uint32 nan_dbg_level; /* for bebug logs and trace */
   uint32 nan_info_level; /* for dumps like prhex */
} wl_nan_dbg_level_t;
 
/*
 * WL_NAN_CMD_DBG_EVENT_MASK
 */
typedef uint32 wl_nan_event_mask_t;
 
/*
 * WL_NAN_CMD_DBG_EVENT_CHECK
 */
typedef uint8 wl_nan_dbg_ifname[BCM_MSG_IFNAME_MAX];
 
/*
 * WL_NAN_CMD_DBG_DUMP
 * WL_NAN_CMD_DBG_CLEAR
 */
enum wl_nan_dbg_dump_type {
   WL_NAN_DBG_DT_RSSI_DATA = 1,
   WL_NAN_DBG_DT_STATS_DATA = 2,
   /*
    * Additional enums before this line
    */
   WL_NAN_DBG_DT_INVALID
};
typedef int8 wl_nan_dbg_dump_type_t;
 
/** various params and ctl swithce for nan_debug instance  */
/*
 * WL_NAN_CMD_DBG_DEBUG
 */
typedef struct wl_nan_debug_params {
   uint16    cmd;    /**< debug cmd to perform a debug action */
   uint16    status;
   uint32    msglevel; /**< msg level if enabled */
   uint8    enabled; /**< runtime debuging enabled */
   uint8 collect;
   uint8 PAD[2];
} wl_nan_debug_params_t;
 
typedef struct wl_nan_sched_svc_timeslot_s {
   uint32 abitmap; /* availability bitmap */
   uint32 chanlist[NAN_MAX_TIMESLOT];
   uint8  res; /* resolution: 0 = 16ms, 1 = 32ms, 2 = 64ms 3 = reserved. REfer NAN spec */
   uint8  mapid; /* mapid from NAN spec. Used to differentiate 2G Vs 5G band */
   uint8 PAD[2];
} wl_nan_sched_svc_timeslot_t;
 
/*
 * WL_NAN_CMD_DATA_DP_IDLE_PERIOD
 */
typedef uint16 wl_nan_ndp_idle_period_t;
 
/*
 * WL_NAN_CMD_DATA_DP_HB_DURATION
 */
typedef uint16 wl_nan_ndp_hb_duration_t;
 
/* nan cmd IDs */
enum wl_nan_cmds {
    /* nan cfg /disc & dbg ioctls */
   WL_NAN_CMD_ENABLE = 1,
   WL_NAN_CMD_ATTR = 2,
   WL_NAN_CMD_NAN_JOIN = 3,
   WL_NAN_CMD_LEAVE = 4,
   WL_NAN_CMD_MERGE = 5,
   WL_NAN_CMD_STATUS = 6,
   WL_NAN_CMD_TSRESERVE = 7,
   WL_NAN_CMD_TSSCHEDULE = 8,
   WL_NAN_CMD_TSRELEASE = 9,
   WL_NAN_CMD_OUI = 10,
   WL_NAN_CMD_OOB_AF = 11,
   WL_NAN_CMD_SCAN_PARAMS = 12,
 
   WL_NAN_CMD_COUNT = 15,
   WL_NAN_CMD_CLEARCOUNT = 16,
 
   /*  discovery engine commands */
   WL_NAN_CMD_PUBLISH = 20,
   WL_NAN_CMD_SUBSCRIBE = 21,
   WL_NAN_CMD_CANCEL_PUBLISH = 22,
   WL_NAN_CMD_CANCEL_SUBSCRIBE = 23,
   WL_NAN_CMD_TRANSMIT = 24,
   WL_NAN_CMD_CONNECTION = 25,
   WL_NAN_CMD_SHOW = 26,
   WL_NAN_CMD_STOP = 27,    /* stop nan for a given cluster ID  */
   /*  nan debug iovars & cmds  */
   WL_NAN_CMD_SCAN = 47,
   WL_NAN_CMD_SCAN_RESULTS = 48,
   WL_NAN_CMD_EVENT_MASK = 49,
   WL_NAN_CMD_EVENT_CHECK = 50,
   WL_NAN_CMD_DUMP = 51,
   WL_NAN_CMD_CLEAR = 52,
   WL_NAN_CMD_RSSI = 53,
 
   WL_NAN_CMD_DEBUG = 60,
   WL_NAN_CMD_TEST1 = 61,
   WL_NAN_CMD_TEST2 = 62,
   WL_NAN_CMD_TEST3 = 63,
   WL_NAN_CMD_DISC_RESULTS = 64,
   /* nan 2.0 data path commands */
   WL_NAN_CMD_DATAPATH = 65
};
 
/*   NAN DP interface commands  */
enum wl_nan_dp_cmds {
   /* nan 2.0 ioctls */
   WL_NAN_CMD_DP_CAP = 1000,
   WL_NAN_CMD_DP_CONFIG = 1001,
   WL_NAN_CMD_DP_CREATE = 1002,
   WL_NAN_CMD_DP_AUTO_CONNECT = 1003,
   WL_NAN_CMD_DP_DATA_REQ = 1004,
   WL_NAN_CMD_DP_DATA_RESP = 1005,
   WL_NAN_CMD_DP_SCHED_UPD = 1006,
   WL_NAN_CMD_DP_END = 1007,
   WL_NAN_CMD_DP_CONNECT = 1008,
   WL_NAN_CMD_DP_STATUS = 1009
};
 
/* TODO Should remove this fixed length */
#define WL_NAN_DATA_SVC_SPEC_INFO_LEN 32 /* arbitrary */
#define WL_NAN_DP_MAX_SVC_INFO          0xFF
#define WL_NAN_DATA_NDP_INST_SUPPORT 16
 
/* Nan flags (16 bits) */
#define WL_NAN_DP_FLAG_SVC_INFO        0x0001
#define WL_NAN_DP_FLAG_CONFIRM        0x0002
#define WL_NAN_DP_FLAG_EXPLICIT_CFM    0x0004
#define WL_NAN_DP_FLAG_SECURITY        0x0008
#define WL_NAN_DP_FLAG_HAST_NDL_COUNTER    0x0010 /* Host assisted NDL counter */
 
/* NAN Datapath host status */
#define WL_NAN_DP_STATUS_ACCEPTED     1
#define WL_NAN_DP_STATUS_REJECTED     0
 
/* to be done */
typedef struct wl_nan_dp_cap {
   uint8 tbd;
} wl_nan_dp_cap_t;
 
/** The service hash (service id) is exactly this many bytes. */
#define WL_NAN_SVC_HASH_LEN    6
/** Number of hash functions per bloom filter */
#define WL_NAN_HASHES_PER_BLOOM 4
/* no. of max last disc results */
#define WL_NAN_MAX_DISC_RESULTS    3
 
/* NAN security related defines */
/* NCS-SK related */
#define WL_NAN_NCS_SK_PMK_LEN    32
#define WL_NAN_NCS_SK_PMKID_LEN    16
 
/* recent discovery results */
typedef struct wl_nan_disc_result_s
{
   wl_nan_instance_id_t instance_id;    /* instance id of pub/sub req */
   wl_nan_instance_id_t peer_instance_id;    /* peer instance id of pub/sub req/resp */
   uint8 svc_hash[WL_NAN_SVC_HASH_LEN];    /* service descp string */
   struct ether_addr peer_mac;    /* peer mac address */
} wl_nan_disc_result_t;
 
/* list of recent discovery results */
typedef struct wl_nan_disc_results_s
{
   wl_nan_disc_result_t disc_result[WL_NAN_MAX_DISC_RESULTS];
} wl_nan_disc_results_list_t;
 
/* nan 1.0 events */
/* To be deprecated - will be replaced by event_disc_result */
typedef struct wl_nan_ev_disc_result {
   wl_nan_instance_id_t pub_id;
   wl_nan_instance_id_t sub_id;
   struct ether_addr pub_mac;
   uint8 opt_tlvs[0];
} wl_nan_ev_disc_result_t;
 
typedef struct wl_nan_event_disc_result {
   wl_nan_instance_id_t pub_id;
   wl_nan_instance_id_t sub_id;
   struct ether_addr pub_mac;
   int8        publish_rssi;        /* publisher RSSI */
   uint8        attr_num;
   uint16        attr_list_len;    /* length of the all the attributes in the SDF */
   uint8        attr_list[0];    /* list of NAN attributes */
} wl_nan_event_disc_result_t;
 
typedef struct wl_nan_ev_p2p_avail {
   struct ether_addr sender;
   struct ether_addr p2p_dev_addr;
   uint8 dev_role;
   uint8 resolution;
   uint8 repeat;
   uint8 pad[3];
   chanspec_t chanspec;
   uint32 avail_bmap;
} wl_nan_ev_p2p_avail_t;
 
/*
* discovery interface event structures *
*/
 
enum wl_nan_oob_af_flags {
   WL_NAN_OOB_AF_FLAG_SEND_EVENT    = 0x0001, /* send tx status event */
   WL_NAN_OOB_AF_FLAG_FLUSH_PCB    = 0x0002, /* flush PCB */
   WL_NAN_OOB_AF_FLAG_ADD_DCAP    = 0x0004, /* add dev cap attr into NAF body */
   WL_NAN_OOB_AF_FLAG_ADD_ELMT    = 0x0008, /* add elmt container attr into NAF body */
   WL_NAN_OOB_AF_FLAG_MFP_REQUIRED    = 0x0010  /* MFP required */
};
typedef uint16 wl_nan_oob_af_flags_t;
 
/* mandatory parameters for OOB action frame */
typedef struct wl_nan_oob_af_params_s
{
   uint8 fup_lcl_id;    /* local instance ID of follow-up SDF */
   uint8 fup_peer_id;    /* peer instance ID of follow-up SDF */
   uint8 sdf_type;        /* represented by service control type NAN_SC_XXX */
   uint8 unused_uint8;
   uint32 unused_uint32;
   struct ether_addr bssid;
   struct ether_addr dest;
   uint32 pkt_lifetime;
   uint8 n2af_sub_type;    /* NAN2 AF sub type */
   uint8 retry_cnt;    /* NAF tx retry (not 802.11 re-tx) */
   uint16 token;        /* NAN host seq num */
   uint16 flags;        /* wl_nan_oob_af_flags_t */
   uint32 fsm_id;        /* unique fsm id */
   uint16 payload_len;
   uint8 payload[1];
} wl_nan_oob_af_params_t;
 
/* NAN Ranging */
 
/* Bit defines for global flags */
#define WL_NAN_RANGING_ENABLE        1 /**< enable RTT */
#define WL_NAN_RANGING_RANGED        2 /**< Report to host if ranged as target */
typedef struct nan_ranging_config {
   uint32 chanspec;        /**< Ranging chanspec */
   uint16 timeslot;        /**< NAN RTT start time slot  1-511 */
   uint16 duration;        /**< NAN RTT duration in ms */
   struct ether_addr allow_mac;    /**< peer initiated ranging: the allowed peer mac
                    * address, a unicast (for one peer) or
                    * a broadcast for all. Setting it to all zeros
                    * means responding to none,same as not setting
                    * the flag bit NAN_RANGING_RESPOND
                    */
   uint16 flags;
} wl_nan_ranging_config_t;
 
/** list of peers for self initiated ranging */
/** Bit defines for per peer flags */
#define WL_NAN_RANGING_REPORT (1<<0)    /**< Enable reporting range to target */
typedef struct nan_ranging_peer {
   uint32 chanspec;        /**< desired chanspec for this peer */
   uint32 abitmap;            /**< available bitmap */
   struct ether_addr ea;        /**< peer MAC address */
   uint8 frmcnt;            /**< frame count */
   uint8 retrycnt;            /**< retry count */
   uint16 flags;            /**< per peer flags, report or not */
   uint16 PAD;
} wl_nan_ranging_peer_t;
typedef struct nan_ranging_list {
   uint8 count;            /**< number of MAC addresses */
   uint8 num_peers_done;        /**< host set to 0, when read, shows number of peers
                    * completed, success or fail
                    */
   uint8 num_dws;            /**< time period to do the ranging, specified in dws */
   uint8 reserve;            /**< reserved field */
   wl_nan_ranging_peer_t rp[1];    /**< variable length array of peers */
} wl_nan_ranging_list_t;
 
/* ranging results, a list for self initiated ranging and one for peer initiated ranging */
/* There will be one structure for each peer */
#define WL_NAN_RANGING_STATUS_SUCCESS        1
#define WL_NAN_RANGING_STATUS_FAIL        2
#define WL_NAN_RANGING_STATUS_TIMEOUT        3
#define WL_NAN_RANGING_STATUS_ABORT        4 /**< with partial results if sounding count > 0 */
typedef struct nan_ranging_result {
   uint8 status;            /**< 1: Success, 2: Fail 3: Timeout 4: Aborted */
   uint8 sounding_count;        /**< number of measurements completed (0 = failure) */
   struct ether_addr ea;        /**< initiator MAC address */
   uint32 chanspec;        /**< Chanspec where the ranging was done */
   uint32 timestamp;        /**< 32bits of the TSF timestamp ranging was completed at */
   uint32 distance;        /**< mean distance in meters expressed as Q4 number.
                    * Only valid when sounding_count > 0. Examples:
                    * 0x08 = 0.5m
                    * 0x10 = 1m
                    * 0x18 = 1.5m
                    * set to 0xffffffff to indicate invalid number
                    */
   int32 rtt_var;            /**< standard deviation in 10th of ns of RTTs measured.
                    * Only valid when sounding_count > 0
                    */
   struct ether_addr tgtea;    /**< target MAC address */
   uint8 PAD[2];
} wl_nan_ranging_result_t;
typedef struct nan_ranging_event_data {
   uint8 mode;            /**< 1: Result of host initiated ranging */
                   /* 2: Result of peer initiated ranging */
   uint8 reserved;
   uint8 success_count;        /**< number of peers completed successfully */
   uint8 count;            /**< number of peers in the list */
   wl_nan_ranging_result_t rr[1];    /**< variable array of ranging peers */
} wl_nan_ranging_event_data_t;
 
enum {
   WL_NAN_STATS_RSSI = 1,
   WL_NAN_STATS_DATA = 2,
   WL_NAN_STATS_DP = 3,
/*
 * ***** ADD before this line ****
 */
   WL_NAN_STATS_INVALID
};
typedef struct wl_nan_dp_stats {
   uint32 tbd; /* TBD */
} wl_nan_dp_stats_t;
 
typedef struct wl_nan_stats {
   /* general */
   uint32 cnt_dw; /* DW slots */
   uint32 cnt_disc_bcn_sch; /* disc beacon slots */
   uint32 cnt_amr_exp; /* count of ambtt expiries resetting roles */
   uint32 cnt_bcn_upd; /* count of beacon template updates */
   uint32 cnt_bcn_tx; /* count of sync & disc bcn tx */
   uint32 cnt_bcn_rx; /* count of sync & disc bcn rx */
   uint32 cnt_sync_bcn_tx; /* count of sync bcn tx within DW */
   uint32 cnt_disc_bcn_tx; /* count of disc bcn tx */
   uint32 cnt_sdftx_bcmc; /* count of bcast/mcast sdf tx */
   uint32 cnt_sdftx_uc; /* count of unicast sdf tx */
   uint32 cnt_sdftx_fail; /* count of unicast sdf tx fails */
   uint32 cnt_sdf_rx; /* count of  sdf rx */
   /* NAN roles */
   uint32 cnt_am; /* anchor master */
   uint32 cnt_master; /* master */
   uint32 cnt_nms; /* non master sync */
   uint32 cnt_nmns; /* non master non sync */
   /* TX */
   uint32 cnt_err_txtime; /* txtime in sync bcn frame not a multiple of dw intv */
   uint32 cnt_err_unsch_tx; /* tx while not in DW/ disc bcn slot */
   uint32 cnt_err_bcn_tx; /*  beacon tx error */
   uint32 cnt_sync_bcn_tx_miss; /* no. of times time delta between 2 cosequetive
                       * sync beacons is more than expected
                       */
   /* MSCH */
   uint32 cnt_err_msch_reg; /* error is Dw/disc reg with msch */
   uint32 cnt_err_wrong_ch_cb; /* count of msch calbacks in wrong channel */
   uint32 cnt_dw_skip;    /* count of DW rejected */
   uint32 cnt_disc_skip; /* count of disc bcn rejected */
   uint32 cnt_dw_start_early; /* msch cb not at registered time */
   uint32 cnt_dw_start_late; /* no. of delays in slot start */
   /* SCANS */
   uint32 cnt_mrg_scan; /* count of merge scans completed */
   uint32 cnt_err_ms_rej; /* number of merge scan failed */
   uint32 cnt_scan_results; /* no. of nan beacons scanned */
   uint32 cnt_join_scan_rej; /* no. of join scans rejected */
   uint32 cnt_nan_scan_abort; /* no. of join scans rejected */
   /* enable/disable */
   uint32 cnt_nan_enab; /* no. of times nan feature got enabled */
   uint32 cnt_nan_disab; /* no. of times nan feature got disabled */
   uint32 cnt_sync_bcn_rx; /* count of sync bcn rx within DW */
   uint32 cnt_sync_bcn_rx_tu[3]; /* Delta bw the tsf in bcn & remote */
   uint32 cnt_bcn_tx_out_dw;  /* TX sync beacon outside dw */
   uint32 cnt_role_am_dw; /* anchor master role due to dw */
   uint32 cnt_am_hop_err; /* wrong hopcount set for AM */
} wl_nan_stats_t;
 
#define WL_NAN_MAC_MAX_NAN_PEERS 6
#define WL_NAN_MAC_MAX_RSSI_DATA_PER_PEER  10
 
typedef struct wl_nan_nbr_rssi {
   uint8 rx_chan; /* channel number on which bcn rcvd */
   uint8 PAD[3];
   int32 rssi_raw;  /* received rssi value */
   int32 rssi_avg;  /* normalized rssi value */
} wl_nan_peer_rssi_t;
 
typedef struct wl_nan_peer_rssi_entry {
   struct ether_addr mac;  /* peer mac address */
   uint8 flags;   /* TODO:rssi data order: latest first, oldest first etc */
   uint8 rssi_cnt;   /* rssi data sample present */
   wl_nan_peer_rssi_t rssi[WL_NAN_MAC_MAX_RSSI_DATA_PER_PEER]; /* RSSI data frm peer */
} wl_nan_peer_rssi_entry_t;
 
#define WL_NAN_PEER_RSSI      0x1
#define WL_NAN_PEER_RSSI_LIST 0x2
 
typedef struct wl_nan_nbr_rssi_data {
   uint8 flags;   /* this is a list or single rssi data */
   uint8 peer_cnt; /* number of peers */
   uint16 pad; /* padding */
   wl_nan_peer_rssi_entry_t peers[1]; /* peers data list */
} wl_nan_peer_rssi_data_t;
 
/* WL_NAN_CMD_DBG_DUMP, GET Resp */
typedef struct wl_nan_dbg_dump_rsp {
   wl_nan_dbg_dump_type_t dump_type; /* dump data type */
   uint8 pad[3];
   union {
       wl_nan_peer_rssi_data_t peer_rssi;
       wl_nan_stats_t        nan_stats;
   } u;
} wl_nan_dbg_dump_rsp_t;
 
enum nan_termination_status {
   NAN_TERM_REASON_INVALID = 1,
   NAN_TERM_REASON_TIMEOUT = 2,
   NAN_TERM_REASON_USER_REQ = 3,
   NAN_TERM_REASON_FAILURE = 4,
   NAN_TERM_REASON_COUNT_REACHED = 5,
   NAN_TERM_REASON_DE_SHUTDOWN = 6,
   NAN_TERM_REASON_DISABLE_IN_PROGRESS = 7
};
 
/* nan2 data iovar */
/* nan2 qos */
typedef struct wl_nan_dp_qos
{
   uint8 tid;
   uint8 pad;
   uint16 pkt_size;
   uint16 mean_rate;
   uint16 svc_interval;
} wl_nan_dp_qos_t;
 
#define WL_NAN_NDL_QOS_MAX_LAT_NO_PREF 0xFFFF
 
/* nan2 qos */
typedef struct wl_nan_ndl_qos
{
   uint8 min_slots;    /* min slots per dw interval */
   uint8 pad;
   uint16 max_latency;    /* max latency */
} wl_nan_ndl_qos_t;
 
/* ndp config */
typedef struct wl_nan_ndp_config
{
   uint8 ndp_id;
   uint8 pub_id;
   struct ether_addr pub_addr;
   struct ether_addr data_addr;    /* configure local data addr */
   struct ether_addr init_data_addr;    /* initiator data addr */
   uint8 svc_spec_info[WL_NAN_DATA_SVC_SPEC_INFO_LEN];
   wl_nan_dp_qos_t qos;
   uint16 avail_len;
   uint8 pad[3];
   uint8 data[1];
} wl_nan_ndp_config_t;
 
/* nan2 device capabilities */
typedef struct wl_nan_ndp_oper_cfg {
   uint8 awake_dw_2g;
   uint8 awake_dw_5g;
   uint8 bands_supported;
   uint8 op_mode;
} wl_nan_ndp_oper_cfg_t;
 
typedef uint8 wl_nan_ndp_ndpid_t;
typedef uint8 wl_nan_ndp_conn_t;
 
#define WL_NAN_INVALID_NDPID    0    /* reserved ndp id */
 
typedef struct wl_nan_dp_req {
   uint8 type;            /* 0- unicast 1 - multicast */
   uint8 pub_id;            /* Publisher ID */
   uint16 flags;
   struct ether_addr peer_mac; /* Peer's NMI addr */
   struct ether_addr mcast_mac; /* Multicast addr */
   struct ether_addr ndi;
   wl_nan_dp_qos_t qos;
   wl_nan_ndl_qos_t ndl_qos;    /* ndl qos */
   uint8 tlv_params[];    /* xtlv parameters for command */
} wl_nan_dp_req_t;
 
/* TODO  Need to replace ndp_id with lndp_id */
/* Return structure to data req IOVAR */
typedef struct wl_nan_dp_req_ret {
   struct ether_addr indi;        /* Initiators data mac addr */
   uint8 ndp_id;            /* Initiators ndpid */
   uint8 pad;
} wl_nan_dp_req_ret_t;
 
typedef struct wl_nan_dp_resp {
   uint8 type;            /* 0- unicast 1 - multicast */
   uint8 status;            /* Accepted or Rejected */
   uint8 reason_code;
   /* Local NDP ID for unicast, mc_id for multicast, 0 for implicit NMSG */
   uint8 ndp_id;    /* can be host indp id also */
   wl_nan_dp_qos_t qos;
   /* Initiator data address for unicast or multicast address for multicast */
   struct ether_addr mac_addr;
   struct ether_addr ndi;
   uint16 flags;
   wl_nan_ndl_qos_t ndl_qos;    /* ndl qos */
   uint8 tlv_params[];    /* xtlv parameters for command */
} wl_nan_dp_resp_t;
 
/* Return structure to data resp IOVAR */
typedef struct wl_nan_dp_resp_ret {
   uint8 nmsgid;            /* NMSG ID or for multicast else 0 */
   uint8 pad[3];
} wl_nan_dp_resp_ret_t;
 
typedef struct wl_nan_dp_conf {
   uint8 lndp_id;    /* can be host ndp id */
   uint8 status;    /* Accepted or Rejected */
   uint8 pad[2];
} wl_nan_dp_conf_t;
 
/* WL_NAN_CMD_DATA_DATAEND */
typedef struct wl_nan_dp_end
{
   uint8 lndp_id;    /* can be host ndp id */
   uint8 status;
   struct ether_addr mac_addr;    /* initiator's ndi */
} wl_nan_dp_end_t;
 
/* wl_nan_dp_end_v2_t flags */
#define WL_NAN_DP_END_V2_FLAG_NO_TX        0x0001u
#define WL_NAN_DP_END_V2_FLAG_NO_RETRY        0x0002u
 
/* WL_NAN_CMD_DATA_DATAEND_V2 */
typedef struct wl_nan_dp_end_v2
{
   uint8 ndp_id;        /* initiator's NDP ID or local NDP ID */
   uint8 status;
   struct ether_addr indi;    /* initiator's ndi */
   uint16 flags;        /* flags to enable/disable retry, etc. */
   uint16 opt_len;        /* total length of optional tlvs */
   uint8 opt_tlv[];    /* optional tlvs in bcm_xtlv_t type */
} wl_nan_dp_end_v2_t;
 
typedef struct wl_nan_dp_schedupd {
   uint8 type;        /* 0: unicast, 1: multicast */
   uint8 flags;
   struct ether_addr addr;    /* peer NMI or multicast addr */
   wl_nan_dp_qos_t qos;
   wl_nan_ndl_qos_t ndl_qos;    /* ndl qos */
   uint8 map_id;
   uint8 pad;
   uint16 hostseq;
} wl_nan_dp_schedupd_t;
 
/* set: update with notification, unset: NDL setup handshake */
#define WL_NAN_DP_SCHEDUPD_NOTIF (1 << 0)
 
/* list ndp ids */
typedef struct wl_nan_ndp_id_list {
   uint16 ndp_count;
   uint8 lndp_id[];
} wl_nan_ndp_id_list_t;
 
/* nan2 status */
typedef struct ndp_session {
   uint8 lndp_id;
   uint8 state;
   uint8 pub_id;
   uint8 pad;
} ndp_session_t;
 
typedef struct wl_nan_ndp_status {
   struct ether_addr peer_nmi;
   struct ether_addr peer_ndi;
   ndp_session_t session;
   struct ether_addr lndi;
   uint8 pad[2];
} wl_nan_ndp_status_t;
 
#define NAN_DP_OPAQUE_INFO_DP_RESP 0x01
#define NAN_DP_OPAQUE_INFO_DP_CONF 0x02
 
typedef struct wl_nan_dp_opaque_info {
   uint8 frm_mask;   /* dp_resp / dp_conf as defined above. */
   struct ether_addr initiator_ndi;  /* NDI to match in the dp_req. */
   uint8 pub_id;     /* publish id where the opaque data is included. */
   uint8 len;        /* len of opaque_info[]. */
   uint8 pad[3];
   uint8 opaque_info[0];
} wl_nan_dp_opaque_info_t;
 
/* events */
#define NAN_DP_SESSION_UNICAST         0
#define NAN_DP_SESSION_MULTICAST       1
#define NAN_DP_SECURITY_NONE           0
#define NAN_DP_SECURITY_CSID           1
#define NAN_DP_SECURITY_MK             2
#define WL_NAN_DATA_NMSGID_LEN    8 /* 8 bytes as per nan spec */
 
/* DP TERM event causes */
#define WL_NAN_DP_TERM_WITH_INACTIVITY        1u
#define WL_NAN_DP_TERM_WITH_FSM_DESTROY        2u
#define WL_NAN_DP_TERM_WITH_PEER_DP_END        3u
#define WL_NAN_DP_TERM_WITH_STALE_NDP        4u
#define WL_NAN_DP_TERM_WITH_DISABLE        5u
#define WL_NAN_DP_TERM_WITH_NDI_DEL        6u
#define WL_NAN_DP_TERM_WITH_PEER_HB_FAIL    7u
#define WL_NAN_DP_TERM_WITH_HOST_IOVAR        8u
#define WL_NAN_DP_TERM_WITH_ESTB_FAIL        9u
#define WL_NAN_DP_TERM_WITH_SCHED_REJECT    10u
 
/* Common event structure for Nan Datapath
 * Used for sending NDP Indication, Response, Confirmation, Securty Install and Establish events
 */
typedef struct wl_nan_ev_datapath_cmn {
   uint8 type;
   /* ndp_id is valid only if type is unicast */
   uint8 ndp_id;
   uint8 pub_id;
   uint8 security;
   /* Following two fields are valid only if type is unicast */
   struct ether_addr initiator_ndi;
   struct ether_addr responder_ndi;
   struct ether_addr peer_nmi;
   uint8 status;
   uint8 role;
   /* Following two fields are valid only if type is multicast */
   uint8 nmsg_id[WL_NAN_DATA_NMSGID_LEN];
   uint8 mc_id;
   uint8 event_cause;
   uint16 opt_tlv_len;
   uint8 opt_tlvs[];
} wl_nan_ev_datapath_cmn_t;
 
/* this is obsolete - DON'T USE */
typedef struct wl_nan_ev_datapath_end {
   uint8 ndp_id;
   uint8 status;
   uint8 pad[2];
   struct ether_addr peer_nmi;
   struct ether_addr peer_ndi;
} wl_nan_ev_datapath_end_t;
 
typedef struct wl_tsf {
   uint32 tsf_l;
   uint32 tsf_h;
} wl_tsf_t;
 
typedef struct wl_nan_ev_rx_bcn {
   wl_tsf_t tsf;
   uint16   bcn_len;
   uint8    pad[2];
   uint8    bcn[0];
} wl_nan_ev_rx_bcn_t;
 
/* reason of host assist request */
enum wl_nan_host_assist_reason {
   WL_NAN_HAST_REASON_NONE        = 0,
 
   /* reason for host assist request */
   WL_NAN_HAST_REASON_NO_CRB            = 1, /* NDL: no common NA */
   WL_NAN_HAST_REASON_NDC                = 2, /* NDL: NDC not compliant */
   WL_NAN_HAST_REASON_IMMUT            = 3, /* NDL: peer immutable schedule */
   WL_NAN_HAST_REASON_RNG                = 4, /* NDL: ranging schedule */
   WL_NAN_HAST_REASON_QOS                = 5, /* NDL: QoS not satisfied */
   WL_NAN_HAST_REASON_SVC_NDI_MISSING        = 6, /* SD: SVC NDI missing */
   WL_NAN_HAST_REASON_PEER_SCB_NORESOURCE        = 7, /* NDP: no more peer scb available */
   WL_NAN_HAST_REASON_NDP_PMK_MISSING        = 8, /* NDP: PMK needed from host */
   WL_NAN_HAST_REASON_SVC_NDI_AND_PMK_MISSING    = 9  /* PMK and SVC NDI needed from host */
};
typedef uint8 wl_nan_host_assist_reason_t;
 
/* WL_NAN_XTLV_HOST_ASSIST_REQ */
typedef struct wl_nan_host_assist_req {
   struct ether_addr peer_nmi;        /* peer nmi */
   struct ether_addr initiator_ndi;    /* initiator ndi */
   uint8 indp_id;                /* initiator NDP ID */
   wl_nan_frame_type_t frm_type;        /* received NAF type */
   wl_nan_host_assist_reason_t reason;    /* reason of host assist request */
   uint8 pub_id;                /* Publish ID (valid for WL_NAN_FRM_TYPE_DP_REQ) */
   uint8 pad[2];
} wl_nan_host_assist_req_t;
 
/* nan sub-features */
enum wl_nan_fw_cap_flag1 {
   WL_NAN_FW_CAP_FLAG_NONE            = 0x00000000, /* dummy */
   WL_NAN_FW_CAP_FLAG1_AVAIL        = 0x00000001,
   WL_NAN_FW_CAP_FLAG1_DISC        = 0x00000002,
   WL_NAN_FW_CAP_FLAG1_DATA        = 0x00000004,
   WL_NAN_FW_CAP_FLAG1_SEC            = 0x00000008,
   WL_NAN_FW_CAP_FLAG1_RANGE        = 0x00000010,
   WL_NAN_FW_CAP_FLAG1_WFA_TB        = 0x00000020,
   WL_NAN_FW_CAP_FLAG1_DAM            = 0x00000040,
   WL_NAN_FW_CAP_FLAG1_DAM_STRICT        = 0x00000080,
   WL_NAN_FW_CAP_FLAG1_DAM_AUTO        = 0x00000100,
   WL_NAN_FW_CAP_FLAG1_DBG            = 0x00000200,
   WL_NAN_FW_CAP_FLAG1_BCMC_IN_NDC        = 0x00000400,
   WL_NAN_FW_CAP_FLAG1_CHSTATS        = 0x00000800,
   WL_NAN_FW_CAP_FLAG1_ASSOC_COEX        = 0x00001000,
   WL_NAN_FW_CAP_FLAG1_FASTDISC        = 0x00002000,
   WL_NAN_FW_CAP_FLAG1_NO_ID_GEN        = 0x00004000,
   WL_NAN_FW_CAP_FLAG1_DP_OPAQUE_DATA    = 0x00008000,
   WL_NAN_FW_CAP_FLAG1_NSR2        = 0x00010000,
   WL_NAN_FW_CAP_FLAG1_NSR2_SAVE        = 0x00020000,
   WL_NAN_FW_CAP_FLAG1_NANHO        = 0x00040000,
   WL_NAN_FW_CAP_FLAG1_NDPE        = 0x00080000,
   WL_NAN_FW_CAP_FLAG1_OOB_AF        = 0x00100000,
   WL_NAN_FW_CAP_FLAG1_PMK_PER_NDP        = 0x00200000
};
 
/* WL_NAN_XTLV_GEN_FW_CAP */
typedef struct wl_nan_fw_cap {
   uint32 flags1;                  /* nan sub-features compiled in firmware */
   uint32 flags2;                  /* for more sub-features in future */
   uint8  max_svc_publishes;        /* max num of service publish */
   uint8  max_svc_subscribes;       /* max num of service subscribe */
   uint8  max_lcl_sched_maps;       /* max num of local schedule map */
   uint8  max_lcl_ndc_entries;      /* max num of local NDC entry */
   uint8  max_lcl_ndi_interfaces;   /* max num of local NDI interface */
   uint8  max_peer_entries;         /* max num of peer entry */
   uint8  max_ndp_sessions;         /* max num of NDP session */
   uint8  max_concurrent_nan_clusters; /* max num of concurrent clusters */
   uint16 max_service_name_len; /* max service name length */
   uint16 max_match_filter_len; /* max match filter length */
   uint16 max_total_match_filter_len; /* max total match filter length */
   uint16 max_service_specific_info_len; /* max service specific info length */
   uint16 max_vsa_data_len; /* max vendor specific attrib data length */
   uint16 max_mesh_data_len; /* max mesh data length */
   uint16 max_app_info_len; /* max app info length */
   uint16 max_sdea_svc_specific_info_len; /* max sdea ser specific info length */
   uint8  max_queued_tx_followup_msgs; /* max no. of queued tx followup msgs */
   uint8  max_subscribe_address; /* max subscribe addresses supported */
   uint8  ndp_supported_bands; /* number of ndp supported bands */
   uint8  is_ndp_security_supported; /* if secure ndp is supported */
   uint8  cipher_suites_supported_mask; /* bitmask for suites supported */
   uint8  pad[3];
} wl_nan_fw_cap_t;
 
/* WL_NAN_XTLV_GEN_FW_CAP_V2 */
typedef struct wl_nan_fw_cap_v2 {
   uint32 flags1;            /* nan sub-features compiled in firmware */
   uint32 flags2;            /* for more sub-features in future */
   uint8  max_svc_publishes;    /* max num of service publish */
   uint8  max_svc_subscribes;    /* max num of service subscribe */
   uint8  max_lcl_sched_maps;    /* max num of local schedule map */
   uint8  max_lcl_ndc_entries;    /* max num of local NDC entry */
   uint8  max_lcl_ndi_interfaces;    /* max num of local NDI interface */
   uint8  max_peer_entries;    /* max num of peer entry */
   uint8  max_peer_sched_maps;    /* max num of peer schedule maps */
   uint8  max_ndp_sessions;    /* max num of NDP session */
   uint32 cipher_suites_supported_mask; /* bitmask for supported cipher suites */
   uint32 reserved_uint32_1;    /* reserved for future sub-features */
   uint32 reserved_uint32_2;    /* reserved for future sub-features */
   uint32 reserved_uint32_3;    /* reserved for future sub-features */
   uint32 reserved_uint32_4;    /* reserved for future sub-features */
} wl_nan_fw_cap_v2_t;
 
/* nan cipher suite support mask bits */
#define WL_NAN_CIPHER_SUITE_SHARED_KEY_128_MASK  0x01
#define WL_NAN_CIPHER_SUITE_SHARED_KEY_256_MASK  0x02
 
/* NAN Save Restore */
#define WL_NAN_NSR2_INFO_MAX_SIZE    2048 /* arbitrary */
 
/* WL_NAN_XTLV_NSR2_PEER */
typedef struct wl_nan_nsr_peer_info {
   struct ether_addr nmi;
   uint8 l_min_slots;    /* local QoS min slots */
   uint8 p_min_slots;    /* peer QoS min slots */
   uint16 l_max_latency;    /* local QoS max latency */
   uint16 p_max_latency;    /* peer QoS max latency */
   uint8 num_map;        /* num of NA map */
   uint8 pad;
   uint16 attrs_len;    /* total len of following attrs */
   uint8 attrs[];        /* peer attributes (NA/NDC/ULW/DevCap/Element container) */
} wl_nan_nsr_peer_info_t;
 
enum wl_nan_nsr_ndp_flag {
   WL_NAN_NSR_NDP_FLAG_LCL_INITATOR    = 0x0001,
   WL_NAN_NSR_NDP_FLAG_MCAST        = 0x0002
};
typedef uint16 wl_nan_nsr_ndp_flag_t;
 
/* WL_NAN_XTLV_NSR2_NDP */
typedef struct wl_nan_nsr_ndp_info {
   struct ether_addr peer_nmi;
   struct ether_addr peer_ndi;
   struct ether_addr lcl_ndi;
   uint16 flags;        /* wl_nan_nsr_ndp_flag_t */
   uint8 pub_id;        /* publish id */
   uint8 indp_id;        /* initiator's ndp id */
   uint8 last_token;    /* last NDP dialog token */
   uint8 pad;
} wl_nan_nsr_ndp_info_t;
 
/* NAN2.0 Ranging definitions */
 
/* result indication bit map */
#define NAN_RANGE_INDICATION_NONE        0
#define NAN_RANGE_INDICATION_CONT        (1<<0)
#define NAN_RANGE_INDICATION_INGRESS        (1<<1)
#define NAN_RANGE_INDICATION_EGRESS        (1<<2)
 
/* responder flags */
#define NAN_RANGE_FLAG_AUTO_ACCEPT    (1 << 0)
#define NAN_RANGE_FLAG_RESULT_REQUIRED    (1 << 1)
 
typedef struct wl_nan_range_req {
   struct ether_addr peer;
   uint8 publisher_id;
   uint8 indication; /* bit map for result event */
   uint32 resolution; /* default millimeters */
   uint32 ingress; /* ingress limit in mm */
   uint32 egress; /* egress limit in mm */
   uint32 interval; /* max interval(in TU) b/w two ranging measurements */
} wl_nan_range_req_t;
 
#define NAN_RNG_REQ_IOV_LEN    24
 
typedef uint8 wl_nan_range_id;
 
typedef struct wl_nan_range_resp {
   wl_nan_range_id range_id;
   uint8 flags; /* auto response, range result required */
   uint8 status; /* accept, reject */
   uint8 indication; /* bit map for result event */
   uint32 resolution; /* default millimeters */
   uint32 ingress; /* ingress limit in mm */
   uint32 egress; /* egress limit in mm */
   uint32 interval; /* max interval(in TU) b/w two ranging measurements */
} wl_nan_range_resp_t;
 
#define NAN_RNG_RESP_IOV_LEN    20
 
#define NAN_RNG_TERM_FLAG_IMMEDIATE         (1u << 0u) /* Do not wait for TXS */
#define NAN_RNG_TERM_FLAG_SILENT_TEARDOWN   (1u << 1u) /* Do not TX rng_term */
#define NAN_RNG_TERM_FLAG_EVENT_HOST        (1u << 2u) /* Notify event to host */
#define NAN_RNG_TERM_FLAG_OPT_TLVS          (1u << 3u) /* opt tlvs present */
 
typedef struct wl_nan_range_cancel_ext {
   wl_nan_range_id range_id;
   uint8 flags;
   uint8 pad[2];
} wl_nan_range_cancel_ext_t;
 
#define NAN_RNG_CANCEL_IOV_FIXED_LEN    4u
 
#define NAN_RNG_MAX_IOV_LEN    255
 
typedef struct wl_nan_ev_rng_req_ind {
   struct ether_addr peer_m_addr;
   uint8 rng_id;
   /* ftm parameters */
   uint8 max_burst_dur;
   uint8 min_ftm_delta;
   uint8 max_num_ftm;
   uint8 ftm_format_bw;
   /* location info availability bit map */
   uint8 lc_info_avail;
   /* Last movement indication */
   uint16 last_movement;
   uint8 pad[2];
} wl_nan_ev_rng_req_ind_t;
 
#define NAN_RNG_REQ_IND_SIZE 14
 
typedef struct wl_nan_ev_rng_rpt_ind {
   uint32 dist_mm; /* in millimeter */
   struct ether_addr peer_m_addr;
   uint8 indication; /* indication definitions mentioned above */
   uint8 rng_id;
} wl_nan_ev_rng_rpt_ind_t;
 
#define NAN_RNG_RPT_IND_SIZE 12
 
/* number of continuous ranging crbs which can be idle,
* after which ranging session will be terminated.
* Default value is 5. Set to zero for disabling the
* idle timeout functionality
*/
typedef uint8 wl_nan_range_idle_count_t;
 
/* nan ranging termination reason codes */
#define NAN_RNG_TERM_REASON_CODE_BASE        100u
#define NAN_RNG_TERM_REASON_CODE(reason_code) \
   (NAN_RNG_TERM_REASON_CODE_BASE + (reason_code))
 
/* Reason Code Unspecified */
#define NAN_RNG_TERM_UNSPECIFIED    NAN_RNG_TERM_REASON_CODE(0u)
/* no ftms from peer */
#define NAN_RNG_TERM_IDLE_TIMEOUT    NAN_RNG_TERM_REASON_CODE(1u)
/* On Peer Termination */
#define NAN_RNG_TERM_PEER_REQ        NAN_RNG_TERM_REASON_CODE(2u)
/* On User or Host Termination */
#define NAN_RNG_TERM_USER_REQ        NAN_RNG_TERM_REASON_CODE(3u)
/* On FSM Timeout, waiting for Resp from peer */
#define NAN_RNG_TERM_RNG_RESP_TIMEOUT    NAN_RNG_TERM_REASON_CODE(4u)
/* On range resp, reject from peer */
#define NAN_RNG_TERM_RNG_RESP_REJ    NAN_RNG_TERM_REASON_CODE(5u)
/* On range req/resp txs fail */
#define NAN_RNG_TERM_RNG_TXS_FAIL    NAN_RNG_TERM_REASON_CODE(6u)
 
typedef struct wl_nan_ev_rng_term_ind {
   struct ether_addr peer_m_addr;
   uint8 reason_code;
   uint8 rng_id;
} wl_nan_ev_rng_term_ind_t;
 
#define NAN_RNG_TERM_IND_SIZE 8
 
typedef struct wl_nan_ev_rng_resp {
   struct ether_addr peer_m_addr;
   uint8 status;
   uint8 rng_id;
} wl_nan_ev_rng_resp_t;
 
/* Used by NDL schedule events -
 * WL_NAN_EVENT_PEER_SCHED_UPD_NOTIF, WL_NAN_EVENT_PEER_SCHED_REQ
 * WL_NAN_EVENT_PEER_SCHED_RESP, WL_NAN_EVENT_PEER_SCHED_CONF
 */
typedef struct wl_nan_ev_sched_info {
   struct ether_addr peer_nmi;
   uint8    ndl_status;    /* applies only to sched resp/conf */
   uint8    pad;
   uint16    opt_tlv_len;
   uint8    opt_tlvs[];
} wl_nan_ev_sched_info_t;
 
/* WL_NAN_EVENT_CHAN_BOUNDARY */
typedef struct wl_nan_chbound_info {
   uint32    cluster_tsf_h;    /* Current Cluster TSF High */
   uint32    cluster_tsf_l;    /* Current Cluster TSF Low */
   uint16    cur_chspec;
   uint16    opt_tlvs_len;
   uint8    opt_tlvs[];
} wl_nan_chbound_info_t;
 
/* channel stats (includes nan & non-nan) */
 
/* WL_NAN_XTLV_CCA_STATS */
typedef struct wl_nan_cca_stats {
   uint16    chanspec;
   uint8    pad[2];
   uint32    sample_dur;
 
   uint32    congest_ibss;
   uint32    congest_obss;
   uint32    interference;
} wl_nan_cca_stats_t;
 
/* WL_NAN_XTLV_PER_STATS */
typedef struct wl_nan_per_stats_s {
   uint16    chanspec;
   uint8    pad[2];
   uint32    sample_dur;
 
   uint32    txframe;    /* tx data frames */
   uint32    txretrans;    /* tx mac retransmits */
   uint32    txerror;    /* tx data errors  */
   uint32    txctl;        /* tx management frames */
   uint32    txserr;        /* tx status errors */
 
   uint32    rxframe;    /* rx data frames */
   uint32    rxerror;    /* rx data errors */
   uint32    rxctl;        /* rx management frames */
 
   uint32    txbar;        /* tx bar */
   uint32    rxbar;        /* rx bar */
   uint32    txaction;    /* tx action frame */
   uint32    rxaction;    /* rx action frame */
   uint32  txlost;        /* lost packets reported in txs */
   uint32  rxback;        /* rx block ack */
   uint32  txback;        /* tx bloak ack */
} wl_nan_per_stats_t;
 
/* fast discovery beacon config
 * WL_NAN_XTLV_CFG_FDISC_TBMP
*/
typedef struct wl_nan_fastdisc_s {
   uint8 id;
   uint8 bitmap_len;
   uint8 pad[2];
   uint8 bitmap[];
} wl_nan_fastdisc_t;
 
#define WL_NAN_FASTDISC_CFG_SIZE    1024 /* arbitrary */
 
#ifdef WL_NANHO
/* ****************** NAN Host offload specific strucures ****************** */
 
enum wl_nan_rx_mgmt_frm_type {
   WL_NAN_RX_MGMT_FRM_BCN    = 0,
   WL_NAN_RX_MGMT_FRM_SDF    = 1,
   WL_NAN_RX_MGMT_FRM_NAF    = 2
};
typedef uint8 wl_nan_rx_mgmt_frm_type_t;
 
/* WL_NAN_EVENT_RX_MGMT_FRM */
typedef struct wl_nan_event_rx_mgmt_frm {
   uint8 frm_type;    /* wl_nan_rx_mgmt_frm_type_t */
   uint8 pad;
   uint16 frm_len;
   uint8 frm[];
} wl_nan_event_rx_mgmt_frm_t;
 
#define WL_NAN_NANHO_UPDATE_MAX_SIZE    2048 /* arbitrary */
 
enum wl_nan_peer_entry_action {
   WL_NAN_PEER_ENTRY_ACT_ADD    = 0, /* add peer entry */
   WL_NAN_PEER_ENTRY_ACT_REMOVE    = 1  /* remove peer entry */
};
typedef uint8 wl_nan_peer_entry_action_t;
 
/* WL_NAN_XTLV_NANHO_PEER_ENTRY */
typedef struct wl_nan_peer_entry
{
   struct ether_addr nmi;    /* nmi of peer device */
   uint8 action;        /* wl_nan_peer_entry_action_t */
   uint8 pad;
} wl_nan_peer_entry_t;
 
enum wl_nan_dcaplist_action {
   WL_NAN_DCAPLIST_ACT_UPDATE    = 0, /* update or add */
   WL_NAN_DCAPLIST_ACT_REMOVE    = 1  /* remove (only for peer dcap cache entry) */
};
typedef uint8 wl_nan_dcaplist_action_t;
 
/* WL_NAN_XTLV_NANHO_DCAPLIST */
typedef struct wl_nan_dev_cap_list
{
   struct ether_addr nmi;    /* null for local device */
   uint8 action;        /* wl_nan_dcaplist_action_t */
   /* optional fields for WL_NAN_DCAPLIST_ACT_UPDATE */
   uint8 num_maps;
   uint8 dcap[];    /* list of nan_dev_cap_t */
} wl_nan_dev_cap_list_t;
 
typedef struct wl_nan_dev_chan_sched {
   uint16 num_slots;    /* number of slot in schedule */
   uint16 period;        /* period of channel schedule (TU) */
   uint8 slot_dur;        /* slot duration (TU) */
   uint8 map_id;        /* map id (TBD) */
   uint8 pad[2];
   uint8 data[];
   /* chanspec_t chan_sched[num_slot] */
   /* uint8 slot_info[num_slot] */
} wl_nan_dev_chan_sched_t;
 
/* WL_NAN_XTLV_NANHO_DCSLIST */
typedef struct wl_nan_dev_chan_sched_list {
   struct ether_addr nmi; /* null for local device */
   uint8 num_maps;
   uint8 pad;
   wl_nan_dev_chan_sched_t dcs[];
} wl_nan_dev_chan_sched_list_t;
 
/* WL_NAN_XTLV_NANHO_BLOB */
typedef struct wl_nan_dev_blob {
   struct ether_addr nmi;    /* null for local device */
   uint16 blob_len;    /* blob len in blob[] buffer */
   uint8 blob_type;
   uint8 pad[3];
   uint8 blob[];
} wl_nan_dev_blob_t;
 
typedef struct wl_nan_peer_ndl_state {
   struct ether_addr nmi;
   uint8 ndl_state;    /* nan_peer_ndl_state_t */
   uint8 pad;
} wl_nan_peer_ndl_state_t;
 
enum wl_nan_ndp_state_action {
   WL_NAN_NDP_STATE_ACT_ESTABLISHED    = 0,
   WL_NAN_NDP_STATE_ACT_TERMINATED        = 1
};
typedef uint8 wl_nan_ndp_state_action_t;
 
/* WL_NAN_XTLV_NANHO_NDP_STATE */
typedef struct wl_nan_ndp_state {
   struct ether_addr peer_nmi;
   struct ether_addr peer_ndi;
   struct ether_addr lcl_ndi;
   uint8 action;    /* wl_nan_ndp_state_action_t */
   uint8 pad;
   /* TODO: secured NDP information */
} wl_nan_ndp_state_t;
 
/* *************** end of NAN Host offload specific strucures ************** */
#endif /* WL_NANHO */
 
/* ********************* end of NAN section ******************************** */
/* endif WL_NAN */
 
#define P2P_NAN_IOC_BUFSZ  512 /* some sufficient ioc buff size */
#define WL_P2P_NAN_IOCTL_VERSION    0x1
 
/* container for p2p nan iovtls & events */
typedef struct wl_p2p_nan_ioc {
   uint16  version;    /* interface command or event version */
   uint16  id;     /* p2p nan ioctl cmd  ID  */
   uint16  len;        /* total length of data[]  */
   uint16  pad;        /* padding */
   uint8   data [];   /* var len payload of bcm_xtlv_t type */
} wl_p2p_nan_ioc_t;
 
/* p2p nan cmd IDs */
enum wl_p2p_nan_cmds {
   /* p2p nan cfg ioctls */
   WL_P2P_NAN_CMD_ENABLE = 1,
   WL_P2P_NAN_CMD_CONFIG = 2,
   WL_P2P_NAN_CMD_DEL_CONFIG = 3,
   WL_P2P_NAN_CMD_GET_INSTS = 4
};
 
#define WL_P2P_NAN_CONFIG_VERSION       1
 
#define WL_P2P_NAN_DEVICE_P2P  0x0
#define WL_P2P_NAN_DEVICE_GO   0x1
#define WL_P2P_NAN_DEVICE_GC   0x2
#define WL_P2P_NAN_DEVICE_INVAL   0xFF
 
/* NAN P2P operation */
typedef struct p2p_nan_config {
   uint16 version;            /* wl_p2p_nan_config_t structure version */
   uint16 len;                /* total length including version and variable IE */
   uint32 flags;              /* 0x1 to NEW, 0x2 to ADD, 0x4 to DEL */
   uint8  inst_id;            /* publisher/subscriber id */
   uint8  inst_type;          /* publisher/subscriber */
   uint8  dev_role;           /* P2P device role: 'P2P','GO' or 'GC' */
   uint8  pad1;               /* padding */
   uint8  resolution;         /* Availability bitmap resolution */
   uint8  repeat;             /* Whether Availabilty repeat across DW */
   uint16 ie_len;             /* variable ie len */
   struct ether_addr dev_mac; /* P2P device addres */
   uint16 pad2;               /* Padding */
   uint32 avail_bmap;         /* availability interval bitmap */
   uint32 chanspec;           /* Chanspec */
   uint8  ie[];              /* hex ie data */
} wl_p2p_nan_config_t;
 
#define WL_P2P_NAN_SERVICE_LIST_VERSION 1
typedef enum wl_nan_service_type {
   WL_NAN_SVC_INST_PUBLISHER = 1,
   WL_NAN_SVC_INST_SUBSCRIBER = 2
} wl_nan_service_type_t;
 
#define WL_P2P_NAN_CONFIG_NEW   0x1
#define WL_P2P_NAN_CONFIG_ADD   0x2
#define WL_P2P_NAN_CONFIG_DEL   0x4
 
typedef struct wl_nan_svc_inst {
   uint8  inst_id;      /* publisher/subscriber id */
   uint8  inst_type;    /* publisher/subscriber */
} wl_nan_svc_inst_t;
 
typedef struct wl_nan_svc_inst_list {
   uint16 version;           /* this structure version */
   uint16 len;               /* total length including version and variable svc list */
   uint16 count;             /* service instance count */
   uint16 pad;               /* padding */
   wl_nan_svc_inst_t svc[1]; /* service instance list */
} wl_nan_svc_inst_list_t;
 
#define NAN_POST_DISC_P2P_DATA_VER  1
/* This structure will be used send peer p2p data with
 * NAN discovery result
 */
typedef struct nan_post_disc_p2p_data {
   uint8 ver;                 /* this structure version */
   uint8 dev_role;            /* P2P Device role */
   uint8 resolution;          /* Availability bitmap resolution */
   uint8 repeat;              /* Whether Availabilty repeat across DW */
   struct ether_addr dev_mac; /* P2P device addres */
   uint16 pad1;               /* Padding */
   uint32 chanspec;           /* Chanspec */
   uint32 avl_bmp;                /* availability interval bitmap */
} nan_post_disc_p2p_data_t;
 
enum {
   WL_AVAIL_NONE        = 0x0000,
   WL_AVAIL_LOCAL        = 0x0001,
   WL_AVAIL_PEER        = 0x0002,
   WL_AVAIL_NDC        = 0x0003,
   WL_AVAIL_IMMUTABLE    = 0x0004,
   WL_AVAIL_RESPONSE    = 0x0005,
   WL_AVAIL_COUNTER    = 0x0006,
   WL_AVAIL_RANGING    = 0x0007,
   WL_AVAIL_UPD_POT    = 0x0008,    /* modify potential, keep committed/conditional */
   WL_AVAIL_UPD_COM_COND    = 0x0009,    /* modify committed/conditional, keep potential */
   WL_AVAIL_REMOVE_MAP    = 0x000A,    /* remove map */
   WL_AVAIL_FRM_TYPE    = 0x000B,    /* specify frame types containing NA */
   WL_AVAIL_TYPE_MAX    = WL_AVAIL_FRM_TYPE    /* New ones before and update */
};
#define WL_AVAIL_TYPE_MASK        0x000F
#define WL_AVAIL_FLAG_REMOVE        0x2000    /* remove schedule attr of given type & map id */
#define WL_AVAIL_FLAG_SELECTED_NDC    0x4000
#define WL_AVAIL_FLAG_RAW_MODE        0x8000
#define WL_AVAIL_FLAGS_MASK        0xFF00
#define WL_AVAIL_FLAGS_SHIFT        8
 
typedef int16 wl_avail_flags_t;
 
/* availability entry flags */
enum {
   WL_AVAIL_ENTRY_NONE        = 0x0000,
   WL_AVAIL_ENTRY_COM        = 0x0001,        /* committed */
   WL_AVAIL_ENTRY_POT        = 0x0002,        /* potential */
   WL_AVAIL_ENTRY_COND        = 0x0004,    /* conditional */
   WL_AVAIL_ENTRY_PAGED        = 0x0008,    /* P-NDL */
   WL_AVAIL_ENTRY_USAGE        = 0x0030,    /* usage preference */
   WL_AVAIL_ENTRY_BIT_DUR        = 0x00C0,    /* bit duration */
   WL_AVAIL_ENTRY_BAND_PRESENT    = 0x0100,    /* band present */
   WL_AVAIL_ENTRY_CHAN_PRESENT    = 0x0200,    /* channel information present */
   WL_AVAIL_ENTRY_CHAN_ENTRY_PRESENT = 0x0400,    /* channel entry (opclass+bitmap) */
   /* free to use 0x0800 */
   WL_AVAIL_ENTRY_RXNSS        = 0xF000    /* max num of spatial stream RX */
};
 
/* bit duration */
enum {
   WL_AVAIL_BIT_DUR_16    = 0,    /* 16TU */
   WL_AVAIL_BIT_DUR_32    = 1,    /* 32TU */
   WL_AVAIL_BIT_DUR_64    = 2,    /* 64TU */
   WL_AVAIL_BIT_DUR_128    = 3,    /* 128TU */
};
 
/* period */
enum {
   WL_AVAIL_PERIOD_0    = 0,    /* 0TU */
   WL_AVAIL_PERIOD_128    = 1,    /* 128TU */
   WL_AVAIL_PERIOD_256    = 2,    /* 256TU */
   WL_AVAIL_PERIOD_512    = 3,    /* 512TU */
   WL_AVAIL_PERIOD_1024    = 4,    /* 1024TU */
   WL_AVAIL_PERIOD_2048    = 5,    /* 2048TU */
   WL_AVAIL_PERIOD_4096    = 6,    /* 4096TU */
   WL_AVAIL_PERIOD_8192    = 7,    /* 8192TU */
};
 
/* band */
enum {
   WL_AVAIL_BAND_NONE    = 0,    /* reserved */
   WL_AVAIL_BAND_SUB1G    = 1,    /* sub-1 GHz */
   WL_AVAIL_BAND_2G    = 2,    /* 2.4 GHz */
   WL_AVAIL_BAND_3G    = 3,    /* reserved (for 3.6 GHz) */
   WL_AVAIL_BAND_5G    = 4,    /* 4.9 and 5 GHz */
   WL_AVAIL_BAND_60G    = 5,    /* reserved (for 60 GHz) */
};
 
#define WL_AVAIL_ENTRY_TYPE_MASK    0x000F
#define WL_AVAIL_ENTRY_USAGE_MASK    0x0030 /* up to 4 usage preferences */
#define WL_AVAIL_ENTRY_USAGE_SHIFT    4
#define WL_AVAIL_ENTRY_USAGE_VAL(_flags)    (((_flags) & WL_AVAIL_ENTRY_USAGE_MASK) \
   >> WL_AVAIL_ENTRY_USAGE_SHIFT)
 
#define WL_AVAIL_ENTRY_BIT_DUR_MASK    0x00C0 /* 0:16TU, 1:32TU, 2:64TU, 3:128TU */
#define WL_AVAIL_ENTRY_BIT_DUR_SHIFT    6
#define WL_AVAIL_ENTRY_BIT_DUR_VAL(_flags)    (((_flags) & WL_AVAIL_ENTRY_BIT_DUR_MASK) \
   >> WL_AVAIL_ENTRY_BIT_DUR_SHIFT)
 
#define WL_AVAIL_ENTRY_BAND_MASK    0x0100 /* 0=band not present, 1=present */
#define WL_AVAIL_ENTRY_BAND_SHIFT    8
 
#define WL_AVAIL_ENTRY_CHAN_MASK    0x0200 /* 0=channel info not present, 1=present */
#define WL_AVAIL_ENTRY_CHAN_SHIFT    9
 
#define WL_AVAIL_ENTRY_CHAN_ENTRY_MASK    0x0400 /* 0=chanspec, 1=hex channel entry */
#define WL_AVAIL_ENTRY_CHAN_ENTRY_SHIFT    10
 
#define WL_AVAIL_ENTRY_RXNSS_MASK    0xF000
#define WL_AVAIL_ENTRY_RXNSS_SHIFT    12
#define WL_AVAIL_ENTRY_RXNSS_VAL(_flags)    (((_flags) & WL_AVAIL_ENTRY_RXNSS_MASK) \
   >> WL_AVAIL_ENTRY_RXNSS_SHIFT)
#define WL_AVAIL_ENTRY_RXNSS_MAX    15    /* 0-15 */
 
/* mask for channel_entry (to be obsoleted) */
#define WL_AVAIL_ENTRY_OPCLASS_MASK        0xFF
#define WL_AVAIL_ENTRY_CHAN_BITMAP_MASK        0xFF00
#define WL_AVAIL_ENTRY_CHAN_BITMAP_SHIFT    8
#define WL_AVAIL_ENTRY_CHAN_BITMAP_VAL(_info)    (((_info) & WL_AVAIL_ENTRY_CHAN_BITMAP_MASK) \
   >> WL_AVAIL_ENTRY_CHAN_BITMAP_SHIFT)
 
/* Used for raw channel entry field input */
#define MAX_CHAN_ENTRY_LEN 6
 
typedef struct wl_avail_entry {
   uint16        length;        /* total length */
   uint16        start_offset;    /* in TUs, multiply by 16 for total offset */
   union {
       uint32 channel_info;    /* either chanspec or hex channel entry (opclass +
                    * bitmap per NAN spec), as indicated by setting
                    * WL_AVAIL_ENTRY_HEX_CHAN_ENTRY flag
                    */
       uint32 band;        /* defined by WL_BAND enum, 2=2.4GHz, 4=5GHz */
       uint8 channel_entry[MAX_CHAN_ENTRY_LEN];
       uint8 align[8];        /* aligned len of union in structure (not for use)
                    * if member of union is changed,
                    * update length of align[] accordingly.
                    */
   } u;                /* band or channel value, 0=all band/channels */
   uint8        sched_map_id;    /* avail map id associated with sched entry */
   uint8        pad;
   uint8        period;        /* in TUs, defined by WL_AVAIL_PERIOD enum
                    * 1:128, 2:256, 3:512, 4:1024, 5:2048, 6:4096,
                    * 7:8192
                    */
   uint8        bitmap_len;
   uint16        flags;        /* defined by avail entry flags enum:
                    * type, usage pref, bit duration, rx nss,
                    * and band, channel or channel entry
                    */
   uint8        bitmap[];    /* time bitmap */
} wl_avail_entry_t;
 
#define WL_AVAIL_VERSION    1    /* current wl_avail version */
 
typedef struct wl_avail {
   uint16        length;        /* total length */
   uint16        flags;        /* LSB - avail type (defined by WL_AVAIL enum)
                    * MSB - avail flags
                    */
   uint8        id;        /* id used for multiple maps/avail */
   uint8        lndc_id;    /* ndc id used in multi-ndc case */
   uint8        version;
   uint8        pad;
   struct ether_addr addr;        /* peer mac address or ndc id */
   uint8        num_entries;
   uint8        unused_byte;
   /* add additional fields above this line */
   uint8        entry[];
} wl_avail_t;
 
#define WL_AVAIL_MIN_LEN(n) ((n) ? OFFSETOF(wl_avail_t, entry) + \
       ((n) * OFFSETOF(wl_avail_entry_t, bitmap)) : 0)
 
/* unaligned schedule (window) */
typedef struct wl_avail_ulw {
   uint8    id;        /* schedule ID */
   uint8    overwrite;    /* bit 0: overwrite all
                * 1-4: map ID if overwrite all is 0
                */
   uint16    flags;
   uint32    start;        /* start time of first ULW, in us */
   uint32    dur;        /* duration of ULW, in us */
   uint32    period;        /* time between consecutive ULWs, in us */
   union {
       uint32 chanspec;
       uint32 band;
       uint8 chan_entry[MAX_CHAN_ENTRY_LEN];
       uint8 pad[8];
   } u;
   uint8    cntdwn;        /* remaining ULWs before schedule ends */
   uint8    pad[3];
} wl_avail_ulw_t;
 
/* unset: NAN is not available during ULW, set: NAN is avail depending on ctrl flags */
#define WL_NAN_ULW_CTRL_PRESENT        (1 << 0)
/* unset: band, set: channel */
#define WL_NAN_ULW_CTRL_TYPE        (1 << 1)
/* set: NAN is availabile on specified band/channel */
#define WL_NAN_ULW_CTRL_AVAIL        (1 << 2)
/* channel is provided in raw attribute format */
#define WL_NAN_ULW_CTRL_RAW_CHAN    (1 << 3)
 
/* nan wfa testmode operations */
enum {
   WL_NAN_WFA_TM_IGNORE_TERMINATE_NAF        = 0x00000001,
   WL_NAN_WFA_TM_IGNORE_RX_DATA_OUTSIDE_CRB    = 0x00000002,
   WL_NAN_WFA_TM_ALLOW_TX_DATA_OUTSIDE_CRB        = 0x00000004,
   WL_NAN_WFA_TM_ENFORCE_NDL_COUNTER        = 0x00000008,
   WL_NAN_WFA_TM_BYPASS_NDL_PROPOSAL_VALIDATION    = 0x00000010,
   /* allow data(pings) tx while ndp sec negotiation */
   WL_NAN_WFA_TM_SEC_SEND_PINGS_BYPASS_NDP_SM    = 0x00000020,
   /* generate and insert incorrect mic */
   WL_NAN_WFA_TM_SEC_INCORRECT_MIC                = 0x00000040,
   /* send m4 reject deliberately */
   WL_NAN_WFA_TM_SEC_REJECT_STATUS4M4        = 0x00000080,
   /* send mgmt frame (for eg. ndp terminate) in clear txt (bypass security) */
   WL_NAN_WFA_TM_SEC_SEND_MGMT_CLEAR            = 0x00000100,
   /* validate qos */
   WL_NAN_WFA_TM_NDL_QOS_VALIDATE            = 0x00000200,
   /* firmware generated schedule update */
   WL_NAN_WFA_TM_GEN_SCHED_UPD            = 0x00000400,
   /* add lower 4-bytes of TSF to configured start time */
   WL_NAN_WFA_TM_ULW_START_TIME            = 0x00000800,
   /* enable schedule validation for SDF */
   WL_NAN_WFA_TM_SDF_SCHED_VALIDATE        = 0x00001000,
   /* by pass faw na iovar */
   WL_NAN_WFA_TM_SKIP_RAW_NA_BLOB                = 0x00002000,
   /* overwrite local NA with peer NA in received frame */
   WL_NAN_WFA_TM_LOCAL_NA_OVERWRITE        = 0x00004000,
   /* randomize and self configure ndl qos(needed at responder in auto mode) */
   WL_NAN_WFA_TM_SELF_CFG_NDL_QOS                  = 0x00008000,
   /* send NAF frames only in DW */
   WL_NAN_WFA_TM_SEND_NAF_IN_DW            = 0x00010000,
   /* restrict channels used for countered slots to Ch 6/149 only */
   WL_NAN_WFA_TM_RESTRICT_COUNTER_SLOTS_CHAN    = 0x00020000,
   /* NDPE negative test case (4.2.5 & 4.2.6) */
   WL_NAN_WFA_TM_NDPE_NEGATIVE_TEST_TB        = 0x00040000,
   /* Set NDPE(NAN3.0) capable bit in dev cap attr */
   WL_NAN_WFA_TM_ENABLE_NDPE_CAP                   = 0x00080000,
   /* NDPE negative test case (4.2.5.2). Enable both NDP and NDPE attributes */
   WL_NAN_WFA_TM_ENABLE_NDP_NDPE_ATTR        = 0x00100000,
 
   /* add above & update mask */
   WL_NAN_WFA_TM_FLAG_MASK                         = 0x001FFFFF
};
typedef uint32 wl_nan_wfa_testmode_t;
 
/* To be removed; replaced by wl_nan_vndr_payload */
typedef struct wl_nan_vndr_ie {
   uint32  flags;            /* bitmask indicating which packet(s) contain this IE */
   uint16  body_len;        /* length of body (does not include oui field) */
   uint8   pad[2];
   uint8   oui[DOT11_OUI_LEN];
   uint8   pad2;
   uint8   body[];            /* vendor IE payload */
} wl_nan_vndr_ie_t;
 
typedef struct wl_nan_vndr_payload {
   uint32  flags;            /* bitmask indicating which packet(s) contain payload */
   uint16  payload_len;        /* length of payload */
   uint8   pad[2];
   uint8   payload[];        /* payload to be appended to NAN frame */
} wl_nan_vndr_payload_t;
 
typedef struct wl_nan_dev_cap {
   uint8 bands[NAN_MAX_BANDS];
   uint8 awake_dw[NAN_MAX_BANDS];
   uint8 overwrite_mapid[NAN_MAX_BANDS];
   uint8 mapid;    /* dev cap mapid */
   uint8 all_maps;    /* applies to device */
   uint8 paging;
   uint8 pad[3];
} wl_nan_dev_cap_t;
 
/* arbitrary max len for frame template */
#define WL_NAN_FRM_TPLT_MAX_LEN    1024
 
typedef struct wl_nan_frm_tplt {
   wl_nan_frame_type_t type;
   uint8   pad;
   uint16  len;        /* length of template */
   uint8   data[];        /* template */
} wl_nan_frm_tplt_t;
 
#define RSSI_THRESHOLD_SIZE 16
#define MAX_IMP_RESP_SIZE 256
 
typedef struct wl_proxd_rssi_bias {
   int32        version;            /**< version */
   int32        threshold[RSSI_THRESHOLD_SIZE];    /**< threshold */
   int32        peak_offset;            /**< peak offset */
   int32        bias;                /**< rssi bias */
   int32        gd_delta;            /**< GD - GD_ADJ */
   int32        imp_resp[MAX_IMP_RESP_SIZE];    /**< (Hi*Hi)+(Hr*Hr) */
} wl_proxd_rssi_bias_t;
 
typedef struct wl_proxd_rssi_bias_avg {
   int32        avg_threshold[RSSI_THRESHOLD_SIZE];    /**< avg threshold */
   int32        avg_peak_offset;            /**< avg peak offset */
   int32        avg_rssi;                /**< avg rssi */
   int32        avg_bias;                /**< avg bias */
} wl_proxd_rssi_bias_avg_t;
 
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_proxd_collect_info {
   uint16        type;  /**< type: 0 channel table, 1 channel smoothing table, 2 and 3 seq */
   uint16        index;        /**< The current frame index, from 1 to total_frames. */
   uint16        tof_cmd;    /**< M_TOF_CMD      */
   uint16        tof_rsp;    /**< M_TOF_RSP      */
   uint16        tof_avb_rxl;    /**< M_TOF_AVB_RX_L */
   uint16        tof_avb_rxh;    /**< M_TOF_AVB_RX_H */
   uint16        tof_avb_txl;    /**< M_TOF_AVB_TX_L */
   uint16        tof_avb_txh;    /**< M_TOF_AVB_TX_H */
   uint16        tof_id;        /**< M_TOF_ID */
   uint8        tof_frame_type;
   uint8        tof_frame_bw;
   int8        tof_rssi;
   int32        tof_cfo;
   int32        gd_adj_ns;    /**< gound delay */
   int32        gd_h_adj_ns;    /**< group delay + threshold crossing */
   int16        nfft;        /**< number of samples stored in H */
   uint8        num_max_cores;
 
} BWL_POST_PACKED_STRUCT wl_proxd_collect_info_t;
#include <packed_section_end.h>
 
#define K_TOF_COLLECT_H_PAD 1
#define K_TOF_COLLECT_SC_20MHZ (64)
/* Maximum possible size of sample capture */
#define K_TOF_COLLECT_SC_80MHZ (2*K_TOF_COLLECT_SC_20MHZ)
/* Maximum possible size of channel dump */
#define K_TOF_COLLECT_CHAN_SIZE (2*K_TOF_COLLECT_SC_80MHZ)
 
/*
A few extra samples are required to estimate frequency offset
Right now 16 samples are being used. Can be changed in future.
*/
#define K_TOF_COLLECT_SAMP_SIZE_20MHZ        ((2u) * (K_TOF_COLLECT_SC_20MHZ) + \
                           (16u) + (K_TOF_COLLECT_H_PAD))
#define K_TOF_COLLECT_RAW_SAMP_SIZE_20MHZ    ((2u) * (K_TOF_COLLECT_SAMP_SIZE_20MHZ))
#define K_TOF_COLLECT_H_SIZE_20MHZ        (K_TOF_COLLECT_SAMP_SIZE_20MHZ)
#define K_TOF_COLLECT_HRAW_SIZE_20MHZ        (K_TOF_COLLECT_RAW_SAMP_SIZE_20MHZ)
 
#define K_TOF_COLLECT_SAMP_SIZE_80MHZ        ((2u) * (K_TOF_COLLECT_SC_80MHZ) + \
                           (16u) + (K_TOF_COLLECT_H_PAD))
#define K_TOF_COLLECT_RAW_SAMP_SIZE_80MHZ    ((2u) * K_TOF_COLLECT_SAMP_SIZE_80MHZ)
#define K_TOF_COLLECT_H_SIZE_80MHZ        (K_TOF_COLLECT_SAMP_SIZE_80MHZ)
#define K_TOF_COLLECT_HRAW_SIZE_80MHZ        (K_TOF_COLLECT_RAW_SAMP_SIZE_80MHZ)
#define K_TOF_COLLECT_HRAW_SIZE_20MHZ_1FS    (K_TOF_COLLECT_SAMP_SIZE_20MHZ)
#define K_TOF_COLLECT_HRAW_SIZE_80MHZ_1FS    ((2u) * (K_TOF_COLLECT_SAMP_SIZE_20MHZ))
 
#define WL_PROXD_COLLECT_DATA_VERSION_1        1
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_proxd_collect_data_v1 {
   wl_proxd_collect_info_t  info;
   uint8    ri_rr[FTM_TPK_RI_RR_LEN];
   /**< raw data read from phy used to adjust timestamps */
   uint32    H[K_TOF_COLLECT_H_SIZE_20MHZ];
} BWL_POST_PACKED_STRUCT wl_proxd_collect_data_t_v1;
#include <packed_section_end.h>
 
#define WL_PROXD_COLLECT_DATA_VERSION_2        2
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_proxd_collect_data_v2 {
   wl_proxd_collect_info_t  info;
   uint8   ri_rr[FTM_TPK_RI_RR_LEN_SECURE_2_0];
   /**< raw data read from phy used to adjust timestamps */
   uint32  H[K_TOF_COLLECT_H_SIZE_20MHZ];
} BWL_POST_PACKED_STRUCT wl_proxd_collect_data_t_v2;
#include <packed_section_end.h>
 
#define WL_PROXD_COLLECT_DATA_VERSION_3         3
typedef struct wl_proxd_collect_data_v3 {
   uint16            version;
   uint16            len;
   wl_proxd_collect_info_t    info;
   uint8            ri_rr[FTM_TPK_RI_RR_LEN_SECURE_2_0];
   /**< raw data read from phy used to adjust timestamps */
   uint32            H[K_TOF_COLLECT_H_SIZE_20MHZ];
   uint32            chan[4 * K_TOF_COLLECT_CHAN_SIZE];
} wl_proxd_collect_data_t_v3;
 
#define WL_PROXD_COLLECT_DATA_VERSION_4         4
typedef struct wl_proxd_collect_data_v4 {
   uint16            version;
   uint16            len;
   wl_proxd_collect_info_t    info;
   uint8            ri_rr[FTM_TPK_RI_RR_LEN_SECURE_2_0_5G];
   /**< raw data read from phy used to adjust timestamps */
   uint32            H[K_TOF_COLLECT_H_SIZE_20MHZ];
   uint32            chan[4 * K_TOF_COLLECT_CHAN_SIZE];
} wl_proxd_collect_data_t_v4;
#define WL_PROXD_COLLECT_DATA_VERSION_MAX    WL_PROXD_COLLECT_DATA_VERSION_4
 
typedef struct wl_proxd_debug_data {
   uint8        count;        /**< number of packets */
   uint8        stage;        /**< state machone stage */
   uint8        received;    /**< received or txed */
   uint8        paket_type;    /**< packet type */
   uint8        category;    /**< category field */
   uint8        action;        /**< action field */
   uint8        token;        /**< token number */
   uint8        follow_token;    /**< following token number */
   uint16        index;        /**< index of the packet */
   uint16        tof_cmd;    /**< M_TOF_CMD */
   uint16        tof_rsp;    /**< M_TOF_RSP */
   uint16        tof_avb_rxl;    /**< M_TOF_AVB_RX_L */
   uint16        tof_avb_rxh;    /**< M_TOF_AVB_RX_H */
   uint16        tof_avb_txl;    /**< M_TOF_AVB_TX_L */
   uint16        tof_avb_txh;    /**< M_TOF_AVB_TX_H */
   uint16        tof_id;        /**< M_TOF_ID */
   uint16        tof_status0;    /**< M_TOF_STATUS_0 */
   uint16        tof_status2;    /**< M_TOF_STATUS_2 */
   uint16        tof_chsm0;    /**< M_TOF_CHNSM_0 */
   uint16        tof_phyctl0;    /**< M_TOF_PHYCTL0 */
   uint16        tof_phyctl1;    /**< M_TOF_PHYCTL1 */
   uint16        tof_phyctl2;    /**< M_TOF_PHYCTL2 */
   uint16        tof_lsig;    /**< M_TOF_LSIG */
   uint16        tof_vhta0;    /**< M_TOF_VHTA0 */
   uint16        tof_vhta1;    /**< M_TOF_VHTA1 */
   uint16        tof_vhta2;    /**< M_TOF_VHTA2 */
   uint16        tof_vhtb0;    /**< M_TOF_VHTB0 */
   uint16        tof_vhtb1;    /**< M_TOF_VHTB1 */
   uint16        tof_apmductl;    /**< M_TOF_AMPDU_CTL */
   uint16        tof_apmdudlim;    /**< M_TOF_AMPDU_DLIM */
   uint16        tof_apmdulen;    /**< M_TOF_AMPDU_LEN */
} wl_proxd_debug_data_t;
 
/** version of the wl_wsec_info structure */
#define WL_WSEC_INFO_VERSION 0x01
 
/** start enum value for BSS properties */
#define WL_WSEC_INFO_BSS_BASE 0x0100
/* for WFA testing (CTT testbed) */
#define WL_WSEC_INFO_TEST_BASE 0x0300
/** size of len and type fields of wl_wsec_info_tlv_t struct */
#define WL_WSEC_INFO_TLV_HDR_LEN OFFSETOF(wl_wsec_info_tlv_t, data)
 
/** Allowed wl_wsec_info properties; not all of them may be supported. */
typedef enum {
   WL_WSEC_INFO_NONE = 0,
   WL_WSEC_INFO_MAX_KEYS = 1,
   WL_WSEC_INFO_NUM_KEYS = 2,
   WL_WSEC_INFO_NUM_HW_KEYS = 3,
   WL_WSEC_INFO_MAX_KEY_IDX = 4,
   WL_WSEC_INFO_NUM_REPLAY_CNTRS = 5,
   WL_WSEC_INFO_SUPPORTED_ALGOS = 6,
   WL_WSEC_INFO_MAX_KEY_LEN = 7,
   WL_WSEC_INFO_FLAGS = 8,
   /* add global/per-wlc properties above */
   WL_WSEC_INFO_BSS_FLAGS = (WL_WSEC_INFO_BSS_BASE + 1),
   WL_WSEC_INFO_BSS_WSEC = (WL_WSEC_INFO_BSS_BASE + 2),
   WL_WSEC_INFO_BSS_TX_KEY_ID = (WL_WSEC_INFO_BSS_BASE + 3),
   WL_WSEC_INFO_BSS_ALGO = (WL_WSEC_INFO_BSS_BASE + 4),
   WL_WSEC_INFO_BSS_KEY_LEN = (WL_WSEC_INFO_BSS_BASE + 5),
   WL_WSEC_INFO_BSS_ALGOS = (WL_WSEC_INFO_BSS_BASE + 6),
   WL_WSEC_INFO_BSS_WPA_AP_RESTRICT = (WL_WSEC_INFO_BSS_BASE + 7),
   WL_WSEC_INFO_BSS_PMK_PASSPHRASE = (WL_WSEC_INFO_BSS_BASE + 8),
   WL_WSEC_INFO_BSS_SAE_PWE = (WL_WSEC_INFO_BSS_BASE + 9),
   WL_WSEC_INFO_BSS_SAE_PK = (WL_WSEC_INFO_BSS_BASE + 0xA),
   WL_WSEC_INFO_6G_LEGACY_SEC = (WL_WSEC_INFO_BSS_BASE + 0xB),
   /*
    * ADD NEW ENUM ABOVE HERE
    */
   /* WPA3 CTT testbed specific requirement. refer to WFA CAPI command list */
   WL_WSEC_INFO_TEST_SAE_GROUPS = (WL_WSEC_INFO_TEST_BASE),    /* supported SAE groups */
   WL_WSEC_INFO_TEST_SAE_GROUP_REJ = (WL_WSEC_INFO_TEST_BASE + 1), /* rejected group ID */
   WL_WSEC_INFO_TEST_SAE_INVALID_VEC = (WL_WSEC_INFO_TEST_BASE + 2), /* test SAE vector */
   WL_WSEC_INFO_TEST_PMK = (WL_WSEC_INFO_TEST_BASE + 3),        /* query PMK */
   WL_WSEC_INFO_OCV = (WL_WSEC_INFO_TEST_BASE + 4),        /* OCV enable/disable */
   WL_WSEC_INFO_TEST_INVALID_OCI = (WL_WSEC_INFO_TEST_BASE + 5),    /* OCV invalid OCI */
   WL_WSEC_INFO_TEST_PMKSA_CACHE = (WL_WSEC_INFO_TEST_BASE + 6),    /* PMKSA cache on/off */
   WL_WSEC_INFO_TEST_IGNORE_CSA = (WL_WSEC_INFO_TEST_BASE + 7),    /* Ignore CSA */
   WL_WSEC_INFO_TEST_IGNORE_ASSOCRESP = (WL_WSEC_INFO_TEST_BASE + 8), /* Ignore reassoc_resp */
   WL_WSEC_INFO_TEST_TD_POLICY = (WL_WSEC_INFO_TEST_BASE + 9), /* set TD policy */
   WL_WSEC_INFO_TEST_DISASSOC_MFP_TMO = (WL_WSEC_INFO_TEST_BASE + 0xA),
   /* sending disassoc frame when MFP query timed out */
 
   /* add per-BSS properties above */
   WL_WSEC_INFO_MAX = 0xffff
} wl_wsec_info_type_t;
 
#define WL_WSEC_PMK_INFO_VERSION        0x0100 /**< version 1.0 */
 
typedef uint16 wl_wsec_info_pmk_info_flags_t;
typedef uint32 wl_wsec_info_pmk_lifetime_t;
typedef uint8 wl_wsec_info_akm_mask_t;
typedef uint16 wl_wsec_info_pmk_info_flags;
 
enum {
   WL_WSEC_PMK_INFO_SSID_PRESENT    = 0x1,
   WL_WSEC_PMK_DEFAULT_LIFETIME    = 0x2
};
 
struct bcm_xlo {
   uint16 len;
   uint16 off;
};
typedef struct bcm_xlo bcm_xlo_t;
 
/*
** all offsets are from the beginning of the structure that starts
** with the version field and length field is the total length of the structure
** including the version and length fields
*/
typedef struct wl_wsec_info_pmk_info {
   uint16 version;  /* WL_WSEC_PMK_INFO_VERSION */
   uint16 len;
   uint16 next_offset;  /* If non zero, specifies offset of next next_offset field */
   wl_wsec_info_pmk_info_flags_t flags;    /* Fill in the input based on the flags */
   wl_wsec_info_pmk_lifetime_t pmk_lifetime;
   wl_wsec_info_akm_mask_t akm_mask;    /* RSN authenticated key management suite */
   uint8 rsvd[3];        /* reserved for future use */
   bcm_xlo_t ssid; /* ssid - key, zero length is allowed for SSID */
   bcm_xlo_t bssid;    /* bssid - key, zero length = broadcast/wildcard */
   bcm_xlo_t pass_id;    /* key - optional password id for SAE */
   bcm_xlo_t pmk;    /* pmk - either 32 or 48 byte for SuiteB-192 */
   bcm_xlo_t passphrase;    /* passphrase info */
   /* data follows */
} wl_wsec_info_pmk_info_t;
 
typedef struct {
   uint32 algos; /* set algos to be enabled/disabled */
   uint32 mask; /* algos outside mask unaltered */
} wl_wsec_info_algos_t;
 
/** tlv used to return wl_wsec_info properties */
typedef struct {
   uint16 type;
   uint16 len;        /**< data length */
   uint8 data[1];    /**< data follows */
} wl_wsec_info_tlv_t;
 
/** input/output data type for wsec_info iovar */
typedef struct wl_wsec_info {
   uint8 version; /**< structure version */
   uint8 pad[2];
   uint8 num_tlvs;
   wl_wsec_info_tlv_t tlvs[1]; /**< tlv data follows */
} wl_wsec_info_t;
#define AP_BLOCK_NONE        0x0000    /* default: No restriction */
#define AP_ALLOW_WPA2        0x0001    /* allow WPA2PSK AP */
#define AP_ALLOW_TSN        0x0002    /* WPA3 transition AP  */
#define AP_ALLOW_WPA3_ONLY    0x0004    /* WPA3 only AP */
#define AP_ALLOW_MAX    (AP_ALLOW_WPA2 | AP_ALLOW_TSN | \
           AP_ALLOW_WPA3_ONLY)
typedef struct {
   uint32 wpa_ap_restrict; /* set WPA2 / WPA3 AP restriction policy */
} wl_wsec_info_wpa_ap_restrict_t;
 
/* SAE PWE derivation method */
#define SAE_PWE_LOOP    0x1u
#define SAE_PWE_H2E    0x2u
 
/* SAE PK modes */
#define WSEC_SAE_PK_NONE    0u
#define WSEC_SAE_PK_ENABLED    0x1u
#define WSEC_SAE_PK_ONLY    0x2u
 
/* HE 6Ghz security bitmap */
#define WL_HE_6G_SEC_DISABLE    0x00u    /* HE 6G Open Security support disable */
#define WL_HE_6G_SEC_OPEN    0x01u    /* HE 6G Open Security support */
 
/*
 * randmac definitions
 */
#define WL_RANDMAC_MODULE            "randmac"
#define WL_RANDMAC_API_VERSION        0x0100 /**< version 1.0 */
#define WL_RANDMAC_API_MIN_VERSION    0x0100 /**< version 1.0 */
 
/** subcommands that can apply to randmac */
enum {
   WL_RANDMAC_SUBCMD_NONE                = 0,
   WL_RANDMAC_SUBCMD_GET_VERSION            = 1,
   WL_RANDMAC_SUBCMD_ENABLE            = 2,
   WL_RANDMAC_SUBCMD_DISABLE            = 3,
   WL_RANDMAC_SUBCMD_CONFIG            = 4,
   WL_RANDMAC_SUBCMD_STATS                = 5,
   WL_RANDMAC_SUBCMD_CLEAR_STATS            = 6,
 
   WL_RANDMAC_SUBCMD_MAX
};
typedef int16 wl_randmac_subcmd_t;
 
/* Common IOVAR struct */
typedef struct wl_randmac {
   uint16 version;
   uint16 len;            /* total length */
   wl_randmac_subcmd_t subcmd_id;    /* subcommand id */
   uint8 data[0];            /* subcommand data */
} wl_randmac_t;
 
#define WL_RANDMAC_IOV_HDR_SIZE OFFSETOF(wl_randmac_t, data)
 
/* randmac version subcommand */
typedef struct wl_randmac_version {
   uint16 version;  /* Randmac method version info */
   uint8 pad[2];    /* Align on 4 byte boundary */
} wl_randmac_version_t;
 
/*
 * Bitmask for methods supporting MAC randomization feature
 */
#define WL_RANDMAC_USER_NONE        0x0000
#define WL_RANDMAC_USER_FTM        0x0001
#define WL_RANDMAC_USER_NAN        0x0002
#define WL_RANDMAC_USER_SCAN        0x0004
#define WL_RANDMAC_USER_ANQP        0x0008
#define WL_RANDMAC_USER_ALL        0xFFFF
typedef uint16 wl_randmac_method_t;
 
enum {
   WL_RANDMAC_FLAGS_NONE    = 0x00,
   WL_RANDMAC_FLAGS_ADDR    = 0x01,
   WL_RANDMAC_FLAGS_MASK    = 0x02,
   WL_RANDMAC_FLAGS_METHOD    = 0x04,
   WL_RANDMAC_FLAGS_ALL    = 0xFF
};
typedef uint8 wl_randmac_flags_t;
 
/* randmac statistics subcommand */
typedef struct wl_randmac_stats {
   uint32 set_ok;        /* Set random addr success count */
   uint32 set_fail;    /* Set random addr failed count */
   uint32 set_reqs;    /* Set random addr count */
   uint32 reset_reqs;    /* Restore random addr count */
   uint32 restore_ok;    /* Restore random addr succes count */
   uint32 restore_fail;    /* Restore random addr failed count */
   uint32 events_sent;    /* randmac module events count */
   uint32 events_rcvd;    /* randmac events received count */
} wl_randmac_stats_t;
 
/* randmac config subcommand */
typedef struct wl_randmac_config {
   struct ether_addr addr;            /* Randomized MAC address */
   struct ether_addr addr_mask;        /* bitmask for randomization */
   wl_randmac_method_t method;        /* Enabled methods */
   wl_randmac_flags_t flags;        /* What config info changed */
   uint8    PAD;
} wl_randmac_config_t;
 
enum {
   WL_RANDMAC_EVENT_NONE            = 0,    /**< not an event, reserved */
   WL_RANDMAC_EVENT_BSSCFG_ADDR_SET    = 1,    /* bsscfg addr randomized */
   WL_RANDMAC_EVENT_BSSCFG_ADDR_RESTORE    = 2,    /* bsscfg addr restored */
   WL_RANDMAC_EVENT_ENABLED        = 3,    /* randmac module enabled */
   WL_RANDMAC_EVENT_DISABLE        = 4,    /* randmac module disabled */
   WL_RANDMAC_EVENT_BSSCFG_STATUS    = 5,    /* bsscfg enable/disable */
 
   WL_RANDMAC_EVENT_MAX
};
typedef int16 wl_randmac_event_type_t;
typedef int32 wl_randmac_status_t;
typedef uint32 wl_randmac_event_mask_t;
 
#define WL_RANDMAC_EVENT_MASK_ALL 0xfffffffe
#define WL_RANDMAC_EVENT_MASK_EVENT(_event_type) (1 << (_event_type))
#define WL_RANDMAC_EVENT_ENABLED(_mask, _event_type) (\
   ((_mask) & WL_RANDMAC_EVENT_MASK_EVENT(_event_type)) != 0)
 
/** tlv IDs - data length 4 bytes unless overridden by type, alignment 32 bits */
enum {
   WL_RANDMAC_TLV_NONE        = 0,
   WL_RANDMAC_TLV_METHOD        = 1,
   WL_RANDMAC_TLV_ADDR        = 2,
   WL_RANDMAC_TLV_MASK        = 3
};
typedef uint16 wl_randmac_tlv_id_t;
 
typedef struct wl_randmac_tlv {
   wl_randmac_tlv_id_t id;
   uint16 len;        /* Length of variable */
   uint8  data[1];
} wl_randmac_tlv_t;
 
/** randmac event */
typedef struct wl_randmac_event {
   uint16                    version;
   uint16                    len;    /* Length of all variables */
   wl_randmac_event_type_t            type;
   wl_randmac_method_t            method;
   uint8                    pad[2];
   wl_randmac_tlv_t            tlvs[1];    /**< variable */
} wl_randmac_event_t;
 
/*
 * scan MAC definitions
 */
 
/** common iovar struct */
typedef struct wl_scanmac {
   uint16 subcmd_id;    /**< subcommand id */
   uint16 len;        /**< total length of data[] */
   uint8 data[];        /**< subcommand data */
} wl_scanmac_t;
 
/* subcommand ids */
#define WL_SCANMAC_SUBCMD_ENABLE   0
#define WL_SCANMAC_SUBCMD_BSSCFG   1u   /**< only GET supported */
#define WL_SCANMAC_SUBCMD_CONFIG   2u
#define WL_SCANMAC_SUBCMD_MACADDR  3u
 
/** scanmac enable data struct */
typedef struct wl_scanmac_enable {
   uint8 enable;    /**< 1 - enable, 0 - disable */
   uint8 pad[3];    /**< 4-byte struct alignment */
} wl_scanmac_enable_t;
 
/** scanmac bsscfg data struct */
typedef struct wl_scanmac_bsscfg {
   uint32 bsscfg;    /**< bsscfg index */
} wl_scanmac_bsscfg_t;
 
/** scanmac config data struct */
typedef struct wl_scanmac_config {
   struct ether_addr mac;    /**< 6 bytes of MAC address or MAC prefix (i.e. OUI) */
   struct ether_addr random_mask;    /**< randomized bits on each scan */
   uint16 scan_bitmap;    /**< scans to use this MAC address */
   uint8 pad[2];    /**< 4-byte struct alignment */
} wl_scanmac_config_t;
 
/** scanmac mac addr data struct */
typedef struct wl_scanmac_macaddr {
   struct ether_addr mac;    /* last mac address used for scan. either randomized or permanent */
} wl_scanmac_macaddr_t;
 
/* scan bitmap */
#define WL_SCANMAC_SCAN_UNASSOC         (0x01 << 0u)    /**< unassociated scans */
#define WL_SCANMAC_SCAN_ASSOC_ROAM    (0x01 << 1u)    /**< associated roam scans */
#define WL_SCANMAC_SCAN_ASSOC_PNO    (0x01 << 2u)    /**< associated PNO scans */
#define WL_SCANMAC_SCAN_ASSOC_HOST    (0x01 << 3u)    /**< associated host scans */
#define WL_SCANMAC_SCAN_RAND_PERPRQ    (0x01 << 4u)    /* enable per probe rand */
#define WL_SCANMAC_SCAN_RAND_SCANCH    (0x01 << 5u)    /* enable scan chan rand */
 
#define WL_SCAN_EVENT_VER1    1
#define WL_SCAN_EVENT_VER2    2
 
#define WL_SCAN_TYPE_ASSOC      0x1   /* Assoc scan     */
#define WL_SCAN_TYPE_ROAM       0x2   /* Roam scan     */
#define WL_SCAN_TYPE_FWSCAN     0x4   /* Other FW scan     */
#define WL_SCAN_TYPE_HOSTSCAN   0x8   /* Host scan     */
 
typedef struct scan_event_data {
   uint32 version;
   uint32 flags;
   uint16 num_chan_slice0;
   uint16 num_chan_slice1;
   /* Will contain num_chan_slice0 followed by num_chan_slice1 chanspecs */
   chanspec_t scan_chan_list[];
} scan_event_data_v1_t;
 
/** tlv used to return chanspec list of each slice */
typedef struct scan_chan_tlv {
   uint16 type; /* slice index */
   uint16 len; /* data length */
   uint8 data[1]; /* chanspec list */
} scan_chan_tlv_t;
 
typedef struct scan_event_data_v2 {
   uint32 version;
   uint32 flags;
   uint32 num_tlvs; /* no of chanspec list tlvs */
   scan_chan_tlv_t tlvs[1];
} scan_event_data_v2_t;
 
#ifdef WL_SCAN_EVENT_V2
typedef scan_event_data_v2_t    scan_event_data_t;
#define WL_SCAN_EVENT_FIXED_LEN_V2    OFFSETOF(scan_event_data_t, tlvs)
#define WL_SCAN_EVENT_VERSION    WL_SCAN_EVENT_VER2
#else
#define WL_SCAN_EVENT_VERSION    WL_SCAN_EVENT_VER1
typedef scan_event_data_v1_t    scan_event_data_t;
#endif
 
/*
 * bonjour dongle offload definitions
 */
 
/* common iovar struct */
typedef struct wl_bdo {
   uint16 subcmd_id;    /* subcommand id */
   uint16 len;        /* total length of data[] */
   uint8 data[];        /* subcommand data */
} wl_bdo_t;
 
/* subcommand ids */
#define WL_BDO_SUBCMD_DOWNLOAD        0    /* Download flattened database  */
#define WL_BDO_SUBCMD_ENABLE        1    /* Start bonjour after download */
#define WL_BDO_SUBCMD_MAX_DOWNLOAD    2    /* Get the max download size    */
 
/* maximum fragment size */
#define BDO_MAX_FRAGMENT_SIZE    1024
 
/* download flattened database
 *
 * BDO must be disabled before database download else fail.
 *
 * If database size is within BDO_MAX_FRAGMENT_SIZE then only a single fragment
 * is required (i.e. frag_num = 0, total_size = frag_size).
 * If database size exceeds BDO_MAX_FRAGMENT_SIZE then multiple fragments are required.
 */
typedef struct wl_bdo_download {
   uint16 total_size;    /* total database size */
   uint16 frag_num;    /* fragment number, 0 for first fragment, N-1 for last fragment */
   uint16 frag_size;    /* size of fragment (max BDO_MAX_FRAGMENT_SIZE) */
   uint8 pad[2];        /* 4-byte struct alignment */
   uint8 fragment[BDO_MAX_FRAGMENT_SIZE];  /* fragment data */
} wl_bdo_download_t;
 
/* enable
 *
 * Enable requires a downloaded database else fail.
 */
typedef struct wl_bdo_enable {
   uint8 enable;    /* 1 - enable, 0 - disable */
   uint8 pad[3];    /* 4-byte struct alignment */
} wl_bdo_enable_t;
 
/*
 * Get the max download size for Bonjour Offload.
 */
typedef struct wl_bdo_max_download {
   uint16 size;    /* Max download size in bytes */
   uint8 pad[2];    /* 4-byte struct alignment    */
} wl_bdo_max_download_t;
 
/*
 * TCP keepalive offload definitions
 */
 
/* common iovar struct */
typedef struct wl_tko {
   uint16 subcmd_id;    /* subcommand id */
   uint16 len;        /* total length of data[] */
   uint8 data[];        /* subcommand data */
} wl_tko_t;
 
/* subcommand ids */
#define WL_TKO_SUBCMD_MAX_TCP        0    /* max TCP connections supported */
#define WL_TKO_SUBCMD_PARAM        1    /* configure offload common parameters  */
#define WL_TKO_SUBCMD_CONNECT        2    /* TCP connection info */
#define WL_TKO_SUBCMD_ENABLE        3    /* enable/disable */
#define WL_TKO_SUBCMD_STATUS        4    /* TCP connection status */
 
/* WL_TKO_SUBCMD_MAX_CONNECT subcommand data */
typedef struct wl_tko_max_tcp {
   uint8 max;    /* max TCP connections supported */
   uint8 pad[3];    /* 4-byte struct alignment */
} wl_tko_max_tcp_t;
 
/* WL_TKO_SUBCMD_PARAM subcommand data */
typedef struct wl_tko_param {
   uint16 interval;    /* keepalive tx interval (secs) */
   uint16 retry_interval;    /* keepalive retry interval (secs) */
   uint16 retry_count;    /* retry_count */
   uint8 pad[2];        /* 4-byte struct alignment */
} wl_tko_param_t;
 
/* WL_TKO_SUBCMD_CONNECT subcommand data
 * invoke with unique 'index' for each TCP connection
 */
typedef struct wl_tko_connect {
   uint8 index;        /* TCP connection index, 0 to max-1 */
   uint8 ip_addr_type;    /* 0 - IPv4, 1 - IPv6 */
   uint16 local_port;    /* local port */
   uint16 remote_port;    /* remote port */
   uint16 PAD;
   uint32 local_seq;    /* local sequence number */
   uint32 remote_seq;    /* remote sequence number */
   uint16 request_len;    /* TCP keepalive request packet length */
   uint16 response_len;    /* TCP keepalive response packet length */
   uint8 data[];        /* variable length field containing local/remote IPv4/IPv6,
                * TCP keepalive request packet, TCP keepalive response packet
                *    For IPv4, length is 4 * 2 + request_length + response_length
                *       offset 0 - local IPv4
                *       offset 4 - remote IPv4
                *       offset 8 - TCP keepalive request packet
                *       offset 8+request_length - TCP keepalive response packet
                *    For IPv6, length is 16 * 2 + request_length + response_length
                *       offset 0 - local IPv6
                *       offset 16 - remote IPv6
                *       offset 32 - TCP keepalive request packet
                *       offset 32+request_length - TCP keepalive response packet
                */
} wl_tko_connect_t;
 
/* WL_TKO_SUBCMD_CONNECT subcommand data to GET configured info for specific index */
typedef struct wl_tko_get_connect {
   uint8 index;        /* TCP connection index, 0 to max-1 */
   uint8 pad[3];        /* 4-byte struct alignment */
} wl_tko_get_connect_t;
 
typedef struct wl_tko_enable {
   uint8 enable;    /* 1 - enable, 0 - disable */
   uint8 pad[3];    /* 4-byte struct alignment */
} wl_tko_enable_t;
 
/* WL_TKO_SUBCMD_STATUS subcommand data */
/* must be invoked before tko is disabled else status is unavailable */
typedef struct wl_tko_status {
   uint8 count;        /* number of status entries (i.e. equals
                * max TCP connections supported)
                            */
   uint8 status[1];    /* variable length field contain status for
                * each TCP connection index
                */
} wl_tko_status_t;
 
typedef enum {
   TKO_STATUS_NORMAL            = 0,    /* TCP connection normal, no error */
   TKO_STATUS_NO_RESPONSE            = 1,    /* no response to TCP keepalive */
   TKO_STATUS_NO_TCP_ACK_FLAG        = 2,    /* TCP ACK flag not set */
   TKO_STATUS_UNEXPECT_TCP_FLAG        = 3,    /* unexpect TCP flags set other than ACK */
   TKO_STATUS_SEQ_NUM_INVALID        = 4,    /* ACK != sequence number */
   TKO_STATUS_REMOTE_SEQ_NUM_INVALID    = 5,    /* SEQ > remote sequence number */
   TKO_STATUS_TCP_DATA            = 6,    /* TCP data available */
   TKO_STATUS_UNAVAILABLE            = 255,    /* not used/configured */
} tko_status_t;
 
enum rssi_reason {
   RSSI_REASON_UNKNOW = 0,
   RSSI_REASON_LOWRSSI = 1,
   RSSI_REASON_NSYC = 2,
   RSSI_REASON_TIMEOUT = 3
};
 
enum tof_reason {
   TOF_REASON_OK = 0,
   TOF_REASON_REQEND = 1,
   TOF_REASON_TIMEOUT = 2,
   TOF_REASON_NOACK = 3,
   TOF_REASON_INVALIDAVB = 4,
   TOF_REASON_INITIAL = 5,
   TOF_REASON_ABORT = 6
};
 
enum rssi_state {
   RSSI_STATE_POLL = 0,
   RSSI_STATE_TPAIRING = 1,
   RSSI_STATE_IPAIRING = 2,
   RSSI_STATE_THANDSHAKE = 3,
   RSSI_STATE_IHANDSHAKE = 4,
   RSSI_STATE_CONFIRMED = 5,
   RSSI_STATE_PIPELINE = 6,
   RSSI_STATE_NEGMODE = 7,
   RSSI_STATE_MONITOR = 8,
   RSSI_STATE_LAST = 9
};
 
enum tof_state {
   TOF_STATE_IDLE     = 0,
   TOF_STATE_IWAITM = 1,
   TOF_STATE_TWAITM = 2,
   TOF_STATE_ILEGACY = 3,
   TOF_STATE_IWAITCL = 4,
   TOF_STATE_TWAITCL = 5,
   TOF_STATE_ICONFIRM = 6,
   TOF_STATE_IREPORT = 7
};
 
enum tof_mode_type {
   TOF_LEGACY_UNKNOWN    = 0,
   TOF_LEGACY_AP        = 1,
   TOF_NONLEGACY_AP    = 2
};
 
enum tof_way_type {
   TOF_TYPE_ONE_WAY = 0,
   TOF_TYPE_TWO_WAY = 1,
   TOF_TYPE_REPORT = 2
};
 
enum tof_rate_type {
   TOF_FRAME_RATE_VHT = 0,
   TOF_FRAME_RATE_LEGACY = 1
};
 
#define TOF_ADJ_TYPE_NUM    4    /**< number of assisted timestamp adjustment */
enum tof_adj_mode {
   TOF_ADJ_SOFTWARE = 0,
   TOF_ADJ_HARDWARE = 1,
   TOF_ADJ_SEQ = 2,
   TOF_ADJ_NONE = 3
};
 
#define FRAME_TYPE_NUM        4    /**< number of frame type */
enum frame_type {
   FRAME_TYPE_CCK    = 0,
   FRAME_TYPE_OFDM    = 1,
   FRAME_TYPE_11N    = 2,
   FRAME_TYPE_11AC    = 3
};
 
typedef struct wl_proxd_status_iovar {
   uint16            method;                /**< method */
   uint8            mode;                /**< mode */
   uint8            peermode;            /**< peer mode */
   uint8            state;                /**< state */
   uint8            reason;                /**< reason code */
   uint8            PAD[2];
   uint32            distance;            /**< distance */
   uint32            txcnt;                /**< tx pkt counter */
   uint32            rxcnt;                /**< rx pkt counter */
   struct ether_addr    peer;                /**< peer mac address */
   int8            avg_rssi;            /**< average rssi */
   int8            hi_rssi;            /**< highest rssi */
   int8            low_rssi;            /**< lowest rssi */
   uint8            PAD[3];
   uint32            dbgstatus;            /**< debug status */
   uint16            frame_type_cnt[FRAME_TYPE_NUM];    /**< frame types */
   uint8            adj_type_cnt[TOF_ADJ_TYPE_NUM];    /**< adj types HW/SW */
} wl_proxd_status_iovar_t;
 
/* ifdef NET_DETECT */
typedef struct net_detect_adapter_features {
   uint8    wowl_enabled;
   uint8    net_detect_enabled;
   uint8    nlo_enabled;
} net_detect_adapter_features_t;
 
typedef enum net_detect_bss_type {
   nd_bss_any = 0,
   nd_ibss,
   nd_ess
} net_detect_bss_type_t;
 
typedef struct net_detect_profile {
   wlc_ssid_t        ssid;
   net_detect_bss_type_t   bss_type;    /**< Ignore for now since Phase 1 is only for ESS */
   uint32            cipher_type;    /**< DOT11_CIPHER_ALGORITHM enumeration values */
   uint32            auth_type;    /**< DOT11_AUTH_ALGORITHM enumeration values */
} net_detect_profile_t;
 
typedef struct net_detect_profile_list {
   uint32            num_nd_profiles;
   net_detect_profile_t    nd_profile[];
} net_detect_profile_list_t;
 
typedef struct net_detect_config {
   uint8                nd_enabled;
   uint8                PAD[3];
   uint32                scan_interval;
   uint32                wait_period;
   uint8                wake_if_connected;
   uint8                wake_if_disconnected;
   uint8                PAD[2];
   net_detect_profile_list_t   nd_profile_list;
} net_detect_config_t;
 
typedef enum net_detect_wake_reason {
   nd_reason_unknown,
   nd_net_detected,
   nd_wowl_event,
   nd_ucode_error
} net_detect_wake_reason_t;
 
typedef struct net_detect_wake_data {
   net_detect_wake_reason_t    nd_wake_reason;
   uint32                nd_wake_date_length;
   uint8                nd_wake_data[0];        /**< Wake data (currently unused) */
} net_detect_wake_data_t;
 
/* endif NET_DETECT */
 
/* (unversioned, deprecated) */
typedef struct bcnreq {
   uint8 bcn_mode;
   uint8 PAD[3];
   int32 dur;
   int32 channel;
   struct ether_addr da;
   uint16 random_int;
   wlc_ssid_t ssid;
   uint16 reps;
   uint8 PAD[2];
} bcnreq_t;
 
#define WL_RRM_BCN_REQ_VER        1
typedef struct bcn_req {
   uint8 version;
   uint8 bcn_mode;
   uint8 pad_1[2];
   int32 dur;
   int32 channel;
   struct ether_addr da;
   uint16 random_int;
   wlc_ssid_t ssid;
   uint16 reps;
   uint8 req_elements;
   uint8 pad_2;
   chanspec_list_t chspec_list;
} bcn_req_t;
 
typedef struct rrmreq {
   struct ether_addr da;
   uint8 reg;
   uint8 chan;
   uint16 random_int;
   uint16 dur;
   uint16 reps;
} rrmreq_t;
 
typedef struct framereq {
   struct ether_addr da;
   uint8 reg;
   uint8 chan;
   uint16 random_int;
   uint16 dur;
   struct ether_addr ta;
   uint16 reps;
} framereq_t;
 
typedef struct statreq {
   struct ether_addr da;
   struct ether_addr peer;
   uint16 random_int;
   uint16 dur;
   uint8 group_id;
   uint8 PAD;
   uint16 reps;
} statreq_t;
 
typedef struct txstrmreq {
   struct ether_addr da;    /* Destination address */
   uint16 random_int;    /* Random interval for measurement start */
   uint16 dur;        /* Measurement duration */
   uint16 reps;        /* number of repetitions */
   struct ether_addr peer;    /* Peer MAC address */
   uint8 tid;        /* Traffic ID */
   uint8 bin0_range;    /* Delay range of the first bin */
} txstrmreq_t;
 
typedef struct lcireq {
   struct ether_addr da;    /* Destination address */
   uint16 reps;        /* number of repetitions */
   uint8 subj;        /* Local/Remote/Thid party */
   uint8 lat_res;        /* Latitude requested Resolution */
   uint8 lon_res;        /* Longitude requested Resolution */
   uint8 alt_res;        /* Altitude requested Resolution */
} lcireq_t;
 
typedef struct civicreq {
   struct ether_addr da;    /* Destination address */
   uint16 reps;        /* number of repetitions */
   uint8 subj;        /* Local/Remote/Thid party */
   uint8 civloc_type;    /* Format of location info */
   uint8 siu;        /* Unit of Location service interval */
   uint8 pad;
   uint16 si;        /* Location service interval */
} civicreq_t;
 
typedef struct locidreq {
   struct ether_addr da;    /* Destination address */
   uint16 reps;        /* number of repetitions */
   uint8 subj;        /* Local/Remote/Thid party */
   uint8 siu;        /* Unit of Location service interval */
   uint16 si;        /* Location service interval */
} locidreq_t;
 
typedef struct wl_rrm_config_ioc {
   uint16 version; /* command version */
   uint16 id;      /* subiovar cmd ID */
   uint16 len;     /* total length of all bytes in data[] */
   uint16 pad;     /* 4-byte boundary padding */
   uint8 data[1];  /* payload */
} wl_rrm_config_ioc_t;
 
enum {
   WL_RRM_CONFIG_NONE    = 0,    /* reserved */
   WL_RRM_CONFIG_GET_LCI    = 1,    /* get LCI */
   WL_RRM_CONFIG_SET_LCI    = 2,    /* set LCI */
   WL_RRM_CONFIG_GET_CIVIC    = 3,    /* get civic location */
   WL_RRM_CONFIG_SET_CIVIC    = 4,    /* set civic location */
   WL_RRM_CONFIG_GET_LOCID    = 5,    /* get location identifier */
   WL_RRM_CONFIG_SET_LOCID    = 6,    /* set location identifier */
   WL_RRM_CONFIG_MAX    = 7
};
 
#define WL_RRM_CONFIG_NAME "rrm_config"
#define WL_RRM_CONFIG_MIN_LENGTH OFFSETOF(wl_rrm_config_ioc_t, data)
 
enum {
   WL_RRM_EVENT_NONE        = 0,    /* not an event, reserved */
   WL_RRM_EVENT_FRNG_REQ    = 1,    /* Receipt of FRNG request frame */
   WL_RRM_EVENT_FRNG_REP    = 2,    /* Receipt of FRNG report frame */
 
   WL_RRM_EVENT_MAX
};
typedef int16 wl_rrm_event_type_t;
 
typedef struct frngreq_target {
   uint32 bssid_info;
   uint8 channel;
   uint8 phytype;
   uint8 reg;
   uint8 pad;
   struct ether_addr bssid;
   chanspec_t chanspec;
   uint32 sid;
} frngreq_target_t;
 
typedef struct frngreq {
   wl_rrm_event_type_t event;            /* RRM event type */
   struct ether_addr da;
   uint16 max_init_delay;    /* Upper bound of random delay, in TUs */
   uint8 min_ap_count;        /* Min FTM ranges requested (1-15) */
   uint8 num_aps;            /* Number of APs to range, at least min_ap_count */
   uint16 max_age;            /* Max elapsed time before FTM request, 0xFFFF = any */
   uint16 reps;            /* Number of repetitions of this measurement type */
   frngreq_target_t targets[1];    /* Target BSSIDs to range */
} frngreq_t;
 
typedef struct frngrep_range {
   uint32 start_tsf;        /* 4 lsb of tsf */
   struct ether_addr bssid;
   uint8 pad[2];
   uint32 range;
   uint32 max_err;
   uint8  rsvd;
   uint8 pad2[3];
} frngrep_range_t;
 
typedef struct frngrep_error {
   uint32 start_tsf;        /* 4 lsb of tsf */
   struct ether_addr bssid;
   uint8  code;
   uint8 pad[1];
} frngrep_error_t;
 
typedef struct frngrep {
   wl_rrm_event_type_t event;            /* RRM event type */
   struct ether_addr da;
   uint8 range_entry_count;
   uint8 error_entry_count;
   uint16 dialog_token;                /* dialog token */
   frngrep_range_t range_entries[DOT11_FTM_RANGE_ENTRY_MAX_COUNT];
   frngrep_error_t error_entries[DOT11_FTM_RANGE_ERROR_ENTRY_MAX_COUNT];
} frngrep_t;
 
typedef struct wl_rrm_frng_ioc {
   uint16 version; /* command version */
   uint16 id;      /* subiovar cmd ID */
   uint16 len;     /* total length of all bytes in data[] */
   uint16 pad;     /* 4-byte boundary padding */
   uint8 data[];  /* payload */
} wl_rrm_frng_ioc_t;
 
enum {
   WL_RRM_FRNG_NONE    = 0,    /* reserved */
   WL_RRM_FRNG_SET_REQ    = 1,    /* send ftm ranging request */
   WL_RRM_FRNG_MAX        = 2
};
 
#define WL_RRM_FRNG_NAME "rrm_frng"
#define WL_RRM_FRNG_MIN_LENGTH OFFSETOF(wl_rrm_frng_ioc_t, data)
 
#define WL_RRM_RPT_VER        0
#define WL_RRM_RPT_MAX_PAYLOAD    256
#define WL_RRM_RPT_MIN_PAYLOAD    7
#define WL_RRM_RPT_FALG_ERR    0
#define WL_RRM_RPT_FALG_GRP_ID_PROPR    (1 << 0)
#define WL_RRM_RPT_FALG_GRP_ID_0    (1 << 1)
typedef struct {
   uint16 ver;        /**< version */
   struct ether_addr addr;    /**< STA MAC addr */
   uint32 timestamp;    /**< timestamp of the report */
   uint16 flag;        /**< flag */
   uint16 len;        /**< length of payload data */
   uint8 data[WL_RRM_RPT_MAX_PAYLOAD];
} statrpt_t;
 
typedef struct wlc_dwds_config {
   uint32        enable;
   uint32        mode; /**< STA/AP interface */
   struct ether_addr ea;
   uint8  PAD[2];
} wlc_dwds_config_t;
 
typedef struct wl_el_set_params_s {
   uint8 set;    /**< Set number */
   uint8  PAD[3];
   uint32 size;    /**< Size to make/expand */
} wl_el_set_params_t;
 
typedef struct wl_el_tag_params_s {
   uint16 tag;
   uint8 set;
   uint8 flags;
} wl_el_tag_params_t;
 
#define EVENT_LOG_SET_TYPE_CURRENT_VERSION 0
typedef struct wl_el_set_type_s {
   uint16    version;
   uint16    len;
   uint8    set;    /* Set number */
   uint8    type;    /* Type- EVENT_LOG_SET_TYPE_DEFAULT or EVENT_LOG_SET_TYPE_PRSRV */
   uint16    PAD;
} wl_el_set_type_t;
 
#define EVENT_LOG_SET_TYPE_ALL_V1 1
 
typedef struct wl_el_set_type_s_v1 {
   uint8 set_val;
   uint8 type_val;
} wl_el_set_type_v1_t;
 
typedef struct wl_el_set_all_type_s_v1 {
   uint16    version;
   uint16    len;
   uint32    max_sets;
   wl_el_set_type_v1_t set_type[1]; /* set-Type Values Array */
} wl_el_set_all_type_v1_t;
 
typedef struct wl_staprio_cfg {
   struct ether_addr ea;    /**< mac addr */
   uint8 prio;        /**< scb priority */
} wl_staprio_cfg_t;
 
#define STAMON_STACONFIG_VER    1
/* size of struct wlc_stamon_sta_config_t elements */
#define STAMON_STACONFIG_LENGTH 20
 
typedef enum wl_stamon_cfg_cmd_type {
   STAMON_CFG_CMD_DEL = 0,
   STAMON_CFG_CMD_ADD = 1,
   STAMON_CFG_CMD_ENB = 2,
   STAMON_CFG_CMD_DSB = 3,
   STAMON_CFG_CMD_CNT = 4,
   STAMON_CFG_CMD_RSTCNT = 5,
   STAMON_CFG_CMD_GET_STATS = 6,
   STAMON_CFG_CMD_SET_MONTIME = 7
} wl_stamon_cfg_cmd_type_t;
 
typedef struct wlc_stamon_sta_config {
   wl_stamon_cfg_cmd_type_t cmd;    /**< 0 - delete, 1 - add */
   struct ether_addr ea;
   uint16    version;        /* Command structure version */
   uint16    length;            /* Command structure length */
   uint8    pad[2];
   /* Time (ms) for which STA's are monitored. Value ZERO indicates no time limit */
   uint32    monitor_time;
} wlc_stamon_sta_config_t;
 
/* ifdef SR_DEBUG */
typedef struct /* pmu_reg */{
   uint32  pmu_control;
   uint32  pmu_capabilities;
   uint32  pmu_status;
   uint32  res_state;
   uint32  res_pending;
   uint32  pmu_timer1;
   uint32  min_res_mask;
   uint32  max_res_mask;
   uint32  pmu_chipcontrol1[4];
   uint32  pmu_regcontrol[5];
   uint32  pmu_pllcontrol[5];
   uint32  pmu_rsrc_up_down_timer[31];
   uint32  rsrc_dep_mask[31];
} pmu_reg_t;
/* endif SR_DEBUG */
 
typedef struct wl_taf_define {
   struct ether_addr ea;    /**< STA MAC or 0xFF... */
   uint16 version;         /**< version */
   uint32 sch;             /**< method index */
   uint32 prio;            /**< priority */
   uint32 misc;            /**< used for return value */
   uint8  text[];         /**< used to pass and return ascii text */
} wl_taf_define_t;
 
/** Received Beacons lengths information */
#define WL_LAST_BCNS_INFO_FIXED_LEN        OFFSETOF(wlc_bcn_len_hist_t, bcnlen_ring)
typedef struct wlc_bcn_len_hist {
   uint16    ver;                /**< version field */
   uint16    cur_index;            /**< current pointed index in ring buffer */
   uint32    max_bcnlen;        /**< Max beacon length received */
   uint32    min_bcnlen;        /**< Min beacon length received */
   uint32    ringbuff_len;        /**< Length of the ring buffer 'bcnlen_ring' */
   uint32    bcnlen_ring[1];    /**< ring buffer storing received beacon lengths */
} wlc_bcn_len_hist_t;
 
/* WDS net interface types */
#define WL_WDSIFTYPE_NONE  0x0 /**< The interface type is neither WDS nor DWDS. */
#define WL_WDSIFTYPE_WDS   0x1 /**< The interface is WDS type. */
#define WL_WDSIFTYPE_DWDS  0x2 /**< The interface is DWDS type. */
 
typedef struct wl_bssload_static {
   uint8 is_static;
   uint8  PAD;
   uint16 sta_count;
   uint8 chan_util;
   uint8  PAD;
   uint16 aac;
} wl_bssload_static_t;
 
/* Buffer of size WLC_SAMPLECOLLECT_MAXLEN (=10240 for 4345a0 ACPHY)
 * gets copied to this, multiple times
 */
typedef enum wl_gpaio_option {
   GPAIO_PMU_AFELDO,
   GPAIO_PMU_TXLDO,
   GPAIO_PMU_VCOLDO,
   GPAIO_PMU_LNALDO,
   GPAIO_PMU_ADCLDO,
   GPAIO_ICTAT_CAL,
   GPAIO_PMU_CLEAR,
   GPAIO_OFF,
   GPAIO_PMU_LOGENLDO,
   GPAIO_PMU_RXLDO2G,
   GPAIO_PMU_RXLDO5G,
   GPAIO_PMU_LPFTXLDO,
   GPAIO_PMU_LDO1P6,
   GPAIO_RCAL,
   GPAIO_IQDAC_BUF_DC_MEAS,
   GPAIO_IQDAC_BUF_DC_CLEAR,
   GPAIO_DAC_IQ_DC_RDBK,
   GPAIO_DAC_IQ_DC_RDBK_CLEAR,
   GPAIO_AFE_LDO_FOR_DAC_DC,
   GPAIO_PA5G_VCAS_SOURCE,
   GPAIO_BIQ2_DC_MEAS,
   GPAIO_BIQ2_DC_CLEAR,
   GPAIO_VBATMONITOR,
   GPAIO_PA5G_VCAS_GMDRAIN,
   GPAIO_PMU_ROLDO,
   GPAIO_PMU_PFDLDO,
   GPAIO_PMU_LCHLDO,
   GPAIO_PMU_MMDLDO,
   GPAIO_PMU_VCOCORELDO,
   GPAIO_PMU_PLLLDO,
   GPAIO_PMU_RXLDO,
   GPAIO_IQDAC_DC_TP,
   GPAIO_BG_ICTAT_CAL,
   GPAIO_BG_ICTAT_UNCAL,
   GPAIO_BG_CTAT_UNCAL,
   GPAIO_RX_TIA_VDD,
   GPAIO_RX_NBIAS_TIA,
   GPAIO_RX_NBIAS_LPF,
   GPAIO_RX_CMREF_BB,
   GPAIO_RX_CMREF_RF,
   GPAIO_RX_LDO_RF_V0P8,
   GPAIO_RX_IBIAS_N,
   GPAIO_RX_IBIAS_P,
   GPAIO_DIG_LDO,
   GPAIO_IPTAT_UNCAL,
   GPAIO_IPTAT_CAL,
   GPAIO_VPTAT_UNCAL,
   GPAIO_VCTAT_CAL,
   GPAIO_VBE,
   GPAIO_IOUT_TEST_3U,
   GPAIO_VCO_BIAS_N,
   GPAIO_VCO_BIAS_P,
   GPAIO_VCO_TEMPCO_N,
   GPAIO_VCO_TEMPCO_P,
   GPAIO_MMD_LDO,
   GPAIO_VCO_LDO,
   GPAIO_SRO_LDO,
   GPAIO_TX_VCTRL,
   GPAIO_TX_VCTRL_TC,
   GPAIO_GPA_BUF,
   GPAIO_LPBK_OUT,
   GPAIO_ADC_LPBK_INN,
   GPAIO_ADC_LPBK_INP,
   GPAIO_ETSSI
} wl_gpaio_option_t;
 
/** IO Var Operations - the Value of iov_op In wlc_ap_doiovar */
typedef enum wlc_ap_iov_bss_operation {
   WLC_AP_IOV_OP_DELETE                   = -1,
   WLC_AP_IOV_OP_DISABLE                  = 0,
   WLC_AP_IOV_OP_ENABLE                   = 1,
   WLC_AP_IOV_OP_MANUAL_AP_BSSCFG_CREATE  = 2,
   WLC_AP_IOV_OP_MANUAL_STA_BSSCFG_CREATE = 3,
   WLC_AP_IOV_OP_MOVE                     = 4
} wlc_ap_iov_bss_oper_t;
 
/* LTE coex info */
/* Analogue of HCI Set MWS Signaling cmd */
typedef struct {
   int16    mws_rx_assert_offset;
   int16    mws_rx_assert_jitter;
   int16    mws_rx_deassert_offset;
   int16    mws_rx_deassert_jitter;
   int16    mws_tx_assert_offset;
   int16    mws_tx_assert_jitter;
   int16    mws_tx_deassert_offset;
   int16    mws_tx_deassert_jitter;
   int16    mws_pattern_assert_offset;
   int16    mws_pattern_assert_jitter;
   int16    mws_inact_dur_assert_offset;
   int16    mws_inact_dur_assert_jitter;
   int16    mws_scan_freq_assert_offset;
   int16    mws_scan_freq_assert_jitter;
   int16    mws_prio_assert_offset_req;
} wci2_config_t;
 
/** Analogue of HCI MWS Channel Params */
typedef struct {
   uint16    mws_rx_center_freq; /**< MHz */
   uint16    mws_tx_center_freq;
   uint16    mws_rx_channel_bw;  /**< KHz */
   uint16    mws_tx_channel_bw;
   uint8    mws_channel_en;
   uint8    mws_channel_type;   /**< Don't care for WLAN? */
} mws_params_t;
 
#define LTECX_MAX_NUM_PERIOD_TYPES    7
 
/* LTE Frame params */
typedef struct {
   uint16    mws_frame_dur;
   int16    mws_framesync_assert_offset;
   uint16    mws_framesync_assert_jitter;
   uint16  mws_period_dur[LTECX_MAX_NUM_PERIOD_TYPES];
   uint8    mws_period_type[LTECX_MAX_NUM_PERIOD_TYPES];
   uint8    mws_num_periods;
} mws_frame_config_t;
 
/** MWS wci2 message */
typedef struct {
   uint8    mws_wci2_data; /**< BT-SIG msg */
   uint8    PAD;
   uint16    mws_wci2_interval; /**< Interval in us */
   uint16    mws_wci2_repeat; /**< No of msgs to send */
} mws_wci2_msg_t;
/* MWS ANT map */
typedef struct {
   uint16    combo1; /* mws ant selection 1 */
   uint16    combo2; /* mws ant selection 2 */
   uint16    combo3; /* mws ant selection 3 */
   uint16    combo4; /* mws ant selection 4 */
} mws_ant_map_t;
 
/* MWS ANT map 2nd generation */
typedef struct {
   uint16    combo[16]; /* mws ant selection 2nd */
} mws_ant_map_t_2nd;
 
/* MWS Coex bitmap v2 map for Type0/Type6 */
typedef struct {
   uint16    bitmap_2G;     /* 2G Bitmap */
   uint16    bitmap_5G_lo;  /* 5G lo bitmap */
   uint16    bitmap_5G_mid; /* 5G mid bitmap */
   uint16    bitmap_5G_hi;  /* 5G hi bitmap */
} mws_coex_bitmap_v2_t;
 
/* MWS SCAN_REQ Bitmap */
typedef struct mws_scanreq_params {
   uint16 idx;
   uint16 bm_2g;
   uint16 bm_5g_lo;
   uint16 bm_5g_mid;
   uint16 bm_5g_hi;
} mws_scanreq_params_t;
 
/* MWS NR Coex Channel map */
#define WL_MWS_NR_COEXMAP_VERSION 1
typedef struct wl_mws_nr_coexmap {
   uint16  version;    /* Structure version */
   uint16    bitmap_5g_lo;  /* bitmap for 5G low channels by 2:
               *34-48, 52-56, 60-64, 100-102
               */
   uint16    bitmap_5g_mid; /* bitmap for 5G mid channels by 2:
               * 104, 108-112, 116-120, 124-128,
               * 132-136, 140, 149-151
               */
   uint16    bitmap_5g_high; /* bitmap for 5G high channels by 2
               * 153, 157-161, 165
               */
} wl_mws_nr_coexmap_t;
 
typedef struct {
   uint32 config;    /**< MODE: AUTO (-1), Disable (0), Enable (1) */
   uint32 status;    /**< Current state: Disabled (0), Enabled (1) */
} wl_config_t;
 
#define WLC_RSDB_MODE_AUTO_MASK 0x80
#define WLC_RSDB_EXTRACT_MODE(val) ((int8)((val) & (~(WLC_RSDB_MODE_AUTO_MASK))))
 
typedef struct {
   uint16  request; /* type of sensor hub request */
   uint16  enable; /* enable/disable response for specified request */
   uint16  interval; /* interval between responses to the request */
} shub_req_t;
 
#define    WL_IF_STATS_T_VERSION 1    /**< current version of wl_if_stats structure */
 
/** per interface counters */
typedef struct wl_if_stats {
   uint16    version;        /**< version of the structure */
   uint16    length;            /**< length of the entire structure */
   uint32    PAD;            /**< padding */
 
   /* transmit stat counters */
   uint64    txframe;        /**< tx data frames */
   uint64    txbyte;            /**< tx data bytes */
   uint64    txerror;        /**< tx data errors (derived: sum of others) */
   uint64  txnobuf;        /**< tx out of buffer errors */
   uint64  txrunt;            /**< tx runt frames */
   uint64  txfail;            /**< tx failed frames */
   uint64    txretry;        /**< tx retry frames */
   uint64    txretrie;        /**< tx multiple retry frames */
   uint64    txfrmsnt;        /**< tx sent frames */
   uint64    txmulti;        /**< tx mulitcast sent frames */
   uint64    txfrag;            /**< tx fragments sent */
 
   /* receive stat counters */
   uint64    rxframe;        /**< rx data frames */
   uint64    rxbyte;            /**< rx data bytes */
   uint64    rxerror;        /**< rx data errors (derived: sum of others) */
   uint64    rxnobuf;        /**< rx out of buffer errors */
   uint64  rxrunt;            /**< rx runt frames */
   uint64  rxfragerr;        /**< rx fragment errors */
   uint64    rxmulti;        /**< rx multicast frames */
 
   uint64    txexptime;        /* DATA Tx frames suppressed due to timer expiration */
   uint64    txrts;            /* RTS/CTS succeeeded count */
   uint64    txnocts;        /* RTS/CTS faled count */
 
   uint64    txretrans;        /* Number of frame retransmissions */
}
wl_if_stats_t;
 
typedef struct wl_band {
   uint16        bandtype;        /**< WL_BAND_2G, WL_BAND_5G */
   uint16        bandunit;        /**< bandstate[] index */
   uint16        phytype;        /**< phytype */
   uint16        phyrev;
}
wl_band_t;
 
#define    WL_ROAM_STATS_VER_1 (1u)    /**< current version of wl_if_stats structure */
 
/** roam statistics counters */
typedef struct {
   uint16    version;        /**< version of the structure */
   uint16    length;            /**< length of the entire structure */
   uint32    initial_assoc_time;
   uint32    prev_roam_time;
   uint32    last_roam_event_type;
   uint32    last_roam_event_status;
   uint32    last_roam_event_reason;
   uint16    roam_success_cnt;
   uint16    roam_fail_cnt;
   uint16    roam_attempt_cnt;
   uint16    max_roam_target_cnt;
   uint16    min_roam_target_cnt;
   uint16    max_cached_ch_cnt;
   uint16    min_cached_ch_cnt;
   uint16    partial_roam_scan_cnt;
   uint16    full_roam_scan_cnt;
   uint16    most_roam_reason;
   uint16    most_roam_reason_cnt;
} wl_roam_stats_v1_t;
 
#define    WL_WLC_VERSION_T_VERSION 1 /**< current version of wlc_version structure */
 
/** wlc interface version */
typedef struct wl_wlc_version {
   uint16    version;        /**< version of the structure */
   uint16    length;            /**< length of the entire structure */
 
   /* epi version numbers */
   uint16    epi_ver_major;        /**< epi major version number */
   uint16    epi_ver_minor;        /**< epi minor version number */
   uint16    epi_rc_num;        /**< epi RC number */
   uint16    epi_incr_num;        /**< epi increment number */
 
   /* wlc interface version numbers */
   uint16    wlc_ver_major;        /**< wlc interface major version number */
   uint16    wlc_ver_minor;        /**< wlc interface minor version number */
}
wl_wlc_version_t;
 
#define    WL_SCAN_VERSION_T_VERSION 1 /**< current version of scan_version structure */
/** scan interface version */
typedef struct wl_scan_version {
   uint16    version;        /**< version of the structure */
   uint16    length;            /**< length of the entire structure */
 
   /* scan interface version numbers */
   uint16    scan_ver_major;        /**< scan interface major version number */
} wl_scan_version_t;
 
/* Highest version of WLC_API_VERSION supported */
#define WLC_API_VERSION_MAJOR_MAX    8
#define WLC_API_VERSION_MINOR_MAX    0
 
/* begin proxd definitions */
#include <packed_section_start.h>
 
#define WL_PROXD_API_VERSION 0x0300u /**< version 3.0 */
 
/* proxd version with 11az */
#define WL_PROXD_11AZ_API_VERSION_1 0x0400u
 
/** Minimum supported API version */
#define WL_PROXD_API_MIN_VERSION 0x0300u
 
/** proximity detection methods */
enum {
   WL_PROXD_METHOD_NONE    = 0,
   WL_PROXD_METHOD_RSVD1    = 1, /**< backward compatibility - RSSI, not supported */
   WL_PROXD_METHOD_TOF    = 2, /**< 11v+BCM proprietary */
   WL_PROXD_METHOD_RSVD2    = 3, /**< 11v only - if needed */
   WL_PROXD_METHOD_FTM    = 4, /**< IEEE rev mc/2014 */
   WL_PROXD_METHOD_MAX
};
typedef int16 wl_proxd_method_t;
 
/** 11az ftm types */
enum {
   WL_FTM_TYPE_NONE = 0, /* ftm type unspecified */
   WL_FTM_TYPE_MC   = 1, /* Legacy MC ftm */
   WL_FTM_TYPE_TB   = 2, /* 11az Trigger based */
   WL_FTM_TYPE_NTB  = 3, /* 11az Non-trigger based */
   WL_FTM_TYPE_MAX
};
typedef uint8 wl_ftm_type_t;
 
/** global and method configuration flags */
enum {
   WL_PROXD_FLAG_NONE            = 0x00000000,
   WL_PROXD_FLAG_RX_ENABLED        = 0x00000001, /**< respond to requests, per bss */
   WL_PROXD_FLAG_RX_RANGE_REQ        = 0x00000002, /**< 11mc range requests enabled */
   WL_PROXD_FLAG_TX_LCI            = 0x00000004, /**< tx lci, if known */
   WL_PROXD_FLAG_TX_CIVIC            = 0x00000008, /**< tx civic, if known */
   WL_PROXD_FLAG_RX_AUTO_BURST        = 0x00000010, /**< auto respond w/o host action */
   WL_PROXD_FLAG_TX_AUTO_BURST        = 0x00000020, /**< continue tx w/o host action */
   WL_PROXD_FLAG_AVAIL_PUBLISH        = 0x00000040,     /**< publish availability */
   WL_PROXD_FLAG_AVAIL_SCHEDULE        = 0x00000080,    /**< schedule using availability */
   WL_PROXD_FLAG_ASAP_CAPABLE        = 0x00000100, /* ASAP capable */
   WL_PROXD_FLAG_MBURST_FOLLOWUP        = 0x00000200, /* new multi-burst algorithm */
   WL_PROXD_FLAG_SECURE            = 0x00000400, /* per bsscfg option */
   WL_PROXD_FLAG_NO_TSF_SYNC        = 0x00000800, /* disable tsf sync */
   WL_PROXD_FLAG_ALL            = 0xffffffff
};
typedef uint32 wl_proxd_flags_t;
 
#define WL_PROXD_FLAGS_AVAIL (WL_PROXD_FLAG_AVAIL_PUBLISH | \
   WL_PROXD_FLAG_AVAIL_SCHEDULE)
 
typedef enum wl_proxd_session_flags {
   WL_PROXD_SESSION_FLAG_NONE              = 0x00000000,  /**< no flags */
   WL_PROXD_SESSION_FLAG_INITIATOR         = 0x00000001,  /**< local device is initiator */
   WL_PROXD_SESSION_FLAG_TARGET            = 0x00000002,  /**< local device is target */
   WL_PROXD_SESSION_FLAG_ONE_WAY        = 0x00000004,  /**< (initiated) 1-way rtt */
   WL_PROXD_SESSION_FLAG_AUTO_BURST    = 0x00000008,  /**< created w/ rx_auto_burst */
   WL_PROXD_SESSION_FLAG_PERSIST        = 0x00000010,  /**< good until cancelled */
   WL_PROXD_SESSION_FLAG_RTT_DETAIL    = 0x00000020,  /**< rtt detail in results */
   WL_PROXD_SESSION_FLAG_SECURE        = 0x00000040,  /**< session is secure */
   WL_PROXD_SESSION_FLAG_AOA        = 0x00000080,  /**< AOA along w/ RTT */
   WL_PROXD_SESSION_FLAG_RX_AUTO_BURST    = 0x00000100,  /**< Same as proxd flags above */
   WL_PROXD_SESSION_FLAG_TX_AUTO_BURST    = 0x00000200,  /**< Same as proxd flags above */
   WL_PROXD_SESSION_FLAG_NAN_BSS        = 0x00000400,  /**< Use NAN BSS, if applicable */
   WL_PROXD_SESSION_FLAG_TS1        = 0x00000800,  /**< e.g. FTM1 - ASAP-capable */
   WL_PROXD_SESSION_FLAG_RANDMAC        = 0x00001000,  /**< use random mac */
   WL_PROXD_SESSION_FLAG_REPORT_FAILURE    = 0x00002000, /**< report failure to target */
   WL_PROXD_SESSION_FLAG_INITIATOR_RPT    = 0x00004000, /**< report distance to target */
   WL_PROXD_SESSION_FLAG_NOCHANSWT        = 0x00008000,
   WL_PROXD_SESSION_FLAG_NETRUAL        = 0x00010000, /**< netrual mode */
   WL_PROXD_SESSION_FLAG_SEQ_EN        = 0x00020000, /**< Toast */
   WL_PROXD_SESSION_FLAG_NO_PARAM_OVRD    = 0x00040000, /**< no param override from target */
   WL_PROXD_SESSION_FLAG_ASAP        = 0x00080000, /**< ASAP session */
   WL_PROXD_SESSION_FLAG_REQ_LCI        = 0x00100000, /**< transmit LCI req */
   WL_PROXD_SESSION_FLAG_REQ_CIV        = 0x00200000, /**< transmit civic loc req */
   WL_PROXD_SESSION_FLAG_PRE_SCAN        = 0x00400000, /* enable pre-scan for asap=1 */
   WL_PROXD_SESSION_FLAG_AUTO_VHTACK    = 0x00800000, /* use vhtack based on brcm ie */
   WL_PROXD_SESSION_FLAG_VHTACK        = 0x01000000, /* vht ack is in use - output only */
   WL_PROXD_SESSION_FLAG_BDUR_NOPREF    = 0x02000000, /* burst-duration: no preference */
   WL_PROXD_SESSION_FLAG_NUM_FTM_NOPREF    = 0x04000000, /* num of FTM frames: no preference */
   WL_PROXD_SESSION_FLAG_FTM_SEP_NOPREF    = 0x08000000, /* time btw FTM frams: no pref */
   WL_PROXD_SESSION_FLAG_NUM_BURST_NOPREF    = 0x10000000, /* num of bursts: no pref */
   WL_PROXD_SESSION_FLAG_BURST_PERIOD_NOPREF = 0x20000000, /* burst period: no pref */
   WL_PROXD_SESSION_FLAG_MBURST_FOLLOWUP    = 0x40000000, /* new mburst algo  - reserved */
   WL_PROXD_SESSION_FLAG_MBURST_NODELAY    = 0x80000000, /**< good until cancelled */
   /* core rotation on initiator (reuse ONE_WAY bit) */
   WL_PROXD_SESSION_FLAG_CORE_ROTATE    = 0x00000004,
   WL_PROXD_SESSION_FLAG_ALL        = 0xffffffff
} wl_proxd_session_flags_t;
 
/** session flags for 11AZ */
 
/** session flags */
#define    WL_FTM_SESSION_FLAG_NONE        0x0000000000000000llu    /* no flags */
#define WL_FTM_SESSION_FLAG_INITIATOR        0x0000000000000001llu    /* local is initiator */
#define WL_FTM_SESSION_FLAG_TARGET        0x0000000000000002llu    /* local is target */
#define WL_FTM_SESSION_FLAG_CORE_ROTATE        0x0000000000000004llu    /* initiator core rotate */
#define WL_FTM_SESSION_FLAG_AUTO_BURST        0x0000000000000008llu    /* rx_auto_burst */
#define WL_FTM_SESSION_FLAG_PERSIST        0x0000000000000010llu    /* good until cancelled */
#define WL_FTM_SESSION_FLAG_RTT_DETAIL        0x0000000000000020llu    /* rtt detail results */
#define WL_FTM_SESSION_FLAG_SECURE        0x0000000000000040llu    /* session is secure */
#define WL_FTM_SESSION_FLAG_AOA            0x0000000000000080llu    /* AOA along w/ RTT */
#define WL_FTM_SESSION_FLAG_RX_AUTO_BURST    0x0000000000000100llu    /* see flags above */
#define WL_FTM_SESSION_FLAG_TX_AUTO_BURST    0x0000000000000200llu    /* see  flags above */
#define WL_FTM_SESSION_FLAG_NAN_BSS        0x0000000000000400llu    /* NAN BSS */
#define WL_FTM_SESSION_FLAG_ASAP_CAPABLE    0x0000000000000800llu    /* ASAP-capable */
#define WL_FTM_SESSION_FLAG_RANDMAC        0x0000000000001000llu    /* use random mac */
#define WL_FTM_SESSION_FLAG_REPORT_FAILURE    0x0000000000002000llu    /* failure to target */
#define WL_FTM_SESSION_FLAG_INITIATOR_RPT    0x0000000000004000llu    /* distance to target */
#define WL_FTM_SESSION_FLAG_NOCHANSWT        0x0000000000008000llu
#define WL_FTM_SESSION_FLAG_NETRUAL        0x0000000000010000llu    /* TODO: remove/reserved */
#define WL_FTM_SESSION_FLAG_SEQ_EN        0x0000000000020000llu    /* Toast */
#define WL_FTM_SESSION_FLAG_NO_PARAM_OVRD    0x0000000000040000llu    /* no override from tgt */
#define WL_FTM_SESSION_FLAG_ASAP        0x0000000000080000llu    /* ASAP session */
#define WL_FTM_SESSION_FLAG_REQ_LCI        0x0000000000100000llu    /* tx LCI req */
#define WL_FTM_SESSION_FLAG_REQ_CIV        0x0000000000200000llu    /* tx civic loc req */
#define WL_FTM_SESSION_FLAG_PRE_SCAN        0x0000000000400000llu    /* pre-scan for asap=1 */
#define WL_FTM_SESSION_FLAG_AUTO_VHTACK        0x0000000000800000llu    /* vhtack based on brcmie */
#define WL_FTM_SESSION_FLAG_VHTACK        0x0000000001000000llu    /* vht ack is in use */
#define WL_FTM_SESSION_FLAG_BDUR_NOPREF        0x0000000002000000llu    /* burst-duration no pref */
#define WL_FTM_SESSION_FLAG_NUM_FTM_NOPREF    0x0000000004000000llu    /* num of FTM: no pref */
#define WL_FTM_SESSION_FLAG_FTM_SEP_NOPREF    0x0000000008000000llu    /* time btw FTM: no pref */
#define WL_FTM_SESSION_FLAG_NUM_BURST_NOPREF    0x0000000010000000llu    /* num of bursts: no pref */
#define WL_FTM_SESSION_FLAG_BURST_PERIOD_NOPREF    0x0000000020000000llu    /* burst period: no pref */
#define WL_FTM_SESSION_FLAG_MBURST_FOLLOWUP    0x0000000040000000llu    /* new mburst algo */
#define WL_FTM_SESSION_FLAG_MBURST_NODELAY    0x0000000080000000llu    /* good until cancelled */
#define WL_FTM_SESSION_FLAG_FULL_BW        0x0000000100000000llu    /* use all bandwidth */
#define WL_FTM_SESSION_FLAG_R2I_TOA_PHASE_SHIFT    0x0000000200000000llu    /* phase shft average toa */
#define WL_FTM_SESSION_FLAG_I2R_TOA_PHASE_SHIFT    0x0000000400000000llu    /* phase shft average toa */
#define WL_FTM_SESSION_FLAG_I2R_IMMEDIATE_RPT    0x0000000800000000llu    /* immediate I2R feedback */
#define WL_FTM_SESSION_FLAG_R2I_IMMEDIATE_RPT    0x0000001000000000llu    /* immediate R2R report */
#define WL_FTM_SESSION_FLAG_DEV_CLASS_A        0x0000002000000000llu    /* class A device */
#define WL_FTM_SESSION_FLAG_ALL            0xffffffffffffffffllu
typedef uint64 wl_ftm_session_flags_t;
typedef uint64 wl_ftm_session_mask_t;
 
/* flags common across mc/ntb/tb.
 * Explicit for the ones that are currently used.
 * Currently not used ones still reserve their bits in above.
 */
#define FTM_COMMON_CONFIG_MASK \
   (WL_FTM_SESSION_FLAG_INITIATOR \
   | WL_FTM_SESSION_FLAG_INITIATOR_RPT \
   | WL_FTM_SESSION_FLAG_TARGET \
   | WL_FTM_SESSION_FLAG_SECURE \
   | WL_FTM_SESSION_FLAG_CORE_ROTATE \
   | WL_FTM_SESSION_FLAG_RANDMAC \
   | WL_FTM_SESSION_FLAG_RX_AUTO_BURST \
   | WL_FTM_SESSION_FLAG_TX_AUTO_BURST \
   | WL_FTM_SESSION_FLAG_REQ_LCI \
   | WL_FTM_SESSION_FLAG_REQ_CIV \
   | WL_FTM_SESSION_FLAG_RTT_DETAIL \
   | WL_FTM_SESSION_FLAG_NO_PARAM_OVRD \
   | WL_FTM_SESSION_FLAG_AUTO_BURST)
 
/* flags relevant to MC sessions */
#define FTM_MC_CONFIG_MASK \
   (FTM_COMMON_CONFIG_MASK) | \
   (WL_FTM_SESSION_FLAG_AUTO_VHTACK \
   | WL_FTM_SESSION_FLAG_MBURST_NODELAY \
   | WL_FTM_SESSION_FLAG_ASAP_CAPABLE \
   | WL_FTM_SESSION_FLAG_ASAP \
   | WL_FTM_SESSION_FLAG_VHTACK \
   | WL_FTM_SESSION_FLAG_BDUR_NOPREF \
   | WL_FTM_SESSION_FLAG_NUM_FTM_NOPREF \
   | WL_FTM_SESSION_FLAG_FTM_SEP_NOPREF \
   | WL_FTM_SESSION_FLAG_NUM_BURST_NOPREF \
   | WL_FTM_SESSION_FLAG_BURST_PERIOD_NOPREF \
   | WL_FTM_SESSION_FLAG_SEQ_EN \
   | WL_FTM_SESSION_FLAG_MBURST_FOLLOWUP)
 
/* flags relevant to NTB sessions */
#define FTM_NTB_CONFIG_MASK \
   (FTM_COMMON_CONFIG_MASK) | \
   (WL_FTM_SESSION_FLAG_R2I_TOA_PHASE_SHIFT \
   | WL_FTM_SESSION_FLAG_I2R_TOA_PHASE_SHIFT \
   | WL_FTM_SESSION_FLAG_I2R_IMMEDIATE_RPT \
   | WL_FTM_SESSION_FLAG_R2I_IMMEDIATE_RPT)
 
/* flages relevant to TB sessions. To be expanded */
#define FTM_TB_CONFIG_MASK (FTM_NTB_CONFIG_MASK)
 
/** time units - mc supports up to 0.1ns resolution */
enum {
   WL_PROXD_TMU_TU            = 0,    /**< 1024us */
   WL_PROXD_TMU_SEC        = 1,
   WL_PROXD_TMU_MILLI_SEC        = 2,
   WL_PROXD_TMU_MICRO_SEC        = 3,
   WL_PROXD_TMU_NANO_SEC        = 4,
   WL_PROXD_TMU_PICO_SEC        = 5
};
typedef int16 wl_proxd_tmu_t;
 
/** time interval e.g. 10ns */
typedef struct wl_proxd_intvl {
   uint32 intvl;
   wl_proxd_tmu_t tmu;
   uint8    pad[2];
} wl_proxd_intvl_t;
 
/** commands that can apply to proxd, method or a session */
enum {
   WL_PROXD_CMD_NONE            = 0,
   WL_PROXD_CMD_GET_VERSION        = 1,
   WL_PROXD_CMD_ENABLE            = 2,
   WL_PROXD_CMD_DISABLE            = 3,
   WL_PROXD_CMD_CONFIG            = 4,
   WL_PROXD_CMD_START_SESSION        = 5,
   WL_PROXD_CMD_BURST_REQUEST        = 6,
   WL_PROXD_CMD_STOP_SESSION        = 7,
   WL_PROXD_CMD_DELETE_SESSION        = 8,
   WL_PROXD_CMD_GET_RESULT            = 9,
   WL_PROXD_CMD_GET_INFO            = 10,
   WL_PROXD_CMD_GET_STATUS            = 11,
   WL_PROXD_CMD_GET_SESSIONS        = 12,
   WL_PROXD_CMD_GET_COUNTERS        = 13,
   WL_PROXD_CMD_CLEAR_COUNTERS        = 14,
   WL_PROXD_CMD_COLLECT            = 15,    /* not supported, see 'wl proxd_collect' */
   WL_PROXD_CMD_TUNE            = 16,    /* not supported, see 'wl proxd_tune' */
   WL_PROXD_CMD_DUMP            = 17,
   WL_PROXD_CMD_START_RANGING        = 18,
   WL_PROXD_CMD_STOP_RANGING        = 19,
   WL_PROXD_CMD_GET_RANGING_INFO        = 20,
   WL_PROXD_CMD_IS_TLV_SUPPORTED        = 21,
 
   WL_PROXD_CMD_MAX
};
typedef int16 wl_proxd_cmd_t;
 
/* session ids:
 * id 0 is reserved
 * ids 1..0x7fff - allocated by host/app
 * ids 0x8000..0xffff - allocated by firmware, used for auto-rx
 */
enum {
   WL_PROXD_SESSION_ID_GLOBAL = 0
};
 
/* Externally allocated sids */
#define WL_PROXD_SID_EXT_MAX 0x7fff
#define WL_PROXD_SID_EXT_ALLOC(_sid) ((_sid) > 0 && (_sid) <= WL_PROXD_SID_EXT_MAX)
 
/* block size for reserved sid blocks */
#define WL_PROXD_SID_EXT_BLKSZ 256
#define WL_PROXD_SID_EXT_BLK_START(_i) (WL_PROXD_SID_EXT_MAX - (_i) * WL_PROXD_SID_EXT_BLKSZ + 1)
#define WL_PROXD_SID_EXT_BLK_END(_start) ((_start) + WL_PROXD_SID_EXT_BLKSZ - 1)
 
/* rrm block */
#define WL_PROXD_SID_RRM_START WL_PROXD_SID_EXT_BLK_START(1)
#define WL_PROXD_SID_RRM_END WL_PROXD_SID_EXT_BLK_END(WL_PROXD_SID_RRM_START)
 
/* nan block */
#define WL_PROXD_SID_NAN_START WL_PROXD_SID_EXT_BLK_START(2)
#define WL_PROXD_SID_NAN_END WL_PROXD_SID_EXT_BLK_END(WL_PROXD_SID_NAN_START)
 
/** maximum number sessions that can be allocated, may be less if tunable */
#define WL_PROXD_MAX_SESSIONS 16
 
typedef uint16 wl_proxd_session_id_t;
 
/* Use WL_PROXD_E_* errorcodes from this file if BCMUTILS_ERR_CODES not defined */
#ifndef BCMUTILS_ERR_CODES
 
/** status - TBD BCME_ vs proxd status - range reserved for BCME_ */
enum {
   WL_PROXD_E_LAST            = -1056,
   WL_PROXD_E_NOAVAIL        = -1056,
   WL_PROXD_E_EXT_SCHED        = -1055,
   WL_PROXD_E_NOT_BCM        = -1054,
   WL_PROXD_E_FRAME_TYPE        = -1053,
   WL_PROXD_E_VERNOSUPPORT        = -1052,
   WL_PROXD_E_SEC_NOKEY        = -1051,
   WL_PROXD_E_SEC_POLICY        = -1050,
   WL_PROXD_E_SCAN_INPROCESS    = -1049,
   WL_PROXD_E_BAD_PARTIAL_TSF    = -1048,
   WL_PROXD_E_SCANFAIL        = -1047,
   WL_PROXD_E_NOTSF        = -1046,
   WL_PROXD_E_POLICY        = -1045,
   WL_PROXD_E_INCOMPLETE        = -1044,
   WL_PROXD_E_OVERRIDDEN        = -1043,
   WL_PROXD_E_ASAP_FAILED        = -1042,
   WL_PROXD_E_NOTSTARTED        = -1041,
   WL_PROXD_E_INVALIDMEAS        = -1040,
   WL_PROXD_E_INCAPABLE        = -1039,
   WL_PROXD_E_MISMATCH        = -1038,
   WL_PROXD_E_DUP_SESSION        = -1037,
   WL_PROXD_E_REMOTE_FAIL        = -1036,
   WL_PROXD_E_REMOTE_INCAPABLE    = -1035,
   WL_PROXD_E_SCHED_FAIL        = -1034,
   WL_PROXD_E_PROTO        = -1033,
   WL_PROXD_E_EXPIRED        = -1032,
   WL_PROXD_E_TIMEOUT        = -1031,
   WL_PROXD_E_NOACK        = -1030,
   WL_PROXD_E_DEFERRED        = -1029,
   WL_PROXD_E_INVALID_SID        = -1028,
   WL_PROXD_E_REMOTE_CANCEL    = -1027,
   WL_PROXD_E_CANCELED        = -1026,    /**< local */
   WL_PROXD_E_INVALID_SESSION    = -1025,
   WL_PROXD_E_BAD_STATE        = -1024,
   WL_PROXD_E_START        = -1024,
   WL_PROXD_E_ERROR        = -1,
   WL_PROXD_E_OK            = 0
};
typedef int32 wl_proxd_status_t;
 
#endif    /* BCMUTILS_ERR_CODES */
 
/* proxd errors from phy */
#define PROXD_TOF_INIT_ERR_BITS 16
 
enum {
   WL_PROXD_PHY_ERR_LB_CORR_THRESH    = (1 << 0), /* Loopback Correlation threshold */
   WL_PROXD_PHY_ERR_RX_CORR_THRESH    = (1 << 1), /* Received Correlation threshold */
   WL_PROXD_PHY_ERR_LB_PEAK_POWER     = (1 << 2), /* Loopback Peak power   */
   WL_PROXD_PHY_ERR_RX_PEAK_POWER     = (1 << 3), /* Received Peak power   */
   WL_PROXD_PHY_ERR_BITFLIP           = (1 << 4), /* Bitflips */
   WL_PROXD_PHY_ERR_SNR               = (1 << 5), /* SNR */
   WL_PROXD_PHY_RX_STRT_WIN_OFF       = (1 << 6), /* Receive start window is off */
   WL_PROXD_PHY_RX_END_WIN_OFF        = (1 << 7), /* Receive End window is off */
   WL_PROXD_PHY_ERR_LOW_CONFIDENCE    = (1 << 15), /* Low confidence on meas distance */
};
typedef uint32 wl_proxd_phy_error_t;
 
/** session states */
enum {
   WL_PROXD_SESSION_STATE_NONE            = 0,
   WL_PROXD_SESSION_STATE_CREATED            = 1,
   WL_PROXD_SESSION_STATE_CONFIGURED        = 2,
   WL_PROXD_SESSION_STATE_STARTED            = 3,
   WL_PROXD_SESSION_STATE_DELAY            = 4,
   WL_PROXD_SESSION_STATE_USER_WAIT        = 5,
   WL_PROXD_SESSION_STATE_SCHED_WAIT        = 6,
   WL_PROXD_SESSION_STATE_BURST            = 7,
   WL_PROXD_SESSION_STATE_STOPPING            = 8,
   WL_PROXD_SESSION_STATE_ENDED            = 9,
   WL_PROXD_SESSION_STATE_START_WAIT        = 10,
   WL_PROXD_SESSION_STATE_DESTROYING        = -1
};
 
typedef enum wl_ftm_session_state {
   WL_FTM_SESSION_STATE_NONE            = 0,
   WL_FTM_SESSION_STATE_CREATED         = 1,
   WL_FTM_SESSION_STATE_CONFIGURED      = 2,
   WL_FTM_SESSION_STATE_STARTED         = 3,
   WL_FTM_SESSION_STATE_DELAY           = 4,
   WL_FTM_SESSION_STATE_USER_WAIT       = 5,
   WL_FTM_SESSION_STATE_SCHED_WAIT      = 6,
   WL_FTM_SESSION_STATE_BURST           = 7,
   WL_FTM_SESSION_STATE_ENDED           = 8
} wl_ftm_session_state_t;
 
typedef int16 wl_proxd_session_state_t;
 
/** RTT sample flags */
enum {
   WL_PROXD_RTT_SAMPLE_NONE    = 0x00,
   WL_PROXD_RTT_SAMPLE_DISCARD    = 0x01
};
typedef uint8 wl_proxd_rtt_sample_flags_t;
typedef int16 wl_proxd_rssi_t;
typedef uint16 wl_proxd_snr_t;
typedef uint16 wl_proxd_bitflips_t;
 
/** result flags */
enum {
   WL_PRXOD_RESULT_FLAG_NONE    = 0x0000,
   WL_PROXD_RESULT_FLAG_NLOS    = 0x0001,    /**< LOS - if available */
   WL_PROXD_RESULT_FLAG_LOS    = 0x0002,    /**< NLOS - if available */
   WL_PROXD_RESULT_FLAG_FATAL    = 0x0004,    /**< Fatal error during burst */
   WL_PROXD_RESULT_FLAG_VHTACK    = 0x0008,    /* VHTACK or Legacy ACK used */
   WL_PROXD_REQUEST_SENT        = 0x0010,    /* FTM request was sent */
   WL_PROXD_REQUEST_ACKED        = 0x0020,    /* FTM request was acked */
   WL_PROXD_LTFSEQ_STARTED        = 0x0040,    /* LTF sequence started */
   WL_PROXD_RESULT_FLAG_ALL    = 0xffff
};
typedef int16 wl_proxd_result_flags_t;
 
#define WL_PROXD_RTT_SAMPLE_VERSION_1    1
typedef struct wl_proxd_rtt_sample_v1 {
   uint8                id;        /**< id for the sample - non-zero */
   wl_proxd_rtt_sample_flags_t    flags;
   wl_proxd_rssi_t            rssi;
   wl_proxd_intvl_t        rtt;        /**< round trip time */
   uint32                ratespec;
   wl_proxd_snr_t                  snr;
   wl_proxd_bitflips_t             bitflips;
   wl_proxd_status_t               status;
   int32                           distance;
   wl_proxd_phy_error_t        tof_phy_error;
   wl_proxd_phy_error_t        tof_tgt_phy_error; /* target phy error bit map */
   wl_proxd_snr_t                  tof_tgt_snr;
   wl_proxd_bitflips_t             tof_tgt_bitflips;
   uint8                           coreid;
   uint8                           pad[3];
} wl_proxd_rtt_sample_v1_t;
 
#define WL_PROXD_RTT_RESULT_VERSION_1    1
/** rtt measurement result */
typedef struct wl_proxd_rtt_result_v1 {
   wl_proxd_session_id_t        sid;
   wl_proxd_result_flags_t        flags;
   wl_proxd_status_t        status;
   struct ether_addr        peer;
   wl_proxd_session_state_t    state;        /**< current state */
   union {
       wl_proxd_intvl_t    retry_after;    /* hint for errors */
       wl_proxd_intvl_t    burst_duration; /* burst duration */
   } u;
   wl_proxd_rtt_sample_v1_t    avg_rtt;
   uint32                avg_dist;    /* 1/256m units */
   uint16                sd_rtt;        /* RTT standard deviation */
   uint8                num_valid_rtt;    /* valid rtt cnt */
   uint8                num_ftm;    /* actual num of ftm cnt (Configured) */
   uint16                burst_num;    /* in a session */
   uint16                num_rtt;    /* 0 if no detail */
   uint16                num_meas;    /* number of ftm frames seen OTA */
   uint8                           pad[2];
   wl_proxd_rtt_sample_v1_t    rtt[1];        /* variable */
} wl_proxd_rtt_result_v1_t;
 
#define WL_PROXD_RTT_SAMPLE_VERSION_2    2
typedef struct wl_proxd_rtt_sample_v2 {
   uint16                version;
   uint16                length;
   uint8                id;        /**< id for the sample - non-zero */
   wl_proxd_rtt_sample_flags_t    flags;
   wl_proxd_rssi_t            rssi;
   wl_proxd_intvl_t        rtt;        /**< round trip time */
   uint32                ratespec;
   wl_proxd_snr_t                  snr;
   wl_proxd_bitflips_t             bitflips;
   wl_proxd_status_t               status;
   int32                           distance;
   wl_proxd_phy_error_t        tof_phy_error;
   wl_proxd_phy_error_t        tof_tgt_phy_error; /* target phy error bit map */
   wl_proxd_snr_t                  tof_tgt_snr;
   wl_proxd_bitflips_t             tof_tgt_bitflips;
   uint8                           coreid;
   uint8                           pad[3];
   uint32                chanspec;
} wl_proxd_rtt_sample_v2_t;
 
#define WL_PROXD_RTT_RESULT_VERSION_2    2
/** rtt measurement result */
typedef struct wl_proxd_rtt_result_v2 {
   uint16                version;
   uint16                length;        /* up to rtt[] */
   wl_proxd_session_id_t        sid;
   wl_proxd_result_flags_t        flags;
   wl_proxd_status_t        status;
   struct ether_addr        peer;
   wl_proxd_session_state_t    state;        /**< current state */
   union {
       wl_proxd_intvl_t    retry_after;    /* hint for errors */
       wl_proxd_intvl_t    burst_duration; /* burst duration */
   } u;
   uint32                avg_dist;    /* 1/256m units */
   uint16                sd_rtt;        /* RTT standard deviation */
   uint8                num_valid_rtt;    /* valid rtt cnt */
   uint8                num_ftm;    /* actual num of ftm cnt (Configured) */
   uint16                burst_num;    /* in a session */
   uint16                num_rtt;    /* 0 if no detail */
   uint16                num_meas;    /* number of ftm frames seen OTA */
   uint8                           pad[2];
   wl_proxd_rtt_sample_v2_t    rtt[1];        /* variable, first element is avg_rtt */
} wl_proxd_rtt_result_v2_t;
 
/** aoa measurement result */
typedef struct wl_proxd_aoa_result {
   wl_proxd_session_id_t        sid;
   wl_proxd_result_flags_t        flags;
   wl_proxd_status_t        status;
   struct ether_addr        peer;
   wl_proxd_session_state_t    state;
   uint16                burst_num;
   uint8                pad[2];
   /* wl_proxd_aoa_sample_t sample_avg; TBD */
} BWL_POST_PACKED_STRUCT wl_proxd_aoa_result_t;
#include <packed_section_end.h>
 
/** global stats */
typedef struct wl_proxd_counters {
   uint32 tx;            /* tx frame count */
   uint32 rx;            /* rx frame count */
   uint32 burst;            /* total number of burst */
   uint32 sessions;        /* total number of sessions */
   uint32 max_sessions;        /* max concurrency */
   uint32 sched_fail;        /* scheduling failures */
   uint32 timeouts;        /* timeouts */
   uint32 protoerr;        /* protocol errors */
   uint32 noack;            /* tx w/o ack */
   uint32 txfail;            /* any tx falure */
   uint32 lci_req_tx;        /* tx LCI requests */
   uint32 lci_req_rx;        /* rx LCI requests */
   uint32 lci_rep_tx;        /* tx LCI reports */
   uint32 lci_rep_rx;        /* rx LCI reports */
   uint32 civic_req_tx;        /* tx civic requests */
   uint32 civic_req_rx;        /* rx civic requests */
   uint32 civic_rep_tx;        /* tx civic reports */
   uint32 civic_rep_rx;        /* rx civic reports */
   uint32 rctx;            /* ranging contexts created */
   uint32 rctx_done;        /* count of ranging done */
   uint32 publish_err;        /* availability publishing errors */
   uint32 on_chan;            /* count of scheduler onchan */
   uint32 off_chan;        /* count of scheduler offchan */
   uint32 tsf_lo;            /* local tsf or session tsf */
   uint32 tsf_hi;
   uint32 num_meas;
} wl_proxd_counters_t;
 
typedef struct wl_proxd_counters wl_proxd_session_counters_t;
 
enum {
   WL_PROXD_CAP_NONE         = 0x0000,
   WL_PROXD_CAP_ALL         = 0xffff
};
typedef int16 wl_proxd_caps_t;
 
/** method capabilities */
enum {
   WL_PROXD_FTM_CAP_NONE = 0x0000,
   WL_PROXD_FTM_CAP_FTM1 = 0x0001
};
typedef uint16 wl_proxd_ftm_caps_t;
 
typedef struct wl_proxd_tlv_id_list {
   uint16            num_ids;
   uint16            ids[1];
} wl_proxd_tlv_id_list_t;
 
typedef struct wl_proxd_session_id_list {
   uint16 num_ids;
   wl_proxd_session_id_t ids[1];
} wl_proxd_session_id_list_t;
 
typedef struct wl_proxd_tpk {
   struct ether_addr    peer;
   uint8 tpk[TPK_FTM_LEN];
} wl_proxd_tpk_t;
 
/* tlvs returned for get_info on ftm method
 *    configuration:
 *    proxd flags
 *    event mask
 *    debug mask
 *    session defaults (session tlvs)
 * status tlv - not supported for ftm method
 * info tlv
 */
typedef struct wl_proxd_ftm_info {
   wl_proxd_ftm_caps_t caps;
   uint16 max_sessions;
   uint16 num_sessions;
   uint16 rx_max_burst;
} wl_proxd_ftm_info_t;
 
enum {
   WL_PROXD_WAIT_NONE    = 0x0000,
   WL_PROXD_WAIT_KEY    = 0x0001,
   WL_PROXD_WAIT_SCHED    = 0x0002,
   WL_PROXD_WAIT_TSF    = 0x0004
};
typedef int16 wl_proxd_wait_reason_t;
 
/* tlvs returned for get_info on session
 * session config (tlvs)
 * session info tlv
 */
typedef struct wl_proxd_ftm_session_info {
   uint16 sid;
   uint8 bss_index;
   uint8 pad;
   struct ether_addr bssid;
   wl_proxd_session_state_t state;
   wl_proxd_status_t status;
   uint16    burst_num;
   wl_proxd_wait_reason_t wait_reason;
   uint32    meas_start_lo; /* sn tsf of 1st meas for cur/prev burst */
   uint32    meas_start_hi;
} wl_proxd_ftm_session_info_t;
 
typedef struct wl_proxd_ftm_session_status {
   uint16 sid;
   wl_proxd_session_state_t state;
   wl_proxd_status_t status;
   uint16    burst_num;
   uint16 core_info;
} wl_proxd_ftm_session_status_t;
 
/** rrm range request */
typedef struct wl_proxd_range_req {
   uint16             num_repeat;
   uint16            init_delay_range;    /**< in TUs */
   uint8            pad;
   uint8            num_nbr;        /**< number of (possible) neighbors */
   nbr_element_t        nbr[1];
} wl_proxd_range_req_t;
 
#define WL_PROXD_LCI_LAT_OFF     0
#define WL_PROXD_LCI_LONG_OFF     5
#define WL_PROXD_LCI_ALT_OFF     10
 
#define WL_PROXD_LCI_GET_LAT(_lci, _lat, _lat_err) { \
   unsigned _off = WL_PROXD_LCI_LAT_OFF; \
   _lat_err = (_lci)->data[(_off)] & 0x3f; \
   _lat = (_lci)->data[(_off)+1]; \
   _lat |= (_lci)->data[(_off)+2] << 8; \
   _lat |= (_lci)->data[_(_off)+3] << 16; \
   _lat |= (_lci)->data[(_off)+4] << 24; \
   _lat <<= 2; \
   _lat |= (_lci)->data[(_off)] >> 6; \
}
 
#define WL_PROXD_LCI_GET_LONG(_lci, _lcilong, _long_err) { \
   unsigned _off = WL_PROXD_LCI_LONG_OFF; \
   _long_err = (_lci)->data[(_off)] & 0x3f; \
   _lcilong = (_lci)->data[(_off)+1]; \
   _lcilong |= (_lci)->data[(_off)+2] << 8; \
   _lcilong |= (_lci)->data[_(_off)+3] << 16; \
   _lcilong |= (_lci)->data[(_off)+4] << 24; \
   __lcilong <<= 2; \
   _lcilong |= (_lci)->data[(_off)] >> 6; \
}
 
#define WL_PROXD_LCI_GET_ALT(_lci, _alt_type, _alt, _alt_err) { \
   unsigned _off = WL_PROXD_LCI_ALT_OFF; \
   _alt_type = (_lci)->data[_off] & 0x0f; \
   _alt_err = (_lci)->data[(_off)] >> 4; \
   _alt_err |= ((_lci)->data[(_off)+1] & 0x03) << 4; \
   _alt = (_lci)->data[(_off)+2]; \
   _alt |= (_lci)->data[(_off)+3] << 8; \
   _alt |= (_lci)->data[_(_off)+4] << 16; \
   _alt <<= 6; \
   _alt |= (_lci)->data[(_off) + 1] >> 2; \
}
 
#define WL_PROXD_LCI_VERSION(_lci) ((_lci)->data[15] >> 6)
 
/* availability. advertising mechanism bss specific */
/** availablity flags */
enum {
   WL_PROXD_AVAIL_NONE = 0,
   WL_PROXD_AVAIL_NAN_PUBLISHED = 0x0001,
   WL_PROXD_AVAIL_SCHEDULED = 0x0002        /**< scheduled by proxd */
};
typedef int16 wl_proxd_avail_flags_t;
 
/** time reference */
enum {
   WL_PROXD_TREF_NONE = 0,
   WL_PROXD_TREF_DEV_TSF = 1,
   WL_PROXD_TREF_NAN_DW = 2,
   WL_PROXD_TREF_TBTT = 3,
   WL_PROXD_TREF_MAX        /* last entry */
};
typedef int16 wl_proxd_time_ref_t;
 
/** proxd channel-time slot */
typedef struct {
   wl_proxd_intvl_t start;         /**< from ref */
   wl_proxd_intvl_t duration;      /**< from start */
   uint32  chanspec;
} wl_proxd_time_slot_t;
 
typedef struct wl_proxd_avail24 {
   wl_proxd_avail_flags_t flags; /**< for query only */
   wl_proxd_time_ref_t time_ref;
   uint16    max_slots; /**< for query only */
   uint16  num_slots;
   wl_proxd_time_slot_t slots[1];    /**< ROM compat - not used */
   wl_proxd_intvl_t     repeat;
   wl_proxd_time_slot_t ts0[1];
} wl_proxd_avail24_t;
#define WL_PROXD_AVAIL24_TIMESLOT(_avail24, _i) (&(_avail24)->ts0[(_i)])
#define WL_PROXD_AVAIL24_TIMESLOT_OFFSET(_avail24) OFFSETOF(wl_proxd_avail24_t, ts0)
#define WL_PROXD_AVAIL24_TIMESLOTS(_avail24) WL_PROXD_AVAIL24_TIMESLOT(_avail24, 0)
#define WL_PROXD_AVAIL24_SIZE(_avail24, _num_slots) (\
   WL_PROXD_AVAIL24_TIMESLOT_OFFSET(_avail24) + \
   (_num_slots) * sizeof(*WL_PROXD_AVAIL24_TIMESLOT(_avail24, 0)))
 
typedef struct wl_proxd_avail {
   wl_proxd_avail_flags_t flags; /**< for query only */
   wl_proxd_time_ref_t time_ref;
   uint16    max_slots; /**< for query only */
   uint16  num_slots;
   wl_proxd_intvl_t     repeat;
   wl_proxd_time_slot_t slots[1];
} wl_proxd_avail_t;
#define WL_PROXD_AVAIL_TIMESLOT(_avail, _i) (&(_avail)->slots[(_i)])
#define WL_PROXD_AVAIL_TIMESLOT_OFFSET(_avail) OFFSETOF(wl_proxd_avail_t, slots)
 
#define WL_PROXD_AVAIL_TIMESLOTS(_avail) WL_PROXD_AVAIL_TIMESLOT(_avail, 0)
#define WL_PROXD_AVAIL_SIZE(_avail, _num_slots) (\
   WL_PROXD_AVAIL_TIMESLOT_OFFSET(_avail) + \
   (_num_slots) * sizeof(*WL_PROXD_AVAIL_TIMESLOT(_avail, 0)))
 
/* collect support TBD */
 
/** debugging */
enum {
   WL_PROXD_DEBUG_NONE        = 0x00000000,
   WL_PROXD_DEBUG_LOG        = 0x00000001,
   WL_PROXD_DEBUG_IOV        = 0x00000002,
   WL_PROXD_DEBUG_EVENT        = 0x00000004,
   WL_PROXD_DEBUG_SESSION        = 0x00000008,
   WL_PROXD_DEBUG_PROTO        = 0x00000010,
   WL_PROXD_DEBUG_SCHED        = 0x00000020,
   WL_PROXD_DEBUG_RANGING        = 0x00000040,
   WL_PROXD_DEBUG_NAN        = 0x00000080,
   WL_PROXD_DEBUG_PKT        = 0x00000100,
   WL_PROXD_DEBUG_SEC        = 0x00000200,
   WL_PROXD_DEBUG_EVENTLOG        = 0x80000000,    /* map/enable EVNET_LOG_TAG_PROXD_INFO */
   WL_PROXD_DEBUG_ALL        = 0xffffffff
};
typedef uint32 wl_proxd_debug_mask_t;
 
/** tlv IDs - data length 4 bytes unless overridden by type, alignment 32 bits */
typedef enum {
   WL_PROXD_TLV_ID_NONE            = 0,
   WL_PROXD_TLV_ID_METHOD            = 1,
   WL_PROXD_TLV_ID_FLAGS            = 2,
   WL_PROXD_TLV_ID_CHANSPEC        = 3,    /**< note: uint32 */
   WL_PROXD_TLV_ID_TX_POWER        = 4,
   WL_PROXD_TLV_ID_RATESPEC        = 5,
   WL_PROXD_TLV_ID_BURST_DURATION        = 6,    /**< intvl - length of burst */
   WL_PROXD_TLV_ID_BURST_PERIOD        = 7,    /**< intvl - between bursts */
   WL_PROXD_TLV_ID_BURST_FTM_SEP        = 8,    /**< intvl - between FTMs */
   WL_PROXD_TLV_ID_BURST_NUM_FTM        = 9,    /**< uint16 - per burst */
   WL_PROXD_TLV_ID_NUM_BURST        = 10,    /**< uint16 */
   WL_PROXD_TLV_ID_FTM_RETRIES        = 11,    /**< uint16 at FTM level */
   WL_PROXD_TLV_ID_BSS_INDEX        = 12,    /**< uint8 */
   WL_PROXD_TLV_ID_BSSID            = 13,
   WL_PROXD_TLV_ID_INIT_DELAY        = 14,    /**< intvl - optional,non-standalone only */
   WL_PROXD_TLV_ID_BURST_TIMEOUT        = 15,    /**< expect response within - intvl */
   WL_PROXD_TLV_ID_EVENT_MASK        = 16,    /**< interested events - in/out */
   WL_PROXD_TLV_ID_FLAGS_MASK        = 17,    /**< interested flags - in only */
   WL_PROXD_TLV_ID_PEER_MAC        = 18,    /**< mac address of peer */
   WL_PROXD_TLV_ID_FTM_REQ            = 19,    /**< dot11_ftm_req */
   WL_PROXD_TLV_ID_LCI_REQ            = 20,
   WL_PROXD_TLV_ID_LCI            = 21,
   WL_PROXD_TLV_ID_CIVIC_REQ        = 22,
   WL_PROXD_TLV_ID_CIVIC            = 23,
   WL_PROXD_TLV_ID_AVAIL24            = 24,    /**< ROM compatibility */
   WL_PROXD_TLV_ID_SESSION_FLAGS        = 25,
   WL_PROXD_TLV_ID_SESSION_FLAGS_MASK    = 26,    /**< in only */
   WL_PROXD_TLV_ID_RX_MAX_BURST        = 27,    /**< uint16 - limit bursts per session */
   WL_PROXD_TLV_ID_RANGING_INFO        = 28,    /**< ranging info */
   WL_PROXD_TLV_ID_RANGING_FLAGS        = 29,    /**< uint16 */
   WL_PROXD_TLV_ID_RANGING_FLAGS_MASK    = 30,    /**< uint16, in only */
   WL_PROXD_TLV_ID_NAN_MAP_ID        = 31,
   WL_PROXD_TLV_ID_DEV_ADDR        = 32,
   WL_PROXD_TLV_ID_AVAIL            = 33,    /**< wl_proxd_avail_t  */
   WL_PROXD_TLV_ID_TLV_ID            = 34,    /* uint16 tlv-id */
   WL_PROXD_TLV_ID_FTM_REQ_RETRIES        = 35,    /* uint16 FTM request retries */
   WL_PROXD_TLV_ID_TPK            = 36,    /* 32byte TPK  */
   WL_PROXD_TLV_ID_RI_RR            = 36,    /* RI_RR */
   WL_PROXD_TLV_ID_TUNE            = 37,    /* wl_proxd_pararms_tof_tune_t */
   WL_PROXD_TLV_ID_CUR_ETHER_ADDR        = 38,    /* Source Address used for Tx */
 
   /* output - 512 + x */
   WL_PROXD_TLV_ID_STATUS            = 512,
   WL_PROXD_TLV_ID_COUNTERS        = 513,
   WL_PROXD_TLV_ID_INFO            = 514,
   WL_PROXD_TLV_ID_RTT_RESULT        = 515,
   WL_PROXD_TLV_ID_AOA_RESULT        = 516,
   WL_PROXD_TLV_ID_SESSION_INFO        = 517,
   WL_PROXD_TLV_ID_SESSION_STATUS        = 518,
   WL_PROXD_TLV_ID_SESSION_ID_LIST        = 519,
   WL_PROXD_TLV_ID_RTT_RESULT_V2        = 520,
 
   /* debug tlvs can be added starting 1024 */
   WL_PROXD_TLV_ID_DEBUG_MASK        = 1024,
   WL_PROXD_TLV_ID_COLLECT            = 1025,    /**< output only */
   WL_PROXD_TLV_ID_STRBUF            = 1026,
 
   WL_PROXD_TLV_ID_COLLECT_HEADER        = 1025,    /* wl_proxd_collect_header_t */
   WL_PROXD_TLV_ID_COLLECT_INFO        = 1028,    /* wl_proxd_collect_info_t */
   WL_PROXD_TLV_ID_COLLECT_DATA        = 1029,    /* wl_proxd_collect_data_t */
   WL_PROXD_TLV_ID_COLLECT_CHAN_DATA    = 1030,    /* wl_proxd_collect_data_t */
   WL_PROXD_TLV_ID_MF_STATS_DATA        = 1031,    /* mf_stats_buffer */
 
   WL_PROXD_TLV_ID_COLLECT_INLINE_HEADER    = 1032,
   WL_PROXD_TLV_ID_COLLECT_INLINE_FRAME_INFO    = 1033,
   WL_PROXD_TLV_ID_COLLECT_INLINE_FRAME_DATA    = 1034,
   WL_PROXD_TLV_ID_COLLECT_INLINE_RESULTS    = 1035,
 
   WL_PROXD_TLV_ID_MAX
} wl_proxd_tlv_types_t;
 
#define TOF_COLLECT_INLINE_HEADER_INFO_VER_1    1
 
typedef struct wl_proxd_collect_inline_header_info_v1
{
   uint16            version;
   uint16            pad1;
   uint32            ratespec;        /* override */
   chanspec_t        chanspec;
   uint16            num_ftm;
   struct ether_addr    peer_mac;
   struct ether_addr    cur_ether_addr;        /* source address for Tx */
} wl_proxd_collect_inline_header_info_v1_t;
 
#define TOF_COLLECT_INLINE_RESULTS_VER_1        1
typedef struct wl_proxd_collect_inline_results_info_v1
{
   uint16 version;
   uint16 pad1;
   uint32 meanrtt;
   uint32 distance;
   uint16 num_rtt;
   uint16 pad2;
   int32 status;
   uint32 ratespec;
} wl_proxd_collect_inline_results_info_v1_t;
 
#define TOF_COLLECT_INLINE_FRAME_INFO_VER_1    1
typedef struct wl_proxd_collect_inline_frame_info_v1
{
   uint16 version;
   uint16 pad1;
   int32 gd;
   uint32 T[4];
   uint32 prev_t1;
   uint32 prev_t4;
   int32 hadj;
   int8 rssi;
   uint8 pad[3];
} wl_proxd_collect_inline_frame_info_v1_t;
 
#define TOF_COLLECT_INLINE_FRAME_INFO_VER_2    2
typedef struct wl_proxd_collect_inline_frame_info_v2
{
   uint16 version;
   uint16 pad1;
   int32 gd;
   uint32 T[4];
   int32 hadj;
   int8 rssi;
   uint8 pad[3];
} wl_proxd_collect_inline_frame_info_v2_t;
 
typedef struct wl_proxd_tlv {
   uint16 id;
   uint16 len;
   uint8  data[1];
} wl_proxd_tlv_t;
 
/** proxd iovar - applies to proxd, method or session */
typedef struct wl_proxd_iov {
   uint16                  version;
   uint16                  len;
   wl_proxd_cmd_t          cmd;
   wl_proxd_method_t       method;
   wl_proxd_session_id_t   sid;
   wl_ftm_type_t           ftm_type; /* 11az ftm type. Only valid with PROXD vers >= 0x0400 */
   uint8                   PAD[1];
   wl_proxd_tlv_t          tlvs[1];    /**< variable */
} wl_proxd_iov_t;
 
#define WL_PROXD_IOV_HDR_SIZE OFFSETOF(wl_proxd_iov_t, tlvs)
 
/* The following event definitions may move to bcmevent.h, but sharing proxd types
 * across needs more invasive changes unrelated to proxd
 */
enum {
   WL_PROXD_EVENT_NONE            = 0,    /**< not an event, reserved */
   WL_PROXD_EVENT_SESSION_CREATE        = 1,
   WL_PROXD_EVENT_SESSION_START        = 2,
   WL_PROXD_EVENT_FTM_REQ            = 3,
   WL_PROXD_EVENT_BURST_START        = 4,
   WL_PROXD_EVENT_BURST_END        = 5,
   WL_PROXD_EVENT_SESSION_END        = 6,
   WL_PROXD_EVENT_SESSION_RESTART        = 7,
   WL_PROXD_EVENT_BURST_RESCHED        = 8,    /**< burst rescheduled-e.g. partial TSF */
   WL_PROXD_EVENT_SESSION_DESTROY        = 9,
   WL_PROXD_EVENT_RANGE_REQ        = 10,
   WL_PROXD_EVENT_FTM_FRAME        = 11,
   WL_PROXD_EVENT_DELAY            = 12,
   WL_PROXD_EVENT_VS_INITIATOR_RPT        = 13,    /**< (target) rx initiator-report */
   WL_PROXD_EVENT_RANGING            = 14,
   WL_PROXD_EVENT_LCI_MEAS_REP        = 15,    /* LCI measurement report */
   WL_PROXD_EVENT_CIVIC_MEAS_REP        = 16,    /* civic measurement report */
   WL_PROXD_EVENT_COLLECT            = 17,
   WL_PROXD_EVENT_START_WAIT        = 18,    /* waiting to start */
   WL_PROXD_EVENT_MF_STATS            = 19,    /* mf stats event */
 
   WL_PROXD_EVENT_MAX
};
typedef int16 wl_proxd_event_type_t;
 
/** proxd event mask - upto 32 events for now */
typedef uint32 wl_proxd_event_mask_t;
 
#define WL_PROXD_EVENT_MASK_ALL 0xfffffffe
#define WL_PROXD_EVENT_MASK_EVENT(_event_type) (1 << (_event_type))
#define WL_PROXD_EVENT_ENABLED(_mask, _event_type) (\
   ((_mask) & WL_PROXD_EVENT_MASK_EVENT(_event_type)) != 0)
 
/** proxd event - applies to proxd, method or session */
typedef struct wl_proxd_event {
   uint16            version;
   uint16            len;
   wl_proxd_event_type_t    type;
   wl_proxd_method_t    method;
   wl_proxd_session_id_t    sid;
   uint8            pad[2];        /* This field is used fragmentation purpose */
   wl_proxd_tlv_t        tlvs[1];    /**< variable */
} wl_proxd_event_t;
 
enum {
   WL_PROXD_RANGING_STATE_NONE = 0,
   WL_PROXD_RANGING_STATE_NOTSTARTED = 1,
   WL_PROXD_RANGING_STATE_INPROGRESS = 2,
   WL_PROXD_RANGING_STATE_DONE = 3
};
typedef int16 wl_proxd_ranging_state_t;
 
/** proxd ranging flags */
enum {
   WL_PROXD_RANGING_FLAG_NONE = 0x0000,  /**< no flags */
   WL_PROXD_RANGING_FLAG_DEL_SESSIONS_ON_STOP = 0x0001,
   WL_PROXD_RANGING_FLAG_ALL = 0xffff
};
typedef uint16 wl_proxd_ranging_flags_t;
 
struct wl_proxd_ranging_info {
   wl_proxd_status_t   status;
   wl_proxd_ranging_state_t state;
   wl_proxd_ranging_flags_t flags;
   uint16    num_sids;
   uint16    num_done;
};
typedef struct wl_proxd_ranging_info wl_proxd_ranging_info_t;
 
#include <packed_section_start.h>
/* Legacy platform i.e. 43342/43430 */
#define WL_PROXD_COLLECT_EVENT_DATA_VERSION_1        1
typedef BWL_PRE_PACKED_STRUCT struct wl_proxd_collect_event_data_v1 {
   uint32                  H_LB[K_TOF_COLLECT_H_SIZE_20MHZ];
   uint32                  H_RX[K_TOF_COLLECT_H_SIZE_20MHZ];
   uint8                   ri_rr[FTM_TPK_LEN];
   wl_proxd_phy_error_t    phy_err_mask;
} BWL_POST_PACKED_STRUCT wl_proxd_collect_event_data_v1_t;
 
/* Secured 2.0 supoorted devices i.e. 4364 */
#define WL_PROXD_COLLECT_EVENT_DATA_VERSION_2        2
typedef BWL_PRE_PACKED_STRUCT struct wl_proxd_collect_event_data_v2 {
   uint32                  H_LB[K_TOF_COLLECT_H_SIZE_20MHZ];
   uint32                  H_RX[K_TOF_COLLECT_H_SIZE_20MHZ];
   uint8                   ri_rr[FTM_TPK_RI_RR_LEN_SECURE_2_0];
   wl_proxd_phy_error_t    phy_err_mask;
} BWL_POST_PACKED_STRUCT wl_proxd_collect_event_data_v2_t;
#include <packed_section_end.h>
 
#define WL_PROXD_COLLECT_EVENT_DATA_VERSION_3        3
typedef struct wl_proxd_collect_event_data_v3 {
   uint16            version;
   uint16            length;
   uint32                  H_LB[K_TOF_COLLECT_H_SIZE_20MHZ];
   uint32                  H_RX[K_TOF_COLLECT_H_SIZE_20MHZ];
   uint8                   ri_rr[FTM_TPK_RI_RR_LEN_SECURE_2_0];
   wl_proxd_phy_error_t    phy_err_mask;
} wl_proxd_collect_event_data_v3_t;
 
#define WL_PROXD_COLLECT_EVENT_DATA_VERSION_4        4
typedef struct wl_proxd_collect_event_data_v4 {
   uint16            version;
   uint16            length;
   uint32                  H_LB[K_TOF_COLLECT_H_SIZE_20MHZ];
   uint32                  H_RX[K_TOF_COLLECT_H_SIZE_20MHZ];
   uint8                   ri_rr[FTM_TPK_RI_RR_LEN_SECURE_2_0_5G];
   wl_proxd_phy_error_t    phy_err_mask;
} wl_proxd_collect_event_data_v4_t;
 
#define WL_PROXD_COLLECT_EVENT_DATA_VERSION_MAX    WL_PROXD_COLLECT_EVENT_DATA_VERSION_4
 
/** Data returned by the bssload_report iovar. This is also the WLC_E_BSS_LOAD event data */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct wl_bssload {
   uint16 sta_count;        /**< station count */
   uint16 aac;            /**< available admission capacity */
   uint8 chan_util;        /**< channel utilization */
} BWL_POST_PACKED_STRUCT wl_bssload_t;
#include <packed_section_end.h>
 
/**
 * Maximum number of configurable BSS Load levels.  The number of BSS Load
 * ranges is always 1 more than the number of configured levels.  eg. if
 * 3 levels of 10, 20, 30 are configured then this defines 4 load ranges:
 * 0-10, 11-20, 21-30, 31-255.  A WLC_E_BSS_LOAD event is generated each time
 * the utilization level crosses into another range, subject to the rate limit.
 */
#define MAX_BSSLOAD_LEVELS 8
#define MAX_BSSLOAD_RANGES (MAX_BSSLOAD_LEVELS + 1)
 
/** BSS Load event notification configuration. */
typedef struct wl_bssload_cfg {
   uint32 rate_limit_msec;    /**< # of events posted to application will be limited to
                * one per specified period (0 to disable rate limit).
                */
   uint8 num_util_levels;    /**< Number of entries in util_levels[] below */
   uint8 util_levels[MAX_BSSLOAD_LEVELS];
               /**< Variable number of BSS Load utilization levels in
                * low to high order.  An event will be posted each time
                * a received beacon's BSS Load IE channel utilization
                * value crosses a level.
                */
   uint8 PAD[3];
} wl_bssload_cfg_t;
 
/** User roam cache support */
#define WL_USER_ROAM_CACHE_VER_1    1u
#define WL_USER_ROAM_CACHE_VER        WL_USER_ROAM_CACHE_VER_1
 
#define WL_USER_ROAM_CACHE_GET        0u    /**< Read back the chanspec[s] */
#define WL_USER_ROAM_CACHE_ADD        1u    /**< Add chanspec[s] */
#define WL_USER_ROAM_CACHE_DEL        2u    /**< Delete chanspec[s] */
#define WL_USER_ROAM_CACHE_CLR        3u    /**< Delete all chanspec[s] */
#define WL_USER_ROAM_CACHE_OVERRIDE    4u    /**< Set to use roam cached chanspec only */
 
typedef struct wl_user_roamcache {
   uint16    version;
   uint16    length;        /**< Total length including version and length */
   uint32    subcmd;        /**< Sub-command for chanspec add/rel etc.. */
   union {
       uint32    val;    /**< Command value when applicable */
       struct {
           uint16    num_ch;    /**< Number of chanspecs in the following array */
           chanspec_t chanspecs[];
       } chlist;
   } u;
} wl_user_roamcache_t;
 
/** Multiple roaming profile suport */
#define WL_MAX_ROAM_PROF_BRACKETS    4
 
#define WL_ROAM_PROF_VER_0    0
#define WL_ROAM_PROF_VER_1    1
#define WL_ROAM_PROF_VER_2    2
#define WL_ROAM_PROF_VER_3    3
 
#define WL_MAX_ROAM_PROF_VER   WL_ROAM_PROF_VER_1
 
#define WL_ROAM_PROF_NONE    (0 << 0)
#define WL_ROAM_PROF_LAZY    (1 << 0)
#define WL_ROAM_PROF_NO_CI    (1 << 1)
#define WL_ROAM_PROF_SUSPEND    (1 << 2)
#define WL_ROAM_PROF_EXTSCAN    (1 << 3)
#define WL_ROAM_PROF_SYNC_DTIM    (1 << 6)
#define WL_ROAM_PROF_DEFAULT    (1 << 7)    /**< backward compatible single default profile */
 
#define WL_FACTOR_TABLE_MAX_LIMIT 5
 
#define WL_CU_2G_ROAM_TRIGGER (-60)
#define WL_CU_5G_ROAM_TRIGGER (-70)
 
#define WL_CU_SCORE_DELTA_DEFAULT 20
 
#define WL_MAX_CHANNEL_USAGE 0x0FF
#define WL_CU_PERCENTAGE_DISABLE 0
#define WL_CU_PERCENTAGE_DEFAULT 70
#define WL_CU_PERCENTAGE_MAX 100
#define WL_CU_CALC_DURATION_DEFAULT 10 /* seconds */
#define WL_CU_CALC_DURATION_MAX 60 /* seconds */
 
#define WL_ESTM_LOW_TRIGGER_DISABLE 0
#define WL_ESTM_LOW_TRIGGER_DEFAULT 5 /* Mbps */
#define WL_ESTM_LOW_TRIGGER_MAX 250  /* Mbps */
#define WL_ESTM_ROAM_DELTA_DEFAULT 10
 
typedef struct wl_roam_prof_v4 {
   uint8    roam_flags;        /**< bit flags */
   int8    roam_trigger;        /**< RSSI trigger level per profile/RSSI bracket */
   int8    rssi_lower;
   int8    roam_delta;
 
   /* if channel_usage if zero, roam_delta is rssi delta required for new AP */
   /* if channel_usage if non-zero, roam_delta is score delta(%) required for new AP */
   int8    rssi_boost_thresh;    /**< Min RSSI to qualify for RSSI boost */
   int8    rssi_boost_delta;    /**< RSSI boost for AP in the other band */
   uint16    nfscan;            /**< number of full scan to start with */
   uint16    fullscan_period;
   uint16    init_scan_period;
   uint16    backoff_multiplier;
   uint16    max_scan_period;
   uint8    channel_usage;
   uint8    cu_avg_calc_dur;
   uint16    estm_low_trigger;    /**< ESTM low throughput roam trigger */
   int8    estm_roam_delta;    /**< ESTM low throughput roam delta */
   int8    pad[3];
   uint16    lp_roamscan_period;
   uint16    max_fullscan_period;
} wl_roam_prof_v4_t;
 
typedef struct wl_roam_prof_v3 {
   uint8    roam_flags;        /**< bit flags */
   int8    roam_trigger;        /**< RSSI trigger level per profile/RSSI bracket */
   int8    rssi_lower;
   int8    roam_delta;
 
   /* if channel_usage if zero, roam_delta is rssi delta required for new AP */
   /* if channel_usage if non-zero, roam_delta is score delta(%) required for new AP */
   int8    rssi_boost_thresh;    /**< Min RSSI to qualify for RSSI boost */
   int8    rssi_boost_delta;    /**< RSSI boost for AP in the other band */
   uint16    nfscan;            /**< number of full scan to start with */
   uint16    fullscan_period;
   uint16    init_scan_period;
   uint16    backoff_multiplier;
   uint16    max_scan_period;
   uint8    channel_usage;
   uint8    cu_avg_calc_dur;
   uint16    estm_low_trigger; /**< ESTM low throughput roam trigger */
   int8    estm_roam_delta; /**< ESTM low throughput roam delta */
   uint8 pad;
} wl_roam_prof_v3_t;
 
typedef struct wl_roam_prof_v2 {
   int8    roam_flags;        /**< bit flags */
   int8    roam_trigger;        /**< RSSI trigger level per profile/RSSI bracket */
   int8    rssi_lower;
   int8    roam_delta;
 
   /* if channel_usage if zero, roam_delta is rssi delta required for new AP */
   /* if channel_usage if non-zero, roam_delta is score delta(%) required for new AP */
   int8    rssi_boost_thresh;    /**< Min RSSI to qualify for RSSI boost */
   int8    rssi_boost_delta;    /**< RSSI boost for AP in the other band */
   uint16    nfscan;            /**< number of full scan to start with */
   uint16    fullscan_period;
   uint16    init_scan_period;
   uint16    backoff_multiplier;
   uint16    max_scan_period;
   uint8    channel_usage;
   uint8    cu_avg_calc_dur;
   uint8    pad[2];
} wl_roam_prof_v2_t;
 
typedef struct wl_roam_prof_v1 {
   int8    roam_flags;        /**< bit flags */
   int8    roam_trigger;        /**< RSSI trigger level per profile/RSSI bracket */
   int8    rssi_lower;
   int8    roam_delta;
 
   /* if channel_usage if zero, roam_delta is rssi delta required for new AP */
   /* if channel_usage if non-zero, roam_delta is score delta(%) required for new AP */
   int8    rssi_boost_thresh;    /**< Min RSSI to qualify for RSSI boost */
   int8    rssi_boost_delta;    /**< RSSI boost for AP in the other band */
   uint16    nfscan;            /**< number of full scan to start with */
   uint16    fullscan_period;
   uint16    init_scan_period;
   uint16    backoff_multiplier;
   uint16    max_scan_period;
} wl_roam_prof_v1_t;
 
typedef struct wl_roam_prof_band_v4 {
   uint32    band;            /**< Must be just one band */
   uint16    ver;            /**< version of this struct */
   uint16    len;            /**< length in bytes of this structure */
   wl_roam_prof_v4_t roam_prof[WL_MAX_ROAM_PROF_BRACKETS];
} wl_roam_prof_band_v4_t;
 
typedef struct wl_roam_prof_band_v3 {
   uint32    band;            /**< Must be just one band */
   uint16    ver;            /**< version of this struct */
   uint16    len;            /**< length in bytes of this structure */
   wl_roam_prof_v3_t roam_prof[WL_MAX_ROAM_PROF_BRACKETS];
} wl_roam_prof_band_v3_t;
 
typedef struct wl_roam_prof_band_v2 {
   uint32    band;            /**< Must be just one band */
   uint16    ver;            /**< version of this struct */
   uint16    len;            /**< length in bytes of this structure */
   wl_roam_prof_v2_t roam_prof[WL_MAX_ROAM_PROF_BRACKETS];
} wl_roam_prof_band_v2_t;
 
typedef struct wl_roam_prof_band_v1 {
   uint32    band;            /**< Must be just one band */
   uint16    ver;            /**< version of this struct */
   uint16    len;            /**< length in bytes of this structure */
   wl_roam_prof_v1_t roam_prof[WL_MAX_ROAM_PROF_BRACKETS];
} wl_roam_prof_band_v1_t;
 
#define BSS_MAXTABLE_SIZE 10
#define WNM_BSS_SELECT_FACTOR_VERSION   1
typedef struct wnm_bss_select_factor_params {
   uint8 low;
   uint8 high;
   uint8 factor;
   uint8 pad;
} wnm_bss_select_factor_params_t;
 
#define WNM_BSS_SELECT_FIXED_SIZE OFFSETOF(wnm_bss_select_factor_cfg_t, params)
typedef struct wnm_bss_select_factor_cfg {
   uint8 version;
   uint8 band;
   uint16 type;
   uint16 pad;
   uint16 count;
   wnm_bss_select_factor_params_t params[1];
} wnm_bss_select_factor_cfg_t;
 
#define WNM_BSS_SELECT_WEIGHT_VERSION   1
typedef struct wnm_bss_select_weight_cfg {
   uint8 version;
   uint8 band;
   uint16 type;
   uint16 weight; /* weightage for each type between 0 to 100 */
} wnm_bss_select_weight_cfg_t;
 
/* For branches before koala .. wbtext is part
 * of wnm need to use below type only
 */
typedef struct wnm_btm_default_score_cfg {
   uint32 default_score; /* default score */
   uint8 band;
} wnm_btm_default_score_cfg_t;
 
/* For branches from koala and above .. wbtext is
 * seperate module..need to use below type only
 */
typedef struct wbtext_btm_default_score_cfg {
   uint32 default_score; /* default score */
   uint8 band;
} wbtext_btm_default_score_cfg_t;
 
#define WNM_BSS_SELECT_TYPE_RSSI   0
#define WNM_BSS_SELECT_TYPE_CU   1
#define WNM_BSS_SELECT_TYPE_ESTM_DL   2
 
#define WNM_BSSLOAD_MONITOR_VERSION   1
typedef struct wnm_bssload_monitor_cfg {
   uint8 version;
   uint8 band;
   uint8 duration; /* duration between 1 to 20sec */
} wnm_bssload_monitor_cfg_t;
 
#define WNM_ROAM_TRIGGER_VERSION   1
typedef struct wnm_roam_trigger_cfg {
   uint8 version;
   uint8 band;
   uint16 type;
   int16 trigger; /* trigger for each type in new roam algorithm */
} wnm_roam_trigger_cfg_t;
 
/* Data structures for Interface Create/Remove  */
 
#define WL_INTERFACE_CREATE_VER_0    0
#define WL_INTERFACE_CREATE_VER_1    1
#define WL_INTERFACE_CREATE_VER_2    2
#define WL_INTERFACE_CREATE_VER_3    3
 
/*
 * The flags filed of the wl_interface_create is designed to be
 * a Bit Mask. As of now only Bit 0 and Bit 1 are used as mentioned below.
 * The rest of the bits can be used, incase we have to provide
 * more information to the dongle
 */
 
/*
 * Bit 0 of flags field is used to inform whether the interface requested to
 * be created is STA or AP.
 * 0 - Create a STA interface
 * 1 - Create an AP interface
 * NOTE: This Bit 0 is applicable for the WL_INTERFACE_CREATE_VER < 2
 */
#define WL_INTERFACE_CREATE_STA    (0 << 0)
#define WL_INTERFACE_CREATE_AP    (1 << 0)
 
/*
 * From revision >= 2 Bit 0 of flags field will not used be for STA or AP interface creation.
 * "iftype" field shall be used for identifying the interface type.
 */
typedef enum wl_interface_type {
   WL_INTERFACE_TYPE_STA = 0,
   WL_INTERFACE_TYPE_AP = 1,
 
#ifdef WLAWDL
   WL_INTERFACE_TYPE_AWDL = 2,
#endif /* WLAWDL */
 
   WL_INTERFACE_TYPE_NAN = 3,
   WL_INTERFACE_TYPE_P2P_GO = 4,
   WL_INTERFACE_TYPE_P2P_GC = 5,
   WL_INTERFACE_TYPE_P2P_DISC = 6,
   WL_INTERFACE_TYPE_IBSS = 7,
   WL_INTERFACE_TYPE_MESH = 8,
   WL_INTERFACE_TYPE_MAX
} wl_interface_type_t;
 
/*
 * Bit 1 of flags field is used to inform whether MAC is present in the
 * data structure or not.
 * 0 - Ignore mac_addr field
 * 1 - Use the mac_addr field
 */
#define WL_INTERFACE_MAC_DONT_USE    (0 << 1)
#define WL_INTERFACE_MAC_USE        (1 << 1)
 
/*
 * Bit 2 of flags field is used to inform whether core or wlc index
 * is present in the data structure or not.
 * 0 - Ignore wlc_index field
 * 1 - Use the wlc_index field
 */
#define WL_INTERFACE_WLC_INDEX_DONT_USE    (0 << 2)
#define WL_INTERFACE_WLC_INDEX_USE    (1 << 2)
 
/*
 * Bit 3 of flags field is used to create interface on the host requested interface index
 * 0 - Ignore if_index field
 * 1 - Use the if_index field
 */
#define WL_INTERFACE_IF_INDEX_USE       (1 << 3)
 
/*
 * Bit 4 of flags field is used to assign BSSID
 * 0 - Ignore bssid field
 * 1 - Use the bssid field
 */
#define WL_INTERFACE_BSSID_INDEX_USE    (1 << 4)
 
typedef struct wl_interface_create_v0 {
   uint16    ver;            /**< version of this struct */
   uint32  flags;            /**< flags that defines the operation */
   struct    ether_addr   mac_addr;    /**< Optional Mac address */
} wl_interface_create_v0_t;
 
typedef struct wl_interface_create {
   uint16  ver;                    /**< version of this struct */
   uint8   pad1[2];                /**< Padding bytes */
   uint32  flags;                  /**< flags that defines the operation */
   struct  ether_addr   mac_addr;  /**< Optional Mac address */
   uint8   pad2[2];                /**< Padding bytes */
   uint32  wlc_index;              /**< Optional wlc index */
} wl_interface_create_v1_t;
 
typedef struct wl_interface_create_v2 {
   uint16  ver;                    /**< version of this struct */
   uint8   pad1[2];                /**< Padding bytes */
   uint32  flags;                  /**< flags that defines the operation */
   struct  ether_addr   mac_addr;  /**< Optional Mac address */
   uint8   iftype;                 /**< Type of interface created */
   uint8   pad2;                   /**< Padding bytes */
   uint32  wlc_index;              /**< Optional wlc index */
} wl_interface_create_v2_t;
 
typedef struct wl_interface_create_v3 {
   uint16    ver;            /**< version of this struct */
   uint16    len;            /**< length of whole structure including variable length */
   uint16    fixed_len;        /**< Fixed length of this structure excluding data[] */
   uint8    iftype;            /**< Type of interface created */
   uint8    wlc_index;        /**< Optional wlc index */
   uint32  flags;            /**< flags that defines the operation */
   struct    ether_addr   mac_addr;    /**< Optional Mac address */
   struct    ether_addr   bssid;    /**< Optional BSSID */
   uint8    if_index;        /**< interface index requested by Host */
   uint8    pad[3];            /**< Padding bytes to ensure data[] is at 32 bit aligned */
   uint8    data[];            /**< Optional application/Module specific data */
} wl_interface_create_v3_t;
 
#define WL_INTERFACE_INFO_VER_0        0
#define WL_INTERFACE_INFO_VER_1        1
#define WL_INTERFACE_INFO_VER_2        2
 
typedef struct wl_interface_info_v0 {
   uint16    ver;            /**< version of this struct */
   struct ether_addr    mac_addr;    /**< MAC address of the interface */
   char    ifname[BCM_MSG_IFNAME_MAX]; /**< name of interface */
   uint8    bsscfgidx;        /**< source bsscfg index */
} wl_interface_info_v0_t;
 
typedef struct wl_interface_info_v1 {
   uint16  ver;                    /**< version of this struct */
   struct ether_addr    mac_addr;  /**< MAC address of the interface */
   char    ifname[BCM_MSG_IFNAME_MAX]; /**< name of interface */
   uint8   bsscfgidx;              /**< source bsscfg index */
   uint8    PAD;
} wl_interface_info_v1_t;
 
typedef struct wl_interface_info_v2 {
   uint16                  ver;                    /**< version of this struct */
   uint16                  length;                 /**< length of the whole structure */
   struct  ether_addr      mac_addr;               /**< MAC address of the interface */
   uint8                   bsscfgidx;              /**< source bsscfg index */
   uint8                   if_index;               /**< Interface index allocated by FW */
   char                    ifname[BCM_MSG_IFNAME_MAX]; /**< name of interface */
} wl_interface_info_v2_t;
 
#define PHY_RXIQEST_AVERAGING_DELAY 10
 
typedef struct wl_iqest_params {
   uint32 rxiq;
   uint8 niter;
   uint8 delay;
   uint8 PAD[2];
} wl_iqest_params_t;
 
typedef struct wl_iqest_sweep_params {
   wl_iqest_params_t params;
   uint8 nchannels;
   uint8 channel[3];    /** variable */
} wl_iqest_sweep_params_t;
 
typedef struct wl_iqest_value {
   uint8 channel;
   uint8 PAD[3];
   uint32 rxiq;
} wl_iqest_value_t;
 
typedef struct wl_iqest_result {
   uint8 nvalues;
   uint8 PAD[3];
   wl_iqest_value_t value[1];
} wl_iqest_result_t;
 
#define WL_PRIO_ROAM_PROF_V1 (1u)
 
typedef struct wl_prio_roam_prof_v1 {
   uint16 version; /* Version info */
   uint16 length; /* byte length of this structure */
   uint8 prio_roam_mode; /* Roam mode RCC/RCC+Full Scan */
   uint8 PAD[3];
} wl_prio_roam_prof_v1_t;
 
typedef enum wl_prio_roam_mode {
   PRIO_ROAM_MODE_OFF = 0, /* Prio_Roam feature disable */
   PRIO_ROAM_MODE_RCC_ONLY = 1, /* Scan RCC list only */
   PRIO_ROAM_MODE_RCC_FULLSCAN = 2, /* Scan RCC list + Full scan */
   PRIO_ROAM_MODE_FULLSCAN_ONLY = 3 /* Full Scan only */
} wl_prio_roam_mode_t;
 
/* BTCX AIBSS (Oxygen) Status */
typedef struct wlc_btc_aibss_info {
   uint32    prev_tsf_l;        // Lower 32 bits of last read of TSF
   uint32    prev_tsf_h;        // Higher 32 bits of last read of TSF
   uint32    last_btinfo;        // Last read of BT info
   uint32    local_btinfo;        // Local BT INFO BitMap
   uint8    bt_out_of_sync_cnt;    // BT not in sync with strobe
   uint8    esco_off_cnt;        // Count incremented when ESCO is off
   uint8    strobe_enabled;        // Set only in AIBSS mode
   uint8    strobe_on;        // strobe to BT is on for Oxygen
   uint8    local_bt_in_sync;    // Sync status of local BT when strobe is on
   uint8    other_bt_in_sync;    // Sync state of BT in other devices in AIBSS
   uint8    local_bt_is_master;    // Local BT is master
   uint8    sco_prot_on;        // eSCO Protection on in local device
   uint8    other_esco_present;    // eSCO status in other devices in AIBSS
   uint8    rx_agg_change;        // Indicates Rx Agg size needs to change
   uint8    rx_agg_modified;    // Rx Agg size modified
   uint8    acl_grant_set;        // ACL grants on for speeding up sync
   uint8    write_ie_err_cnt;    // BTCX Ie write error cnt
   uint8    parse_ie_err_cnt;    // BTCX IE parse error cnt
   uint8    wci2_fail_cnt;        // WCI2 init failure cnt
   uint8    strobe_enable_err_cnt;    // Strobe enable err cnt
   uint8    strobe_init_err_cnt;    // Strobe init err cnt
   uint8    tsf_jump_cnt;        // TSF jump cnt
   uint8    acl_grant_cnt;        // ALC grant cnt
   uint8    pad1;
   uint16    ibss_tsf_shm;        // SHM address of strobe TSF
   uint16    pad2;
} wlc_btc_aibss_info_t;
 
#define WLC_BTC_AIBSS_STATUS_VER    1
#define WLC_BTC_AIBSS_STATUS_LEN    (sizeof(wlc_btc_aibss_status_t) - 2 * (sizeof(uint16)))
 
typedef struct wlc_btc_aibss_status {
   uint16    version;        // Version #
   uint16    len;            // Length of the structure(excluding len & version)
   int32    mode;            // Current value of btc_mode
   uint16    bth_period;             // bt coex period. read from shm.
   uint16    agg_off_bm;        // AGG OFF BM read from SHM
   uint8    bth_active;             // bt active session
   uint8    pad[3];
   wlc_btc_aibss_info_t aibss_info;    // Structure definition above
} wlc_btc_aibss_status_t;
 
typedef enum {
   STATE_NONE = 0,
 
   /* WLAN -> BT */
   W2B_DATA_SET = 21,
   B2W_ACK_SET = 22,
   W2B_DATA_CLEAR = 23,
   B2W_ACK_CLEAR = 24,
 
   /* BT -> WLAN */
   B2W_DATA_SET = 31,
   W2B_ACK_SET = 32,
   B2W_DATA_CLEAR = 33,
   W2B_ACK_CLEAR = 34
} bwte_gci_intstate_t;
 
#define WL_BWTE_STATS_VERSION 1 /* version of bwte_stats_t */
typedef struct {
   uint32 version;
 
   bwte_gci_intstate_t inttobt;
   bwte_gci_intstate_t intfrombt;
 
   uint32 bt2wl_intrcnt; /* bt->wlan interrrupt count */
   uint32 wl2bt_intrcnt; /* wlan->bt interrupt count  */
 
   uint32 wl2bt_dset_cnt;
   uint32 wl2bt_dclear_cnt;
   uint32 wl2bt_aset_cnt;
   uint32 wl2bt_aclear_cnt;
 
   uint32 bt2wl_dset_cnt;
   uint32 bt2wl_dclear_cnt;
   uint32 bt2wl_aset_cnt;
   uint32 bt2wl_aclear_cnt;
 
   uint32 state_error_1;
   uint32 state_error_2;
   uint32 state_error_3;
   uint32 state_error_4;
} bwte_stats_t;
 
#define TBOW_MAX_SSID_LEN        32
#define TBOW_MAX_PASSPHRASE_LEN  63
 
#define WL_TBOW_SETUPINFO_T_VERSION 1 /* version of tbow_setup_netinfo_t */
typedef struct tbow_setup_netinfo {
   uint32 version;
   uint8 opmode;
   uint8 pad;
   uint8 macaddr[ETHER_ADDR_LEN];
   uint32 ssid_len;
   uint8 ssid[TBOW_MAX_SSID_LEN];
   uint8 passphrase_len;
   uint8 passphrase[TBOW_MAX_PASSPHRASE_LEN];
   chanspec_t chanspec;
   uint8 PAD[2];
   uint32 channel;
} tbow_setup_netinfo_t;
 
typedef enum tbow_ho_opmode {
   TBOW_HO_MODE_START_GO = 0,
   TBOW_HO_MODE_START_STA,
   TBOW_HO_MODE_START_GC,
   TBOW_HO_MODE_TEST_GO,
   TBOW_HO_MODE_STOP_GO = 0x10,
   TBOW_HO_MODE_STOP_STA,
   TBOW_HO_MODE_STOP_GC,
   TBOW_HO_MODE_TEARDOWN
} tbow_ho_opmode_t;
 
/* Beacon trim feature statistics */
/* configuration */
#define BCNTRIMST_PER            0    /* Number of beacons to trim (0: disable) */
#define BCNTRIMST_TIMEND        1    /* Number of bytes till TIM IE */
#define BCNTRIMST_TSFLMT        2    /* TSF tolerance value (usecs) */
/* internal use */
#define BCNTRIMST_CUR            3    /* PSM's local beacon trim counter */
#define BCNTRIMST_PREVLEN        4    /* Beacon length excluding the TIM IE */
#define BCNTRIMST_TIMLEN        5    /* TIM IE Length */
#define BCNTRIMST_RSSI            6    /* Partial beacon RSSI */
#define BCNTRIMST_CHAN            7    /* Partial beacon channel */
/* debug stat (off by default) */
#define BCNTRIMST_DUR            8    /* RX duration until beacon trimmed */
#define BCNTRIMST_RXMBSS        9    /* MYBSSID beacon received */
#define BCNTRIMST_CANTRIM        10    /* # beacons which were trimmed */
#define BCNTRIMST_LENCHG        11    /* # beacons not trimmed due to length change */
#define BCNTRIMST_TSFDRF        12    /* # beacons not trimmed due to large TSF delta */
#define BCNTRIMST_NOTIM            13    /* # beacons not trimmed due to TIM missing */
 
#define BCNTRIMST_NUM            14
 
#define WL_BCNTRIM_STATUS_VERSION_1    1
#define WL_BCNTRIM_STATUS_VERSION_2    2    /* current version of
                                            * struct wl_bcntrim_status_v2_t and
                                            * struct wl_bcntrim_status_query_v2_t
                                            * changes in v2: curr_slice_id also include
                                            * beacon offload state
                                            */
 
typedef struct wl_bcntrim_status_query_v1 {
   uint16  version;
   uint16  len;     /* Total length includes fixed fields */
   uint8   reset;   /* reset after reading the stats */
   uint8   pad[3];  /* 4-byte alignment */
} wl_bcntrim_status_query_v1_t;
 
/* bits for curr_slice_id */
#define WL_BCNTRIM_CURR_SLICE_ID_MASK        0x0Fu    /* bits 0-3 for curr_slice_id */
#define WL_BCNTRIM_SC_OFFLOAD_ACTIVE_MASK    0x80u    /* mask for sc beacon offload */
#define WL_BCNTRIM_SC_OFFLOAD_ACTIVE_FLAG    (1u << 7u)    /* MSB of curr_slice_id is used
                                                    * to indicate if the offload is
                                                    * currently active or not
                                                    */
typedef struct wl_bcntrim_status_v1 {
   uint16  version;
   uint16  len;            /* Total length includes fixed fields and variable data[] */
   uint8   curr_slice_id;  /* slice index of the interface */
   uint8   applied_cfg;    /* applied bcntrim N threshold */
   uint8   pad[2];         /* 4-byte alignment */
   uint32  fw_status;      /* Bits representing bcntrim disable reason in FW */
   uint32  total_disable_dur;    /* total duration (msec) bcntrim remains
                                    disabled due to FW disable reasons
                                  */
   uint32  data[];         /* variable length data containing stats */
} wl_bcntrim_status_v1_t;
 
/* v1 and v2 struct format for query and status are identical */
typedef wl_bcntrim_status_v1_t wl_bcntrim_status_v2_t;
typedef wl_bcntrim_status_query_v1_t wl_bcntrim_status_query_v2_t;
 
#define BCNTRIM_STATS_MAX        10    /* Total stats part of the status data[] */
 
/* Bits for FW status */
#define WL_BCNTRIM_DISABLE_HOST        0x1    /* Host disabled bcntrim through bcntrim IOVar */
#define WL_BCNTRIM_DISABLE_PHY_RATE    0x2    /* bcntrim disabled because beacon rx rate is
                                        * higher than phy_rate_thresh
                                        */
#define WL_BCNTRIM_DISABLE_QUIET_IE    0x4    /* bcntrim disable when Quiet IE present */
#define WL_BCNTRIM_DISABLE_QBSSLOAD_IE    0x8    /* bcntrim disable when QBSS Load IE present */
#define WL_BCNTRIM_DISABLE_OPERMODE_IE    0x10    /* bcntrim disable when opermode IE is present */
#define WL_BCNTRIM_DISABLE_CSA_IE    0x20    /* bcntrim dsiable when CSA IE is present */
#define WL_BCNTRIM_DISABLE_SC_OFFLOAD    0x40    /* bcntrim disable on SC */
 
#define BCNTRIM_DISABLE_THRESHOLD_TIME  1000 * 10    /* enable bcntrim after a threshold (10sec)
                            * when disabled due to above mentioned IE's
                            */
#define WL_BCNTRIM_CFG_VERSION_1     1
/* Common IOVAR struct */
typedef struct wl_bcntrim_cfg_v1 {
   uint16  version;
   uint16 len;          /* Total length includes fixed fields and variable data[] */
   uint16 subcmd_id;    /* subcommand id */
   uint16 pad;          /* pad/reserved */
   uint8 data[];        /* subcommand data; could be empty */
} wl_bcntrim_cfg_v1_t;
 
/* subcommands ids */
enum {
   WL_BCNTRIM_CFG_SUBCMD_PHY_RATE_THRESH =       0,   /* PHY rate threshold above
                                                       * which bcntrim is not applied
                                                       */
   WL_BCNTRIM_CFG_SUBCMD_OVERRIDE_DISABLE_MASK = 1,   /* Override bcntrim disable reasons */
   WL_BCNTRIM_CFG_SUBCMD_TSF_DRIFT_LIMIT =       2,   /* TSF drift limit to consider bcntrim */
   WL_BCNTRIM_CFG_SUBCMD_SC_BCNTRIM =            3    /* config bcntrim on SC */
};
 
#define BCNTRIM_MAX_PHY_RATE    48     /* in 500Kbps */
#define BCNTRIM_MAX_TSF_DRIFT   65535  /* in usec */
#define WL_BCNTRIM_OVERRIDE_DISABLE_MASK \
       (WL_BCNTRIM_DISABLE_QUIET_IE | WL_BCNTRIM_DISABLE_QBSSLOAD_IE)
 
/* WL_BCNTRIM_CFG_SUBCMD_PHY_RATE_TRESH */
typedef struct wl_bcntrim_cfg_phy_rate_thresh {
   uint32 rate;      /* beacon rate (in 500kbps units)  */
} wl_bcntrim_cfg_phy_rate_thresh_t;
 
/* WL_BCNTRIM_CFG_SUBCMD_OVERRIDE_DISABLE_MASK */
typedef struct wl_bcntrim_cfg_override_disable_mask {
   uint32  mask;     /* bits representing individual disable reason to override */
} wl_bcntrim_cfg_override_disable_mask_t;
 
/* WL_BCNTRIM_CFG_SUBCMD_TSF_DRIFT_LIMIT */
typedef struct wl_bcntrim_cfg_tsf_drift_limit {
   uint16   drift;   /* tsf drift limit specified in usec */
   uint8    pad[2];  /* 4-byte alignment */
} wl_bcntrim_cfg_tsf_drift_limit_t;
 
/* WL_BCNTRIM_CFG_SUBCMD_SC_BCNTRIM */
typedef struct wl_bcntrim_cfg_sc_bcntrim {
   uint32    sc_config; /* 0 disable or 1 enable sc bcntrim */
} wl_bcntrim_cfg_sc_bcntrim_t;
 
/* --------------  TX Power Cap --------------- */
#define TXPWRCAP_MAX_NUM_CORES 8
#define TXPWRCAP_MAX_NUM_ANTENNAS (TXPWRCAP_MAX_NUM_CORES * 2)
 
#define TXPWRCAP_MAX_NUM_CORES_V3 4
#define TXPWRCAP_MAX_NUM_ANTENNAS_V3 (TXPWRCAP_MAX_NUM_CORES_V3 * 2)
 
#define TXPWRCAP_NUM_SUBBANDS 5
#define TXPWRCAP_MAX_NUM_SUBGRPS 10
 
/* IOVAR txcapconfig enum's */
#define TXPWRCAPCONFIG_WCI2 0u
#define TXPWRCAPCONFIG_HOST 1u
#define TXPWRCAPCONFIG_WCI2_AND_HOST 2u
#define TXPWRCAPCONFIG_NONE 0xFFu
 
/* IOVAR txcapstate enum's */
#define TXPWRCAPSTATE_LOW_CAP  0
#define TXPWRCAPSTATE_HIGH_CAP 1
#define TXPWRCAPSTATE_HOST_LOW_WCI2_LOW_CAP    0
#define TXPWRCAPSTATE_HOST_LOW_WCI2_HIGH_CAP    1
#define TXPWRCAPSTATE_HOST_HIGH_WCI2_LOW_CAP    2
#define TXPWRCAPSTATE_HOST_HIGH_WCI2_HIGH_CAP    3
 
/* IOVAR txcapconfig and txcapstate structure is shared: SET and GET */
#define TXPWRCAPCTL_VERSION 2
#define TXPWRCAPCTL_VERSION_3 3
 
typedef struct wl_txpwrcap_ctl {
   uint8   version;
   uint8   ctl[TXPWRCAP_NUM_SUBBANDS];
} wl_txpwrcap_ctl_t;
 
typedef struct wl_txpwrcap_ctl_v3 {
   uint8   version;
   uint8   ctl[TXPWRCAP_MAX_NUM_SUBGRPS];
} wl_txpwrcap_ctl_v3_t;
 
/* IOVAR txcapdump structure: GET only */
#define TXPWRCAP_DUMP_VERSION 2
typedef struct wl_txpwrcap_dump {
   uint8   version;
   uint8    pad0;
   uint8   current_country[2];
   uint32    current_channel;
   uint8   config[TXPWRCAP_NUM_SUBBANDS];
   uint8   state[TXPWRCAP_NUM_SUBBANDS];
   uint8    high_cap_state_enabled;
   uint8    wci2_cell_status_last;
   uint8   download_present;
   uint8    num_subbands;
   uint8    num_antennas;
   uint8   num_antennas_per_core[TXPWRCAP_MAX_NUM_CORES];
   uint8    num_cc_groups;
   uint8   current_country_cc_group_info_index;
   int8    low_cap[TXPWRCAP_MAX_NUM_ANTENNAS*TXPWRCAP_NUM_SUBBANDS];
   int8    high_cap[TXPWRCAP_MAX_NUM_ANTENNAS*TXPWRCAP_NUM_SUBBANDS];
   uint8    PAD[3];
} wl_txpwrcap_dump_t;
 
typedef struct wl_txpwrcap_dump_v3 {
   uint8   version;
   uint8    pad0;
   uint8   current_country[2];
   uint32    current_channel;
   uint8   config[TXPWRCAP_NUM_SUBBANDS];
   uint8   state[TXPWRCAP_NUM_SUBBANDS];
   uint8    high_cap_state_enabled;
   uint8    wci2_cell_status_last;
   uint8   download_present;
   uint8    num_subbands;
   uint8    num_antennas;
   uint8   num_antennas_per_core[TXPWRCAP_MAX_NUM_CORES];
   uint8    num_cc_groups;
   uint8   current_country_cc_group_info_index;
   uint8    cap_states_per_cc_group;
   int8    host_low_wci2_low_cap[TXPWRCAP_MAX_NUM_ANTENNAS*TXPWRCAP_NUM_SUBBANDS];
   int8    host_low_wci2_high_cap[TXPWRCAP_MAX_NUM_ANTENNAS*TXPWRCAP_NUM_SUBBANDS];
   int8    host_high_wci2_low_cap[TXPWRCAP_MAX_NUM_ANTENNAS*TXPWRCAP_NUM_SUBBANDS];
   int8    host_high_wci2_high_cap[TXPWRCAP_MAX_NUM_ANTENNAS*TXPWRCAP_NUM_SUBBANDS];
   uint8    PAD[2];
} wl_txpwrcap_dump_v3_t;
 
/*
* Capability flag for wl_txpwrcap_tbl_v2_t and wl_txpwrcap_t
* The index into pwrs will be:  0: onbody-cck, 1: onbody-ofdm, 2:offbody-cck, 3:offbody-ofdm
*
* For 5G power in SDB case as well as for non-SDB case, the value of flag will be: CAP_ONOFF_BODY
* The index into pwrs will be:  0: onbody, 1: offbody-ofdm
*/
 
#define CAP_ONOFF_BODY    (0x1)    /* on/off body only */
#define CAP_CCK_OFDM    (0x2)    /* cck/ofdm capability only */
#define CAP_LTE_CELL    (0x4)    /* cell on/off capability; required for iOS builds */
#define CAP_HEAD_BODY    (0x8)    /* head/body capability */
#define CAP_2G_DEPON_5G (0x10)    /* 2G pwr caps depend on other slice 5G subband */
#define CAP_SISO_MIMO    (0x20)    /* Siso/Mimo Separate Power Caps */
#define CAP_ANT_TX    (0x40)    /* Separate Power Caps based on cell ant tx value */
#define CAP_LTE_PQBIT    (0x100u) /* QPBit is enabled */
#define CAP_ONOFF_BODY_CCK_OFDM    (CAP_ONOFF_BODY | CAP_CCK_OFDM)
#define CAP_TXPWR_ALL    (CAP_ONOFF_BODY|CAP_CCK_OFDM|CAP_LTE_CELL|\
   CAP_SISO_MIMO|CAP_HEAD_BODY|CAP_ANT_TX)
 
#define TXHDR_SEC_MAX        5u    /* Deprecated.  Kept till removed in all branches */
#define TXPWRCAP_MAX_STATES    4u
#define TXPWRCAP_MAX_STATES_V3    10u
#define TXPWRCAP_CCKOFDM_ONOFFBODY_MAX_STATES 4u
#define TXPWRCAP_ONOFFBODY_MAX_STATES 2u
#define TXPWRCAP_ONOFFCELL_MAX_STATES 2u
 
#define TXHDR_SEC_NONSDB_MAIN_2G    0
#define TXHDR_SEC_NONSDB_MAIN_5G    1
#define TXHDR_SEC_NONSDB_AUX_2G        2
#define TXHDR_SEC_NONSDB_AUX_5G        3
#define TXHDR_SEC_SDB_MAIN_2G        4
#define TXHDR_SEC_SDB_MAIN_5G        5
#define TXHDR_SEC_SDB_AUX_2G        6
#define TXHDR_SEC_SDB_AUX_5G        7
#define TXHDR_MAX_SECTION        8
 
#define WL_TXPWRCAP_MAX_SLICES    2
#define WL_TXPWRCAPDUMP_VER    4
 
#define WL_TXPWRCAP_VERSION_2 2
#define WL_TXPWRCAP_VERSION_3 3
 
typedef struct wl_txpwrcap {
   uint8   capability;
   uint8    num_cap_states;
   uint8   section; /* Index from above,eg. TXHDR_SEC_NONSDB */
   int8    pwrs[][TXPWRCAP_NUM_SUBBANDS][TXPWRCAP_MAX_NUM_CORES];
} wl_txpwrcap_t;
 
typedef struct {
   uint8   capability;
   uint8    num_cap_states;
   uint8   num_subgrps;
   uint8   section; /* Index from above,eg. TXHDR_SEC_NONSDB */
   int8    pwrs[][TXPWRCAP_MAX_NUM_SUBGRPS][TXPWRCAP_MAX_NUM_ANTENNAS_V3];
} wl_txpwrcap_v2_t;
 
#define TXPWRCAP_DUMP_VERSION_4 4u
#define TXPWRCAP_DUMP_VERSION_5 5u
#define TXPWRCAP_DUMP_VERSION_6 6u
 
typedef struct wl_txpwrcap_dump_v4 {
   uint8        version;
   uint8        num_pwrcap;
   uint8        current_country[2];
   uint32        current_channel;
   uint8        download_present;
   uint8        num_cores;    /* number cores on slice */
   uint8        num_cc_groups;    /* number cc groups */
   uint8        current_country_cc_group_info_index;
   /* first power cap always exist
   * On main,-non-sdb follows by sdb2g and then sdb5g
   * On aux slice - aux2g then aux5g.
   */
   wl_txpwrcap_t   pwrcap; /* first power cap */
} wl_txpwrcap_dump_v4_t;
 
typedef struct wl_txpwrcap_dump_v5 {
   uint8    version;
   uint8    num_pwrcap;
   uint8    current_country[2];
   uint8    current_channel;
   uint8    high_cap_state_enabled;
   uint8    reserved[2];
   uint8    download_present;
   uint8    num_ants;    /* number antenna slice */
   uint8    num_cc_groups;    /* number cc groups */
   uint8    current_country_cc_group_info_index;
   uint8    ant_tx; /* current value of ant_tx */
   uint8    cell_status; /* current value of cell status */
   int8    pwrcap[]; /* variable size power caps (wl_txpwrcap_v2_t) */
} wl_txpwrcap_dump_v5_t;
 
typedef struct wl_txpwrcap_dump_v6 {
   uint8   version;
   uint8   num_pwrcap;
   uint8   current_country[2];
   uint8   current_channel;
   uint8   high_cap_state_enabled;
   uint8   reserved[2];
   uint8   download_present;
   uint8   num_ants;       /* number antenna slice */
   uint8   num_cc_groups;  /* number cc groups */
   uint8   current_country_cc_group_info_index;
   uint8   ant_tx; /* current value of ant_tx */
   uint8   cell_status; /* current value of cell status */
   uint16   capability[TXHDR_MAX_SECTION]; /* capabilities */
   int8    pwrcap[]; /* variable size power caps (wl_txpwrcap_v2_t) */
} wl_txpwrcap_dump_v6_t;
 
#define TXCAPINFO_VERSION_1 1
typedef struct wl_txpwrcap_ccgrp_info {
   uint8   num_cc;
   char    cc_list[1][2]; /* 2 letters for each country. At least one country */
} wl_txpwrcap_ccgrp_info_t;
 
typedef struct {
   uint16  version;
   uint16  length; /* length in bytes */
   uint8   num_ccgrp;
   /* followed by one or more wl_txpwrcap_ccgrp_info_t */
   wl_txpwrcap_ccgrp_info_t   ccgrp_data[1];
} wl_txpwrcap_info_t;
 
typedef struct wl_txpwrcap_tbl {
   uint8 num_antennas_per_core[TXPWRCAP_MAX_NUM_CORES];
   /* Stores values for valid antennas */
   int8 pwrcap_cell_on[TXPWRCAP_MAX_NUM_ANTENNAS]; /* qdBm units */
   int8 pwrcap_cell_off[TXPWRCAP_MAX_NUM_ANTENNAS]; /* qdBm units */
} wl_txpwrcap_tbl_t;
 
typedef struct wl_txpwrcap_tbl_v2 {
   uint8 version;
   uint8 length;        /* size of entire structure, including the pwrs */
   uint8 capability;    /* capability bitmap */
   uint8 num_cores;    /* number of cores i.e. entries in each cap state row */
   /*
   * pwrs array has TXPWRCAP_MAX_STATES rows - one for each cap state.
   * Each row has up to TXPWRCAP_MAX_NUM_CORES entries - one for each core.
   */
   uint8 pwrs[][TXPWRCAP_MAX_NUM_CORES];  /* qdBm units */
} wl_txpwrcap_tbl_v2_t;
 
typedef struct wl_txpwrcap_tbl_v3 {
   uint8 version;
   uint8 length;        /* size of entire structure, including the pwrs */
   uint8 capability;    /* capability bitmap */
   uint8 num_cores;    /* number of cores */
   uint8 num_antennas_per_core[TXPWRCAP_MAX_NUM_CORES_V3];
   /*
   * pwrs array has TXPWRCAP_MAX_STATES rows - one for each cap state.
   * Each row has up to TXPWRCAP_MAX_NUM_ANTENNAS entries - for each antenna.
   * Included in the rows of powers are rows for fail safe.
   */
   int8 pwrs[][TXPWRCAP_MAX_NUM_ANTENNAS_V3];    /* qdBm units */
} wl_txpwrcap_tbl_v3_t;
 
/* dynamic sar iovar subcommand ids */
enum {
   IOV_DYNSAR_MODE        = 1,
   IOV_DYNSAR_PWR_OFF    = 2,
   IOV_DYNSAR_STAT_SUM    = 3,
   IOV_DYNSAR_STAT_DET    = 4,
   IOV_DYNSAR_TS        = 5,
   IOV_DYNSAR_OPT_DUR    = 6,
   IOV_DYNSAR_OPT_TXDC    = 7,
   IOV_DYNSAR_STATUS    = 8,
   IOV_DYNSAR_EVENT    = 9,
   IOV_DYNSAR_VAR        = 10,
   IOV_DYNSAR_SUM_AGG    = 11,
   IOV_DYNSAR_CMD_LAST
};
 
/* when subcommand is IOV_DYNSAR_MODE, the mode can be one of the below */
enum {
   IOV_DYNSAR_MODE_OFF       = 0, /* DSA optimization turned off */
   IOV_DYNSAR_MODE_PWR       = 1, /* DSA Power optimization mode */
   IOV_DYNSAR_MODE_HBR_NOMUTE = 2, /* DSA Hybrid power and nomute optimization mode */
 
   IOV_DYNSAR_MODE_MAX
};
 
#define DYNSAR_CNT_VERSION_V1    1u
#define DYNSAR_CNT_VERSION_V2    2u
#define DYNSAR_STS_OBS_WIN    20u
#define DYNSAR_MAX_ANT        WL_STA_ANT_MAX
#define DYNSAR_MAX_AGG_IDX (DYNSAR_MAX_ANT << 1u) /* max antenna aggregation index */
#define DYNSAR_MAC_NUM        2u
 
/* Error bits */
#define DYNSAR_NO_TXCAP        (1u << 0u)
#define DYNSAR_NO_CLM        (1u << 1u)
#define DYNSAR_TDMTX_DISABLED    (1u << 2u)
#define DYNSAR_VIOLATION    (1u << 3u)
#define DYNSAR_ANT_NUM_MISMATCH    (1u << 4u)
#define DYNSAR_COUNTRY_DISABLED    (1u << 5u)
 
typedef struct wlc_dynsar_sts_mon_ctr_st {
   uint32 tx_dur;        /* in usec */
   uint32 tx_dur_raw;    /* in usec */
   uint32 plim_avg;    /* In uw. plim averaged over mon win. */
   uint32 energy;        /* pavg * dur in mw * ms */
   uint32 qsar;        /* plim * dur in mw * ms */
   uint16 fs;        /* failsafe duration in usec */
   uint8  util_hist;       /* utilization in past observe sec */
   uint8  util_pred;       /* utilization of past (observe - budget) & predicted budget sec */
} wlc_dynsar_sts_mon_ctr_t;
 
typedef struct wlc_dynsar_sts_obs_win {
   uint8 opt;
   uint8 valid;
   uint16 pad;
   uint32 dur;    /* monitor duration in usec */
   uint64 ts;    /* timestamp in usec */
} wlc_dynsar_sts_obs_win_t;
 
typedef struct dynsar_agg_entry {
   uint32 util;
   uint32 util_sqr;
   uint32 mean_util;
   uint32 var;
} dynsar_agg_ent_t;
 
typedef struct dynsar_agg_stat {
   /* variable length */
   uint16 len;    /* length of this structure including data */
   uint16 num_ent; /* number of entries per aggregated slot */
   uint16 num_agg; /* number of aggregated slots */
   uint16 pad;    /* pad */
   uint64 buf[];    /* num_ent entries wlc_dynsar_sts_obs_win_t
           * followed by num_ent entries dynsar_agg_ent_t
           */
} dynsar_agg_stat_t;
 
/* structure holding dynsar per slice counters that interface to iovar */
typedef struct dynsar_cnt_v1 {
   uint16 ver;
   uint16 len;    /* length of this structure */
   uint8  num_ant;    /* num_antennas */
   uint8  win;    /* number of valid entries in the observe window */
   uint8  slice;
   uint8  pad;    /* num_antennas */
   uint64 sync_ts;    /* time of first mon period collection after last sync */
   wlc_dynsar_sts_obs_win_t obs[DYNSAR_STS_OBS_WIN];
   wlc_dynsar_sts_mon_ctr_t mon_ctr[DYNSAR_STS_OBS_WIN][DYNSAR_MAX_ANT];
} dynsar_cnt_v1_t;
 
typedef struct dynsar_shared_ant_stats {
   uint32 tx_dur;        /* tx duration */
   uint8  sar_util;    /* sar utilization */
   uint8  pad[3];        /* pad */
} dynsar_shared_ant_stats_t;
 
typedef struct dynsar_unshared_ant_stats {
   uint32 qsar;    /* mw * ms */
   uint32 energy;    /* mw * ms */
   uint32 tx_dur;    /* tx duration */
} dynsar_unshared_ant_stats_t;
 
typedef struct dynsar_sum_v1 {
   uint16 ver;
   uint16 len;      /* length of this structure */
   uint32 dur;      /* duration in us */
   uint64 ts;       /* time stamp of report in us */
   uint64 sync_ts;  /* time of first mon period collection after last sync */
   uint8  slice;
   uint8  num_ant;
   uint8  opt;
   uint8  sync;
   /* per antenna counters aggregated if shared between radios */
   struct {
       uint32 tx_dur;  /* tx duration */
       uint8 sar_util; /* sar utilization */
       uint8 PAD[3];   /* pad */
   } shared[DYNSAR_MAX_ANT];
 
   /* per antenna counters not aggregated between radios */
   struct {
       uint32 qsar;    /* mw * ms */
       uint32 energy;  /* mw * ms */
   } unshared[DYNSAR_MAX_ANT];
} dynsar_sum_v1_t;
 
typedef struct dynsar_sum_v2 {
   uint16 ver;
   uint16 len;      /* length of this structure */
   uint32 dur;      /* duration in us */
   uint64 ts;       /* time stamp of report in us */
   uint64 sync_ts;  /* time of first mon period collection after last sync */
   uint8  num_ant; /* max number of antennas between 2 slices */
   uint8  opt;
   uint8  sync;
   uint8  max_mac; /* number of slices */
   uint8  num_agg; /* number of aggregated antennas */
   uint8  offset_shared; /* offset from beginning of structure to shared antenna data */
   uint8  offset_unshared; /* offset from beginning of structure to unshared antenna data */
   uint8  pad;
   /* Variable length data sections follow as per above offsets:
   * dynsar_unshared_ant_stats_t [max_mac][num_ant]
   * dynsar_shared_ant_stats_t [num_agg]
   */
} dynsar_sum_v2_t;
 
typedef struct dynsar_status {
   uint16 ver;
   uint16 len;        /* length of this structure */
   uint8  slice;        /* slice number */
   uint8  mode;        /* optimization mode */
   uint8  util_thrhd;    /* utilization threshold */
   uint8  opt_txdc;    /* txdc prediction percentage */
   uint8  opt_dur;        /* optimization prediction duration */
   uint8  event;        /* if wl event is configured */
   uint8  time_sync;    /* if gpio pulse is configured */
   uint8  power_off;    /* power offset in db */
   uint8  num_ant;        /* num antenna */
   uint8  status;        /* status bitmap. e.g. WL_DYNSAR_STS_PWR_OPT.
               * These are same as status field in wl_event
               */
   uint8  error;        /* error bits */
   uint8  gpio_pin;    /* gpio pin */
   /* aggregation index array of num_ant entries */
   uint8  agg[];        /* aggregation indices */
} dynsar_status_t;
 
typedef struct dynsar_var_info {
   uint lim; /* variance limit */
   uint off; /* hysterysis offset applied to variance while optimized */
} dynsar_var_info_t;
 
typedef struct dynsar_status_v2 {
   uint16 ver;
   uint16 len;        /* length of this structure */
   uint8  slice;        /* slice number */
   uint8  mode;        /* optimization mode */
   uint8  util_thrhd;    /* utilization threshold */
   uint8  opt_txdc;    /* txdc prediction percentage */
   uint8  opt_dur;        /* optimization prediction duration */
   uint8  event;        /* if wl event is configured */
   uint8  time_sync;    /* if gpio pulse is configured */
   uint8  power_off;    /* power offset in db */
   uint8  num_ant;        /* num antenna */
   uint8  status;        /* status bitmap. e.g. WL_DYNSAR_STS_PWR_OPT.
               * These are same as status field in wl_event
               */
   uint8  error;        /* error bits */
   uint8  gpio_pin;    /* gpio pin */
   dynsar_var_info_t var;  /* variance information */
   /* aggregation index array of num_ant entries */
   uint8  agg[];        /* aggregation indices */
} dynsar_status_v2_t;
 
typedef struct wl_dynsar_ioc {
   uint16 id;    /* ID of the sub-command */
   uint16 len;    /* total length of all data[] */
   union { /* var len payload */
       uint8 cnt;
       dynsar_cnt_v1_t det;
       dynsar_agg_stat_t agg_stat;
       dynsar_sum_v1_t sum;
       dynsar_sum_v2_t sumv2;
       dynsar_status_t status;
       dynsar_status_v2_t statusv2;
       dynsar_var_info_t var;
   } data;
} wl_dynsar_ioc_t;
 
typedef struct wlc_dynsar_status {
   uint16 ver;
   uint16 len;      /* length of this structure */
} wl_dynsar_status_t;
 
/* ##### Ecounters section ##### */
#define ECOUNTERS_VERSION_1    1
 
/* Input structure for ecounters IOVAR */
typedef struct ecounters_config_request {
   uint16 version;        /* config version */
   uint16 set;        /* Set where data will go. */
   uint16 size;        /* Size of the set. */
   uint16 timeout;        /* timeout in seconds. */
   uint16 num_events;    /* Number of events to report. */
   uint16 ntypes;        /* Number of entries in type array. */
   uint16 type[1];        /* Statistics Types (tags) to retrieve. */
} ecounters_config_request_t;
 
#define ECOUNTERS_EVENTMSGS_VERSION_1        1
#define ECOUNTERS_TRIGGER_CONFIG_VERSION_1    1
 
#define ECOUNTERS_EVENTMSGS_EXT_MASK_OFFSET    \
       OFFSETOF(ecounters_eventmsgs_ext_t, mask[0])
 
#define ECOUNTERS_TRIG_CONFIG_TYPE_OFFSET    \
       OFFSETOF(ecounters_trigger_config_t, type[0])
 
typedef struct ecounters_eventmsgs_ext {
   uint8 version;
   uint8 len;
   uint8 mask[1];
} ecounters_eventmsgs_ext_t;
 
typedef struct ecounters_trigger_config {
   uint16 version;        /* version */
   uint16 set;        /* set where data should go */
   uint16 rsvd;        /* reserved */
   uint16 pad;        /* pad/reserved */
   uint16 ntypes;        /* number of types/tags */
   uint16 type[1];        /* list of types */
} ecounters_trigger_config_t;
 
#define ECOUNTERS_TRIGGER_REASON_VERSION_1    1
typedef enum {
   /* Triggered due to timer based ecounters */
   ECOUNTERS_TRIGGER_REASON_TIMER = 0,
   /* Triggered due to event based configuration */
   ECOUNTERS_TRIGGER_REASON_EVENTS = 1,
   ECOUNTERS_TRIGGER_REASON_D2H_EVENTS = 2,
   ECOUNTERS_TRIGGER_REASON_H2D_EVENTS = 3,
   ECOUNTERS_TRIGGER_REASON_USER_EVENTS = 4,
   ECOUNTERS_TRIGGER_REASON_MAX = 5
} ecounters_trigger_reasons_list_t;
 
typedef struct ecounters_trigger_reason {
   uint16 version;            /* version */
   uint16 trigger_reason;        /* trigger reason */
   uint32 sub_reason_code;        /* sub reason code */
   uint32 trigger_time_now;    /* time in ms  at trigger */
   uint32 host_ref_time;        /* host ref time */
} ecounters_trigger_reason_t;
 
#define WL_LQM_VERSION_1 1
 
/* For wl_lqm_t flags field */
#define WL_LQM_CURRENT_BSS_VALID 0x1
#define WL_LQM_TARGET_BSS_VALID 0x2
 
#define WL_PERIODIC_COMPACT_CNTRS_VER_1 (1)
#define WL_PERIODIC_TXBF_CNTRS_VER_1 (1)
typedef struct {
   uint16 version;
   uint16 pad;
   /* taken from wl_wlc_cnt_t */
   uint32 txfail;
   /* taken from wl_cnt_ge40mcst_v1_t */
   uint32    txallfrm;    /**< total number of frames sent, incl. Data, ACK, RTS, CTS,
                * Control Management (includes retransmissions)
                */
   uint32    txrtsfrm;    /**< number of RTS sent out by the MAC */
   uint32    txctsfrm;    /**< number of CTS sent out by the MAC */
   uint32    txback;        /**< blockack txcnt */
   uint32    txucast;    /**< number of unicast tx expecting response other than cts/cwcts */
   uint32  txnoack;    /**< dot11ACKFailureCount */
   uint32  txframe;    /**< tx data frames */
   uint32  txretrans;    /**< tx mac retransmits */
   uint32  txpspoll;    /**< Number of TX PS-poll */
 
   uint32    rxrsptmout;    /**< number of response timeouts for transmitted frames
                * expecting a response
                */
   uint32    txrtsfail;    /**< number of rts transmission failure that reach retry limit */
   uint32    rxstrt;        /**< number of received frames with a good PLCP */
   uint32  rxbadplcp;    /**< number of parity check of the PLCP header failed */
   uint32  rxcrsglitch;    /**< PHY was able to correlate the preamble but not the header */
   uint32  rxnodelim;    /**< number of no valid delimiter detected by ampdu parser */
   uint32  bphy_badplcp;    /**< number of bad PLCP reception on BPHY rate */
   uint32  bphy_rxcrsglitch;    /**< PHY count of bphy glitches */
   uint32  rxbadfcs;    /**< number of frames for which the CRC check failed in the MAC */
   uint32  rxf0ovfl;    /**< number of receive fifo 0 overflows */
   uint32  rxf1ovfl;    /**< number of receive fifo 0 overflows */
   uint32  rxhlovfl;    /**< number of length / header fifo overflows */
   uint32    rxrtsucast;    /**< number of unicast RTS addressed to the MAC (good FCS) */
   uint32    rxctsucast;    /**< number of unicast CTS addressed to the MAC (good FCS) */
   uint32    rxackucast;    /**< number of ucast ACKS received (good FCS) */
   uint32    rxback;        /**< blockack rxcnt */
   uint32    rxbeaconmbss;    /**< beacons received from member of BSS */
   uint32    rxdtucastmbss;    /**< number of received DATA frames with good FCS and matching RA */
   uint32    rxbeaconobss;    /**< beacons received from other BSS */
   uint32    rxdtucastobss;    /**< number of unicast frames addressed to the MAC from
               * other BSS (WDS FRAME)
               */
   uint32    rxdtocast;    /**< number of received DATA frames (good FCS and no matching RA) */
   uint32    rxrtsocast;    /**< number of received RTS not addressed to the MAC */
   uint32    rxctsocast;    /**< number of received CTS not addressed to the MAC */
   uint32    rxdtmcast;    /**< number of RX Data multicast frames received by the MAC */
   uint32  rxmpdu_mu;    /**< Number of MU MPDUs received */
   uint32  rxtoolate;    /**< receive too late */
   uint32  rxframe;    /**< rx data frames */
   uint32  lqcm_report;    /**<  lqcm metric tx/rx idx */
   uint32    tx_toss_cnt;    /* number of tx packets tossed */
   uint32    rx_toss_cnt;    /* number of rx packets tossed    */
   uint32    last_tx_toss_rsn; /* reason because of which last tx pkt tossed */
   uint32    last_rx_toss_rsn; /* reason because of which last rx pkt tossed */
   uint32    txbcnfrm;    /**< beacons transmitted */
} wl_periodic_compact_cntrs_v1_t;
 
#define WL_PERIODIC_COMPACT_CNTRS_VER_2 (2)
typedef struct {
   uint16 version;
   uint16 pad;
   /* taken from wl_wlc_cnt_t */
   uint32 txfail;
   /* taken from wl_cnt_ge40mcst_v1_t */
   uint32    txallfrm;    /**< total number of frames sent, incl. Data, ACK, RTS, CTS,
                * Control Management (includes retransmissions)
                */
   uint32    txrtsfrm;    /**< number of RTS sent out by the MAC */
   uint32    txctsfrm;    /**< number of CTS sent out by the MAC */
   uint32    txback;        /**< blockack txcnt */
   uint32    txucast;    /**< number of unicast tx expecting response other than cts/cwcts */
   uint32  txnoack;    /**< dot11ACKFailureCount */
   uint32  txframe;    /**< tx data frames */
   uint32  txretrans;    /**< tx mac retransmits */
   uint32  txpspoll;    /**< Number of TX PS-poll */
 
   uint32    rxrsptmout;    /**< number of response timeouts for transmitted frames
                * expecting a response
                */
   uint32    txrtsfail;    /**< number of rts transmission failure that reach retry limit */
   uint32    rxstrt;        /**< number of received frames with a good PLCP */
   uint32  rxbadplcp;    /**< number of parity check of the PLCP header failed */
   uint32  rxcrsglitch;    /**< PHY was able to correlate the preamble but not the header */
   uint32  rxnodelim;    /**< number of no valid delimiter detected by ampdu parser */
   uint32  bphy_badplcp;    /**< number of bad PLCP reception on BPHY rate */
   uint32  bphy_rxcrsglitch;    /**< PHY count of bphy glitches */
   uint32  rxbadfcs;    /**< number of frames for which the CRC check failed in the MAC */
   uint32  rxf0ovfl;    /**< number of receive fifo 0 overflows */
   uint32  rxf1ovfl;    /**< number of receive fifo 0 overflows */
   uint32  rxhlovfl;    /**< number of length / header fifo overflows */
   uint32    rxrtsucast;    /**< number of unicast RTS addressed to the MAC (good FCS) */
   uint32    rxctsucast;    /**< number of unicast CTS addressed to the MAC (good FCS) */
   uint32    rxackucast;    /**< number of ucast ACKS received (good FCS) */
   uint32    rxback;        /**< blockack rxcnt */
   uint32    rxbeaconmbss;    /**< beacons received from member of BSS */
   uint32    rxdtucastmbss;    /**< number of received DATA frames with good FCS and matching RA */
   uint32    rxbeaconobss;    /**< beacons received from other BSS */
   uint32    rxdtucastobss;    /**< number of unicast frames addressed to the MAC from
               * other BSS (WDS FRAME)
               */
   uint32    rxdtocast;    /**< number of received DATA frames (good FCS and no matching RA) */
   uint32    rxrtsocast;    /**< number of received RTS not addressed to the MAC */
   uint32    rxctsocast;    /**< number of received CTS not addressed to the MAC */
   uint32    rxdtmcast;    /**< number of RX Data multicast frames received by the MAC */
   uint32  rxmpdu_mu;    /**< Number of MU MPDUs received */
   uint32  rxtoolate;    /**< receive too late */
   uint32  rxframe;    /**< rx data frames */
   uint32  lqcm_report;    /**<  lqcm metric tx/rx idx */
   uint32    tx_toss_cnt;    /* number of tx packets tossed */
   uint32    rx_toss_cnt;    /* number of rx packets tossed    */
   uint32    last_tx_toss_rsn; /* reason because of which last tx pkt tossed */
   uint32    last_rx_toss_rsn; /* reason because of which last rx pkt tossed */
   uint32    txbcnfrm;    /**< beacons transmitted */
   uint32    rxretry;    /* Number of rx packets received after retry */
   uint32    rxdup;        /* Number of dump packet. Indicates whether peer is receiving ack */
   uint32    chswitch_cnt;    /* Number of channel switches */
   uint32 pm_dur;        /* Total sleep time in PM, msecs */
} wl_periodic_compact_cntrs_v2_t;
 
#define WL_PERIODIC_COMPACT_CNTRS_VER_3 (3)
typedef struct {
   uint16 version;
   uint16 pad;
   /* taken from wl_wlc_cnt_t */
   uint32 txfail;
   /* taken from wl_cnt_ge40mcst_v1_t */
   uint32    txallfrm;    /**< total number of frames sent, incl. Data, ACK, RTS, CTS,
                * Control Management (includes retransmissions)
                */
   uint32    txrtsfrm;    /**< number of RTS sent out by the MAC */
   uint32    txctsfrm;    /**< number of CTS sent out by the MAC */
   uint32    txback;        /**< blockack txcnt */
   uint32    txucast;    /**< number of unicast tx expecting response other than cts/cwcts */
   uint32  txnoack;    /**< dot11ACKFailureCount */
   uint32  txframe;    /**< tx data frames */
   uint32  txretrans;    /**< tx mac retransmits */
   uint32  txpspoll;    /**< Number of TX PS-poll */
 
   uint32    rxrsptmout;    /**< number of response timeouts for transmitted frames
                * expecting a response
                */
   uint32    txrtsfail;    /**< number of rts transmission failure that reach retry limit */
   uint32    rxstrt;        /**< number of received frames with a good PLCP */
   uint32  rxbadplcp;    /**< number of parity check of the PLCP header failed */
   uint32  rxcrsglitch;    /**< PHY was able to correlate the preamble but not the header */
   uint32  rxnodelim;    /**< number of no valid delimiter detected by ampdu parser */
   uint32  bphy_badplcp;    /**< number of bad PLCP reception on BPHY rate */
   uint32  bphy_rxcrsglitch;    /**< PHY count of bphy glitches */
   uint32  rxbadfcs;    /**< number of frames for which the CRC check failed in the MAC */
   uint32  rxf0ovfl;    /**< number of receive fifo 0 overflows */
   uint32  rxf1ovfl;    /**< number of receive fifo 0 overflows */
   uint32  rxhlovfl;    /**< number of length / header fifo overflows */
   uint32    rxrtsucast;    /**< number of unicast RTS addressed to the MAC (good FCS) */
   uint32    rxctsucast;    /**< number of unicast CTS addressed to the MAC (good FCS) */
   uint32    rxackucast;    /**< number of ucast ACKS received (good FCS) */
   uint32    rxback;        /**< blockack rxcnt */
   uint32    rxbeaconmbss;    /**< beacons received from member of BSS */
   uint32    rxdtucastmbss;    /**< number of received DATA frames with good FCS and matching RA */
   uint32    rxbeaconobss;    /**< beacons received from other BSS */
   uint32    rxdtucastobss;    /**< number of unicast frames addressed to the MAC from
               * other BSS (WDS FRAME)
               */
   uint32    rxdtocast;    /**< number of received DATA frames (good FCS and no matching RA) */
   uint32    rxrtsocast;    /**< number of received RTS not addressed to the MAC */
   uint32    rxctsocast;    /**< number of received CTS not addressed to the MAC */
   uint32    rxdtmcast;    /**< number of RX Data multicast frames received by the MAC */
   uint32  rxmpdu_mu;    /**< Number of MU MPDUs received */
   uint32  rxtoolate;    /**< receive too late */
   uint32  rxframe;    /**< rx data frames */
   uint32  lqcm_report;    /**<  lqcm metric tx/rx idx */
   uint32    tx_toss_cnt;    /* number of tx packets tossed */
   uint32    rx_toss_cnt;    /* number of rx packets tossed    */
   uint32    last_tx_toss_rsn; /* reason because of which last tx pkt tossed */
   uint32    last_rx_toss_rsn; /* reason because of which last rx pkt tossed */
   uint32    txbcnfrm;    /**< beacons transmitted */
   uint32    rxretry;    /* Number of rx packets received after retry */
   uint32    rxdup;        /* Number of dump packet. Indicates whether peer is receiving ack */
   uint32    chswitch_cnt;    /* Number of channel switches */
   uint32 pm_dur;        /* Total sleep time in PM, msecs */
   uint32 rxholes;        /* Count of missed packets from peer */
} wl_periodic_compact_cntrs_v3_t;
 
#define WL_PERIODIC_COMPACT_CNTRS_VER_4 (4)
typedef struct {
   uint16 version;
   uint16 pad;
   /* taken from wl_wlc_cnt_t */
   uint32 txfail;
   /* taken from wl_cnt_ge40mcst_v1_t */
   uint32    txallfrm;    /**< total number of frames sent, incl. Data, ACK, RTS, CTS,
                * Control Management (includes retransmissions)
                */
   uint32    txrtsfrm;    /**< number of RTS sent out by the MAC */
   uint32    txctsfrm;    /**< number of CTS sent out by the MAC */
   uint32    txback;        /**< blockack txcnt */
   uint32    txucast;    /**< number of unicast tx expecting response other than cts/cwcts */
   uint32  txnoack;    /**< dot11ACKFailureCount */
   uint32  txframe;    /**< tx data frames */
   uint32  txretrans;    /**< tx mac retransmits */
   uint32  txpspoll;    /**< Number of TX PS-poll */
 
   uint32    rxrsptmout;    /**< number of response timeouts for transmitted frames
                * expecting a response
                */
   uint32    txrtsfail;    /**< number of rts transmission failure that reach retry limit */
   uint32    rxstrt;        /**< number of received frames with a good PLCP */
   uint32  rxbadplcp;    /**< number of parity check of the PLCP header failed */
   uint32  rxcrsglitch;    /**< PHY was able to correlate the preamble but not the header */
   uint32  rxnodelim;    /**< number of no valid delimiter detected by ampdu parser */
   uint32  bphy_badplcp;    /**< number of bad PLCP reception on BPHY rate */
   uint32  bphy_rxcrsglitch;    /**< PHY count of bphy glitches */
   uint32  rxbadfcs;    /**< number of frames for which the CRC check failed in the MAC */
   uint32  rxf0ovfl;    /**< number of receive fifo 0 overflows */
   uint32  rxf1ovfl;    /**< number of receive fifo 0 overflows */
   uint32  rxhlovfl;    /**< number of length / header fifo overflows */
   uint32    rxrtsucast;    /**< number of unicast RTS addressed to the MAC (good FCS) */
   uint32    rxctsucast;    /**< number of unicast CTS addressed to the MAC (good FCS) */
   uint32    rxackucast;    /**< number of ucast ACKS received (good FCS) */
   uint32    rxback;        /**< blockack rxcnt */
   uint32    rxbeaconmbss;    /**< beacons received from member of BSS */
   uint32    rxdtucastmbss;    /**< number of received DATA frames with good FCS and matching RA */
   uint32    rxbeaconobss;    /**< beacons received from other BSS */
   uint32    rxdtucastobss;    /**< number of unicast frames addressed to the MAC from
               * other BSS (WDS FRAME)
               */
   uint32    rxdtocast;    /**< number of received DATA frames (good FCS and no matching RA) */
   uint32    rxrtsocast;    /**< number of received RTS not addressed to the MAC */
   uint32    rxctsocast;    /**< number of received CTS not addressed to the MAC */
   uint32    rxdtmcast;    /**< number of RX Data multicast frames received by the MAC */
   uint32  rxmpdu_mu;    /**< Number of MU MPDUs received */
   uint32  rxtoolate;    /**< receive too late */
   uint32  rxframe;    /**< rx data frames */
   uint32  lqcm_report;    /**<  lqcm metric tx/rx idx */
   uint32    tx_toss_cnt;    /* number of tx packets tossed */
   uint32    rx_toss_cnt;    /* number of rx packets tossed    */
   uint32    last_tx_toss_rsn; /* reason because of which last tx pkt tossed */
   uint32    last_rx_toss_rsn; /* reason because of which last rx pkt tossed */
   uint32    txbcnfrm;    /**< beacons transmitted */
   uint32    rxretry;    /* Number of rx packets received after retry */
   uint32    rxdup;        /* Number of dump packet. Indicates whether peer is receiving ack */
   uint32    chswitch_cnt;    /* Number of channel switches */
   uint32    pm_dur;        /* Total sleep time in PM, msecs */
   uint32    rxholes;    /* Count of missed packets from peer */
 
   uint32    rxundec;    /* Decrypt failures */
   uint32    rxundec_mcst;    /* Decrypt failures multicast */
   uint16    replay;        /* replay failures */
   uint16    replay_mcst;    /* ICV failures */
 
   uint32    pktfilter_discard;    /* Filtered packtets by pkt filter */
   uint32    pktfilter_forward;    /* Forwared packets by pkt filter */
   uint32    mac_rxfilter;    /* Pkts filtered due to class/auth state mismatch */
 
} wl_periodic_compact_cntrs_v4_t;
 
#define WL_PERIODIC_COMPACT_HE_CNTRS_VER_1 (1)
typedef struct {
   uint16 version;
   uint16 len;
   uint32 he_rxtrig_rand;
   uint32 he_colormiss_cnt;
   uint32 he_txmtid_back;
   uint32 he_rxmtid_back;
   uint32 he_rxmsta_back;
   uint32 he_rxtrig_basic;
   uint32 he_rxtrig_murts;
   uint32 he_rxtrig_bsrp;
   uint32 he_rxdlmu;
   uint32 he_physu_rx;
   uint32 he_txtbppdu;
} wl_compact_he_cnt_wlc_v1_t;
 
#define WL_PERIODIC_COMPACT_HE_CNTRS_VER_2 (2)
typedef struct {
   uint16 version;
   uint16 len;
   uint32 he_rxtrig_myaid;
   uint32 he_rxtrig_rand;
   uint32 he_colormiss_cnt;
   uint32 he_txmampdu;
   uint32 he_txmtid_back;
   uint32 he_rxmtid_back;
   uint32 he_rxmsta_back;
   uint32 he_txfrag;
   uint32 he_rxdefrag;
   uint32 he_txtrig;
   uint32 he_rxtrig_basic;
   uint32 he_rxtrig_murts;
   uint32 he_rxtrig_bsrp;
   uint32 he_rxhemuppdu_cnt;
   uint32 he_physu_rx;
   uint32 he_phyru_rx;
   uint32 he_txtbppdu;
   uint32 he_null_tbppdu;
   uint32 he_rxhesuppdu_cnt;
   uint32 he_rxhesureppdu_cnt;
   uint32 he_null_zero_agg;
   uint32 he_null_bsrp_rsp;
   uint32 he_null_fifo_empty;
} wl_compact_he_cnt_wlc_v2_t;
 
/* for future versions of this data structure, can consider wl_txbf_ecounters_t
 * which contains the full list of txbf dump counters
 */
typedef struct {
   uint16    version;
   uint16    coreup;
   uint32  txndpa;
   uint32    txndp;
   uint32    rxsf;
   uint32    txbfm;
   uint32    rxndpa_u;
   uint32    rxndpa_m;
   uint32    bferpt;
   uint32    rxbfpoll;
   uint32    txsf;
} wl_periodic_txbf_cntrs_v1_t;
 
typedef struct {
   struct ether_addr BSSID;
   chanspec_t chanspec;
   int32 rssi;
   int32 snr;
} wl_rx_signal_metric_t;
 
typedef struct {
   uint8 version;
   uint8 flags;
   uint16 pad;
   int32 noise_level; /* current noise level */
   wl_rx_signal_metric_t current_bss;
   wl_rx_signal_metric_t target_bss;
} wl_lqm_t;
 
#define WL_PERIODIC_IF_STATE_VER_1 (1)
typedef struct wl_if_state_compact {
   uint8 version;
   uint8 assoc_state;
   uint8 antenna_count;        /**< number of valid antenna rssi */
   int8 noise_level;        /**< noise right after tx (in dBm) */
   int8 snr;            /* current noise level */
   int8 rssi_sum;            /**< summed rssi across all antennas */
   uint16 pad16;
   int8 rssi_ant[WL_RSSI_ANT_MAX]; /**< rssi per antenna */
   struct ether_addr BSSID;
   chanspec_t chanspec;
} wl_if_state_compact_t;
 
#define WL_EVENT_STATISTICS_VER_1 (1)
/* Event based statistics ecounters */
typedef struct {
   uint16 version;
   uint16 pad;
   struct ether_addr   BSSID;            /* BSSID of the BSS */
   uint32 txdeauthivalclass;
} wl_event_based_statistics_v1_t;
 
#define WL_EVENT_STATISTICS_VER_2 (2)
/* Event based statistics ecounters */
typedef struct {
   uint16 version;
   uint16 pad;
   struct ether_addr   BSSID;        /* BSSID of the BSS */
   uint32 txdeauthivalclass;
   /* addition for v2 */
   int32 timestamp;                        /* last deauth time */
   struct ether_addr last_deauth;          /* wrong deauth MAC */
   uint16 misdeauth;                       /* wrong deauth count every 1sec */
   int16 cur_rssi;                         /* current bss rssi */
   int16 deauth_rssi;                      /* deauth pkt rssi */
} wl_event_based_statistics_v2_t;
 
#define WL_EVENT_STATISTICS_VER_3 (3)
/* Event based statistics ecounters */
typedef struct {
   uint16 version;
   uint16 pad;
   struct ether_addr   BSSID;            /* BSSID of the BSS */
   uint16 PAD;
   uint32 txdeauthivalclass;
   /* addition for v2 */
   int32 timestamp;                        /* last deauth time */
   struct ether_addr last_deauth;          /* wrong deauth MAC */
   uint16 misdeauth;                       /* wrong deauth count every 1sec */
   int16 cur_rssi;                         /* current bss rssi */
   int16 deauth_rssi;                      /* deauth pkt rssi */
   /* addition for v3 (roam statistics) */
   uint32 initial_assoc_time;
   uint32 prev_roam_time;
   uint32 last_roam_event_type;
   uint32 last_roam_event_status;
   uint32 last_roam_event_reason;
   uint16 roam_success_cnt;
   uint16 roam_fail_cnt;
   uint16 roam_attempt_cnt;
   uint16 max_roam_target_cnt;
   uint16 min_roam_target_cnt;
   uint16 max_cached_ch_cnt;
   uint16 min_cached_ch_cnt;
   uint16 partial_roam_scan_cnt;
   uint16 full_roam_scan_cnt;
   uint16 most_roam_reason;
   uint16 most_roam_reason_cnt;
} wl_event_based_statistics_v3_t;
 
#define WL_EVENT_STATISTICS_VER_4 (4u)
/* Event based statistics ecounters */
typedef struct {
   uint16 version;
   uint16 pad;
   struct ether_addr   BSSID;            /* BSSID of the BSS */
   uint16 PAD;
   uint32 txdeauthivalclass;
   /* addition for v2 */
   int32 timestamp;                        /* last deauth time */
   struct ether_addr last_deauth;          /* wrong deauth MAC */
   uint16 misdeauth;                       /* wrong deauth count every 1sec */
   int16 cur_rssi;                         /* current bss rssi */
   int16 deauth_rssi;                      /* deauth pkt rssi */
} wl_event_based_statistics_v4_t;
 
/* ##### SC/ Sc offload/ WBUS related ecounters */
 
#define WL_SC_PERIODIC_COMPACT_CNTRS_VER_1 (1)
typedef struct {
   uint16    version;
   uint16    pad;
   uint32    rxstrt;        /**< number of received frames with a good PLCP */
   uint32  rxbadplcp;    /**< number of parity check of the PLCP header failed */
   uint32  rxcrsglitch;    /**< PHY was able to correlate the preamble but not the header */
   uint32  rxnodelim;    /**< number of no valid delimiter detected by ampdu parser */
   uint32  bphy_badplcp;    /**< number of bad PLCP reception on BPHY rate */
   uint32  bphy_rxcrsglitch;    /**< PHY count of bphy glitches */
   uint32  rxbadfcs;    /**< number of frames for which the CRC check failed in the MAC */
   uint16    rxrtsucast;    /**< number of unicast RTS addressed to the MAC (good FCS) */
   uint16  rxf0ovfl;    /**< number of receive fifo 0 overflows */
   uint16  rxf1ovfl;    /**< number of receive fifo 0 overflows */
   uint16  rxhlovfl;    /**< number of length / header fifo overflows */
   uint16    rxbeaconmbss;    /**< beacons received from member of BSS */
   uint16    rxdtucastmbss;    /**< number of received DATA frames with good FCS and matching RA */
   uint16    rxbeaconobss;    /**< beacons received from other BSS */
   uint16    rxdtmcast;    /**< number of RX Data multicast frames received by the MAC */
   uint16  rxtoolate;    /**< receive too late */
   uint16    chswitch_cnt;    /* Number of channel switches */
   uint32    pm_dur;        /* Total sleep time in PM, msecs */
   uint16    hibernate_cnt;    /* Number of times sc went to hibernate */
   uint16    awake_cnt;    /* Number of times sc awake is called */
   uint16    sc_up_cnt;    /* Number of times sc up/down happened */
   uint16    sc_down_cnt;    /* Number of times sc down happened */
} wl_sc_periodic_compact_cntrs_v1_t;
 
#define WL_WBUS_PERIODIC_CNTRS_VER_1 (1)
typedef struct {
   uint16 version;
   uint16 pad;
   uint16 num_register;        /* Number of registrations */
   uint16 num_deregister;        /* Number of deregistrations */
   uint8 num_pending;        /* Number of pending non-bt */
   uint8 num_active;        /* Number of active non-bt */
   uint8 num_bt;            /* Number of bt users */
   uint8 pad1;
   uint16 num_rej;            /* Number of reject */
   uint16 num_rej_bt;        /* Number of rejects for bt */
   uint16 num_accept_attempt;    /* Numbber of accept attempt */
   uint16 num_accept_ok;        /* Number of accept ok */
} wl_wbus_periodic_cntrs_v1_t;
 
#define WL_STA_OFLD_CNTRS_VER_1 (1)
typedef struct {
   uint16    version;
   uint16    pad;
 
   uint16    sc_ofld_enter_cnt;
   uint16    sc_ofld_exit_cnt;
   uint16    sc_ofld_wbus_reject_cnt;
   uint16    sc_ofld_wbus_cb_fail_cnt;
   uint16    sc_ofld_missed_bcn_cnt;
   uint8    sc_ofld_last_exit_reason;
   uint8    sc_ofld_last_enter_fail_reason;
} wl_sta_ofld_cntrs_v1_t;
 
/* ##### Ecounters v2 section ##### */
 
#define ECOUNTERS_VERSION_2    2
 
/* Enumeration of various ecounters request types. This namespace is different from
 * global reportable stats namespace.
*/
enum {
   WL_ECOUNTERS_XTLV_REPORT_REQ = 1
};
 
/* Input structure for ecounters IOVAR */
typedef struct ecounters_config_request_v2 {
   uint16 version;        /* config version */
   uint16 len;        /* Length of this struct including variable len */
   uint16 logset;        /* Set where data will go. */
   uint16 reporting_period;    /* reporting_period */
   uint16 num_reports;    /* Number of timer expirations to report on */
   uint8 pad[2];        /* Reserved for future use */
   uint8 ecounters_xtlvs[];    /* Statistics Types (tags) to retrieve. */
} ecounters_config_request_v2_t;
 
#define ECOUNTERS_STATS_TYPES_FLAG_SLICE    0x1
#define ECOUNTERS_STATS_TYPES_FLAG_IFACE    0x2
#define ECOUNTERS_STATS_TYPES_FLAG_GLOBAL    0x4
#define ECOUNTERS_STATS_TYPES_DEFAULT        0x8
 
/* Slice mask bits */
#define ECOUNTERS_STATS_TYPES_SLICE_MASK_SLICE0        0x1u
#define ECOUNTERS_STATS_TYPES_SLICE_MASK_SLICE1        0x2u
#define ECOUNTERS_STATS_TYPES_SLICE_MASK_SLICE_SC    0x4u
 
typedef struct ecounters_stats_types_report_req {
   /* flags: bit0 = slice, bit1 = iface, bit2 = global,
    * rest reserved
    */
   uint16 flags;
   uint16 if_index;    /* host interface index */
   uint16 slice_mask;    /* bit0 = slice0, bit1=slice1, rest reserved */
   uint8 pad[2];    /* padding */
   uint8 stats_types_req[]; /* XTLVs of requested types */
} ecounters_stats_types_report_req_t;
 
/* ##### Ecounters_Eventmsgs v2 section ##### */
 
#define ECOUNTERS_EVENTMSGS_VERSION_2        2
 
typedef struct event_ecounters_config_request_v2 {
   uint16 version;    /* config version */
   uint16 len;    /* Length of this struct including variable len */
   uint16 logset;    /* Set where data will go. */
   uint16 event_id;    /* Event id for which this config is meant for */
   uint8 flags;    /* Config flags */
   uint8 pad[3];    /* Reserved for future use */
   uint8 ecounters_xtlvs[];    /* Statistics Types (tags) to retrieve. */
} event_ecounters_config_request_v2_t;
 
#define EVENT_ECOUNTERS_FLAGS_ADD    (1 << 0) /* Add configuration for the event_id if set */
#define EVENT_ECOUNTERS_FLAGS_DEL    (1 << 1) /* Delete configuration for event_id if set */
#define EVENT_ECOUNTERS_FLAGS_ANYIF    (1 << 2) /* Interface filtering disable / off bit */
#define EVENT_ECOUNTERS_FLAGS_BE    (1 << 3) /* If cleared report stats of
                           * one event log buffer
                           */
#define EVENT_ECOUNTERS_FLAGS_DEL_ALL    (1 << 4) /* Delete all the configurations of
                           * event ecounters if set
                           */
 
#define EVENT_ECOUNTERS_FLAGS_BUS    (1 << 5) /* Add configuration for the bus events */
#define EVENT_ECOUNTERS_FLAGS_BUS_H2D    (1 << 6) /* Add configuration for the bus direction
                         * 0 - D2H and 1 - H2D
                         */
 
#define EVENT_ECOUNTERS_FLAGS_DELAYED_FLUSH    (1 << 7) /* Flush only when half of the total size
                          * of blocks gets filled. This is to avoid
                          * many interrupts to host.
                          */
#define EVENT_ECOUNTERS_FLAGS_USER    (1 << 6) /* Add configuration for user defined events
                       * Reuse the same flag as H2D
                       */
 
/* Ecounters suspend resume */
#define ECOUNTERS_SUSPEND_VERSION_V1    1
/* To be used in populating suspend_mask and suspend_bitmap */
#define ECOUNTERS_SUSPEND_TIMER (1 << ECOUNTERS_TRIGGER_REASON_TIMER)
#define ECOUNTERS_SUSPEND_EVENTS (1 << ECOUNTERS_TRIGGER_REASON_EVENTS)
 
typedef struct ecounters_suspend {
   uint16 version;
   uint16 len;
   uint32 suspend_bitmap; /* type of ecounter reporting to be suspended */
   uint32 suspend_mask; /* type of ecounter reporting to be suspended */
} ecounters_suspend_t;
 
/* -------------- dynamic BTCOEX --------------- */
#define DCTL_TROWS    2            /**< currently practical number of rows  */
#define DCTL_TROWS_MAX    4            /**<  2 extra rows RFU */
/* DYNCTL profile flags */
#define DCTL_FLAGS_DISABLED    0        /**< default value: all features disabled */
#define DCTL_FLAGS_DYNCTL    (1 << 0)    /**<  1 - enabled, 0 - legacy only */
#define DCTL_FLAGS_DESENSE    (1 << 1)    /**< auto desense is enabled */
#define DCTL_FLAGS_MSWITCH    (1 << 2)    /**< mode switching is enabled */
#define DCTL_FLAGS_PWRCTRL    (1 << 3)    /**< Tx power control is enabled */
/* for now AGG on/off is handled separately  */
#define DCTL_FLAGS_TX_AGG_OFF    (1 << 4)    /**< TBD: allow TX agg Off */
#define DCTL_FLAGS_RX_AGG_OFF    (1 << 5)    /**< TBD: allow RX agg Off */
/* used for dry run testing only */
#define DCTL_FLAGS_DRYRUN    (1 << 7)    /**< Enables dynctl dry run mode  */
#define IS_DYNCTL_ON(prof)    ((prof->flags & DCTL_FLAGS_DYNCTL) != 0)
#define IS_DESENSE_ON(prof)    ((prof->flags & DCTL_FLAGS_DESENSE) != 0)
#define IS_MSWITCH_ON(prof)    ((prof->flags & DCTL_FLAGS_MSWITCH) != 0)
#define IS_PWRCTRL_ON(prof)    ((prof->flags & DCTL_FLAGS_PWRCTRL) != 0)
/* desense level currently in use */
#define DESENSE_OFF    0
#define DFLT_DESENSE_MID    12
#define DFLT_DESENSE_HIGH    2
 
/**
 * dynctl data points(a set of btpwr & wlrssi thresholds)
 * for mode & desense switching
 */
typedef struct btc_thr_data {
   int8    mode;    /**< used by desense sw */
   int8    bt_pwr;    /**< BT tx power threshold */
   int8    bt_rssi;    /**< BT rssi threshold */
   /* wl rssi range when mode or desense change may be needed */
   int8    wl_rssi_high;
   int8    wl_rssi_low;
} btc_thr_data_t;
 
/* dynctl. profile data structure  */
#define DCTL_PROFILE_VER 0x01
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct  dctl_prof {
   uint8 version;  /**< dynctl profile version */
   /* dynctl profile flags bit:0 - dynctl On, bit:1 dsns On, bit:2 mode sw On, */
   uint8 flags;  /**< bit[6:3] reserved, bit7 - Dryrun (sim) - On */
   /**  wl desense levels to apply */
   uint8    dflt_dsns_level;
   uint8    low_dsns_level;
   uint8    mid_dsns_level;
   uint8    high_dsns_level;
   /** mode switching hysteresis in dBm */
   int8    msw_btrssi_hyster;
   /** default btcoex mode */
   uint8    default_btc_mode;
   /** num of active rows in mode switching table */
   uint8    msw_rows;
   /** num of rows in desense table */
   uint8    dsns_rows;
   /** dynctl mode switching data table  */
   btc_thr_data_t msw_data[DCTL_TROWS_MAX];
   /** dynctl desense switching data table */
   btc_thr_data_t dsns_data[DCTL_TROWS_MAX];
} BWL_POST_PACKED_STRUCT dctl_prof_t;
#include <packed_section_end.h>
 
/**  dynctl status info */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct  dynctl_status {
   uint8 sim_on;    /**< true if simulation is On */
   uint16    bt_pwr_shm; /**< BT per/task power as read from ucode  */
   int8    bt_pwr;        /**< BT pwr extracted & converted to dBm */
   int8    bt_rssi;    /**< BT rssi in dBm */
   int8    wl_rssi;    /**< last wl rssi reading used by btcoex */
   uint8    dsns_level; /**< current desense level */
   uint8    btc_mode;   /**< current btcoex mode */
   /* add more status items if needed,  pad to 4 BB if needed */
} BWL_POST_PACKED_STRUCT dynctl_status_t;
#include <packed_section_end.h>
 
/**  dynctl simulation (dryrun data) */
#include <packed_section_start.h>
typedef BWL_PRE_PACKED_STRUCT struct  dynctl_sim {
   uint8 sim_on;    /**< simulation mode on/off */
   int8 btpwr;        /**< simulated BT power in dBm */
   int8 btrssi;    /**< simulated BT rssi in dBm */
   int8 wlrssi;    /**< simulated WL rssi in dBm */
} BWL_POST_PACKED_STRUCT dynctl_sim_t;
/* no default structure packing */
#include <packed_section_end.h>
 
/** PTK key maintained per SCB */
#define RSN_TEMP_ENCR_KEY_LEN 16
typedef struct wpa_ptk {
   uint8 kck[RSN_KCK_LENGTH]; /**< EAPOL-Key Key Confirmation Key (KCK) */
   uint8 kek[RSN_KEK_LENGTH]; /**< EAPOL-Key Key Encryption Key (KEK) */
   uint8 tk1[RSN_TEMP_ENCR_KEY_LEN]; /**< Temporal Key 1 (TK1) */
   uint8 tk2[RSN_TEMP_ENCR_KEY_LEN]; /**< Temporal Key 2 (TK2) */
} wpa_ptk_t;
 
/** GTK key maintained per SCB */
typedef struct wpa_gtk {
   uint32 idx;
   uint32 key_len;
   uint8  key[DOT11_MAX_KEY_SIZE];
} wpa_gtk_t;
 
/** FBT Auth Response Data structure */
typedef struct wlc_fbt_auth_resp {
   uint8 macaddr[ETHER_ADDR_LEN]; /**< station mac address */
   uint8 pad[2];
   uint8 pmk_r1_name[WPA2_PMKID_LEN];
   wpa_ptk_t ptk; /**< pairwise key */
   wpa_gtk_t gtk; /**< group key */
   uint32 ie_len;
   uint8 status;  /**< Status of parsing FBT authentication
                   Request in application
                   */
   uint8 ies[1]; /**< IEs contains MDIE, RSNIE,
                   FBTIE (ANonce, SNonce,R0KH-ID, R1KH-ID)
                   */
} wlc_fbt_auth_resp_t;
 
/** FBT Action Response frame */
typedef struct wlc_fbt_action_resp {
   uint16 version; /**< structure version */
   uint16 length; /**< length of structure */
   uint8 macaddr[ETHER_ADDR_LEN]; /**< station mac address */
   uint8 data_len;  /**< len of ie from Category */
   uint8 data[1]; /**< data contains category, action, sta address, target ap,
                       status code,fbt response frame body
                       */
} wlc_fbt_action_resp_t;
 
#define MACDBG_PMAC_ADDR_INPUT_MAXNUM 16
#define MACDBG_PMAC_OBJ_TYPE_LEN 8
 
typedef struct _wl_macdbg_pmac_param_t {
   char type[MACDBG_PMAC_OBJ_TYPE_LEN];
   uint8 step;
   uint8 w_en;
   uint16 num;
   uint32 bitmap;
   uint8 addr_raw;
   uint8 addr_num;
   uint16 addr[MACDBG_PMAC_ADDR_INPUT_MAXNUM];
   uint8 pad0[2];
   uint32 w_val;
} wl_macdbg_pmac_param_t;
 
/** IOVAR 'svmp_sampcol' parameter. Used to set and read SVMP_SAMPLE_COLLECT's setting */
typedef struct wl_svmp_sampcol_param {
   uint32 version;           /* version */
   uint8  enable;
   uint8  trigger_mode;      /* SVMP_SAMPCOL_TRIGGER */
   uint8  trigger_mode_s[2]; /* SVMP_SAMPCOL_PKTPROC */
   uint8  data_samplerate;   /* SVMP_SAMPCOL_SAMPLERATE */
   uint8  data_sel_phy1;     /* SVMP_SAMPCOL_PHY1MUX */
   uint8  data_sel_rx1;      /* SVMP_SAMPCOL_RX1MUX without iqCompOut */
   uint8  data_sel_dualcap;  /* SVMP_SAMPCOL_RX1MUX */
   uint8  pack_mode;         /* SVMP_SAMPCOL_PACK */
   uint8  pack_order;
   uint8  pack_cfix_fmt;
   uint8  pack_1core_sel;
   uint16 waitcnt;
   uint16 caplen;
   uint32 buff_addr_start;   /* in word-size (2-bytes) */
   uint32 buff_addr_end;     /* note: Tcl in byte-size, HW in vector-size (8-bytes) */
   uint8  int2vasip;
   uint8  PAD;
   uint16 status;
} wl_svmp_sampcol_t;
 
#define WL_SVMP_SAMPCOL_PARAMS_VERSION    1
 
enum {
   SVMP_SAMPCOL_TRIGGER_PKTPROC_TRANSITION = 0,
   SVMP_SAMPCOL_TRIGGER_FORCE_IMMEDIATE,
   SVMP_SAMPCOL_TRIGGER_RADAR_DET
};
 
enum {
   SVMP_SAMPCOL_PHY1MUX_GPIOOUT = 0,
   SVMP_SAMPCOL_PHY1MUX_FFT,
   SVMP_SAMPCOL_PHY1MUX_DBGHX,
   SVMP_SAMPCOL_PHY1MUX_RX1MUX
};
 
enum {
   SVMP_SAMPCOL_RX1MUX_FARROWOUT = 4,
   SVMP_SAMPCOL_RX1MUX_IQCOMPOUT,
   SVMP_SAMPCOL_RX1MUX_DCFILTEROUT,
   SVMP_SAMPCOL_RX1MUX_RXFILTEROUT,
   SVMP_SAMPCOL_RX1MUX_ACIFILTEROUT
};
 
enum {
   SVMP_SAMPCOL_SAMPLERATE_1XBW = 0,
   SVMP_SAMPCOL_SAMPLERATE_2XBW
};
 
enum {
   SVMP_SAMPCOL_PACK_DUALCAP = 0,
   SVMP_SAMPCOL_PACK_4CORE,
   SVMP_SAMPCOL_PACK_2CORE,
   SVMP_SAMPCOL_PACK_1CORE
};
 
enum {
   SVMP_SAMPCOL_PKTPROC_RESET = 0,
   SVMP_SAMPCOL_PKTPROC_CARRIER_SEARCH,
   SVMP_SAMPCOL_PKTPROC_WAIT_FOR_NB_PWR,
   SVMP_SAMPCOL_PKTPROC_WAIT_FOR_W1_PWR,
   SVMP_SAMPCOL_PKTPROC_WAIT_FOR_W2_PWR,
   SVMP_SAMPCOL_PKTPROC_OFDM_PHY,
   SVMP_SAMPCOL_PKTPROC_TIMING_SEARCH,
   SVMP_SAMPCOL_PKTPROC_CHAN_EST_1,
   SVMP_SAMPCOL_PKTPROC_LEG_SIG_DEC,
   SVMP_SAMPCOL_PKTPROC_SIG_DECODE_1,
   SVMP_SAMPCOL_PKTPROC_SIG_DECODE_2,
   SVMP_SAMPCOL_PKTPROC_HT_AGC,
   SVMP_SAMPCOL_PKTPROC_CHAN_EST_2,
   SVMP_SAMPCOL_PKTPROC_PAY_DECODE,
   SVMP_SAMPCOL_PKTPROC_DSSS_CCK_PHY,
   SVMP_SAMPCOL_PKTPROC_WAIT_ENERGY_DROP,
   SVMP_SAMPCOL_PKTPROC_WAIT_NCLKS,
   SVMP_SAMPCOL_PKTPROC_PAY_DEC_EXT,
   SVMP_SAMPCOL_PKTPROC_SIG_FAIL_DELAY,
   SVMP_SAMPCOL_PKTPROC_RIFS_SEARCH,
   SVMP_SAMPCOL_PKTPROC_BOARD_SWITCH_DIV_SEARCH,
   SVMP_SAMPCOL_PKTPROC_DSSS_CCK_BOARD_SWITCH_DIV_SEARCH,
   SVMP_SAMPCOL_PKTPROC_CHAN_EST_3,
   SVMP_SAMPCOL_PKTPROC_CHAN_EST_4,
   SVMP_SAMPCOL_PKTPROC_FINE_TIMING_SEARCH,
   SVMP_SAMPCOL_PKTPROC_SET_CLIP_GAIN,
   SVMP_SAMPCOL_PKTPROC_NAP,
   SVMP_SAMPCOL_PKTPROC_VHT_SIGA_DEC,
   SVMP_SAMPCOL_PKTPROC_VHT_SIGB_DEC,
   SVMP_SAMPCOL_PKTPROC_PKT_ABORT,
   SVMP_SAMPCOL_PKTPROC_DCCAL
};
 
/** IOVAR 'svmp_mem' parameter. Used to read/clear svmp memory */
typedef struct svmp_mem {
   uint32 addr;    /**< offset to read svmp memory from vasip base address */
   uint16 len;    /**< length in count of uint16's */
   uint16 val;    /**< set the range of addr/len with a value */
} svmp_mem_t;
 
/** IOVAR 'mu_rate' parameter. read/set mu rate for upto four users */
#define MU_RATE_CFG_VERSION    1
typedef struct mu_rate {
   uint16    version;    /**< version of the structure as defined by MU_RATE_CFG_VERSION */
   uint16    length;        /**< length of entire structure */
   uint8    auto_rate;    /**< enable/disable auto rate */
   uint8    PAD;
   uint16    rate_user[4];    /**< rate per each of four users, set to -1 for no change */
} mu_rate_t;
 
/** IOVAR 'mu_group' parameter. Used to set and read MU group recommendation setting */
#define WL_MU_GROUP_AUTO_COMMAND      -1
#define WL_MU_GROUP_PARAMS_VERSION     3
#define WL_MU_GROUP_METHOD_NAMELEN    64
#define WL_MU_GROUP_NGROUP_MAX        15
#define WL_MU_GROUP_NUSER_MAX          4
#define WL_MU_GROUP_METHOD_MIN         0
#define WL_MU_GROUP_NUMBER_AUTO_MIN    1
#define WL_MU_GROUP_NUMBER_AUTO_MAX   15
#define WL_MU_GROUP_NUMBER_FORCED_MAX  8
#define WL_MU_GROUP_METHOD_OLD         0
#define WL_MU_GROUP_MODE_AUTO          0
#define WL_MU_GROUP_MODE_FORCED        1
#define WL_MU_GROUP_FORCED_1GROUP      1
#define WL_MU_GROUP_ENTRY_EMPTY       -1
typedef struct mu_group {
   uint32 version;          /* version */
   int16  forced;           /* forced group recommendation */
   int16  forced_group_mcs; /* forced group with mcs */
   int16  forced_group_num; /* forced group number */
   int16  group_option[WL_MU_GROUP_NGROUP_MAX][WL_MU_GROUP_NUSER_MAX];
                            /* set mode for forced grouping and read mode for auto grouping */
   int16  group_GID[WL_MU_GROUP_NGROUP_MAX];
   int16  group_method;     /* methof for VASIP group recommendation */
   int16  group_number;     /* requested number for VASIP group recommendation */
   int16  auto_group_num;   /* exact number from VASIP group recommendation */
   int8   group_method_name[WL_MU_GROUP_METHOD_NAMELEN];
   uint8  PAD[2];
} mu_group_t;
 
typedef struct mupkteng_sta {
   struct ether_addr ea;
   uint8  PAD[2];
   int32 nrxchain;
   int32 idx;
} mupkteng_sta_t;
 
typedef struct mupkteng_client {
   int32 rspec;
   int32 idx;
   int32 flen;
   int32 nframes;
} mupkteng_client_t;
 
typedef struct mupkteng_tx {
   mupkteng_client_t client[8];
   int32 nclients;
   int32 ntx;
} mupkteng_tx_t;
 
/*
 * MU Packet engine interface.
 * The following two definitions will go into
 * wlioctl_defs.h
 * when wl utility changes are merged to EAGLE TOB & Trunk
 */
 
#define WL_MUPKTENG_PER_TX_START        0x10
#define WL_MUPKTENG_PER_TX_STOP                0x20
 
/** IOVAR 'mu_policy' parameter. Used to configure MU admission control policies */
#define WL_MU_POLICY_PARAMS_VERSION     1
#define WL_MU_POLICY_SCHED_DEFAULT    60
#define WL_MU_POLICY_DISABLED        0
#define WL_MU_POLICY_ENABLED        1
#define WL_MU_POLICY_NRX_MIN        1
#define WL_MU_POLICY_NRX_MAX        2
typedef struct mu_policy {
   uint16 version;
   uint16 length;
   uint32 sched_timer;
   uint32 pfmon;
   uint32 pfmon_gpos;
   uint32 samebw;
   uint32 nrx;
   uint32 max_muclients;
} mu_policy_t;
 
#define WL_NAN_BAND_STR_SIZE 5       /* sizeof ("auto") */
 
/** Definitions of different NAN Bands */
/* do not change the order */
enum {
       NAN_BAND_B = 0,
       NAN_BAND_A,
       NAN_BAND_AUTO,
       NAN_BAND_INVALID = 0xFF
};
 
/* ifdef WL11ULB */
/* ULB Mode configured via "ulb_mode" IOVAR */
enum {
   ULB_MODE_DISABLED = 0,
   ULB_MODE_STD_ALONE_MODE = 1,    /* Standalone ULB Mode */
   ULB_MODE_DYN_MODE = 2,      /* Dynamic ULB Mode */
   /* Add all other enums before this */
   MAX_SUPP_ULB_MODES
};
 
/* ULB BWs configured via "ulb_bw" IOVAR during Standalone Mode Only.
 * Values of this enumeration are also used to specify 'Current Operational Bandwidth'
 * and 'Primary Operational Bandwidth' sub-fields in 'ULB Operations' field (used in
 * 'ULB Operations' Attribute or 'ULB Mode Switch' Attribute)
 */
typedef enum {
   ULB_BW_DISABLED = 0,
   ULB_BW_10MHZ    = 1,    /* Standalone ULB BW in 10 MHz BW */
   ULB_BW_5MHZ = 2,    /* Standalone ULB BW in 5 MHz BW */
   ULB_BW_2P5MHZ   = 3,    /* Standalone ULB BW in 2.5 MHz BW */
   /* Add all other enums before this */
   MAX_SUPP_ULB_BW
} ulb_bw_type_t;
/* endif WL11ULB */
 
#define WL_MESH_IOCTL_VERSION     1
#define MESH_IOC_BUFSZ            512 /* sufficient ioc buff size for mesh */
 
/* container for mesh ioctls & events */
typedef struct wl_mesh_ioc {
   uint16  version;        /* interface command or event version */
   uint16  id;             /* mesh ioctl cmd  ID  */
   uint16  len;            /* total length of all tlv records in data[]  */
   uint16  pad;            /* pad to be 32 bit aligment */
   uint8   data[];       /* var len payload of bcm_xtlv_t type */
} wl_mesh_ioc_t;
 
enum wl_mesh_cmds {
   WL_MESH_CMD_ENABLE = 1,
   WL_MESH_CMD_JOIN = 2,
   WL_MESH_CMD_PEER_STATUS = 3,
   WL_MESH_CMD_ADD_ROUTE = 4,
   WL_MESH_CMD_DEL_ROUTE = 5,
   WL_MESH_CMD_ADD_FILTER = 6,
   WL_MESH_CMD_ENAB_AL_METRIC = 7,
   WL_MESH_CMD_START_AUTOPEER = 8
};
 
enum wl_mesh_cmd_xtlv_id {
   WL_MESH_XTLV_ENABLE = 1,
   WL_MESH_XTLV_JOIN = 2,
   WL_MESH_XTLV_STATUS = 3,
   WL_MESH_XTLV_ADD_ROUTE = 4,
   WL_MESH_XTLV_DEL_ROUTE = 5,
   WL_MESH_XTLV_ADD_FILTER = 6,
   WL_MESH_XTLV_ENAB_AIRLINK = 7,
   WL_MESH_XTLV_START_AUTOPEER = 8
};
/* endif WLMESH */
 
/* Fast BSS Transition parameter configuration */
#define FBT_PARAM_CURRENT_VERSION 0
 
typedef struct _wl_fbt_params {
   uint16    version;        /* version of the structure
                   * as defined by FBT_PARAM_CURRENT_VERSION
                   */
   uint16    length;            /* length of the entire structure */
 
   uint16 param_type;        /* type of parameter defined below */
   uint16 param_len;        /* length of the param_value */
   uint8 param_value[1];        /* variable length */
} wl_fbt_params_t;
 
#define WL_FBT_PARAM_TYPE_RSNIE            0
#define WL_FBT_PARAM_TYPE_FTIE            0x1
#define WL_FBT_PARAM_TYPE_SNONCE        0x2
#define WL_FBT_PARAM_TYPE_MDE            0x3
#define WL_FBT_PARAM_TYPE_PMK_R0_NAME        0x4
#define WL_FBT_PARAM_TYPE_R0_KHID        0x5
#define WL_FBT_PARAM_TYPE_R1_KHID        0x6
#define WL_FBT_PARAM_TYPE_FIRST_INVALID        0x7
 
/* Assoc Mgr commands for fine control of assoc */
#define WL_ASSOC_MGR_CURRENT_VERSION  0x0
 
typedef struct {
   uint16    version;        /* version of the structure as
                    * defined by WL_ASSOC_MGR_CURRENT_VERSION
                    */
   uint16    length;            /* length of the entire structure */
 
   uint16 cmd;
   uint16 params;
} wl_assoc_mgr_cmd_t;
 
enum wl_sae_auth_xtlv_id {
   WL_SAE_AUTH_XTLV_CONTAINER    = 0xa1,
   WL_SAE_AUTH_XTLV_BSSID        = 0xa2,
   WL_SAE_AUTH_XTLV_CYCLIC_GROUP    = 0xa3,
   WL_SAE_AUTH_XTLV_SCALAR        = 0xa4,
   WL_SAE_AUTH_XTLV_ELEMENTS    = 0xa5,
   WL_SAE_AUTH_XTLV_ANTI_CLOGGING  = 0xa6,
   WL_SAE_AUTH_XTLV_SEND_CONFIRM    = 0xa7,
   WL_SAE_AUTH_XTLV_CONFIRM    = 0xa8,
   WL_SAE_AUTH_XTLV_STATUS        = 0xa9,
   WL_SAE_AUTH_XTLV_LAST        = 0xac
};
 
#define WL_ASSOC_MGR_CMD_PAUSE_ON_EVT        0 /* have assoc pause on certain events */
#define WL_ASSOC_MGR_CMD_ABORT_ASSOC        1
#define WL_ASSOC_MGR_CMD_SET_SAE_FRAME        2
#define WL_ASSOC_MGR_CMD_SEND_AUTH        3
 
#define WL_ASSOC_MGR_PARAMS_EVENT_NONE            0 /* use this to resume as well as clear */
#define WL_ASSOC_MGR_PARAMS_PAUSE_EVENT_AUTH_RESP    1
 
#define WL_WINVER_STRUCT_VER_1 (1)
 
typedef struct wl_winver {
 
   /* Version and length of this structure. Length includes all fields in wl_winver_t */
   uint16 struct_version;
   uint16 struct_length;
 
   /* Windows operating system version info (Microsoft provided) */
   struct {
       uint32 major_ver;
       uint32 minor_ver;
       uint32 build;
   } os_runtime;
 
   /* NDIS runtime version (Microsoft provided) */
   struct {
       uint16 major_ver;
       uint16 minor_ver;
   } ndis_runtime;
 
   /* NDIS Driver version (Broadcom provided) */
   struct {
       uint16 major_ver;
       uint16 minor_ver;
   } ndis_driver;
 
   /* WDI Upper Edge (UE) Driver version (Microsoft provided) */
   struct {
       uint8 major_ver;
       uint8 minor_ver;
       uint8 suffix;
   } wdi_ue;
 
   /* WDI Lower Edge (LE) Driver version (Broadcom provided) */
   struct {
       uint8 major_ver;
       uint8 minor_ver;
       uint8 suffix;
   } wdi_le;
   uint8 PAD[2];
} wl_winver_t;
 
/* defined(WLRCC) || defined(ROAM_CHANNEL_CACHE) */
#define MAX_ROAM_CHANNEL      20
typedef struct {
   int32 n;
   chanspec_t channels[MAX_ROAM_CHANNEL];
} wl_roam_channel_list_t;
/* endif RCC || ROAM_CHANNEL_CACHE */
 
/* values for IOV_MFP arg */
enum {
   WL_MFP_NONE = 0,
   WL_MFP_CAPABLE,
   WL_MFP_REQUIRED
};
 
typedef enum {
   CHANSW_UNKNOWN = 0,    /* channel switch due to unknown reason */
   CHANSW_SCAN = 1,    /* channel switch due to scan */
   CHANSW_PHYCAL = 2,    /* channel switch due to phy calibration */
   CHANSW_INIT = 3,    /* channel set at WLC up time */
   CHANSW_ASSOC = 4,    /* channel switch due to association */
   CHANSW_ROAM = 5,    /* channel switch due to roam */
   CHANSW_MCHAN = 6,    /* channel switch triggered by mchan module */
   CHANSW_IOVAR = 7,    /* channel switch due to IOVAR */
   CHANSW_CSA_DFS = 8,    /* channel switch due to chan switch  announcement from AP */
   CHANSW_APCS = 9,    /* Channel switch from AP channel select module */
 
#ifdef WLAWDL
   CHANSW_AWDL = 10,    /* channel switch due to AWDL */
#endif /* WLAWDL */
 
   CHANSW_FBT = 11,    /* Channel switch from FBT module for action frame response */
   CHANSW_UPDBW = 12,    /* channel switch at update bandwidth */
   CHANSW_ULB = 13,    /* channel switch at ULB */
   CHANSW_LAST = 14    /* last channel switch reason */
} chansw_reason_t;
 
/*
 * WOWL unassociated mode power svae pattern.
 */
typedef struct wowl_radio_duty_cycle {
   uint16 wake_interval;
   uint16  sleep_interval;
} wowl_radio_duty_cycle_t;
 
typedef struct nd_ra_ol_limits {
   uint16 version;         /* version of the iovar buffer */
   uint16 type;            /* type of data provided */
   uint16 length;          /* length of the entire structure */
   uint16 pad1;            /* pad union to 4 byte boundary */
   union {
       struct {
           uint16 min_time;         /* seconds, min time for RA offload hold */
           uint16 lifetime_percent;
           /* percent, lifetime percentage for offload hold time */
       } lifetime_relative;
       struct {
           uint16 hold_time;        /* seconds, RA offload hold time */
           uint16 pad2;             /* unused */
       } fixed;
   } limits;
} nd_ra_ol_limits_t;
 
#define ND_RA_OL_LIMITS_VER 1
 
/* nd_ra_ol_limits sub-types */
#define ND_RA_OL_LIMITS_REL_TYPE   0     /* relative, percent of RA lifetime */
#define ND_RA_OL_LIMITS_FIXED_TYPE 1     /* fixed time */
 
/* buffer lengths for the different nd_ra_ol_limits types */
#define ND_RA_OL_LIMITS_REL_TYPE_LEN   12
#define ND_RA_OL_LIMITS_FIXED_TYPE_LEN  10
 
/*
 * Temperature Throttling control mode
 */
typedef struct wl_temp_control {
   uint8 enable;
   uint8 PAD;
   uint16 control_bit;
} wl_temp_control_t;
 
/* SensorHub Interworking mode */
 
#define SHUB_CONTROL_VERSION    1
#define SHUB_CONTROL_LEN    12
 
typedef struct {
   uint16  verison;
   uint16  length;
   uint16  cmd;
   uint16  op_mode;
   uint16  interval;
   uint16  enable;
} shub_control_t;
 
/* WLC_MAJOR_VER <= 5 */
/* Data structures for non-TLV format */
 
/* Data structures for rsdb caps */
/*
 * The flags field of the rsdb_caps_response is designed to be
 * a Bit Mask. As of now only Bit 0 is used as mentioned below.
 */
 
/* Bit-0 in flags is used to indicate if the cores can operate synchronously
* i.e either as 2x2 MIMO or 2(1x1 SISO). This is true only for 4349 variants
* 0 - device can operate only in rsdb mode (eg: 4364)
* 1 - device can operate in both rsdb and mimo (eg : 4359 variants)
*/
 
#define WL_RSDB_CAPS_VER 2
#define SYNCHRONOUS_OPERATION_TRUE    (1 << 0)
#define WL_RSDB_CAPS_FIXED_LEN  OFFSETOF(rsdb_caps_response_t, num_chains)
 
typedef struct rsdb_caps_response {
   uint8 ver;        /* Version */
   uint8 len;        /* length of this structure excluding ver and len */
   uint8 rsdb;        /* TRUE for rsdb chip */
   uint8 num_of_cores;    /* no of d11 cores */
   uint16 flags;        /* Flags to indicate various capabilities */
   uint8 num_chains[1];    /* Tx/Rx chains for each core */
} rsdb_caps_response_t;
 
/* Data structures for rsdb bands */
 
#define WL_RSDB_BANDS_VER       2
#define WL_RSDB_BANDS_FIXED_LEN  OFFSETOF(rsdb_bands_t, band)
 
typedef struct rsdb_bands
{
   uint8 ver;
   uint8 len;
   uint16 num_cores;    /* num of D11 cores */
   int16 band[1];        /* The band operating on each of the d11 cores */
} rsdb_bands_t;
 
/* rsdb config */
 
#define WL_RSDB_CONFIG_VER 3
#define ALLOW_SIB_PARALLEL_SCAN    (1 << 0)
#define MAX_BANDS 2
 
#define WL_RSDB_CONFIG_LEN sizeof(rsdb_config_t)
 
typedef uint8 rsdb_opmode_t;
typedef uint32 rsdb_flags_t;
 
typedef enum rsdb_modes {
   WLC_SDB_MODE_NOSDB_MAIN = 1, /* 2X2 or MIMO mode (applicable only for 4355) */
   WLC_SDB_MODE_NOSDB_AUX = 2,
   WLC_SDB_MODE_SDB_MAIN = 3, /* This is RSDB mode(default) applicable only for 4364 */
   WLC_SDB_MODE_SDB_AUX = 4,
   WLC_SDB_MODE_SDB_AUTO = 5, /* Same as WLC_RSDB_MODE_RSDB(1+1) mode above */
} rsdb_modes_t;
 
typedef struct rsdb_config {
   uint8 ver;
   uint8 len;
   uint16 reserved;
   rsdb_opmode_t non_infra_mode;
   rsdb_opmode_t infra_mode[MAX_BANDS];
   rsdb_flags_t flags[MAX_BANDS];
   rsdb_opmode_t current_mode;   /* Valid only in GET, returns the current mode */
   uint8  pad[3];
} rsdb_config_t;
 
/* WLC_MAJOR_VER > =5 */
/* TLV definitions and data structures for rsdb subcmds */
 
enum wl_rsdb_cmd_ids {
   /* RSDB ioctls */
   WL_RSDB_CMD_VER = 0,
   WL_RSDB_CMD_CAPS = 1,
   WL_RSDB_CMD_BANDS = 2,
   WL_RSDB_CMD_CONFIG = 3,
   /* Add before this !! */
   WL_RSDB_CMD_LAST
};
#define WL_RSDB_IOV_VERSION    0x1
 
typedef struct rsdb_caps_response_v1 {
   uint8 rsdb;        /* TRUE for rsdb chip */
   uint8 num_of_cores;    /* no of d11 cores */
   uint16 flags;        /* Flags to indicate various capabilities */
   uint8 num_chains[MAX_NUM_D11CORES];    /* Tx/Rx chains for each core */
   uint8 band_cap[MAX_NUM_D11CORES]; /* band cap bitmask per slice */
} rsdb_caps_response_v1_t;
 
typedef struct rsdb_bands_v1
{
   uint8 num_cores;        /* num of D11 cores */
   uint8 pad;            /* padding bytes for 4 byte alignment */
   int8 band[MAX_NUM_D11CORES];    /* The band operating on each of the d11 cores */
} rsdb_bands_v1_t;
 
typedef struct rsdb_config_xtlv {
   rsdb_opmode_t reserved1;    /* Non_infra mode is no more applicable */
   rsdb_opmode_t infra_mode[MAX_BANDS]; /* Target mode for Infra association */
   uint8 pad;    /* pad bytes for 4 byte alignment */
   rsdb_flags_t  flags[MAX_BANDS];
   rsdb_opmode_t current_mode; /* GET only; has current mode of operation */
   uint8 pad1[3];
} rsdb_config_xtlv_t;
 
/* Definitions for slot_bss chanseq iovar */
#define WL_SLOT_BSS_VERSION 1
 
/* critical slots max size */
#define WL_SLOTTED_BSS_CS_BMP_CFG_MAX_SZ    128 /* arbitrary */
 
enum wl_slotted_bss_cmd_id {
   WL_SLOTTED_BSS_CMD_VER = 0,
   WL_SLOTTED_BSS_CMD_CHANSEQ = 1,
   WL_SLOTTED_BSS_CMD_CS_BMP = 2 /* critical slots bitmap */
};
 
typedef uint16 chan_seq_type_t;
enum chan_seq_type {
   CHAN_SEQ_TYPE_AWDL    = 1,
   CHAN_SEQ_TYPE_SLICE    = 2,
   CHAN_SEQ_TYPE_NAN    = 3, /* NAN avail XTLV */
   CHAN_SEQ_TYPE_NANHO    = 4  /* NANHO channel schedule XTLV */
};
 
typedef uint8 sched_flag_t;
enum sched_flag {
   NO_SDB_SCHED = 0x1,
   SDB_TDM_SCHED = 0x2,
   SDB_SPLIT_BAND_SCHED = 0x4, /* default mode for 4357 */
   MAIN_ONLY = 0x8,
   AUX_ONLY = 0x10,
   SDB_DUAL_TIME = (MAIN_ONLY | AUX_ONLY),
   NO_SDB_MAIN_ONLY = (NO_SDB_SCHED | MAIN_ONLY), /* default mode for 4364 */
   SDB_TDM_SCHED_MAIN = (SDB_TDM_SCHED | MAIN_ONLY),
   SDB_TDM_SCHED_AUX = (SDB_TDM_SCHED | AUX_ONLY),
   SDB_TDM_SCHED_DUAL_TIME = (SDB_TDM_SCHED | SDB_DUAL_TIME),
   SDB_SPLIT_BAND_SCHED_DUAL_TIME = (SDB_SPLIT_BAND_SCHED | SDB_DUAL_TIME)
};
 
typedef struct chan_seq_tlv_data {
   uint32 flags;
   uint8 data[1];
} chan_seq_tlv_data_t;
 
typedef struct chan_seq_tlv {
   chan_seq_type_t type;
   uint16 len;
   chan_seq_tlv_data_t chanseq_data[1];
} chan_seq_tlv_t;
 
typedef struct sb_channel_sequence {
   sched_flag_t sched_flags; /* (sdb-tdm or sdb-sb or Dual-Time) */
   uint8 num_seq; /* number of chan_seq_tlv following */
   uint16 pad;
   chan_seq_tlv_t seq[1];
} sb_channel_sequence_t;
 
typedef struct slice_chan_seq {
   uint8 slice_index;  /* 0(Main) or 1 (Aux) */
   uint8 num_chanspecs;
   uint8 dur;
   uint8 pad;
   chanspec_t chanspecs[1];
} slice_chan_seq_t;
 
#define SLOT_BSS_SLICE_TYPE_DUR_MAX_RANGE    2u
#define SLOTTED_BSS_AGGR_EN            (1 << 0)    /* Bitmap of mode */
#define SLOTTED_BSS_AGGR_LIMIT_DUR            (1 << 1)    /* Jira 49554 */
#define SLOTTED_BSS_HE_1024_QAM_SUPPORT            (1 << 2)    /* MCS10-11 Support */
 
#define WL_SLICE_CHAN_SEQ_FIXED_LEN   OFFSETOF(slice_chan_seq_t, chanspecs)
/* Definitions for slotted_bss stats */
#define SBSS_STATS_VERSION 1
#define SBSS_STATS_CURRENT_VERSION SBSS_STATS_VERSION
 
#define SBSS_MAX_CHAN_STATS 4
 
typedef struct sbss_core_stats {
   uint32 sb_slot_start;
   uint32 sb_slot_end;
   uint32 sb_slot_skip;
   uint32 mismatch_count;
} sbss_core_stats_t;
 
typedef struct sbss_chan_stats {
   chanspec_t chanspec;
   uint32 slot_start;
   uint32 slot_end;
   uint32 slot_skip;
} sbss_chan_stats_t;
 
typedef struct sbss_stats_v1 {
   uint16 version;
   uint16 length;
   sbss_core_stats_t corestats[MAX_NUM_D11CORES];
   sbss_chan_stats_t sbss_chanstats[MAX_NUM_D11CORES][SBSS_MAX_CHAN_STATS];
} sbss_stats_t;
 
/* slotted bss critical slots */
typedef struct wl_sbss_cs_bmp_s {
   uint8 bitmap_len;
   uint8 pad[3];
   uint8 bitmap[];
} wl_sbss_cs_bmp_t;
 
typedef struct sim_pm_params {
   uint32 enabled;
   uint16 cycle;
   uint16 up;
} sim_pm_params_t;
 
/* Digital napping status */
#define WL_NAP_STATUS_VERSION_1        1
typedef struct wl_nap_status_v1 {
   uint16 version;            /* structure version  */
   uint16 len;            /* length of returned data */
   uint16 fw_status;        /* bitmask of FW disable reasons */
   uint8  hw_status;        /* bitmask for actual HW state info */
   uint8  slice_index;        /* which slice this represents */
   uint32 total_disable_dur;       /* total time (ms) disabled for fw_status */
} wl_nap_status_v1_t;
 
/* Bits for fw_status */
#define NAP_DISABLED_HOST        0x0001   /* Host has disabled through nap_enable */
#define NAP_DISABLED_RSSI        0x0002   /* Disabled because of nap_rssi_threshold */
#define NAP_DISABLED_SCAN        0x0004   /* Disabled because of scan */
#define NAP_DISABLED_ASSOC        0x0008   /* Disabled because of association */
#define NAP_DISABLED_LTE        0x0010   /* Disabled because of LTE */
#define NAP_DISABLED_ACI        0x0020   /* Disabled because of ACI mitigation */
#define NAP_DISABLED_SEQ_RANGE        0x0040   /* Disabled during SEQ Ranging */
#define NAP_DISABLED_CHANSWITCH        0x0080   /* Disabled during channel switch */
 
/* Bits for hw_status */
#define NAP_HWCFG            0x01   /* State of NAP config bit in phy HW */
#define NAP_NOCLK            0x80   /* No clock to read HW (e.g. core down) */
 
/* ifdef WL_NATOE */
#define WL_NATOE_IOCTL_VERSION        1
#define WL_NATOE_IOC_BUFSZ        512    /* sufficient ioc buff size for natoe */
#define WL_NATOE_DBG_STATS_BUFSZ    2048
#define NATOE_FLAGS_ENAB_MASK        0x1
#define NATOE_FLAGS_ACTIVE_MASK        0x2
#define NATOE_FLAGS_PUBNW_MASK        0x4
#define NATOE_FLAGS_PVTNW_MASK        0x8
#define NATOE_FLAGS_ENAB_SHFT_MASK    0
#define NATOE_FLAGS_ACTIVE_SHFT_MASK    1
#define NATOE_FLAGS_PUBNW_SHFT_MASK    2
#define NATOE_FLAGS_PVTNW_SHFT_MASK    3
#define NATOE_FLAGS_PUB_NW_UP    (1 << NATOE_FLAGS_PUBNW_SHFT_MASK)
#define NATOE_FLAGS_PVT_NW_UP    (1 << NATOE_FLAGS_PVTNW_SHFT_MASK)
 
#define PCIE_FRWDPKT_STATS_VERSION    1
 
/* Module version is 1 for IGUANA */
#define WL_NATOE_MODULE_VER_1    1
/* Module version is 2 for Lemur */
#define WL_NATOE_MODULE_VER_2    2
 
/* WL_NATOE_CMD_MOD_VER */
typedef uint16 wl_natoe_ver_t;
/* config natoe STA and AP IP's structure */
typedef struct {
   uint32 sta_ip;
   uint32 sta_netmask;
   uint32 sta_router_ip;
   uint32 sta_dnsip;
   uint32 ap_ip;
   uint32 ap_netmask;
} wl_natoe_config_ips_t;
 
/* natoe ports config structure */
typedef struct {
   uint16 start_port_num;
   uint16 no_of_ports;
} wl_natoe_ports_config_t;
 
/* natoe ports exception info */
typedef struct {
   uint16 sta_port_num;
   uint16 dst_port_num;    /* for SIP type protocol, dst_port_num info can be ignored by FW */
   uint32 ip;              /* for SIP ip is APcli_ip and for port clash it is dst_ip */
   uint8  entry_type;      /* Create/Destroy */
   uint8  pad[3];
} wl_natoe_exception_port_t;
 
/* container for natoe ioctls & events */
typedef struct wl_natoe_ioc {
   uint16  version;        /* interface command or event version */
   uint16  id;             /* natoe ioctl cmd  ID  */
   uint16  len;            /* total length of all tlv records in data[]  */
   uint16  pad;            /* pad to be 32 bit aligment */
   uint8   data[];       /* var len payload of bcm_xtlv_t type */
} wl_natoe_ioc_t;
 
typedef struct wl_natoe_pool_stats_v1 {
   /* For debug purposes */
   uint16 poolreorg_cnt;
   uint16 poolrevert_cnt;
   uint16 txfrag_state;
   uint16 rxfrag_state;
   uint16 txfrag_plen;
   uint16 rxfrag_plen;
   uint16 tx_pavail;
   uint16 rx_pavail;
   uint16 txmin_bkup_bufs;
   uint16 rxmin_bkup_bufs;
   uint16 pktpool_sbuf_alloc;
   uint16 pktpool_plen;
   uint16 pktpool_pavail;
   /* Peak shared buffer count in all iterations */
   uint16 sbuf_peak;
   /* Peak shared buffer count in current D3 iteration */
   uint16 sbuf_peak_cur;
} wl_natoe_pool_stats_v1_t;
 
typedef struct wl_natoe_arp_entry_v1 {
   struct ipv4_addr ip;
   struct ether_addr mac_addr;
   uint8  lifetime;
   uint8 flags;
} wl_natoe_arp_entry_v1_t;
 
typedef struct wl_natoe_dbg_arp_tbl_info_v1 {
   uint8 valid_arp_entries;
   uint8 PAD[3];
   wl_natoe_arp_entry_v1_t arp_ent[];
} wl_natoe_dbg_arp_tbl_info_v1_t;
 
typedef struct wl_natoe_skip_port_entry_v1 {
   struct ipv4_addr srcip;
   uint16 src_port;
   uint16 lifetime;
} wl_natoe_skip_port_entry_v1_t;
 
typedef struct wl_natoe_skip_port_info_v1 {
   uint8 valid_entries;
   uint8 PAD[3];
   wl_natoe_skip_port_entry_v1_t skip_port_ent[];
} wl_natoe_skip_port_info_v1_t;
 
typedef struct wl_natoe_dbg_stats_v1 {
   uint16 active_nat_entries;
   uint16 active_dns_entries;
   uint16 active_icmp_entries;
   uint16 valid_arp_entries;
   uint16 prev_nat_entries;
   uint16 prev_dns_entries;
   uint16 tcp_fast_reclaim_cnt;
   uint16 mcast_packets;
   uint16 bcast_packets;
   uint16 port_commands_rcvd;
   uint16 unsupported_prot;
   uint16 arp_req_sent;
   uint16 arp_rsp_rcvd;
   uint16 non_ether_frames;
   uint16 port_alloc_fail;
   uint16 srcip_tbl_full;
   uint16 dstip_tbl_full;
   uint16 nat_tbl_full;
   uint16 icmp_error_cnt;
   uint16 pkt_drops_resource;
   uint32 frwd_nat_pkt_cnt;
   uint32 reverse_nat_pkt_cnt;
   uint16 pub_nw_chspec;
   uint16 pvt_nw_chspec;
   uint8 pubnw_cfg_idx;
   uint8 pvtnw_cfg_idx;
   uint8 pubnw_cfg_ID;
   uint8 pvtnw_cfg_ID;
   uint16 natoe_flags;
} wl_natoe_dbg_stats_v1_t;
 
typedef struct wl_natoe_exception_port_inf_v1 {
   uint16 except_bmap_size;
   uint8 port_except_bmap[];
} wl_natoe_exception_port_inf_v1_t;
 
typedef struct wl_natoe_dstnat_entry_v1 {
   struct ipv4_addr clientip;
   struct ether_addr client_mac_addr;
   uint16 client_listenport;
   uint8 opcode;
} wl_natoe_dstnat_entry_v1_t;
 
typedef struct wl_pcie_frwd_stats_v1 {
   uint16 version;
   uint16 len;
   uint16 frwd_txfrag_q_cnt; /* no. of txfrags in frwd_txfrag_list */
   /* no. of outstanding lbufs in txpath on if0/ifx */
   uint16 tx_frwd_n_lb_if0;
   uint16 tx_frwd_n_lb_ifx;
   /* no. of outstanding lfrags in txpath on if0/ifx */
   uint16 tx_frwd_n_lf_if0;
   uint16 tx_frwd_n_lf_ifx;
   /* no. of pending frwd pkts dropped upon d3 entry */
   uint16 tx_frwd_d3_drop_cnt;
   /* Total no. of lbufs frwded in txpath on if0/ifx */
   uint32 tx_frwd_n_lb_if0_cnt;
   uint32 tx_frwd_n_lb_ifx_cnt;
   /* Total no. of lfrags frwded in txpath on if0/ifx */
   uint32 tx_frwd_n_lf_if0_cnt;
   uint32 tx_frwd_n_lf_ifx_cnt;
   uint32 frwd_tx_drop_thr_cnt; /* no. of pkts dropped due to txfrag threshold */
   uint32 frwd_tx_drop_err_cnt; /* no. of pkts dropped due to txfrags not avail / errors */
} wl_pcie_frwd_stats_v1_t;
 
enum wl_natoe_cmds {
   WL_NATOE_CMD_MOD_VER = 0,
   WL_NATOE_CMD_ENABLE = 1,
   WL_NATOE_CMD_CONFIG_IPS = 2,
   WL_NATOE_CMD_CONFIG_PORTS = 3,
   WL_NATOE_CMD_DBG_STATS = 4,
   WL_NATOE_CMD_EXCEPTION_PORT = 5,
   WL_NATOE_CMD_SKIP_PORT = 6,
   WL_NATOE_CMD_TBL_CNT = 7,
   WL_NATOE_CMD_CONFIG_DSTNAT = 8,
   WL_NATOE_CMD_CTRL = 9
};
 
enum wl_natoe_cmd_xtlv_id {
   WL_NATOE_XTLV_MOD_VER = 0,
   WL_NATOE_XTLV_ENABLE = 1,
   WL_NATOE_XTLV_CONFIG_IPS = 2,
   WL_NATOE_XTLV_CONFIG_PORTS = 3,
   WL_NATOE_XTLV_DBG_STATS = 4,
   WL_NATOE_XTLV_EXCEPTION_PORT = 5,
   WL_NATOE_XTLV_SKIP_PORT = 6,
   WL_NATOE_XTLV_TBL_CNT = 7,
   WL_NATOE_XTLV_ARP_TBL = 8,
   WL_NATOE_XTLV_POOLREORG = 9,
   WL_NATOE_XTLV_CONFIG_DSTNAT = 10,
   WL_NATOE_XTLV_CTRL = 11
};
 
/* endif WL_NATOE */
 
enum wl_idauth_cmd_ids {
   WL_IDAUTH_CMD_CONFIG                = 1,
   WL_IDAUTH_CMD_PEER_INFO                = 2,
   WL_IDAUTH_CMD_COUNTERS                = 3,
   WL_IDAUTH_CMD_LAST
};
enum wl_idauth_xtlv_id {
   WL_IDAUTH_XTLV_AUTH_ENAB            = 0x1,
   WL_IDAUTH_XTLV_GTK_ROTATION            = 0x2,
   WL_IDAUTH_XTLV_EAPOL_COUNT            = 0x3,
   WL_IDAUTH_XTLV_EAPOL_INTRVL            = 0x4,
   WL_IDAUTH_XTLV_BLKLIST_COUNT            = 0x5,
   WL_IDAUTH_XTLV_BLKLIST_AGE            = 0x6,
   WL_IDAUTH_XTLV_PEERS_INFO            = 0x7,
   WL_IDAUTH_XTLV_COUNTERS                = 0x8
};
enum wl_idauth_stats {
   WL_AUTH_PEER_STATE_AUTHORISED            = 0x01,
   WL_AUTH_PEER_STATE_BLACKLISTED            = 0x02,
   WL_AUTH_PEER_STATE_4WAY_HS_ONGOING        = 0x03,
   WL_AUTH_PEER_STATE_LAST
};
typedef struct {
   uint16 state;                /* Peer State: Authorised or Blacklisted */
   struct ether_addr peer_addr;        /* peer Address */
   uint32 blklist_end_time;        /* Time of blacklist end */
} auth_peer_t;
typedef struct wl_idauth_counters {
   uint32 auth_reqs;            /* No of auth req recvd */
   uint32 mic_fail;            /* No of mic fails */
   uint32 four_way_hs_fail;        /* No of 4-way handshake fails */
} wl_idauth_counters_t;
 
#define WLC_UTRACE_LEN        (1024u * 4u) // default length
#define WLC_UTRACE_LEN_AUX    (1024u * 3u) // reduced length to fit smaller AUX BM
#define WLC_UTRACE_LEN_SC    (1024u * 3u) // reduced length to fit smaller Scan core BM
 
#define WLC_UTRACE_READ_END 0
#define WLC_UTRACE_MORE_DATA 1
 
typedef struct wl_utrace_capture_args_v1 {
   uint32 length;
   uint32 flag;
} wl_utrace_capture_args_v1_t;
 
#define UTRACE_CAPTURE_VER_2    2
typedef struct wl_utrace_capture_args_v2 {
   /* structure control */
   uint16 version;        /**< structure version */
   uint16 length;        /**< length of the response */
   uint32 flag;        /* Indicates if there is more data or not */
} wl_utrace_capture_args_v2_t;
 
/* Signal read end. */
#define WLC_REGVAL_READ_END 0
/* Signal more data pending. */
#define WLC_REGVAL_MORE_DATA 1
/* Internal read state. */
#define WLC_REGVAL_READ_CONTINUE 2
 
#define WLC_REGVAL_DUMP_PHYREG 0
#define WLC_REGVAL_DUMP_RADREG 1
 
#define PHYREGVAL_CAPTURE_BUFFER_LEN 2048
 
typedef struct wl_regval_capture_args {
   uint32 control_flag;    /* Carries status information. */
} wl_regval_capture_args_t;
 
/* XTLV IDs for the Health Check "hc" iovar top level container */
enum {
   WL_HC_XTLV_ID_CAT_HC = 1,        /* category for HC as a whole */
   WL_HC_XTLV_ID_CAT_DATAPATH_TX = 2,    /* Datapath Tx */
   WL_HC_XTLV_ID_CAT_DATAPATH_RX = 3,    /* Datapath Rx */
   WL_HC_XTLV_ID_CAT_SCAN    = 4,        /* Scan */
   WL_HC_XTLV_ID_CAT_EVENTMASK    = 5,        /* Health Check event mask. */
};
 
/* Health Check: Common XTLV IDs for sub-elements in the top level container
 * Number starts at 0x8000 to be out of the way for category specific IDs.
 */
enum {
   WL_HC_XTLV_ID_ERR       = 0x8000,       /* for sub-command  err return */
   WL_HC_XTLV_ID_IDLIST    = 0x8001,       /* container for uint16 IDs */
};
 
/* Health Check: Datapath TX IDs */
enum {
   WL_HC_TX_XTLV_ID_VAL_STALL_THRESHOLD   = 1,     /* stall_threshold */
   WL_HC_TX_XTLV_ID_VAL_STALL_SAMPLE_SIZE = 2,     /* stall_sample_size */
   WL_HC_TX_XTLV_ID_VAL_STALL_TIMEOUT     = 3,     /* stall_timeout */
   WL_HC_TX_XTLV_ID_VAL_STALL_FORCE       = 4,     /* stall_force */
   WL_HC_TX_XTLV_ID_VAL_STALL_EXCLUDE     = 5,     /* stall_exclude */
   WL_HC_TX_XTLV_ID_VAL_FC_TIMEOUT        = 6,     /* flow ctl timeout */
   WL_HC_TX_XTLV_ID_VAL_FC_FORCE          = 7,     /* flow ctl force failure */
   WL_HC_TX_XTLV_ID_VAL_DELAY_TO_TRAP     = 8,     /* delay threshold for forced trap */
   WL_HC_TX_XTLV_ID_VAL_DELAY_TO_RPT      = 9,     /* delay threshold for event log report */
   WL_HC_TX_XTLV_ID_VAL_FAILURE_TO_RPT    = 10,    /* threshold for consecutive TX failures */
};
 
/* Health Check: Datapath RX IDs */
enum {
   WL_HC_RX_XTLV_ID_VAL_DMA_STALL_TIMEOUT = 1,     /* dma_stall_timeout */
   WL_HC_RX_XTLV_ID_VAL_DMA_STALL_FORCE   = 2,     /* dma_stall test trigger */
   WL_HC_RX_XTLV_ID_VAL_STALL_THRESHOLD   = 3,     /* stall_threshold */
   WL_HC_RX_XTLV_ID_VAL_STALL_SAMPLE_SIZE = 4,     /* stall_sample_size */
   WL_HC_RX_XTLV_ID_VAL_STALL_FORCE       = 5,     /* stall test trigger */
   WL_HC_RX_XTLV_ID_VAL_STALL_UC_DECRYPT_FAIL = 6,  /* trigger uc decrypt failures */
   WL_HC_RX_XTLV_ID_VAL_STALL_BCMC_DECRYPT_FAIL = 7, /* trigger bcmc decrypt failures */
};
 
/* Health Check: Datapath SCAN IDs */
enum {
   WL_HC_XTLV_ID_VAL_SCAN_STALL_THRESHOLD    = 1,    /* scan stall threshold */
};
 
/* Health check: PHY IDs */
/* Needed for iguana 13.35 branch */
typedef enum {
   PHY_HC_DD_ALL        = 0,
   PHY_HC_DD_TEMPSENSE    = 1,
   PHY_HC_DD_VCOCAL    = 2,
   PHY_HC_DD_RX        = 3,
   PHY_HC_DD_TX        = 4,
   PHY_HC_DD_LAST        /* This must be the last entry */
} phy_hc_dd_type_t;
 
typedef enum {
   PHY_HC_DD_TEMP_FAIL    = 0,
   PHY_HC_DD_VCO_FAIL    = 1,
   PHY_HC_DD_RXDSN_FAIL    = 2,
   PHY_HC_DD_TXPOW_FAIL    = 3,
   PHY_HC_DD_END        /* This must be the last entry */
} phy_hc_dd_type_v2_t;
 
/* IDs of Health Check report structures for sub types of health checks within WL */
typedef enum wl_hc_dd_type {
   WL_HC_DD_PCIE        = 0,    /* PCIe */
   WL_HC_DD_RX_DMA_STALL    = 1,    /* RX DMA stall check */
   WL_HC_DD_RX_STALL    = 2,    /* RX stall check */
   WL_HC_DD_TX_STALL    = 3,    /* TX stall check */
   WL_HC_DD_SCAN_STALL    = 4,    /* SCAN stall check */
   WL_HC_DD_PHY        = 5,    /* PHY health check */
   WL_HC_DD_REINIT        = 6,    /* Reinit due to other reasons */
   WL_HC_DD_TXQ_STALL    = 7,    /* TXQ stall */
   WL_HC_DD_RX_STALL_V2    = 8,    /* RX stall check v2 */
 
#ifdef WLAWDL
   WL_HC_DD_AWDL        = 9,    /* AWDL health check */
#endif /* WLAWDL */
 
   WL_HC_DD_SBSS        =10,    /* Slotted bss health check */
   WL_HC_DD_NAN        =11,    /* NAN health check */
   WL_HC_DD_MAX
} wl_hc_dd_type_t;
 
/* RX stall reason codes sent with wl_rx_hc_info_v2_t */
typedef enum bcm_rx_hc_stall_reason {
   BCM_RX_HC_RESERVED        = 0,
   BCM_RX_HC_UNSPECIFIED        = 1,    /* All other. Catch all */
   BCM_RX_HC_UNICAST_DECRYPT_FAIL    = 2,    /* Unicast decrypt fail */
   BCM_RX_HC_BCMC_DECRYPT_FAIL    = 3,    /* BCMC decrypt fail */
   BCM_RX_HC_UNICAST_REPLAY    = 4,    /* Unicast replay */
   BCM_RX_HC_BCMC_REPLAY        = 5,    /* BCMC replay */
   BCM_RX_HC_AMPDU_DUP        = 6,    /* AMPDU DUP */
   BCM_RX_HC_MAX
} bcm_rx_hc_stall_reason_t;
 
/*
 * Health Check report structures for sub types of health checks within WL
 */
 
/* Health Check report structure for Rx DMA Stall check */
typedef struct {
   uint16 type;
   uint16 length;
   uint16 timeout;
   uint16 stalled_dma_bitmap;
} wl_rx_dma_hc_info_t;
 
/* Health Check report structure for Tx packet failure check */
typedef struct {
   uint16 type;
   uint16 length;
   uint32 stall_bitmap;
   uint32 stall_bitmap1;
   uint32 failure_ac;
   uint32 threshold;
   uint32 tx_all;
   uint32 tx_failure_all;
} wl_tx_hc_info_t;
 
/* Health Check report structure for Rx dropped packet failure check */
typedef struct {
   uint16 type; /* WL_HC_RX_DD_STALL */
   uint16 length;
   uint32 bsscfg_idx;
   uint32 rx_hc_pkts;
   uint32 rx_hc_dropped_all;
   uint32 rx_hc_alert_th;
} wl_rx_hc_info_t;
 
/* Health Check report structure for Rx dropped packet failure check */
typedef struct {
   uint16 type; /* WL_HC_RX_DD_STALL_V2 */
   uint16 length;
   uint8 if_idx; /* interface index on which issue is reported */
   uint8 ac; /* access category on which this problem is seen */
   uint8 pad[2]; /* Reserved */
   uint32 rx_hc_pkts;
   uint32 rx_hc_dropped_all;
   uint32 rx_hc_alert_th;
   uint32 reason;    /* refer to bcm_rx_hc_stall_reason_t above */
   struct ether_addr peer_ea;
} wl_rx_hc_info_v2_t;
 
/* HE top level command IDs */
enum {
   WL_HE_CMD_ENAB                = 0u,
   WL_HE_CMD_FEATURES            = 1u,
   WL_HE_CMD_TWT_SETUP            = 2u,
   WL_HE_CMD_TWT_TEARDOWN            = 3u,
   WL_HE_CMD_TWT_INFO            = 4u,
   WL_HE_CMD_BSSCOLOR            = 5u,
   WL_HE_CMD_PARTIAL_BSSCOLOR        = 6u,
   WL_HE_CMD_CAP                = 7u,
   WL_HE_CMD_STAID                = 8u,
   WL_HE_CMD_MUEDCA            = 9u,
   WL_HE_CMD_RTSDURTHRESH            = 10u,
   WL_HE_CMD_PEDURATION            = 11u,
   WL_HE_CMD_TESTBED_MODE            = 12u,
   WL_HE_CMD_OMI_CONFIG            = 13u,
   WL_HE_CMD_OMI_STATUS            = 14u,
   WL_HE_CMD_OMI_ULMU_THROTTLE        = 15u,
   WL_HE_CMD_ULMU_DISABLE_POLICY        = 16u,
   WL_HE_CMD_ULMU_DISABLE_STATS        = 17u,
   WL_HE_CMD_OMI_DLMU_RSD_RCM_MPF_MAP    = 18u,
   WL_HE_CMD_SR_PROHIBIT            = 19u,
   WL_HE_CMD_LAST
};
 
enum {
   WL_HE_MUEDCA_IE        = 0,
   WL_HE_MUEDCA_SHM    = 1,
   WL_HE_MUEDCA_LAST
};
 
#ifdef WL11AX
 
/* struct for dump MU EDCA IE/SHM paramters */
typedef struct wl_he_muedca_ie_v1 {
   uint16 version;    /* structure version */
   uint16 length;    /* data length (starting after this field) */
   uint8 mu_qos_info;
   he_mu_ac_param_record_t param_ac[AC_COUNT];
} wl_he_muedca_ie_v1_t;
 
typedef wl_he_muedca_ie_v1_t    wl_he_muedca_ie_t;
 
#define WL_HE_MUEDCA_VER_1    1
 
#endif /* WL11AX */
 
/* TWT top level command IDs */
enum {
   WL_TWT_CMD_ENAB            = 0,
   WL_TWT_CMD_SETUP        = 1,
   WL_TWT_CMD_TEARDOWN        = 2,
   WL_TWT_CMD_INFO            = 3,
   WL_TWT_CMD_AUTOSCHED        = 4,
   WL_TWT_CMD_STATS        = 5,
   WL_TWT_CMD_EARLY_TERM_TIME    = 6,
   WL_TWT_CMD_RESP_CONFIG        = 7,
   WL_TWT_CMD_SPPS_ENAB        = 8,
   WL_TWT_CMD_CAP            = 9,
   WL_TWT_CMD_STATUS        = 10,
   WL_TWT_CMD_CONFIG        = 11,
   WL_TWT_CMD_LAST
};
 
#define WL_HEB_VER_1    1
 
/* HEB top level command IDs */
enum {
   WL_HEB_CMD_ENAB            = 0,
   WL_HEB_CMD_NUM_HEB        = 1,
   WL_HEB_CMD_COUNTERS        = 2,
   WL_HEB_CMD_CLEAR_COUNTERS    = 3,
   WL_HEB_CMD_CONFIG        = 4,
   WL_HEB_CMD_STATUS        = 5,
   WL_HEB_CMD_LAST
};
 
/* HEB counters structures */
typedef struct wl_heb_int_cnt_v1 {
   uint16 pre_event;
   uint16 start_event;
   uint16 end_event;
   uint16 missed;
} wl_heb_int_cnt_v1_t;
 
typedef struct wl_heb_cnt_v1 {
   /* structure control */
   uint16 version;    /* structure version */
   uint16 length;    /* data length (starting after this field) */
   wl_heb_int_cnt_v1_t heb_int_cnt[1];
} wl_heb_cnt_v1_t;
 
// struct for configuring HEB
typedef struct wl_config_heb_fill_v1 {
   uint16 version;    /* structure version */
   uint16 length;    /* data length (starting after this field) */
   uint32 duration;
   uint32 periodicity;
   uint16 heb_idx;
   uint16 preeventtime;
   uint8 count;
   uint8 PAD[3];
} wl_config_heb_fill_v1_t;
 
typedef struct wl_heb_blk_params_v1 {
   /* Don't change the order of following elements. This is as per the HEB HW spec */
   uint32 event_int_val_l;
   uint32 event_int_val_h;
   uint32 param2;
   uint32 param3;
   uint32 pre_event_intmsk_bmp;
   uint32 start_event_intmsk_bmp;
   uint32 end_event_intmsk_bmp;
   uint32 event_driver_info;
   uint16 param1;
   uint8 event_count;
   uint8 noa_invert;
} wl_heb_blk_params_v1_t;
 
typedef struct wl_heb_int_status_v1 {
   uint32 heb_idx;
   wl_heb_blk_params_v1_t blk_params;
} wl_heb_reg_status_v1_t;
 
typedef struct wl_heb_status_v1 {
   uint16 version;    /* structure version */
   uint16 length;    /* data length (starting after this field) */
   wl_heb_reg_status_v1_t heb_status[1];
} wl_heb_status_v1_t;
 
/* HWA */
#define WL_HWA_VER_1    1
 
/* HWA top level command IDs */
typedef enum wl_hwa_cmd_type {
   WL_HWA_CMD_ENAB        = 0,
   WL_HWA_CMD_CAPS        = 1,
   WL_HWA_CMD_COUNTERS    = 2,
   WL_HWA_CMD_CLRCNTS    = 3,
   WL_HWA_CMD_REGDUMP    = 4,
   WL_HWA_CMD_INDUCE_ERR    = 5,
   WL_HWA_CMD_LAST
} wl_hwa_cmd_type_t;
 
typedef struct wl_hwa_cnts_info_v1 {
   uint16    cnt_rxs_filter;                  /* #filters added */
   uint16    cnt_rxs_chainable;               /* #rxchainable matched */
} wl_hwa_cnts_info_v1_t;
 
/* HWA dump info structures */
typedef struct wl_hwa_hwcaps_info_v1 {
   uint16    up;                              /* is hwa init'd/deint'd */
   uint16    corerev;                         /* hwa core revision */
   uint32    submodules_mask;                 /* mask for hwa submodules that are enabled */
} wl_hwa_hwcaps_info_v1_t;
 
typedef struct wl_hwa_cnts_v1 {
   /* structure control */
   uint16    version;                         /* structure version */
   uint16    length;                          /* data length (starting after this field) */
   wl_hwa_cnts_info_v1_t hwa_cnts_info[];   /* variable length array with hwa counters */
} wl_hwa_cnts_v1_t;
 
/* All submodules, order is important and define order of initialization. */
/* Not use enumeration here because these defines are also used in macro */
#define    HWA_SUBMODULES_COMMON        0    /**< Common */
#define    HWA_SUBMODULES_TXPOST        1u    /**< TxPost 3a */
#define    HWA_SUBMODULES_RXPOSTFILL    2u    /**< RxPost and Fill 1a/1b */
#define    HWA_SUBMODULES_TXDMA        3u    /**< TxDMA 3b */
#define    HWA_SUBMODULES_TXS        4u    /**< TxStatus 4a */
#define    HWA_SUBMODULES_BUFMGR        5u    /**< Buffer Manager, RX and TX. Do this last */
#define    HWA_SUBMODULES_CPL        6u    /**< Completion 2b/4b */
#define    HWA_SUBMODULES_RXS        7u    /**< RxStatus 2a */
#define    HWA_SUBMODULES_NUM        8u    /**< number of submodules */
 
#define HWA_SUBMODULES_ALL        0xFF    /* Bitmaps for all submodules */
#ifdef HWA
#define HWA_SUBMODULE_MASK(submodule)    (1u << (submodule))
#else
#define HWA_SUBMODULE_MASK(submodule)    (0)
#endif /* HWA */
/*
 * NOTES:
 * wl_twt_sdesc_t is used to support both broadcast TWT and individual TWT.
 * Value in bit[0:2] in 'flow_id' field is interpreted differently:
 * - flow id for individual TWT (when WL_TWT_FLOW_FLAG_BROADCAST bit is NOT set
 *   in 'flow_flags' field)
 * - flow id as defined in Table 8-248l1 for broadcast TWT (when
 *   WL_TWT_FLOW_FLAG_BROADCAST bit is set)
 * In latter case other bits could be used to differentiate different flows
 * in order to support multiple broadcast TWTs with the same flow id.
 */
 
/* TWT Setup descriptor */
 
/* Any change to wl_twt_sdesc is not possible without affecting this ROMed structure
 * in various current branches. Hence to use new updated structure wl_twt_sdesc_v1
 * typecast it to wl_twt_sdesc_t and define WL_TWT_SDESC_TYPEDEF_HAS_ALIAS
 * in required branches
 */
#ifndef  WL_TWT_SDESC_TYPEDEF_HAS_ALIAS
typedef struct wl_twt_sdesc {
   /* Setup Command. */
   uint8 setup_cmd;        /* See TWT_SETUP_CMD_XXXX in 802.11ah.h */
   uint8 flow_flags;        /* Flow attributes. See WL_TWT_FLOW_FLAG_XXXX below */
   uint8 flow_id;        /* must be between 0 and 7. Set 0xFF for auto assignment */
   uint8 bid;        /* must be between 0 and 31. Set 0xFF for auto assignment */
   uint8 channel;        /* Twt channel - Not used for now */
   uint8 negotiation_type;    /* Negotiation Type: See macros TWT_NEGO_TYPE_X */
   uint8 frame_recomm;    /* frame recommendation for broadcast TWTs - Not used for now     */
   uint8 wake_type;    /* See WL_TWT_TIME_TYPE_XXXX below */
   uint32 wake_time_h;    /* target wake time - BSS TSF (us) */
   uint32 wake_time_l;
   uint32 wake_dur;    /* target wake duration in unit of microseconds */
   uint32 wake_int;    /* target wake interval */
   uint32 btwt_persistence;    /* Broadcast TWT Persistence */
   uint32 wake_int_max;    /* max wake interval(uS) for TWT */
   uint8 duty_cycle_min;    /* min duty cycle for TWT(Percentage) */
   uint8 pad;
   /* deprecated - to be removed */
   uint16 li;
} wl_twt_sdesc_t;
#endif /* WL_TWT_SDESC_TYPEDEF_HAS_ALIAS */
 
#define WL_TWT_SETUP_DESC_VER    1u
 
/* TWT Setup descriptor (Version controlled) */
typedef struct wl_twt_sdesc_v1 {
   /* structure control */
   uint16 version;        /* structure version */
   uint16 length;        /* data length (starting after this field) */
   uint8 setup_cmd;    /* See TWT_SETUP_CMD_XXXX in 802.11ah.h */
   uint8 flow_flags;    /* Flow attributes. See WL_TWT_FLOW_FLAG_XXXX below */
   uint8 flow_id;        /* must be between 0 and 7. Set 0xFF for auto assignment */
   uint8 bid;        /* must be between 0 and 31. Set 0xFF for auto assignment */
   uint8 channel;        /* Twt channel - Not used for now */
   uint8 negotiation_type;    /* Negotiation Type: See macros TWT_NEGO_TYPE_X */
   uint8 frame_recomm;    /* frame recommendation for broadcast TWTs - Not used for now     */
   uint8 wake_type;    /* See WL_TWT_TIME_TYPE_XXXX below */
   uint32 wake_time_h;    /* target wake time - BSS TSF (us) */
   uint32 wake_time_l;
   uint32 wake_dur;    /* target wake duration in unit of microseconds */
   uint32 wake_int;    /* target wake interval */
   uint32 btwt_persistence;    /* Broadcast TWT Persistence */
   uint32 wake_int_max;    /* max wake interval(uS) for TWT */
   uint32 wake_int_min;    /* Min. wake interval allowed for TWT Setup */
   uint32 wake_dur_min;    /* Min. wake duration allowed for TWT Setup */
   uint32 wake_dur_max;    /* Max. wake duration allowed for TWT Setup */
} wl_twt_sdesc_v1_t;
 
#define WL_TWT_CONFIG_DESC_VER    1u
 
/* TWT config descriptor */
typedef struct wl_twt_cdesc {
   /* structure control */
   uint16 version;        /* structure version */
   uint16 length;        /* data length (starting after this field) */
   uint8 negotiation_type;    /* Negotiation Type: See macros TWT_NEGO_TYPE_X */
   uint8 configID;        /* TWT Configuration ID */
   uint8 flow_flags;    /* Flow Flags Configuration. See WL_TWT_FLOW_FLAG_XXXX */
   uint8 PAD;
   uint32 wake_time_h;    /* target wake time - BSS TSF (us) */
   uint32 wake_time_l;
   uint32 wake_dur;    /* target wake duration in unit of microseconds */
   uint32 wake_int;    /* target wake interval */
   uint32 wake_int_max;    /* max wake interval(uS) for TWT */
   uint32 wake_int_min;    /* Min. wake interval allowed for TWT Setup */
   uint32 wake_dur_min;    /* Min. wake duration allowed for TWT Setup */
   uint32 wake_dur_max;    /* Max. wake duration allowed for TWT Setup */
   uint32 avg_pkt_num;    /* Average Number of Packets per interval */
   uint32 avg_pkt_size;    /* Average packet size for TWT SP */
} wl_twt_cdesc_t;
 
/* Flow flags */
#define WL_TWT_FLOW_FLAG_UNANNOUNCED    (1u << 0u)
#define WL_TWT_FLOW_FLAG_TRIGGER    (1u << 1u)
#define WL_TWT_FLOW_FLAG_REQUEST    (1u << 2u)
#define WL_TWT_FLOW_FLAG_PROTECT    (1u << 3u)
#define WL_TWT_FLOW_FLAG_RESPONDER_PM    (1u << 4u)
#define WL_TWT_FLOW_FLAG_UNSOLICITED    (1u << 5u)
#define WL_TWT_FLOW_FLAG_WAKEDUR_UNIT_1ms    (1u << 6u)
#define WL_TWT_FLOW_FLAG_INFO_FRM_DISABLED    (1u << 7u)
 
/* Deprecated - To be removed */
#define WL_TWT_FLOW_FLAG_BROADCAST    (1u << 5u)
#define WL_TWT_FLOW_FLAG_IMPLICIT    (1u << 7u)
 
/* Flow id */
#define WL_TWT_FLOW_ID_FID    0x07u    /* flow id */
#define WL_TWT_FLOW_ID_GID_MASK    0x70u    /* group id - broadcast TWT only */
#define WL_TWT_FLOW_ID_GID_SHIFT 4u
 
#define WL_TWT_INV_BCAST_ID    0xFFu
#define WL_TWT_INV_FLOW_ID    0xFFu
#define WL_TWT_INV_CONFIG_ID    0xFFu
#define WL_TWT_ALL_TWT_CONFIG_ID 0u    /* ConfigID 0 corresponds to All TWT */
 
#define WL_TWT_INV_WAKE_DUR    0xFFFFFFFFu
#define WL_TWT_INV_WAKE_INT    0xFFFFFFFFu
#define WL_TWT_INV_PKT_NUM    0xFFFFFFFFu
#define WL_TWT_INV_PKT_SIZE    0xFFFFFFFFu
#define WL_TWT_INV_WAKE_TIME    0xFFFFFFFFu
 
/* auto flow_id */
#define WL_TWT_SETUP_FLOW_ID_AUTO    0xFFu
/* auto broadcast ID */
#define WL_TWT_SETUP_BCAST_ID_AUTO    0xFFu
/* Infinite persistence for broadcast schedule */
#define WL_TWT_INFINITE_BTWT_PERSIST    0xFFFFFFFFu
 
/* Maximum individual & broadcast TWT supported */
#define WL_TWT_MAX_ITWT    4u
#define WL_TWT_MAX_BTWT    4u
 
/* should be larger than what chip supports */
#define WL_TWT_STATS_MAX_BTWT    WL_TWT_MAX_BTWT
#define WL_TWT_STATS_MAX_ITWT    WL_TWT_MAX_ITWT
 
/* TWT States */
#define WL_TWT_INACTIVE        0u    /* Resource is not allotted */
#define WL_TWT_ACTIVE        1u    /* Resource is allotted and HEB is programmed */
#define WL_TWT_SUSPEND        2u    /* Resource is suspended and HEB released */
#define WL_TWT_RESERVED        3u    /* Resource is allotted but HEB is not yet programmed */
 
/* Wake type */
/* TODO: not yet finalized */
#define WL_TWT_TIME_TYPE_BSS    0u    /* The time specified in wake_time_h/l is
                    * the BSS TSF time.
                    */
#define WL_TWT_TIME_TYPE_OFFSET    1u    /* The time specified in wake_time_h/l is an offset
                    * of the TSF time when the iovar is processed.
                    */
#define WL_TWT_TIME_TYPE_AUTO    2u    /* The target wake time is chosen internally by the FW */
 
#define WL_TWT_SETUP_VER    0u
 
/* HE TWT Setup command */
typedef struct wl_twt_setup {
   /* structure control */
   uint16 version;    /* structure version */
   uint16 length;    /* data length (starting after this field) */
   struct ether_addr peer;    /* Peer address - leave it all 0s' for AP */
   uint8 pad[2];
#ifndef WL_TWT_SDESC_TYPEDEF_HAS_ALIAS    /* Use either legacy structure or
                    * the new versioned structure
                    */
   wl_twt_sdesc_t desc;    /* Setup Descriptor */
#else
   struct wl_twt_sdesc_v1 desc;
#endif /* WL_TWT_SDESC_TYPEDEF_HAS_ALIAS */
   uint16 dialog;        /* Deprecated - to be removed */
   uint8 pad1[2];
} wl_twt_setup_t;
 
#define WL_TWT_CONFIG_VER    0u
 
/*  TWT Config command */
typedef struct wl_twt_config {
   /* structure control */
   uint16 version;        /* structure version */
   uint16 length;        /* data length (starting after this field) */
   struct ether_addr peer;    /* Peer address. leave it all 0s' for AP */
   uint8 pad[2];
   wl_twt_cdesc_t desc;    /* Config Descriptor */
} wl_twt_config_t;
 
#define WL_TWT_TEARDOWN_VER    0u
 
/* twt teardown descriptor */
typedef struct wl_twt_teardesc {
   uint8 negotiation_type;
   uint8 flow_id;        /* must be between 0 and 7 */
   uint8 bid;        /* must be between 0 and 31 */
   bool alltwt;        /* all twt teardown - 0 or 1 */
} wl_twt_teardesc_t;
 
/* HE TWT Teardown command */
typedef struct wl_twt_teardown {
   /* structure control */
   uint16 version;    /* structure version */
   uint16 length;    /* data length (starting after this field) */
   /* peer address */
   struct ether_addr peer;    /* leave it all 0s' for AP */
   wl_twt_teardesc_t teardesc;    /* Teardown descriptor */
 
   /* deprecated - to be removed - Start here */
   uint8 flow_flags;
   uint8 flow_id;
   uint8 bid;
   /* deprecated - to be removed - End here */
 
   uint8 configID;    /* TWT Configuration ID */
} wl_twt_teardown_t;
 
/* twt information descriptor */
typedef struct wl_twt_infodesc {
   uint8 flow_flags;    /* See WL_TWT_INFO_FLAG_XXX below */
   uint8 flow_id;
   uint8 pad[2];
   uint32 next_twt_h;
   uint32 next_twt_l;
   /* deprecated - to be removed */
   uint8 wake_type;
   uint8 pad1[3];
} wl_twt_infodesc_t;
 
/* Flow flags */
#define WL_TWT_INFO_FLAG_ALL_TWT    (1u << 0u)    /* All TWT */
#define WL_TWT_INFO_FLAG_RESUME        (1u << 1u)    /* 1 is TWT Resume, 0 is TWT Suspend */
 
/* deprecated - to be removed */
#define WL_TWT_INFO_FLAG_RESP_REQ    (1 << 0)    /* Response Requested */
#define WL_TWT_INFO_FLAG_NEXT_TWT_REQ    (1 << 1)    /* Next TWT Request */
#define WL_TWT_INFO_FLAG_BTWT_RESCHED    (1 << 2)    /* Broadcast Reschedule */
typedef wl_twt_infodesc_t wl_twt_idesc_t;
 
#define WL_TWT_INFO_VER    0u
 
/* HE TWT Information command */
typedef struct wl_twt_info {
   /* structure control */
   uint16 version;    /* structure version */
   uint16 length;    /* data length (starting after this field) */
   /* peer address */
   struct ether_addr peer;    /* leave it all 0s' for AP */
   uint8 configID;    /* TWT Configuration ID */
   uint8 pad[1];
   wl_twt_infodesc_t infodesc;    /* information descriptor */
   /* deprecated - to be removed */
   wl_twt_idesc_t desc;
} wl_twt_info_t;
 
/* wl twt status */
#define WL_TWT_CMD_STATUS_VERSION_1    1u
 
#define WL_TWT_STATUS_FLAG_SPPS_ENAB        (1u << 0u)
#define WL_TWT_STATUS_FLAG_WAKE_STATE        (1u << 1u)
#define WL_TWT_STATUS_FLAG_WAKE_OVERRIDE    (1u << 2u)
 
typedef struct wl_twt_status {
   uint8    state;        /* TWT State */
   uint8    heb_id;        /* HEB ID */
   uint8    configID;        /* TWT Configuration ID */
   uint8    PAD[1];
   struct    ether_addr peer;
   uint8    PAD[2];
   uint32    avg_pkt_num;    /* Average Packet number per TWT SP Interval */
   uint32    avg_pkt_size;    /* Average Packet size for TWT SP */
#ifndef WL_TWT_SDESC_TYPEDEF_HAS_ALIAS    /* Use either legacy structure or
                    * the new versioned structure
                    */
   wl_twt_sdesc_t desc;    /* Setup Descriptor */
#else
   struct wl_twt_sdesc_v1 desc;
#endif /* WL_TWT_SDESC_TYPEDEF_HAS_ALIAS */
} wl_twt_status_t;
 
/* wl twt status output */
typedef struct wl_twt_status_v1 {
   uint16    version;
   uint16    length;
   uint8    num_fid;        /* Number of individual TWT setup */
   uint8    num_bid;    /* Number of Broadcast TWT setup */
   uint16    status_flags;    /* see WL_TWT_STATUS_FLAGS_XX */
   wl_twt_status_t itwt_status[WL_TWT_MAX_ITWT];
   wl_twt_status_t btwt_status[WL_TWT_MAX_BTWT];
} wl_twt_status_v1_t;
 
/* wl twt status command input */
typedef struct wl_twt_status_cmd_v1 {
   uint16    version;
   uint16    length;
   struct    ether_addr peer;
   uint8    configID;
   uint8    PAD;
} wl_twt_status_cmd_v1_t;
 
#define WL_TWT_PEER_STATS_VERSION_1    1u
typedef struct wl_twt_peer_stats_v1 {
   uint16    version;
   uint16    length;
   struct    ether_addr peer;
   uint8    PAD[2];
   uint8    id;
   uint8    flow_flags;
   uint8    PAD[2];
   uint32    sp_seq;        /* sequence number of the service period */
   uint32    tx_ucast_pkts;
   uint32    tx_pkts_min;
   uint32    tx_pkts_max;
   uint32    tx_pkts_avg;
   uint32    tx_failures;
   uint32    rx_ucast_pkts;
   uint32    rx_pkts_min;
   uint32    rx_pkts_max;
   uint32    rx_pkts_avg;
   uint32    rx_pkts_retried;
} wl_twt_peer_stats_v1_t;
 
#define WL_TWT_STATS_VERSION_1        1
typedef struct wl_twt_stats_v1 {
   uint16    version;
   uint16    length;
   uint32    num_stats;    /* number of peer stats in the peer_stats_list */
   wl_twt_peer_stats_v1_t    peer_stats_list[];
} wl_twt_stats_v1_t;
 
#define WL_TWT_PEER_STATS_VERSION_2    2u
typedef struct wl_twt_peer_stats_v2 {
   uint16    version;
   uint16    length;
   struct    ether_addr peer;
   uint8    id;        /* TWT session ID */
   uint8    flow_flags;
   uint8    configID;        /* TWT Configuration ID */
   uint8    PAD[3];
   uint32    sp_seq;        /* sequence number of the service period */
   uint32    tx_ucast_pkts;    /* Number of unicast Tx packets in TWT SPs */
   uint32    tx_pkts_min;    /* Minimum number of Tx packets in a TWT SP */
   uint32    tx_pkts_max;    /* Maximum number of Tx packets in a TWT SP */
   uint32    tx_pkts_avg;    /* Average number of Tx packets in each TWT SP */
   uint32    tx_failures;    /* Tx packets failure count */
   uint32    rx_ucast_pkts;    /* Number of unicast Rx packets in TWT SPs */
   uint32    rx_pkts_min;    /* Minimum number of Rx packets in a TWT SP */
   uint32    rx_pkts_max;    /* Maximum number of Rx packets in a TWT SP */
   uint32    rx_pkts_avg;    /* Average number of Rx packets in each TWT SP */
   uint32    rx_pkts_retried;    /* retried Rx packets count */
   uint32    tx_pkt_sz_avg;    /* Average Tx packet size in TWT SPs */
   uint32    rx_pkt_sz_avg;    /* Average Rx Packet size in TWT SPs */
   uint32    eosp_dur_avg;    /* Average Wake duration in SPs ended due to EOSP */
   uint32    eosp_count;    /* Count of TWT SPs ended due to EOSP */
} wl_twt_peer_stats_v2_t;
 
#define WL_TWT_STATS_VERSION_2        2u
typedef struct wl_twt_stats_v2 {
   uint16    version;
   uint16    length;
   uint32    num_stats;    /* number of peer stats in the peer_stats_list */
   wl_twt_peer_stats_v2_t    peer_stats_list[];
} wl_twt_stats_v2_t;
 
#define WL_TWT_STATS_CMD_VERSION_1    1
#define WL_TWT_STATS_CMD_FLAGS_RESET    (1u << 0u)
/* HE TWT stats command */
typedef struct wl_twt_stats_cmd_v1 {
   uint16    version;
   uint16    length;
   struct ether_addr peer;
   uint8    configID;        /* TWT Configuration ID */
   uint8    PAD;
   uint16    flags;        /* see WL_TWT_STATS_CMD_FLAGS */
   uint8    num_fid;
   uint8    num_bid;
   uint8    fid_list[WL_TWT_STATS_MAX_ITWT];
   uint8    bid_list[WL_TWT_STATS_MAX_BTWT];
} wl_twt_stats_cmd_v1_t;
 
#define WL_TWT_RESP_CFG_VER    0u
 
#define WL_TWT_CMD_RESP_CFG_TYPE_ALTERNATE    0u
#define WL_TWT_CMD_RESP_CFG_TYPE_DICTATE    1u
/* HE TWT resp command */
typedef struct wl_twt_resp_cfg {
   /* structure control */
   uint16 version;        /* Structure version */
   uint16 length;        /* Data length (starting after this field) */
   uint8 dc_max;        /* Max supported duty cycle for single TWT */
   uint8 resp_type;    /* Resp. type(Alt/dict) if duty cycle>max duty cycle */
} wl_twt_resp_cfg_t;
 
#define WL_TWT_CAP_CMD_VERSION_1    1u
 
#define WL_TWT_CAP_FLAGS_REQ_SUPPORT    (1u << 0u)
#define WL_TWT_CAP_FLAGS_RESP_SUPPORT    (1u << 1u)
#define WL_TWT_CAP_FLAGS_BTWT_SUPPORT    (1u << 2u)
#define WL_TWT_CAP_FLAGS_FLEX_SUPPORT    (1u << 3u)
#define WL_TWT_CAP_FLAGS_TWT_REQUIRED    (1u << 4u)
 
/* HE TWT capabilities output */
typedef struct wl_twt_cap {
   uint16    version;
   uint16    length;
   uint16 device_cap;        /* see WL_TWT_CAP_CMD_FLAGS */
   uint16 peer_cap;        /* see WL_TWT_CAP_CMD_FLAGS */
} wl_twt_cap_t;
 
/* HE TWT capabilities command input */
typedef struct wl_twt_cap_cmd {
   uint16    version;
   uint16    length;
   struct ether_addr peer;
   uint8    PAD[2];
} wl_twt_cap_cmd_t;
 
/* EHT sub command IDs */
enum {
   WL_EHT_CMD_ENAB        = 0u,    /* enable/disable EHT feature as a whole */
   WL_EHT_CMD_DBG        = 1u,    /* configure EHT debug facilities */
   WL_EHT_CMD_FEATURES    = 2u,    /* configure EHT sub-features */
   WL_EHT_CMD_LAST
};
 
/* Current version for wlc_clm_power_limits_req_t structure and flags */
#define WLC_CLM_POWER_LIMITS_REQ_VERSION 1
/* "clm_power_limits" iovar request structure */
typedef struct wlc_clm_power_limits_req {
   /* Input. Structure and flags version */
   uint32 version;
   /* Full length of buffer (includes this structure and space for TLV-encoded PPR) */
   uint32 buflen;
   /* Input. Flags (see WLC_CLM_POWER_LIMITS_INPUT_FLAG_... below) */
   uint32 input_flags;
   /* Input. CC of region whose data is being requested */
   char cc[WLC_CNTRY_BUF_SZ];
   /* Input. Channel/subchannel in chanspec_t format */
   uint32 chanspec;
   /* Subchannel encoded as clm_limits_type_t */
   uint32 clm_subchannel;
   /* Input. 0-based antenna index */
   uint32 antenna_idx;
   /* Output. General flags (see WLC_CLM_POWER_LIMITS_OUTPUT_FLAG_... below) */
   uint32 output_flags;
   /* Output. 2.4G country flags, encoded as clm_flags_t enum */
   uint32 clm_country_flags_2g;
   /* Output. 5G country flags, encoded as clm_flags_t enum */
   uint32 clm_country_flags_5g;
   /* Output. Length of TLV-encoded PPR data that follows this structure */
   uint32 ppr_tlv_size;
   /* Output. Beginning of buffer for TLV-encoded PPR data */
   uint8 ppr_tlv[1];
} wlc_clm_power_limits_req_t;
 
/* Input. Do not apply SAR limits */
#define WLC_CLM_POWER_LIMITS_INPUT_FLAG_NO_SAR                0x00000001
/* Input. Do not apply board limits */
#define WLC_CLM_POWER_LIMITS_INPUT_FLAG_NO_BOARD            0x00000002
/* Output. Limits taken from product-specific country data */
#define WLC_CLM_POWER_LIMITS_OUTPUT_FLAG_PRODUCT_LIMITS            0x00000001
/* Output. Limits taken from product-specific worldwide data */
#define WLC_CLM_POWER_LIMITS_OUTPUT_FLAG_WORLDWIDE_LIMITS        0x00000002
/* Output. Limits taken from country-default (all-product) data */
#define WLC_CLM_POWER_LIMITS_OUTPUT_FLAG_DEFAULT_COUNTRY_LIMITS        0x00000004
 
#define WL_MBO_IOV_MAJOR_VER 1
#define WL_MBO_IOV_MINOR_VER 1
#define WL_MBO_IOV_MAJOR_VER_SHIFT 8
#define WL_MBO_IOV_VERSION \
   ((WL_MBO_IOV_MAJOR_VER << WL_MBO_IOV_MAJOR_VER_SHIFT)| WL_MBO_IOV_MINOR_VER)
 
#define MBO_MAX_CHAN_PREF_ENTRIES  16
 
enum wl_mbo_cmd_ids {
   WL_MBO_CMD_ADD_CHAN_PREF = 1,
   WL_MBO_CMD_DEL_CHAN_PREF = 2,
   WL_MBO_CMD_LIST_CHAN_PREF = 3,
   WL_MBO_CMD_CELLULAR_DATA_CAP = 4,
   WL_MBO_CMD_DUMP_COUNTERS = 5,
   WL_MBO_CMD_CLEAR_COUNTERS = 6,
   WL_MBO_CMD_FORCE_ASSOC = 7,
   WL_MBO_CMD_BSSTRANS_REJECT = 8,
   WL_MBO_CMD_SEND_NOTIF = 9,
   /* Unused command, This enum no can be use
    * for next new command
    */
   WL_MBO_CMD_CLEAR_CHAN_PREF = 10,
   WL_MBO_CMD_NBR_INFO_CACHE = 11,
   WL_MBO_CMD_ANQPO_SUPPORT = 12,
   WL_MBO_CMD_DBG_EVENT_CHECK = 13,
   WL_MBO_CMD_EVENT_MASK = 14,
   /* Add before this !! */
   WL_MBO_CMD_LAST
};
 
enum wl_mbo_xtlv_id {
   WL_MBO_XTLV_OPCLASS            = 0x1,
   WL_MBO_XTLV_CHAN               = 0x2,
   WL_MBO_XTLV_PREFERENCE         = 0x3,
   WL_MBO_XTLV_REASON_CODE        = 0x4,
   WL_MBO_XTLV_CELL_DATA_CAP      = 0x5,
   WL_MBO_XTLV_COUNTERS           = 0x6,
   WL_MBO_XTLV_ENABLE             = 0x7,
   WL_MBO_XTLV_SUB_ELEM_TYPE      = 0x8,
   WL_MBO_XTLV_BTQ_TRIG_START_OFFSET = 0x9,
   WL_MBO_XTLV_BTQ_TRIG_RSSI_DELTA = 0xa,
   WL_MBO_XTLV_ANQP_CELL_SUPP      = 0xb,
   WL_MBO_XTLV_BIT_MASK        = 0xc
};
 
/* event bit mask flags for MBO */
#define MBO_EVT_BIT_MASK_CELLULAR_SWITCH        0x0001  /* Evt bit mask to enab cellular switch */
#define MBO_EVT_BIT_MASK_BTM_REQ_RCVD           0x0002  /* Evt bit mask to enab BTM req rcvd */
 
typedef struct wl_mbo_counters {
   /* No of transition req recvd */
   uint16 trans_req_rcvd;
   /* No of transition req with disassoc imminent */
   uint16 trans_req_disassoc;
   /* No of transition req with BSS Termination */
   uint16 trans_req_bss_term;
   /* No of trans req w/ unspecified reason */
   uint16 trans_resn_unspec;
   /* No of trans req w/ reason frame loss */
   uint16 trans_resn_frm_loss;
   /* No of trans req w/ reason traffic delay */
   uint16 trans_resn_traffic_delay;
   /* No of trans req w/ reason insufficient buffer */
   uint16 trans_resn_insuff_bw;
   /* No of trans req w/ reason load balance */
   uint16 trans_resn_load_bal;
   /* No of trans req w/ reason low rssi */
   uint16 trans_resn_low_rssi;
   /* No of trans req w/ reason excessive retransmission */
   uint16 trans_resn_xcess_retransmn;
   /* No of trans req w/ reason gray zone */
   uint16 trans_resn_gray_zone;
   /* No of trans req w/ reason switch to premium AP */
   uint16 trans_resn_prem_ap_sw;
   /* No of transition rejection sent */
   uint16 trans_rejn_sent;
   /* No of trans rejn reason excessive frame loss */
   uint16 trans_rejn_xcess_frm_loss;
   /* No of trans rejn reason excessive traffic delay */
   uint16 trans_rejn_xcess_traffic_delay;
   /* No of trans rejn reason insufficient QoS capability */
   uint16 trans_rejn_insuffic_qos_cap;
   /* No of trans rejn reason low RSSI */
   uint16 trans_rejn_low_rssi;
   /* No of trans rejn reason high interference */
   uint16 trans_rejn_high_interference;
   /* No of trans rejn reason service unavilable */
   uint16 trans_rejn_service_unavail;
   /* No of beacon request rcvd */
   uint16 bcn_req_rcvd;
   /* No of beacon report sent */
   uint16 bcn_rep_sent;
   /* No of null beacon report sent */
   uint16 null_bcn_rep_sent;
   /* No of wifi to cell switch */
   uint16 wifi_to_cell;
} wl_mbo_counters_t;
 
#define WL_FILS_IOV_MAJOR_VER 1
#define WL_FILS_IOV_MINOR_VER 1
#define WL_FILS_IOV_MAJOR_VER_SHIFT 8
#define WL_FILS_IOV_VERSION \
   ((WL_FILS_IOV_MAJOR_VER << WL_FILS_IOV_MAJOR_VER_SHIFT)| WL_FILS_IOV_MINOR_VER)
 
enum wl_fils_cmd_ids {
   WL_FILS_CMD_ADD_IND_IE        = 1,
   WL_FILS_CMD_ADD_AUTH_DATA    = 2,    /* Deprecated, kept to prevent ROM invalidation */
   WL_FILS_CMD_ADD_HLP_IE        = 3,
   WL_FILS_CMD_ADD_CONNECT_PARAMS    = 4,
   WL_FILS_CMD_GET_CONNECT_PARAMS    = 5,
   /* Add before this !! */
   WL_FILS_CMD_LAST
};
 
enum wl_fils_xtlv_id {
   WL_FILS_XTLV_IND_IE        = 0x1,
   WL_FILS_XTLV_AUTH_DATA        = 0x2,    /* Deprecated, kept to prevent ROM invalidation */
   WL_FILS_XTLV_HLP_IE        = 0x3,
   WL_FILS_XTLV_ERP_USERNAME    = 0x4,
   WL_FILS_XTLV_ERP_REALM        = 0x5,
   WL_FILS_XTLV_ERP_RRK        = 0x6,
   WL_FILS_XTLV_ERP_NEXT_SEQ_NUM    = 0x7,
   WL_FILS_XTLV_KEK        = 0x8,
   WL_FILS_XTLV_PMK        = 0x9,
   WL_FILS_XTLV_TK            = 0xa,
   WL_FILS_XTLV_PMKID        = 0xb
};
 
#define WL_OCE_IOV_MAJOR_VER 1
#define WL_OCE_IOV_MINOR_VER 1
#define WL_OCE_IOV_MAJOR_VER_SHIFT 8
#define WL_OCE_IOV_VERSION \
   ((WL_OCE_IOV_MAJOR_VER << WL_OCE_IOV_MAJOR_VER_SHIFT)| WL_OCE_IOV_MINOR_VER)
 
enum wl_oce_cmd_ids {
   WL_OCE_CMD_ENABLE = 1,
   WL_OCE_CMD_PROBE_DEF_TIME = 2,
   WL_OCE_CMD_FD_TX_PERIOD = 3,
   WL_OCE_CMD_FD_TX_DURATION = 4,
   WL_OCE_CMD_RSSI_TH = 5,
   WL_OCE_CMD_RWAN_LINKS = 6,
   WL_OCE_CMD_CU_TRIGGER = 7,
   WL_OCE_CMD_TXPWR_USED = 8,
   /* Add before this !! */
   WL_OCE_CMD_LAST
};
 
enum wl_oce_xtlv_id {
   WL_OCE_XTLV_ENABLE  = 0x1,
   WL_OCE_XTLV_PROBE_DEF_TIME  = 0x2,
   WL_OCE_XTLV_FD_TX_PERIOD    = 0x3,
   WL_OCE_XTLV_FD_TX_DURATION  = 0x4,
   WL_OCE_XTLV_RSSI_TH = 0x5,
   WL_OCE_XTLV_RWAN_LINKS = 0x6,
   WL_OCE_XTLV_CU_TRIGGER = 0x7,
   WL_OCE_XTLV_TXPWR_USED = 0x8
};
 
/* Robust Audio Video (RAV), MSCS (Mirrored Stream Classification Service) commands */
#define WL_RAV_MSCS_IOV_MAJOR_VER    1u
#define WL_RAV_MSCS_IOV_MINOR_VER    1u
#define WL_RAV_MSCS_IOV_MAJOR_VER_SHIFT    8u
 
#define WL_RAV_MSCS_IOV_VERSION \
   ((WL_RAV_MSCS_IOV_MAJOR_VER << WL_RAV_MSCS_IOV_MAJOR_VER_SHIFT)| WL_RAV_MSCS_IOV_MINOR_VER)
 
enum wl_rav_mscs_cmd_ids {
   WL_RAV_MSCS_CMD_CONFIG        = 1u,    /* MSCS configuration */
   WL_RAV_MSCS_CMD_ENABLE        = 2u,    /* Activate/deactivate MSCS */
   WL_RAV_MSCS_CMD_UP_BITMAP    = 3u,    /* User priority bitmap */
   WL_RAV_MSCS_CMD_UP_LIMIT    = 4u,    /* User priority limit */
   WL_RAV_MSCS_CMD_STREAM_TIMEOUT    = 5u,    /* Stream timeout for MSCS Request */
   WL_RAV_MSCS_CMD_FC_TYPE        = 6u,    /* Frame classifier type, IPv4, IPv6, etc. */
   WL_RAV_MSCS_CMD_FC_MASK        = 7u,    /* Specifies the frame classifier mask */
   WL_RAV_MSCS_CMD_REQ_TYPE    = 8u,    /* Indicates the MSCS Request type (add/remove) */
   WL_RAV_MSCS_CMD_ASSOC_NEG    = 9u,    /* MSCS negotiation in the association */
 
   /* Add before this !! */
   WL_RAV_MSCS_CMD_LAST
};
 
typedef enum wl_rav_mscs_xtlv_id {
   WL_RAV_MSCS_XTLV_CONFIG        = 1u,
   WL_RAV_MSCS_XTLV_ENABLE        = 2u,
   WL_RAV_MSCS_XTLV_UP_BITMAP    = 3u,
   WL_RAV_MSCS_XTLV_UP_LIMIT    = 4u,
   WL_RAV_MSCS_XTLV_STREAM_TIMEOUT    = 5u,
   WL_RAV_MSCS_XTLV_FC_TYPE    = 6u,
   WL_RAV_MSCS_XTLV_FC_MASK    = 7u,
   WL_RAV_MSCS_XTLV_REQ_TYPE    = 8u,
   WL_RAV_MSCS_XTLV_ASSOC_NEG    = 9u
} wl_rav_mscs_xtlv_id_t;
 
#define WL_ESP_IOV_MAJOR_VER 1
#define WL_ESP_IOV_MINOR_VER 1
#define WL_ESP_IOV_MAJOR_VER_SHIFT 8
#define WL_ESP_IOV_VERSION \
   ((WL_ESP_IOV_MAJOR_VER << WL_ESP_IOV_MAJOR_VER_SHIFT)| WL_ESP_IOV_MINOR_VER)
 
enum wl_esp_cmd_ids {
   WL_ESP_CMD_ENABLE = 1,
   WL_ESP_CMD_STATIC = 2,
   /* Add before this !! */
   WL_ESP_CMD_LAST
};
 
enum wl_esp_xtlv_id {
   WL_ESP_XTLV_ENABLE  = 0x1,
   WL_ESP_XTLV_STATIC_AC    = 0x2,    /* access category */
   WL_ESP_XTLV_STATIC_TYPE  = 0x3,    /* data type */
   WL_ESP_XTLV_STATIC_VAL   = 0x4
};
 
#define WL_BCN_PROT_IOV_MAJOR_VER 1
#define WL_BCN_PROT_IOV_MINOR_VER 1
#define WL_BCN_PROT_IOV_MAJOR_VER_SHIFT 8
#define WL_BCN_PROT_IOV_VERSION \
   ((WL_BCN_PROT_IOV_MAJOR_VER << WL_BCN_PROT_IOV_MAJOR_VER_SHIFT)| WL_BCN_PROT_IOV_MINOR_VER)
 
enum wl_bcn_prot_cmd_ids {
   WL_BCN_PROT_CMD_ENABLE = 1,
   WL_BCN_PROT_CMD_COUNTERS = 2,
   /* Add before this !! */
   WL_BCN_PROT_CMD_LAST
};
 
enum wl_bcn_prot_xtlv_id {
   WL_BCN_PROT_XTLV_ENABLE  = 0x1,
   WL_BCN_PROT_XTLV_COUNTERS = 0x2
};
 
typedef struct wlc_bcn_prot_counters {
   uint32 no_en_bit;    /* counts beacons without bcn prot enable bit at ext cap */
   uint32 no_mme_ie;    /* counts beacons without mme ie */
   uint32 mic_fails;    /* counts beacons failed mic check */
   uint32 replay_fails;    /* counts beacons failed replay check */
} wlc_bcn_prot_counters_t;
#define BCN_PROT_COUNTERS_SIZE    sizeof(wlc_bcn_prot_counters_t)
 
#define WL_DRR_IOV_MAJOR_VER 1
#define WL_DRR_IOV_MINOR_VER 1
#define WL_DRR_IOV_MAJOR_VER_SHIFT 8
#define WL_DRR_IOV_VERSION \
   ((WL_DRR_IOV_MAJOR_VER << WL_DRR_IOV_MAJOR_VER_SHIFT)| WL_DRR_IOV_MINOR_VER)
 
enum wl_drr_cmd_ids {
   WL_DRR_CMD_ENABLE = 1u,
   /* Add before this !! */
   WL_DRR_CMD_LAST
};
 
enum wl_drr_xtlv_id {
   WL_DRR_XTLV_ENABLE  = 0x1u
};
 
/* otpread command */
#define WL_OTPREAD_VER 1
 
typedef struct {
   uint16 version;        /* cmd structure version */
   uint16 cmd_len;        /* cmd struct len */
   uint32 rdmode;        /* otp read mode */
   uint32 rdoffset;    /* byte offset into otp to start read */
   uint32 rdsize;        /* number of bytes to read */
} wl_otpread_cmd_t;
 
/* "otpecc_rows" command */
typedef struct {
   uint16 version;        /* version of this structure */
   uint16 len;            /* len in bytes of this structure */
   uint32 cmdtype;        /* command type : 0 : read row data, 1 : ECC lock  */
   uint32 rowoffset;    /* start row offset */
   uint32 numrows;        /* number of rows */
   uint8  rowdata[];    /* read rows data */
} wl_otpecc_rows_t;
 
#define WL_OTPECC_ROWS_VER  1
 
#define WL_OTPECC_ROWS_CMD_READ  0
#define WL_OTPECC_ROWS_CMD_LOCK  1
 
#define WL_OTPECC_ARGIDX_CMDTYPE        0    /* command type */
#define WL_OTPECC_ARGIDX_ROWOFFSET        1    /* start row offset */
#define WL_OTPECC_ARGIDX_NUMROWS        2    /* number of rows */
 
/* "otpeccrows" raw data size per row */
#define WL_ECCDUMP_ROW_SIZE_BYTE    6 /* 4 bytes row data + 2 bytes ECC status */
#define WL_ECCDUMP_ROW_SIZE_WORD    3
 
/* otpECCstatus */
#define OTP_ECC_ENAB_SHIFT        13
#define OTP_ECC_ENAB_MASK        0x7
#define OTP_ECC_CORR_ST_SHIFT    12
#define OTP_ECC_CORR_ST_MASK    0x1
#define OTP_ECC_DBL_ERR_SHIFT    11
#define OTP_ECC_DBL_ERR_MASK    0x1
#define OTP_ECC_DED_ST_SHIFT    10
#define OTP_ECC_DED_ST_MASK        0x1
#define OTP_ECC_SEC_ST_SHIFT    9
#define OTP_ECC_SEC_ST_MASK        0x1
#define OTP_ECC_DATA_SHIFT        0
#define OTP_ECC_DATA_MASK        0x7f
 
/* OTP_ECC_CORR_ST field */
#define OTP_ECC_MODE        1
#define OTP_NO_ECC_MODE        0
 
/* OTP_ECC_ENAB field (bit15:13) :
 * When 2 or 3 bits are set,
 * it indicates that OTP ECC is enabled on the last row read.
 * Otherwise, ECC is disabled
 */
#define OTP_ECC_ENAB(val) \
   (bcm_bitcount((uint8 *)&(val), sizeof(uint8)) > 1)
 
/* otp command details */
#define WL_OTP_IOV_MAJOR_VER        1u
#define WL_OTP_IOV_MINOR_VER        1u
#define WL_OTP_IOV_MAJOR_VER_SHIFT    8u
#define WL_OTP_IOV_VERSION \
       ((WL_OTP_IOV_MAJOR_VER << WL_OTP_IOV_MAJOR_VER_SHIFT) | WL_OTP_IOV_MINOR_VER)
 
/* OTP Regions HW/SW */
#define OTP_RGN_NONE    0u
#define OTP_RGN_HW    1u
#define OTP_RGN_SW    2u
 
/* OTP Lock Regions */
#define OTP_LOCK_RGN_NONE        0u
#define OTP_LOCK_RGN_WAFER_SORT        1u
#define OTP_LOCK_RGN_HASH_DATA        2u
#define OTP_LOCK_RGN_FINAL_TEST        3u
#define OTP_LOCK_RGN_AUTOLOAD        4u
#define OTP_LOCK_RGN_UPPER_GU        5u
#define OTP_LOCK_RGN_LOWER_GU        6u
#define OTP_LOCK_RGN_HW_SW        7u
#define OTP_LOCK_RGN_BT            8u
#define OTP_LOCK_RGN_SECURE        9u
#define OTP_LOCK_RGN_SECURE_V        10u
#define OTP_LOCK_RGN_SECURE_VI_0    11u
#define OTP_LOCK_RGN_SECURE_VI_1    12u
 
enum wl_otp_cmd_ids {
   WL_OTP_CMD_RGNSTATUS    = 1u,
   WL_OTP_CMD_RGNDUMP    = 2u,
   WL_OTP_CMD_RGNWRITE    = 3u,
   WL_OTP_CMD_SBOOT    = 4u,
   WL_OTP_CMD_RGNLOCK    = 5u,
 
   /* Add before this !!! */
   WL_OTP_CMD_LAST
};
 
enum wl_otp_xtlv_id {
   WL_OTP_XTLV_NONE            = 0u,    /* Not valid otp tag */
   WL_OTP_XTLV_RGN                = 1u,    /* OTP region type */
   WL_OTP_XTLV_ADDR            = 2u,    /* OTP region start address */
   WL_OTP_XTLV_SIZE            = 3u,    /* OTP region size */
   WL_OTP_XTLV_DATA            = 4u,    /* OTP dump data */
 
   /* SBOOT TAGs: */
   WL_OTP_XTLV_SBOOT_FW_SIG_ENABLE        = 5u,    /* FW signing enable bit */
   WL_OTP_XTLV_SBOOT_FW_SIG_DISABLE    = 6u,    /* FW signing disaable bit */
   WL_OTP_XTLV_SBOOT_ROM_PROTECT_ENABLE    = 7u,    /* ROM protect enable bit */
   WL_OTP_XTLV_SBOOT_ROM_PROTECT_PATCH    = 8u,    /* ROM protect from patch */
   WL_OTP_XTLV_SBOOT_HOST_READ_NONSEC_EN    = 9u,    /* Host read non secure enable bit */
   WL_OTP_XTLV_SBOOT_HOST_READ_NONSEC_DIS    = 10u,    /* Host read non secure disable bit */
   WL_OTP_XTLV_SBOOT_HOST_WRITE_NONSEC_EN    = 11u,    /* Host write non secure enable bit */
   WL_OTP_XTLV_SBOOT_HOST_WRITE_NONSEC_DIS    = 12u,    /* Host write non secure disable bit */
   WL_OTP_XTLV_SBOOT_DBGREGS_PROTECT_ENAB    = 13u,    /* ARM DBG regs protect enable bit */
   WL_OTP_XTLV_SBOOT_DBGREGS_PROTECT_DIS    = 14u,    /* ARM DBG regs protect disable bit */
   WL_OTP_XTLV_SBOOT_JTAG_PROTECT_ENAB    = 15u,    /* JTAG protect disable bit */
   WL_OTP_XTLV_SBOOT_JTAG_PROTECT_DIS    = 16u,    /* JTAG protect re-enable bit */
   WL_OTP_XTLV_SBOOT_TCAM_PROTECT_SIZE    = 17u,    /* TCAM protect enable size field 8 bits */
   WL_OTP_XTLV_SBOOT_ACTIVATE_SECURITY    = 18u,    /* Active security enable bit */
   WL_OTP_XTLV_SBOOT_KEY_REVOC_BITS    = 19u,    /* Key revocation Bits field 16 bits */
   WL_OTP_XTLV_SBOOT_CUSTOMER_PUBLIC_KEY_1    = 20u,    /* Customer public key 1 field 257 bits */
   WL_OTP_XTLV_SBOOT_CUSTOMER_PUBLIC_KEY_2    = 21u,    /* Customer public key 2 field 257 bits */
   WL_OTP_XTLV_SBOOT_LOT_NUM        = 22u,    /* Chip lot num 17 bits */
   WL_OTP_XTLV_SBOOT_WAFER_NUM        = 23u,    /* Chip wafer num 5 bits */
   WL_OTP_XTLV_SBOOT_WAFER_X        = 24u,    /* Chip wafer X 9 bits */
   WL_OTP_XTLV_SBOOT_WAFER_Y        = 25u,    /* Chip wafer Y 9 bits */
   WL_OTP_XTLV_SBOOT_UNLOCK_HASH_VAL    = 26u,    /* Unlock Hash Val 128 bits */
};
 
#define WL_LEAKY_AP_STATS_GT_TYPE    0
#define WL_LEAKY_AP_STATS_PKT_TYPE    1
typedef struct wlc_leaked_infra_guard_marker {
   /* type field for this TLV: WL_LEAKY_AP_STATS_GT_TYPE */
   uint16  type;
   /* length field for this TLV */
   uint16  len;
   /* guard sample sequence number; Updated by 1 on every guard sample */
   uint32  seq_number;
   /* Guard time start time (tsf; PS indicated and acked) */
   uint32  start_time;
   /* tsf timestamp for the GT end event */
   uint32  gt_tsf_l;
   /* Guard time period in ms */
   uint16  guard_duration;
   /* Number PPDUs in the notification */
   uint16  num_pkts;
   /* Flags to indicate some states see below */
   uint8   flag;
   /* pad for 32-bit alignment */
   uint8   reserved[3];
} wlc_leaked_infra_guard_marker_t;
 
/* Flag information */
#define WL_LEAKED_GUARD_TIME_NONE    0               /* Not in any guard time */
#define WL_LEAKED_GUARD_TIME_FRTS    (0x01 << 0)     /* Normal FRTS power save */
#define WL_LEAKED_GUARD_TIME_SCAN    (0x01 << 1)     /* Channel switch due to scanning */
 
#ifdef WLAWDL
#define WL_LEAKED_GUARD_TIME_AWDL_PSF    (0x01 << 2)     /* Channel switch due to AWDL PSF */
#define WL_LEAKED_GUARD_TIME_AWDL_AW    (0x01 << 3)     /* Channel switch due to AWDL AW */
#endif /* WLAWDL */
 
#define WL_LEAKED_GUARD_TIME_INFRA_STA    (0x01 << 4)    /* generic type infra sta channel switch */
#define WL_LEAKED_GUARD_TIME_TERMINATED (0x01 << 7)     /* indicate a GT is terminated early */
 
typedef struct wlc_leaked_infra_packet_stat {
   uint16  type;            /* type field for this TLV: WL_LEAKY_AP_STATS_PKT_TYPE */
   uint16  len;            /* length field for this TLV */
   uint16  ppdu_len_bytes;        /* PPDU packet length in bytes */
   uint16  num_mpdus;        /* number of the MPDUs in the PPDU */
   uint32  ppdu_time;        /* PPDU arrival time at the begining of the guard time */
   uint32  rate;            /* PPDU packet rate; Received packet's data rate */
   uint16  seq_number;        /* sequence number */
   int8    rssi;            /* RSSI */
   uint8   tid;            /* tid */
} wlc_leaked_infra_packet_stat_t;
 
/* Wake timer structure definition */
#define WAKE_TIMER_VERSION 1
#define WAKE_TIMER_NOLIMIT 0xFFFF
 
typedef struct wake_timer {
   uint16 ver;
   uint16 len;
   uint16 limit;   /* number of events to deliver
           * 0-disable, 0xffff-indefinite, num_events otherwise
           */
   uint16 count;    /* number of events delivered since enable (get only) */
   uint16 period;    /* timeout/period in milliseconds */
} wake_timer_t;
 
typedef struct wl_desense_restage_gain {
   uint16 version;
   uint16 length;
   uint32 band;
   uint8 num_cores;
   uint8 desense_array[WL_TX_CHAINS_MAX];
   uint8 PAD[3];
} wl_desense_restage_gain_t;
 
#define MAX_UCM_CHAINS 5
#define MAX_UCM_PROFILES 10
#define UCM_PROFILE_VERSION_1 1
 
/* UCM per chain attribute struct */
typedef struct wlc_btcx_chain_attr {
   uint16 length;            /* chain attr length, version is same as profile version */
   int8 desense_level;        /* per chain desense level */
   int8 ack_pwr_strong_rssi;    /* per chain ack power at strong rssi */
   int8 ack_pwr_weak_rssi;        /* per chain ack power at weak rssi */
   int8 tx_pwr_strong_rssi;    /* per chain tx power at strong rssi */
   int8 tx_pwr_weak_rssi;        /* per chain tx power at weak rssi */
   uint8 PAD[1];            /* additional bytes for alignment */
} wlc_btcx_chain_attr_t;
 
typedef struct wlc_btcx_profile_v1 {
   uint16 version;            /* UCM profile version */
   uint16 length;            /* profile size */
   uint16 fixed_length;        /* size of the fixed portion of the profile */
   uint8 init;            /* profile initialized or not */
   uint8 chain_attr_count;        /* Number of elements in chain_attr array */
   uint8 profile_index;        /* profile index */
   uint8 mode_strong_wl_bt;    /* Mode under strong WLAN and BT RSSI */
   uint8 mode_weak_wl;        /* Mode under weak WLAN RSSI */
   uint8 mode_weak_bt;        /* Mode under weak BT RSSI */
   uint8 mode_weak_wl_bt;        /* Mode under weak BT and WLAN RSSI */
   int8 mode_wl_hi_lo_rssi_thresh;    /* Strong to weak WLAN RSSI threshold for mode selection */
   int8 mode_wl_lo_hi_rssi_thresh;    /* Weak to strong WLAN RSSI threshold for mode selection */
   int8 mode_bt_hi_lo_rssi_thresh;    /* Strong to weak BT RSSI threshold for mode selection */
   int8 mode_bt_lo_hi_rssi_thresh;    /* Weak to strong BT RSSI threshold for mode selection */
   int8 desense_wl_hi_lo_rssi_thresh;    /* Strong to weak RSSI threshold for desense */
   int8 desense_wl_lo_hi_rssi_thresh;    /* Weak to strong RSSI threshold for desense */
   int8 ack_pwr_wl_hi_lo_rssi_thresh;    /* Strong to weak RSSI threshold for ACK power */
   int8 ack_pwr_wl_lo_hi_rssi_thresh;    /* Weak to strong RSSI threshold for ACK power */
   int8 tx_pwr_wl_hi_lo_rssi_thresh;    /* Strong to weak RSSI threshold for Tx power */
   int8 tx_pwr_wl_lo_hi_rssi_thresh;    /* Weak to strong RSSI threshold for Tx power */
   uint8 PAD[1];                /* additional bytes for 4 byte alignment */
   wlc_btcx_chain_attr_t chain_attr[];    /* variable length array with chain attributes */
} wlc_btcx_profile_v1_t;
 
#define UCM_PROFILE_VERSION_2 2u
 
typedef struct wlc_btcx_profile_v2 {
   uint16 version;            /* UCM profile version */
   uint16 length;            /* profile size */
   uint16 fixed_length;        /* size of the fixed portion of the profile */
   uint8 init;            /* profile initialized or not */
   uint8 chain_attr_count;        /* Number of elements in chain_attr array */
   uint8 profile_index;        /* profile index */
   uint8 mode_strong_wl_bt;    /* Mode under strong WLAN and BT RSSI */
   uint8 mode_weak_wl;        /* Mode under weak WLAN RSSI */
   uint8 mode_weak_bt;        /* Mode under weak BT RSSI */
   uint8 mode_weak_wl_bt;        /* Mode under weak BT and WLAN RSSI */
   int8 mode_wl_hi_lo_rssi_thresh;    /* Strong to weak WLAN RSSI threshold for mode selection */
   int8 mode_wl_lo_hi_rssi_thresh;    /* Weak to strong WLAN RSSI threshold for mode selection */
   int8 mode_bt_hi_lo_rssi_thresh;    /* Strong to weak BT RSSI threshold for mode selection */
   int8 mode_bt_lo_hi_rssi_thresh;    /* Weak to strong BT RSSI threshold for mode selection */
   int8 desense_wl_hi_lo_rssi_thresh;    /* Strong to weak RSSI threshold for desense */
   int8 desense_wl_lo_hi_rssi_thresh;    /* Weak to strong RSSI threshold for desense */
   int8 ack_pwr_wl_hi_lo_rssi_thresh;    /* Strong to weak RSSI threshold for ACK power */
   int8 ack_pwr_wl_lo_hi_rssi_thresh;    /* Weak to strong RSSI threshold for ACK power */
   int8 tx_pwr_wl_hi_lo_rssi_thresh;    /* Strong to weak RSSI threshold for Tx power */
   int8 tx_pwr_wl_lo_hi_rssi_thresh;    /* Weak to strong RSSI threshold for Tx power */
   uint8 hybrid_ant_core_config;        /* Select antenna configuration for hybrid */
   wlc_btcx_chain_attr_t chain_attr[];    /* variable length array with chain attributes */
} wlc_btcx_profile_v2_t;
 
#define SSSR_D11_RESET_SEQ_STEPS   5u
#define SSSR_HWA_RESET_SEQ_STEPS   8u
 
#define SSSR_REG_INFO_VER_0    0u
#define SSSR_REG_INFO_VER_1    1u
#define SSSR_REG_INFO_VER_2    2u
#define SSSR_REG_INFO_VER_3    3u
 
typedef struct sssr_reg_info_v0 {
   uint16 version;
   uint16 length;  /* length of the structure validated at host */
   struct {
       struct {
           uint32 pmuintmask0;
           uint32 pmuintmask1;
           uint32 resreqtimer;
           uint32 macresreqtimer;
           uint32 macresreqtimer1;
       } base_regs;
   } pmu_regs;
   struct {
       struct {
           uint32 intmask;
           uint32 powerctrl;
           uint32 clockcontrolstatus;
           uint32 powerctrl_mask;
       } base_regs;
   } chipcommon_regs;
   struct {
       struct {
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 resetctrl;
           uint32 itopoobb;
       } wrapper_regs;
   } arm_regs;
   struct {
       struct {
           uint32 ltrstate;
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 itopoobb;
       } wrapper_regs;
   } pcie_regs;
   struct {
       struct {
           uint32 ioctrl;
       } wrapper_regs;
       uint32 vasip_sr_addr;
       uint32 vasip_sr_size;
   } vasip_regs;
   struct {
       struct {
           uint32 xmtaddress;
           uint32 xmtdata;
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 resetctrl;
           uint32 itopoobb;
           uint32 ioctrl;
           uint32 ioctrl_resetseq_val[SSSR_D11_RESET_SEQ_STEPS];
       } wrapper_regs;
       uint32 sr_size;
   } mac_regs[MAX_NUM_D11CORES];
} sssr_reg_info_v0_t;
 
typedef struct sssr_reg_info_v1 {
   uint16 version;
   uint16 length;  /* length of the structure validated at host */
   struct {
       struct {
           uint32 pmuintmask0;
           uint32 pmuintmask1;
           uint32 resreqtimer;
           uint32 macresreqtimer;
           uint32 macresreqtimer1;
       } base_regs;
   } pmu_regs;
   struct {
       struct {
           uint32 intmask;
           uint32 powerctrl;
           uint32 clockcontrolstatus;
           uint32 powerctrl_mask;
       } base_regs;
   } chipcommon_regs;
   struct {
       struct {
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 resetctrl;
           uint32 itopoobb;
       } wrapper_regs;
   } arm_regs;
   struct {
       struct {
           uint32 ltrstate;
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 itopoobb;
       } wrapper_regs;
   } pcie_regs;
   struct {
       struct {
           uint32 ioctrl;
       } wrapper_regs;
       uint32 vasip_sr_addr;
       uint32 vasip_sr_size;
   } vasip_regs;
   struct {
       struct {
           uint32 xmtaddress;
           uint32 xmtdata;
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 resetctrl;
           uint32 itopoobb;
           uint32 ioctrl;
           uint32 ioctrl_resetseq_val[SSSR_D11_RESET_SEQ_STEPS];
       } wrapper_regs;
       uint32 sr_size;
   } mac_regs[MAX_NUM_D11CORES];
   struct {
       uint32 dig_sr_addr;
       uint32 dig_sr_size;
   } dig_mem_info;
} sssr_reg_info_v1_t;
 
#define MAX_NUM_D11_CORES_WITH_SCAN    3u
 
typedef struct sssr_reg_info_v2 {
   uint16 version;
   uint16 length;  /* length of the structure validated at host */
   struct {
       struct {
           uint32 pmuintmask0;
           uint32 pmuintmask1;
           uint32 resreqtimer;
           uint32 macresreqtimer;
           uint32 macresreqtimer1;
           uint32 macresreqtimer2;
       } base_regs;
   } pmu_regs;
   struct {
       struct {
           uint32 intmask;
           uint32 powerctrl;
           uint32 clockcontrolstatus;
           uint32 powerctrl_mask;
       } base_regs;
   } chipcommon_regs;
   struct {
       struct {
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 resetctrl;
           uint32 extrsrcreq;
       } wrapper_regs;
   } arm_regs;
   struct {
       struct {
           uint32 ltrstate;
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 extrsrcreq;
       } wrapper_regs;
   } pcie_regs;
   struct {
       struct {
           uint32 xmtaddress;
           uint32 xmtdata;
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 resetctrl;
           uint32 extrsrcreq;
           uint32 ioctrl;
           uint32 ioctrl_resetseq_val[SSSR_D11_RESET_SEQ_STEPS];
       } wrapper_regs;
       uint32 sr_size;
   } mac_regs[MAX_NUM_D11_CORES_WITH_SCAN];
   struct {
       uint32 dig_sr_addr;
       uint32 dig_sr_size;
   } dig_mem_info;
} sssr_reg_info_v2_t;
 
typedef struct sssr_reg_info_v3 {
   uint16 version;
   uint16 length;  /* length of the structure validated at host */
   struct {
       struct {
           uint32 pmuintmask0;
           uint32 pmuintmask1;
           uint32 resreqtimer;
           uint32 macresreqtimer;
           uint32 macresreqtimer1;
           uint32 macresreqtimer2;
       } base_regs;
   } pmu_regs;
   struct {
       struct {
           uint32 intmask;
           uint32 powerctrl;
           uint32 clockcontrolstatus;
           uint32 powerctrl_mask;
       } base_regs;
   } chipcommon_regs;
   struct {
       struct {
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 resetctrl;
           uint32 extrsrcreq;
       } wrapper_regs;
   } arm_regs;
   struct {
       struct {
           uint32 ltrstate;
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 extrsrcreq;
       } wrapper_regs;
   } pcie_regs;
   struct {
       struct {
           uint32 xmtaddress;
           uint32 xmtdata;
           uint32 clockcontrolstatus;
           uint32 clockcontrolstatus_val;
       } base_regs;
       struct {
           uint32 resetctrl;
           uint32 extrsrcreq;
           uint32 ioctrl;
           uint32 ioctrl_resetseq_val[SSSR_D11_RESET_SEQ_STEPS];
       } wrapper_regs;
       uint32 sr_size;
   } mac_regs[MAX_NUM_D11_CORES_WITH_SCAN];
   struct {
       uint32 dig_sr_addr;
       uint32 dig_sr_size;
   } dig_mem_info;
   uint32 fis_enab;
   struct {
       struct {
           uint32 clkenable;
           uint32 clkgatingenable;
           uint32 clkext;
           uint32 clkctlstatus;
       } base_regs;
       struct {
           uint32 ioctrl;
           uint32 resetctrl;
       } wrapper_regs;
       uint32 hwa_resetseq_val[SSSR_HWA_RESET_SEQ_STEPS];
   } hwa_regs;
} sssr_reg_info_v3_t;
 
#ifndef SSSR_REG_INFO_HAS_ALIAS
typedef sssr_reg_info_v0_t sssr_reg_info_t;
#define SSSR_REG_INFO_VER SSSR_REG_INFO_VER_0
#endif
 
/* A wrapper structure for all versions of SSSR register information structures */
typedef union sssr_reg_info {
   sssr_reg_info_v0_t rev0;
   sssr_reg_info_v1_t rev1;
   sssr_reg_info_v2_t rev2;
   sssr_reg_info_v3_t rev3;
} sssr_reg_info_cmn_t;
 
/* ADaptive Power Save(ADPS) structure definition */
#define WL_ADPS_IOV_MAJOR_VER    1
#define WL_ADPS_IOV_MINOR_VER    0
#define WL_ADPS_IOV_MAJOR_VER_SHIFT    8
#define WL_ADPS_IOV_VER \
   ((WL_ADPS_IOV_MAJOR_VER << WL_ADPS_IOV_MAJOR_VER_SHIFT) | WL_ADPS_IOV_MINOR_VER)
 
#define ADPS_NUM_DIR    2
#define ADPS_RX        0
#define ADPS_TX        1
 
#define WL_ADPS_IOV_MODE    0x0001
#define WL_ADPS_IOV_RSSI    0x0002
#define WL_ADPS_IOV_DUMP    0x0003
#define WL_ADPS_IOV_DUMP_CLEAR    0x0004
#define WL_ADPS_IOV_SUSPEND    0x0005
#define WL_ADPS_IOV_GAIN        0x0006
#define WL_ADPS_IOV_RESET_GAIN  0x0007
 
#define ADPS_SUMMARY_STEP_NUM   2
#define ADPS_SUMMARY_STEP_LOW    0
#define ADPS_SUMMARY_STEP_HIGH    1
 
#define ADPS_SUB_IOV_VERSION_1    1
#define ADPS_SUB_IOV_VERSION_2    2
 
/* suspend/resume ADPS by wl/private command from host */
#define ADPS_RESUME    0u
#define ADPS_SUSPEND    1u
 
typedef struct wl_adps_params_v1 {
   uint16 version;
   uint16 length;
   uint8 band;        /* band - 2G or 5G */
   uint8 mode;        /* operation mode, default = 0 (ADPS disable) */
   uint16 padding;
} wl_adps_params_v1_t;
 
typedef struct wl_adps_rssi {
   int32 thresh_hi;    /* rssi threshold to resume ADPS operation */
   int32 thresh_lo;    /* rssi threshold to suspend ADPS operation */
} wl_adps_rssi_t;
 
typedef struct wl_adps_rssi_params_v1 {
   uint16 version;
   uint16 length;
   uint8 band;
   uint8 padding[3];
   wl_adps_rssi_t rssi;
} wl_adps_rssi_params_v1_t;
 
typedef struct adps_stat_elem {
   uint32 duration;    /* each step duration time (mSec) */
   uint32 counts;        /* each step hit count number */
} adps_stat_elem_t;
 
typedef struct wl_adps_dump_summary_v1 {
   uint16 version;
   uint16 length;
   uint8 mode;                    /* operation mode: On/Off */
   uint8 flags;                    /* restrict flags */
   uint8 current_step;                /* current step */
   uint8 padding;
   adps_stat_elem_t stat[ADPS_SUMMARY_STEP_NUM];    /* statistics */
} wl_adps_dump_summary_v1_t;
 
typedef struct wl_adps_dump_summary_v2 {
   uint16 version;
   uint16 length;
   uint8 mode;                    /* operation mode: On/Off */
   uint8 current_step;                /* current step */
   uint8 padding[2];
   uint32 flags;                    /* restrict flags */
   adps_stat_elem_t stat[ADPS_SUMMARY_STEP_NUM];    /* statistics */
} wl_adps_dump_summary_v2_t;
 
typedef struct wl_adps_suspend_v1 {
   uint16 version;
   uint16 length;
   uint8 suspend;            /* 1: suspend 0: resume */
   uint8 padding[3];
} wl_adps_suspend_v1_t;
 
/* For ADPS energy gain */
typedef struct wlc_adps_energy_gain_data {
   uint32    pm_dur_gain;    /* gain of pm duration by ADPS */
   uint32    step0_dur;    /* duration of ADPS STEP0(PM MAX + PSPOLL PRD) */
   uint32    wake_up_dur;    /* duration of wake up state  */
   uint32  pad;
   uint64    tx_tot_bytes;    /* Total Tx bytes */
} wlc_adps_energy_gain_data_t;
 
typedef struct wl_adps_energy_gain_v1 {
   uint16 version;
   uint16 length;
   uint32 pad;
   wlc_adps_energy_gain_data_t gain_data[MAX_BANDS];
} wl_adps_energy_gain_v1_t;
 
typedef struct wlc_btc_2gchain_dis {
   uint16 ver;
   uint16 len;
   uint8 chain_dis;
   uint8 flag;
} wlc_btc_2gchain_dis_t;
 
/* TDLS structure definition */
#define WL_TDLS_T_VERSION_V1    1
typedef struct wl_tdls_dump_summary_v1 {
   uint16 version;
   uint16 length;        /* length of the entire structure */
   uint32 txsetupreq;      /* tdls setup req sent */
   uint32 txsetupresp;     /* tdls setup resp sent */
   uint32 txsetupcfm;      /* tdls setup confirm sent */
   uint32 txteardown;      /* tdls teardwon frames sent */
   uint32 txptireq;    /* tdls pti req frames sent */
   uint32 txptiresp;    /* tdls pti resp frames sent */
   uint32 txchswreq;    /* tdls chsw req frames sent */
   uint32 txchswresp;    /* tdls chsw resp frame sent */
   uint32 rxsetupreq;      /* tdls setup req rcvd */
   uint32 rxdsetupresp;    /* tdls setup resp rcvd */
   uint32 rxsetupcfm;      /* tdls setup confirm rcvd */
   uint32 rxteardown;      /* tdls teardown frames rcvd */
   uint32 rxptireq;    /* tdls pti req frames rcvd */
   uint32 rxptiresp;    /* tdls pti resp frames rcvd */
   uint32 rxchswreq;    /* tdls chsw req frames rcvd */
   uint32 rxchswresp;    /* tdls chsw resp frames rcvd */
   uint32 discard;         /* frames discarded due to full buffer */
   uint32 ubuffered;       /* frames buffered by TDLS txmod */
   uint32 buf_reinserted;  /* frames reinserted */
   uint32 idletime;    /* time since no traffic on tdls link */
   uint32 uptime;        /* time since  tdls link connected */
   uint32 tx_cnt;        /* frames txed over tdls link */
   uint32 rx_cnt;        /* frames rcvd over tdls link */
   uint32 blist_cnt;    /* number of tdls black list */
   uint32 scb_flags;    /* connected tdls scb flags */
   struct ether_addr peer_addr;    /* connected peer addr */
   uint8 padding[2];
} wl_tdls_dump_summary_v1_t;
 
#define WLC_BTC_2GCHAIN_DIS_REASSOC    0x1
#define WLC_BTC_2GCHAIN_DIS_VER1    0x1
#define WLC_BTC_2GCHAIN_DIS_VER1_LEN    6
 
/* --- BTCX WiFi Protection (btc_wifi_prot iovar) --- */
 
/* Current iovar structure version: 1 */
#define WL_BTC_WIFI_PROT_VER_1    1
 
typedef struct wl_btc_wifi_prot_v1 {
   uint16 ver;    /* version */
   uint16 len;    /* total length */
   uint8 data[];    /* bcm_xtlv_t payload */
} wl_btc_wifi_prot_v1_t;
 
/* Xtlv tags (protection type) and data */
#define WL_BTC_WIFI_PROT_M1_M4 1
typedef struct wl_btc_wifi_prot_m1_m4 {
   uint32 enable;    /* enable/disable m1-m4 protection */
   uint32 timeout;    /* maximum timeout in ms (0: default) */
} wl_btc_wifi_prot_m1_m4_t;
 
#define WL_BTC_WIFI_PROT_ENABLE        1
#define WL_BTC_WIFI_PROT__DISABLE    0
 
/* --- End BTCX WiFi Protection --- */
 
/* --- BTCX ULMU disable (btc_ulmu_config iovar) --- */
 
/* Version number */
#define WL_BTC_ULMU_CONFIG_VER_1 1
typedef struct wl_btc_ulmu_config_v1 {
   uint16 version;            /* btc_ulmu_config version */
   uint16 len;            /* Total length */
   uint32 ulmu_bt_task_bm;        /* BT Task bimtap for ULMU disable */
   uint32 ulmu_bt_period_th;    /* BT period thresh for ULMU disable */
} wl_btc_ulmu_config_v1_t;
 
/* --- End BTCX ULMU config --- */
 
#define RPSNOA_IOV_MAJOR_VER 1
#define RPSNOA_IOV_MINOR_VER 1
#define RPSNOA_IOV_MAJOR_VER_SHIFT 8
#define RPSNOA_IOV_VERSION \
   ((RPSNOA_IOV_MAJOR_VER << RPSNOA_IOV_MAJOR_VER_SHIFT)| RPSNOA_IOV_MINOR_VER)
 
enum wl_rpsnoa_cmd_ids {
   WL_RPSNOA_CMD_ENABLE = 1,
   WL_RPSNOA_CMD_STATUS,
   WL_RPSNOA_CMD_PARAMS,
   WL_RPSNOA_CMD_LAST
};
 
typedef struct rpsnoa_cmnhdr {
   uint16 ver;        /* cmd structure version */
   uint16 len;        /* cmd structure len */
   uint32 subcmd;
   uint32 cnt;
} rpsnoa_cmnhdr_t;
 
typedef struct rpsnoa_data {
   int16 band;
   int16 value;
} rpsnoa_data_t;
 
typedef struct rpsnoa_stats {
   int16 band;
   int16 state;
   uint32 sleep_dur;
   uint32 sleep_avail_dur;
   uint32 last_pps;
} rpsnoa_stats_t;
 
typedef struct rpsnoa_param {
   uint16 band;
   uint8 level;
   uint8 stas_assoc_check;
   uint32 pps;
   uint32 quiet_time;
} rpsnoa_param_t;
 
typedef struct rpsnoa_iovar {
   rpsnoa_cmnhdr_t hdr;
   rpsnoa_data_t data[1];
} rpsnoa_iovar_t;
 
typedef struct rpsnoa_iovar_status {
   rpsnoa_cmnhdr_t hdr;
   rpsnoa_stats_t stats[1];
} rpsnoa_iovar_status_t;
 
typedef struct rpsnoa_iovar_params {
   rpsnoa_cmnhdr_t hdr;
   rpsnoa_param_t param[1];
} rpsnoa_iovar_params_t;
 
/* Per-interface reportable stats types */
enum wl_ifstats_xtlv_id {
   /* global */
   WL_IFSTATS_XTLV_SLICE_INDEX = 1,
   WL_IFSTATS_XTLV_IF_INDEX = 2,
   WL_IFSTATS_XTLV_MAC_ADDR = 3,
   WL_IFSTATS_XTLV_REPORT_CMD = 4,    /* Comes in an iovar */
   WL_IFSTATS_XTLV_BUS_PCIE = 5,
   WL_STATS_XTLV_BUS_PCIE_TX_HISTOGRAMS = 6,
   WL_STATS_XTLV_BUS_PCIE_TX_QUEUE_DEPTH = 7,
   /* history of blocks freed most recently */
   WL_STATS_XTLV_FBINFO_STATS = 8,
 
   /* Report data across all SCBs using ecounters */
   /* STA_info ecounters */
   WL_IFSTATS_XTLV_WL_STA_INFO_ECOUNTERS = 0x100,
   /* For AMPDU stat sub-types requested in a different format */
   /* these could be sum and report stats across slices. OR
    * report sub-types in pairs so host can sum and add.
    * Information sent here is across slices, therefore global
    */
   WL_IFSTATS_XTLV_TX_AMPDU_STATS = 0x101,
   WL_IFSTATS_XTLV_RX_AMPDU_STATS = 0x102,
   /* scb ecounter statistics */
   WL_IFSTATS_XTLV_SCB_ECOUNTERS = 0x103,
   /* Global NAN stats */
   WL_IFSTATS_XTLV_NAN_STATS = 0x104,
   WL_IFSTATS_XTLV_CHAN_STATS = 0x105,
   /* TDLS state */
   WL_IFSTATS_XTLV_IF_TDLS_STATE = 0x106,
   WL_IFSTATS_XTLV_KEY_PLUMB_INFO = 0x107,
   /* HE TX related stats */
   WL_IFSTATS_XTLV_HE_TXMU_STATS = 0x108,
 
   WL_IFSTATS_XTLV_SC_PERIODIC_STATE = 0x109,
   WL_IFSTATS_XTLV_WBUS_PERIODIC_STATE = 0x10A,
 
   /* Per-slice information
    * Per-interface reporting could also include slice specific data
    */
   /* xtlv container for reporting */
   WL_IFSTATS_XTLV_WL_SLICE = 0x301,
   /* Per-slice AMPDU stats */
   WL_IFSTATS_XTLV_WL_SLICE_TX_AMPDU_DUMP = 0x302,
   WL_IFSTATS_XTLV_WL_SLICE_RX_AMPDU_DUMP = 0x303,
   /* Per-slice BTCOEX stats */
   WL_IFSTATS_XTLV_WL_SLICE_BTCOEX = 0x304,
   /* V11_WLCNTRS used in ecounters */
   WL_IFSTATS_XTLV_WL_SLICE_V11_WLCNTRS = 0x305,
   /* V30_WLCNTRS Used in ecounters */
   WL_IFSTATS_XTLV_WL_SLICE_V30_WLCNTRS = 0x306,
   /* phy,ucode,scan pwrstats */
   WL_IFSTATS_XTLV_WL_SLICE_PWRSTATS_PHY = 0x307,
   WL_IFSTATS_XTLV_WL_SLICE_PWRSTATS_SCAN = 0x308,
   WL_IFSTATS_XTLV_WL_SLICE_PWRSTATS_WAKE_V2 = 0x309,
   /* Per-slice LTECOEX stats */
   WL_IFSTATS_XTLV_WL_SLICE_LTECOEX = 0x30A,
   /* TVPM ecounters */
   WL_IFSTATS_XTLV_WL_SLICE_TVPM = 0x30B,
   /* TDMTX ecounters */
   WL_IFSTATS_XTLV_WL_SLICE_TDMTX = 0x30C,
   /* Slice specific state capture in periodic fasion */
   WL_SLICESTATS_XTLV_PERIODIC_STATE = 0x30D,
   WL_SLICESTATS_XTLV_HIST_TX_STATS = 0x30E,
   WL_SLICESTATS_XTLV_HIST_RX_STATS = 0x30F,
   /* TX histograms */
   WL_STATS_XTLV_WL_SLICE_TX_HISTOGRAMS = 0x310,
   /* TX queue depth */
   WL_STATS_XTLV_WL_SLICE_TX_QUEUE_DEPTH = 0x311,
   /* Latency instrumentation debug */
   WL_STATS_XTLV_WL_QUEUE_STOP = 0x312,
   /* Beamforming counters */
   WL_IFSTATS_XTLV_WL_SLICE_TXBF = 0x313,
   /* Per-slice BTCOEX task duration stats */
   WL_IFSTATS_XTLV_WL_SLICE_BTCOEX_TSKDUR_STATS = 0x314,
   /* Per-slice RC1 COEX (NR5G Coex) stats */
   WL_IFSTATS_XTLV_WL_SLICE_NR5GCX = 0x315,
   /* Per-slice RC1 COEX (RC1 Coex) stats for trunk and future branches */
   WL_IFSTATS_XTLV_WL_SLICE_RC1CX = 0x315,
   /* Per-slice sta offload stats */
   WL_IFSTATS_XTLV_WL_SLICE_STA_OFLD_STATS = 0x316,
   /* Per-Slice [only aux] btcec sc stats */
   WL_IFSTATS_XTLV_WL_SLICE_BTCEC_PERIODIC_STATS = 0x317,
   /* Per-Slice sc lq stats */
   WL_IFSTATS_XTLV_SC_CHANIM_PERIODIC_STATS = 0x318,
   /* Per-slice RC2 COEX stats */
   WL_IFSTATS_XTLV_WL_SLICE_RC2CX = 0x319,
 
   /* Per-interface */
   /* XTLV container for reporting */
   WL_IFSTATS_XTLV_IF = 0x501,
   /* Generic stats applicable to all IFs */
   WL_IFSTATS_XTLV_GENERIC = 0x502,
   /* Infra specific */
   WL_IFSTATS_XTLV_INFRA_SPECIFIC = 0x503,
   /* MGT counters infra and softAP */
   WL_IFSTATS_XTLV_MGT_CNT = 0x504,
   /* AMPDU stats on per-IF */
   WL_IFSTATS_XTLV_AMPDU_DUMP = 0x505,
   WL_IFSTATS_XTLV_IF_SPECIFIC = 0x506,
 
#ifdef WLAWDL
   WL_IFSTATS_XTLV_WL_PWRSTATS_AWDL = 0x507,
#endif /* WLAWDL */
 
   WL_IFSTATS_XTLV_IF_LQM = 0x508,
   /* Interface specific state capture in periodic fashion */
   WL_IFSTATS_XTLV_IF_PERIODIC_STATE = 0x509,
   /* Event statistics on per-IF */
   WL_IFSTATS_XTLV_IF_EVENT_STATS = 0x50A,
   /* Infra HE specific */
   WL_IFSTATS_XTLV_INFRA_SPECIFIC_HE = 0x50B,
   /* Roam statistics */
   WL_IFSTATS_XTLV_ROAM_STATS_PERIODIC = 0x50C,
   WL_IFSTATS_XTLV_ROAM_STATS_EVENT = 0x50D,
   /* ecounters for nan */
   /* nan slot stats */
   WL_IFSTATS_XTLV_NAN_SLOT_STATS = 0x601,
   /* Ecounters for NDP session status */
   WL_STATS_XTLV_NDP_SESSION_STATUS = 0x602,
   /* NAN disc frame status ecounters */
   WL_STATS_XTLV_NAN_DISC_FRM_STATUS = 0x603
};
 
/* current version of wl_stats_report_t structure for request */
#define WL_STATS_REPORT_REQUEST_VERSION_V2    2
 
/* current version of wl_stats_report_t structure for response */
#define WL_STATS_REPORT_RESPONSE_VERSION_V2    2
 
/** Top structure of if_counters IOVar buffer */
typedef struct wl_stats_report {
   uint16    version;    /**< see version definitions above */
   uint16    length;        /**< length of data including all paddings. */
   uint8   data [];    /**< variable length payload:
                * 1 or more bcm_xtlv_t type of tuples.
                * each tuple is padded to multiple of 4 bytes.
                * 'length' field of this structure includes all paddings.
                */
} wl_stats_report_t;
 
/* interface specific mgt count */
#define WL_MGT_STATS_VERSION_V1    1
/* Associated stats type: WL_IFSTATS_MGT_CNT */
typedef struct {
   uint16    version;
   uint16    length;
 
   /* detailed control/management frames */
   uint32    txnull;
   uint32    rxnull;
   uint32    txqosnull;
   uint32    rxqosnull;
   uint32    txassocreq;
   uint32    rxassocreq;
   uint32    txreassocreq;
   uint32    rxreassocreq;
   uint32    txdisassoc;
   uint32    rxdisassoc;
   uint32    txassocrsp;
   uint32    rxassocrsp;
   uint32    txreassocrsp;
   uint32    rxreassocrsp;
   uint32    txauth;
   uint32    rxauth;
   uint32    txdeauth;
   uint32    rxdeauth;
   uint32    txprobereq;
   uint32    rxprobereq;
   uint32    txprobersp;
   uint32    rxprobersp;
   uint32    txaction;
   uint32    rxaction;
   uint32    txpspoll;
   uint32    rxpspoll;
} wl_if_mgt_stats_t;
 
/* This structure (wl_if_infra_stats_t) is deprecated in favour of
 * versioned structure (wl_if_infra_enh_stats_vxxx_t) defined below
 */
#define WL_INFRA_STATS_VERSION_V1    1
/* Associated stats type: WL_IFSTATS_INFRA_SPECIFIC */
typedef struct wl_infra_stats {
   uint16 version;             /**< version of the structure */
   uint16 length;
   uint32 rxbeaconmbss;
   uint32 tbtt;
} wl_if_infra_stats_t;
 
/* Starting the versioned structure with version as 2 to distinguish
 * between legacy unversioned structure
 */
#define WL_INFRA_ENH_STATS_VERSION_V2    2u
/* Associated stats type: WL_IFSTATS_INFRA_SPECIFIC */
typedef struct wl_infra_enh_stats_v2 {
   uint16 version;        /**< version of the structure */
   uint16 length;
   uint32 rxbeaconmbss;
   uint32 tbtt;
   uint32 tim_mcast_ind;    /**< number of beacons with tim bits indicating multicast data */
   uint32 tim_ucast_ind;    /**< number of beacons with tim bits indicating unicast data */
} wl_if_infra_enh_stats_v2_t;
 
#define WL_INFRA_STATS_HE_VERSION_V1    (1u)
/* Associated stats type: WL_IFSTATS_INFRA_SPECIFIC_HE */
typedef struct wl_infra_stats_he {
   uint16 version;            /**< version of the structure */
   uint16 length;
   uint32    PAD;            /**< Explicit padding */
 
   /* DL SU MPDUs and total number of bytes */
   uint64 dlsu_mpdudata;
   uint64 dlsu_mpdu_bytes;
 
   /* DL MUMIMO MPDUs and total number of bytes  */
   uint64 dlmumimo_mpdudata;
   uint64 dlmumimo_mpdu_bytes;
 
   /* DL OFDMA MPDUs and total number of bytes  */
   uint64 dlofdma_mpdudata;
   uint64 dlofdma_mpdu_bytes;
 
   /* UL SU MPDUs and total number of bytes  */
   uint64 ulsu_mpdudata;
   uint64 ulsu_mpdu_bytes;
 
   /* ULOFDMA MPSUs and total number of bytes  */
   uint64 ulofdma_mpdudata;
   uint64 ulofdma_mpdu_bytes;
} wl_if_infra_stats_he_t;
 
#define LTECOEX_STATS_VER   1
 
typedef struct wlc_ltecoex_stats {
   uint16 version;         /**< WL_IFSTATS_XTLV_WL_SLICE_LTECOEX */
   uint16 len;            /* Length of  wl_ltecx_stats structure */
   uint8 slice_index;    /* Slice unit of  wl_ltecx_stats structure */
   uint8 pad[3];    /* Padding */
   /* LTE noise based eCounters Bins
    cumulative the wl_cnt_wlc_t and  wl_ctl_mgt_cnt_t
    counter information based on LTE Coex interference level
    */
   uint32    txframe_no_LTE;        /* txframe counter in no LTE Coex case */
   uint32    rxframe_no_LTE;        /* rxframe counter in no LTE Coex case */
   uint32    rxrtry_no_LTE;        /* rxrtry counter in no LTE Coex case */
   uint32    txretrans_no_LTE;    /* txretrans counter in no LTE Coex case */
   uint32    txnocts_no_LTE;        /* txnocts counter in no LTE Coex case */
   uint32    txrts_no_LTE;        /* txrts counter in no LTE Coex case */
   uint32    txdeauth_no_LTE;    /* txdeauth counter in no LTE Coex case */
   uint32    txassocreq_no_LTE;    /* txassocreq counter in no LTE Coex case */
   uint32    txassocrsp_no_LTE;        /* txassocrsp counter in no LTE Coex case */
   uint32    txreassocreq_no_LTE;    /* txreassocreq counter in no LTE Coex case */
   uint32    txreassocrsp_no_LTE;    /* txreassocrsp counter in no LTE Coex case */
   uint32    txframe_light_LTE;    /* txframe counter in light LTE Coex case */
   uint32    txretrans_light_LTE;    /* txretrans counter in light LTE Coex case */
   uint32    rxframe_light_LTE;    /* rxframe counter in light LTE Coex case */
   uint32    rxrtry_light_LTE;    /* rxrtry counter in light LTE Coex case */
   uint32    txnocts_light_LTE;    /* txnocts counter in light LTE Coex case */
   uint32    txrts_light_LTE;    /* txrts counter in light LTE Coex case */
   uint32    txdeauth_light_LTE;    /* txdeauth counter in light LTE Coex case */
   uint32    txassocreq_light_LTE;    /* txassocreq counter in light LTE Coex case */
   uint32    txassocrsp_light_LTE;    /* txassocrsp counter in light LTE Coex case */
   uint32    txreassocreq_light_LTE;    /* txreassocreq counter in light LTE Coex case */
   uint32    txreassocrsp_light_LTE;    /* txreassocrsp counter in light LTE Coex case */
   uint32    txframe_heavy_LTE;    /* txframe counter in heavy LTE Coex case */
   uint32    txretrans_heavy_LTE;    /* txretrans counter in heavy LTE Coex case */
   uint32    rxframe_heavy_LTE;    /* rxframe counter in heavy LTE Coex case */
   uint32    rxrtry_heavy_LTE;    /* rxrtry counter in heavy LTE Coex case */
   uint32    txnocts_heavy_LTE;    /* txnocts counter in heavy LTE Coex case */
   uint32    txrts_heavy_LTE;    /* txrts counter in heavy LTE Coex case */
   uint32    txdeauth_heavy_LTE;    /* txdeauth counter in heavy LTE Coex case */
   uint32    txassocreq_heavy_LTE;    /* txassocreq counter in heavy LTE Coex case */
   uint32    txassocrsp_heavy_LTE;    /* txassocrsp counter in heavy LTE Coex case */
   uint32    txreassocreq_heavy_LTE;    /* txreassocreq counter in heavy LTE Coex case */
   uint32    txreassocrsp_heavy_LTE;    /* txreassocrsp counter in heavy LTE Coex case */
 
   /* LTE specific ecounters */
   uint16    type4_txinhi_dur;    /* Duration of tx inhibit(in ms) due to Type4 */
   uint16    type4_nonzero_cnt;    /* Counts of none zero Type4 msg */
   uint16    type4_timeout_cnt;    /* Counts of Type4 timeout */
   uint16    rx_pri_dur;        /* Duration of wlan_rx_pri assertions */
   uint16    rx_pri_cnt;        /* Count of wlan_rx_pri assertions */
   uint16    type6_dur;        /* duration of LTE Tx power limiting assertions */
   uint16    type6_cnt;        /* Count of LTE Tx power limiting assertions */
   uint16    ts_prot_frm_cnt;    /* count of WLAN protection frames triggered by LTE coex */
   uint16    ts_gr_cnt;        /* count of intervals granted to WLAN in timesharing */
   uint16    ts_gr_dur;        /* duration granted to WLAN in timesharing */
} wlc_ltecoex_stats_t;
 
#define CSA_EVT_CSA_RXED        (1 << 0)
#define CSA_EVT_CSA_TIMEOUT     (1 << 1)
#define CSA_EVT_FROM_INFRA      (1 << 2)
typedef struct csa_event_data {
   chanspec_t chan_old;
   dot11_ext_csa_ie_t ecsa;
   dot11_mesh_csp_ie_t mcsp;
   dot11_wide_bw_chan_switch_ie_t wbcs;
   uint8 flags;
   uint8 pad[3];
} csa_event_data_t;
 
/* ifdef (WL_ASSOC_BCN_RPT) */
enum wl_bcn_report_cmd_id {
   WL_BCN_RPT_CMD_VER        = 0,
   WL_BCN_RPT_CMD_CONFIG        = 1,
   WL_BCN_RPT_CMD_VENDOR_IE    = 2,
   WL_BCN_RPT_CMD_LAST
};
 
/* beacon report specific macros */
#define WL_BCN_RPT_CCX_IE_OVERRIDE    (1u << 0)
 
/* beacon report specific macros */
#define WL_BCN_RPT_ASSOC_SCAN_UNSOLICITED_MODE    (1u << 1)
#define WL_BCN_RPT_ASSOC_SCAN_SOLICITED_MODE    (1u << 2)
#define WL_BCN_RPT_ASSOC_SCAN_MODE_SHIFT    (1)
#define WL_BCN_RPT_ASSOC_SCAN_MODE_MASK        (WL_BCN_RPT_ASSOC_SCAN_UNSOLICITED_MODE |\
                           WL_BCN_RPT_ASSOC_SCAN_SOLICITED_MODE)
#define WL_BCN_RPT_ASSOC_SCAN_MODE_MAX        (WL_BCN_RPT_ASSOC_SCAN_MODE_MASK >> \
                           WL_BCN_RPT_ASSOC_SCAN_MODE_SHIFT)
/* beacon report mode specific macro */
#define WL_BCN_RPT_ASSOC_SCAN_MODE_DEFAULT    WL_BCN_RPT_ASSOC_SCAN_UNSOLICITED_MODE
 
/* beacon report timeout config specific macros */
#define WL_BCN_RPT_ASSOC_SCAN_CACHE_TIMEOUT_DEFAULT    (120000)
#define WL_BCN_RPT_ASSOC_SCAN_CACHE_TIMEOUT_MIN        (60000)
#define WL_BCN_RPT_ASSOC_SCAN_CACHE_TIMEOUT_MAX        (0xFFFFFFFF)
 
/* beacon report cache count specific macros */
#define WL_BCN_RPT_ASSOC_SCAN_CACHE_COUNT_MIN        (0)
#define WL_BCN_RPT_ASSOC_SCAN_CACHE_COUNT_MAX        (8)
#define WL_BCN_RPT_ASSOC_SCAN_CACHE_COUNT_DEFAULT    (WL_BCN_RPT_ASSOC_SCAN_CACHE_COUNT_MAX)
 
#define WL_BCN_REPORT_CMD_VERSION        1
struct wl_bcn_report_cfg {
   uint32    flags;            /**< Flags that defines the operation/setting information */
   uint32    scan_cache_timeout;    /**< scan cache timeout value in millisec */
   uint32    scan_cache_timer_pend;    /**< Read only pending time for timer expiry in millisec */
   uint8    scan_cache_cnt;        /**< scan cache count */
};
 
/* endif (WL_ASSOC_BCN_RPT) */
 
/* Thermal, Voltage, and Power Mitigation */
#define TVPM_REQ_VERSION_1        1
#define TVPM_REQ_CURRENT_VERSION    TVPM_REQ_VERSION_1
 
/* tvpm iovar data */
typedef struct {
   uint16    version;        /* TVPM request version */
   uint16    length;            /* Length of the entire structure */
 
   uint16    req_type;        /* Request type: wl_tvpm_req_type_t */
   uint16    req_len;        /* Length of the following value */
   uint8    value[];        /* Variable length data depending on req_type */
} wl_tvpm_req_t;
 
/* tvpm iovar request types */
typedef enum {
   WL_TVPM_REQ_CLTM_INDEX,    /* req_value: uint32, range 1...100 */
   WL_TVPM_REQ_PPM_INDEX,    /* req_value: uint32, range 1...100 */
   WL_TVPM_REQ_ENABLE,    /* req_value: uint32, range 0...1 */
   WL_TVPM_REQ_STATUS,    /* req_value: none */
   WL_TVPM_REQ_PERIOD,    /* req_value: int32, range {-1,1-10} */
   WL_TVPM_REQ_TXDC,    /* req_value: uint32, range 1...100 */
   WL_TVPM_REQ_MAX
} wl_tvpm_req_type_t;
 
/* structure for data returned by request type WL_TVPM_REQ_STATUS */
typedef struct wl_tvpm_status {
   uint16    enable;            /* whether TVPM is enabled */
   uint16    tx_dutycycle;        /* a percentage: 1-100 */
   int16    tx_power_backoff;    /* 0...-6 */
   uint16    num_active_chains;    /* 1...3 */
   int16    temp;            /* local temperature in degrees C */
   uint8    vbat;            /* local voltage in units of 0.1V */
   uint8    pad;
} wl_tvpm_status_t;
 
/* TVPM ecounters */
typedef struct wl_tvpm_ecounters_t {
   uint16    version;        /* version field */
   uint16    length;            /* byte length in wl_tvpm_ecounters_t starting at version */
   uint16    tx_dutycycle;        /* a percentage: 1-100 */
   int16    tx_power_backoff;    /* 0...-6 */
   uint16    num_active_chains;    /* 1...3 */
   int16    temp;            /* local temperature */
   uint8    vbat;            /* local voltage */
   uint8    cltm;            /* CLTM index  */
   uint8    ppm;            /* PPM index  */
   uint8    pad;            /* pad to align to uint16 */
} wl_tvpm_ecounters_t;
 
#define TDMTX_ECOUNTERS_VERSION_V1      1
#define TDMTX_ECOUNTERS_VERSION_V2      2
 
/* TDMTX ecounters */
typedef struct wl_tdmtx_ecounters_v1 {
   uint16  version;    /* version field */
   uint16    length;    /* byte length in wl_tdmtx_ecounters_t starting at version */
   uint32    txa_on; /* TXA on requests */
   uint32    txa_tmcnt; /* Total number of TXA timeout */
   uint32    por_on; /* TXA POR requests */
   uint32    txpuen; /* Path enable requests */
   uint32    txpudis; /* Total number of times Tx path is muted on the slice */
   uint32    txpri_on; /* Total number of times Tx priority was obtained by the slice */
   uint32    txdefer; /* Total number of times Tx was deferred by the slice */
   uint32    txmute; /* Total number of times active Tx muted on the slice */
   uint32    actpwrboff; /* Total number of times TX power is backed off by the slice */
   uint32    txa_dur; /* Total time txa on */
   uint32    txpri_dur; /* Total time TXPri */
   uint32    txdefer_dur; /* Total time txdefer */
} wl_tdmtx_ecounters_v1_t;
 
/* TDMTX ecounters for version 2 */
typedef struct wl_tdmtx_ecounters_v2 {
   uint16  version;    /* version field */
   uint16    length;    /* byte length in wl_tdmtx_ecounters_t starting at version */
   uint32    txa_on; /* TXA on requests */
   uint32    txa_tmcnt; /* Total number of TXA timeout */
   uint32  porhi_on; /* TXA PORHI requests */
   uint32  porlo_on; /* TXA PORLO requests */
   uint32    txpuen; /* Path enable requests */
   uint32    txpudis; /* Total number of times Tx path is muted on the slice */
   uint32    txpri_on; /* Total number of times Tx priority was obtained by the slice */
   uint32    txdefer; /* Total number of times Tx was deferred by the slice */
   uint32    txmute; /* Total number of times active Tx muted on the slice */
   uint32    actpwrboff; /* Total number of times TX power is backed off by the slice */
   uint32    txa_dur; /* Total time txa on */
   uint32    txpri_dur; /* Total time TXPri */
   uint32    txdefer_dur; /* Total time txdefer */
} wl_tdmtx_ecounters_v2_t;
 
/* Note: if this struct is changing update wl_scb_ecounters_vX_t version,
 * as this struct is sent as payload in wl_scb_ecounters_vX_t
 */
typedef struct wlc_scb_stats_v1 {
   uint32 tx_pkts;                /* num of packets transmitted (ucast) */
   uint32 tx_failures;            /* num of packets failed */
   uint32 rx_ucast_pkts;            /* num of unicast packets received */
   uint32 rx_mcast_pkts;            /* num of multicast packets received */
   uint32 tx_rate;                /* Rate of last successful tx frame */
   uint32 rx_rate;                /* Rate of last successful rx frame */
   uint32 rx_decrypt_succeeds;        /* num of packets decrypted successfully */
   uint32 rx_decrypt_failures;        /* num of packets decrypted unsuccessfully */
   uint32 tx_mcast_pkts;            /* num of mcast pkts txed */
   uint64 tx_ucast_bytes;            /* data bytes txed (ucast) */
   uint64 tx_mcast_bytes;            /* data bytes txed (mcast) */
   uint64 rx_ucast_bytes;            /* data bytes recvd ucast */
   uint64 rx_mcast_bytes;            /* data bytes recvd mcast */
   uint32 tx_pkts_retried;            /* num of packets where a retry was necessary */
   uint32 tx_pkts_retry_exhausted;        /* num of packets where a retry was exhausted */
   uint32 tx_rate_mgmt;            /* Rate of last transmitted management frame */
   uint32 tx_rate_fallback;        /* last used lowest fallback TX rate */
   uint32 rx_pkts_retried;            /* # rx with retry bit set */
   uint32 tx_pkts_total;            /* total num of tx pkts */
   uint32 tx_pkts_retries;            /* total num of tx retries */
   uint32 tx_pkts_fw_total;        /* total num of tx pkts generated from fw */
   uint32 tx_pkts_fw_retries;        /* num of fw generated tx pkts retried */
   uint32 tx_pkts_fw_retry_exhausted;  /* num of fw generated tx pkts where retry exhausted */
} wlc_scb_stats_v1_t;
 
/* ecounters for scb stats
 * XTLV ID: WL_IFSTATS_XTLV_SCB_ECOUNTERS
 */
 
#define WL_SCB_ECOUNTERS_VERSION_1        1
#define WL_SCB_ECOUNTERS_VERSION_2        2
 
typedef struct wl_scb_ecounters_v1 {
   uint16    version;    /* version field */
   uint16    length;        /* struct length starting from version */
   uint32    chanspec;    /* current chanspec where scb is operating */
   struct  ether_addr  ea; /* peer ndi or sta ea */
   uint8    peer_type;    /* peer type */
   uint8    pad;
 
   /* scb tx and rx stats */
   wlc_scb_stats_v1_t stats;
} wl_scb_ecounters_v1_t;
 
typedef struct wl_scb_ecounters_v2 {
   uint16    version;    /* version field */
   uint16    length;        /* struct length starting from version */
   uint32    chanspec;    /* current chanspec where scb is operating */
   struct  ether_addr  ea; /* peer ndi or sta ea */
   uint8    peer_type;    /* peer type */
   uint8    pad;
 
   /* scb tx and rx stats */
   uint16 tx_rate;                /* Rate(in Mbps) of last successful tx frame */
   uint16 rx_rate;                /* Rate(in Mbps) of last successful rx frame */
   uint16 tx_rate_fallback;        /* last used lowest fallback TX rate(in Mbps) */
   uint16 pad1;
   uint32 rx_decrypt_succeeds;        /* num of packets decrypted successfully */
   uint32 rx_decrypt_failures;        /* num of packets decrypted unsuccessfully */
   uint32 rx_pkts_retried;            /* # rx with retry bit set */
   uint32 tx_pkts_retries;            /* total num of tx retries */
   uint32 tx_failures;            /* num of packets failed */
   uint32 tx_pkts_total;            /* total num of tx pkts */
   int8   rssi[WL_STA_ANT_MAX];        /* average rssi per antenna of data frames */
} wl_scb_ecounters_v2_t;
 
/* ecounters for nan slot stats
 * XTLV ID: WL_IFSTATS_XTLV_NAN_SLOT_STATS
 */
 
#define WL_NAN_SLOT_ECOUNTERS_VERSION_1        1
#define WL_NAN_SLOT_ECOUNTERS_VERSION_2        2
#define WL_NAN_SLOT_ECOUNTERS_VERSION_3        3
 
typedef struct wl_nan_slot_ecounters_v1 {
   uint16    version;          /* version field */
   uint16    length;              /* struct length starting from version */
   uint32    chan[NAN_MAX_BANDS];  /* cur nan slot chanspec of both bands */
   uint16    cur_slot_idx;          /* cur nan slot index */
   uint16  pad;
   nan_sched_stats_t sched;      /* sched stats */
   wl_nan_mac_stats_t mac;          /* mac stats */
} wl_nan_slot_ecounters_v1_t;
 
typedef struct wl_nan_slot_ecounters_v2 {
   uint16    version;          /* version field */
   uint16    length;              /* struct length starting from version */
   uint32    chan[NAN_MAX_BANDS];  /* cur nan slot chanspec of both bands */
   uint16    cur_slot_idx;          /* cur nan slot index */
   uint16  pad;
   nan_sched_stats_t sched;      /* sched stats */
   wl_nan_mac_stats_t mac;          /* mac stats */
   /* for v2 */
   uint16 bcn_rx_drop_rssi;      /* Beacon received but ignored due to weak rssi */
   uint16 bcn_rx_drop_rssi_5g;   /* 5G Beacon received but ignored due to weak rssi */
   uint16 cnt_rssi_close;          /* cnt of beacon rssi > rssi_close received */
   uint16 cnt_rssi_close_5g;     /* cnt of 5G beacon rssi > rssi_close received */
   uint16 cnt_rssi_mid;          /* cnt of beacon rssi > rssi_middle received */
   uint16 cnt_rssi_mid_5g;          /* cnt of 5G beacon rssi > rssi_middle received */
   uint16 bcn_txfail;          /* Beacon sending failure count */
   uint16 bcn_txfail_5g;          /* sending 5G beacon failure count */
} wl_nan_slot_ecounters_v2_t;
 
typedef struct wl_nan_slot_ecounters_v3 {
   uint16    version;          /* version field */
   uint16    length;              /* struct length starting from version */
   uint32    chan[NAN_MAX_BANDS];  /* cur nan slot chanspec of both bands */
   uint16    cur_slot_idx;          /* cur nan slot index */
   uint16  pad;
   nan_sched_stats_t sched;      /* sched stats */
   /* for v3 */
   wl_nan_mac_stats_v1_t mac;      /* mac stats */
   uint16 bcn_rx_drop_rssi;      /* Beacon received but ignored due to weak rssi */
   uint16 bcn_rx_drop_rssi_5g;   /* 5G Beacon received but ignored due to weak rssi */
   uint16 cnt_rssi_close;          /* cnt of beacon rssi > rssi_close received */
   uint16 cnt_rssi_close_5g;     /* cnt of 5G beacon rssi > rssi_close received */
   uint16 cnt_rssi_mid;          /* cnt of beacon rssi > rssi_middle received */
   uint16 cnt_rssi_mid_5g;          /* cnt of 5G beacon rssi > rssi_middle received */
   uint16 bcn_txfail;          /* Beacon sending failure count */
   uint16 bcn_txfail_5g;          /* sending 5G beacon failure count */
} wl_nan_slot_ecounters_v3_t;
 
/* WL_STATS_XTLV_NDP_SESSION_STATUS for ecounters */
#define WL_NAN_SESSION_STATUS_EC_VERSION_1  1
typedef struct wl_nan_ndp_session_status_v1_s {
   uint16    version;          /* version field */
   uint16    length;              /* struct length starting from version */
   uint8    role;              /* Role of NAN device */
   uint8    ndp_id;              /* local NDP ID */
   uint8    state;              /* NDP state */
   uint8    nan_sec_csid;          /* security csid */
   struct    ether_addr lndi_addr; /* Local NDI addr */
   struct    ether_addr pnmi_addr; /* Peer NMI addr */
   struct    ether_addr pndi_addr; /* Peer NDI addr */
   uint8    dpe_state;          /* DPE state to know where timeout/dpend has come */
   uint8    pad;
} wl_nan_ndp_session_status_v1_t;
 
/* WL_STATS_XTLV_NAN_DISC_FRM_STATUS for ecounters */
#define WL_NAN_DISC_FRM_STATUS_EC_VERSION_1  1
typedef struct wl_nan_disc_frame_status_v1_s {
   uint16    version;          /* version field */
   uint16    length;              /* struct length starting from version */
   uint8    type;              /* wl_nan_frame_type_t */
   uint8    status;              /* For TX status, success or failure */
   uint8    reason_code;          /* to identify reason when status is failure */
   uint8    inst_id;          /* Publish or subscribe instance id */
   uint8    req_id;              /* Requestor instance id */
   uint8    pad;
   uint16    token;              /* seq num to keep track of pkts sent by host */
} wl_nan_disc_frame_status_v1_t;
 
typedef struct wl_nan_oob_af {
   uint64 bitmap;            /* 16 TU slots in 1024 TU window */
   struct ether_addr sa;        /* Optional SA. Default set to NMI */
   struct ether_addr da;
   struct ether_addr bssid;
   bool   secured;            /* Optional. Default set to 0 (Open) */
   uint8  map_id;            /* Host selected map id. Default 0 */
   uint16 timeout;            /* OOB AF session timeout in milliseconds */
   uint16 pad[3];            /* Structure padding. Can be used in future */
   uint16 token;            /* host generated. Used by FW in TX status event */
   uint16 payload_len;
   uint8  payload[];        /* AF hdr + NAN attrbutes in TLV format */
} wl_nan_oob_af_t;
 
/*
 * BT log definitions
 */
 
/* common iovar struct */
typedef struct wl_btl {
   uint16 subcmd_id;    /* subcommand id */
   uint16 len;        /* total length of data[] */
   uint8 data[2];        /* subcommand data, variable length */
} wl_btl_t;
 
/* subcommand ids */
#define WL_BTL_SUBCMD_ENABLE    0    /* enable/disable logging */
#define WL_BTL_SUBCMD_STATS    1    /* statistics */
 
/* WL_BTL_SUBCMD_ENABLE data */
typedef struct wl_blt_enable {
   uint8 enable;            /* 1 - enable, 0 - disable */
   uint8 pad[3];            /* 4-byte struct alignment */
} wl_btl_enable_t;
 
/* WL_BTL_SUBCMD_STATS data */
typedef struct wl_blt_stats {
   uint32 bt_interrupt;            /* num BT interrupts */
   uint32 config_req;            /* num CONFIG_REQ */
   uint32 config_res_success;        /* num CONFIG_RES successful */
   uint32 config_res_fail;            /* num CONFIG_RES failed */
   uint32 log_req;                /* num LOG_REQ */
   uint32 log_res_success;            /* num LOG_RES successful */
   uint32 log_res_fail;            /* num LOG_RES failed */
   uint32 indirect_read_fail;        /* num indirect read fail */
   uint32 indirect_write_fail;        /* num indirect write fail */
   uint32 dma_fail;            /* num DMA failed */
   uint32 min_log_req_duration;        /* min log request duration in usec */
   uint32 max_log_req_duration;        /* max log request duration in usec */
   uint16 mem_dump_req;            /* num mem dump requests */
   uint16 mem_dump_success;        /* num mem dumps successful */
   uint16 mem_dump_fail;            /* num mem dumps failed */
   uint16 bt_wake_success;            /* num BT wakes successful */
   uint16 bt_wake_fail;            /* num BT wakes failed */
   uint16 mem_dump_req_interrupt;        /* num MEM_DUMP_REQ interrupt */
   uint16 mem_dump_res_interrupt;        /* num MEM_DUMP_RES interrupt */
   uint16 mem_dump_res_timeout;        /* num MEM_DUMP_RES timeout */
   uint16 mem_dump_proc_no_bt_ready;    /* num proceed if no BT ready */
   uint16 mem_dump_proc_no_bt_response;    /* num proceed if no BT response */
   uint16 mem_dump_proc_no_bt_clock;    /* num proceed if no BT clock */
   uint16 pad;                /* alignment */
   uint32 last_failed_region;        /* start addr of last failed region */
   uint32 min_mem_dump_duration;        /* min mem dump duration in usec */
   uint32 max_mem_dump_duration;        /* max mem dump duration in usec */
} wl_btl_stats_t;
 
/* IOV AWD DATA */
 
/* AWD DATA structures */
typedef struct {
   uint8 version;    /* Extended trap version info */
   uint8 reserved;    /* currently unused */
   uint16 length;    /* Length of data excluding this header */
   uint8 data[];    /* this data is TLV of tags */
} awd_data_v1_t;
 
/* AWD TAG structure */
typedef struct {
   uint8 tagid;    /* one of AWD DATA TAGs numbers */
   uint8 length;    /* the data size represented by this field must be aligned to 32 bits */
   uint8 data[];    /* variable size, defined by length field */
} awd_tag_data_v1_t;
 
/* IOV ETD DATA */
 
/* ETD DATA structures */
typedef struct {
   uint8 version;    /* Extended trap version info */
   uint8 reserved;    /* currently unused */
   uint16 length;    /* Length of data excluding this header */
   uint8 data[];    /* this data is TLV of tags */
} etd_data_v1_t;
 
/* ETD TAG structure */
typedef struct {
   uint8 tagid;    /* one of ETD DATA TAGs numbers */
   uint8 length;    /* the data size represented by this field must be aligned to 32 bits */
   uint8 data[];    /* variable size, defined by length field */
} etd_tag_data_v1_t;
 
/* ETD information structures associated with ETD_DATA_Tags */
/* ETD_JOIN_CLASSIFICATION_INFO 10 */
typedef struct {
   uint8 assoc_type;        /* assoc type */
   uint8 assoc_state;        /* current state of assoc state machine */
   uint8 wpa_state;        /* wpa->state */
   uint8 wsec_portopen;        /* shows if security port is open */
   uint8 total_attempts_num;    /* total number of join attempts (bss_retries) */
   uint8 num_of_targets;        /* up to 3, in current design */
   uint8 reserved [2];        /* padding to get 32 bits alignment */
   uint32 wsec;            /* bsscfg->wsec */
   uint32 wpa_auth;        /* bsscfg->WPA_auth */
   uint32 time_to_join;        /* time duration to process WLC_SET_SSID request (ms) */
} join_classification_info_v1_t;
 
/* ETD_JOIN_TARGET_CLASSIFICATION_INFO 11 */
typedef struct {
   int8 rssi;            /* RSSI on current channel */
   uint8 cca;            /* CCA on current channel */
   uint8 channel;            /* current channel */
   uint8 num_of_attempts;        /* (bss_retries) up to 5 */
   uint8 oui[3];            /* the first three octets of the AP's address */
   uint8 reserved;            /* padding to get 32 bits alignment */
   uint32 time_duration;        /* time duration of current attempt (ms) */
} join_target_classification_info_v1_t;
 
/* ETD_ASSOC_STATE 12 */
typedef struct {
   uint8 assoc_state;        /* assoc type */
   uint8 reserved [3];        /* padding to get 32 bits alignment */
} join_assoc_state_v1_t;
 
/* ETD_CHANNEL 13 tag */
typedef struct {
   uint8 channel;            /* last attempt channel */
   uint8 reserved [3];        /* padding to get 32 bits alignment */
} join_channel_v1_t;
 
/* ETD_TOTAL_NUM_OF_JOIN_ATTEMPTS 14 */
typedef struct {
   uint8 total_attempts_num;    /* total number of join attempts (bss_retries) */
   uint8 reserved [3];        /* padding to get 32 bits alignment */
} join_total_attempts_num_v1_t;
 
/* IOV_ROAM_CACHE structures */
 
enum wl_rmc_report_cmd_id {
   WL_RMC_RPT_CMD_VER    = 0,
   WL_RMC_RPT_CMD_DATA    = 1,
   WL_RMC_RPT_CMD_LAST
};
 
enum wl_rmc_report_xtlv_id {
   WL_RMC_RPT_XTLV_VER        = 0x0,
   WL_RMC_RPT_XTLV_BSS_INFO    = 0x1,
   WL_RMC_RPT_XTLV_CANDIDATE_INFO    = 0x2,
   WL_RMC_RPT_XTLV_USER_CACHE_INFO    = 0x3
};
 
/* WL_RMC_RPT_XTLV_BSS_INFO */
typedef struct {
   int16 rssi;        /* current BSS RSSI */
   uint8 reason;        /* reason code for last full scan */
   uint8 status;        /* last status code for not roaming */
   uint32 fullscan_count;    /* number of full scans performed on current BSS */
   uint32 time_full_scan;    /* delta time (in ms) between cur time and full scan timestamp */
} rmc_bss_info_v1_t;
 
/* WL_RMC_RPT_XTLV_CANDIDATE_INFO */
typedef struct {
   int16 rssi;        /* last seen rssi */
   uint16 ctl_channel;    /* channel */
   uint32 time_last_seen;    /* delta time (in ms) between cur time and last seen timestamp */
   uint16 bss_load;    /* BSS load */
   uint8 bssid [6];    /* padding to get 32 bits alignment */
} rmc_candidate_info_v1_t;
 
#define WL_FILTER_IE_VERSION 1    /* deprecated */
enum wl_filter_ie_options {
   WL_FILTER_IE_CLEAR        = 0,    /* allow  element id in packet.For suboption */
   WL_FILTER_IE_SET        = 1,    /* filter element id in packet.For suboption */
   WL_FILTER_IE_LIST        = 2,    /* list  element ID's.Set as option */
   WL_FILTER_IE_CLEAR_ALL        = 3,    /* clear all the element.Set as option */
   WL_FILTER_IE_CHECK_SUB_OPTION    = 4    /* check for suboptions.Set only as option */
};
 
typedef struct wl_filter_ie_tlv {
   uint16    id;        /* elelment id [ + ext id ] */
   uint16    len;        /* sub option length + pattern length */
   uint8    data[];        /* sub option + pattern matching(OUI,type,sub-type) */
} wl_filter_ie_tlv_t;
 
#define WL_FILTER_IE_VERSION_1    1 /* the latest version */
typedef struct wl_filter_ie_iov_v1 {
   uint16    version;    /* Structure version */
   uint16    len;        /* Total length of the structure */
   uint16    fixed_length;    /* Total length of fixed fields */
   uint8    option;        /* Filter action - check for suboption */
   uint8    pad[1];        /* Align to 4 bytes */
   uint32    pktflag;    /* frame type - FC_XXXX */
   uint8    tlvs[];        /* variable data (zero in for list ,clearall) */
} wl_filter_ie_iov_v1_t;
 
/* Event aggregation config */
#define EVENT_AGGR_CFG_VERSION        1
#define EVENT_AGGR_DISABLED        0x0
#define EVENT_AGGR_ENABLED        0x1
 
#define EVENT_AGGR_BUFSIZE_MAX        1512
#define EVENT_AGGR_BUFSIZE_MIN        512
 
#define EVENT_AGGR_FLUSH_TIMEOUT_DEFAULT    100
#define EVENT_AGGR_FLUSH_TIMEOUT_MAX        2000
#define EVENT_AGGR_NUM_EVENTS_FLUSH        5
typedef struct event_aggr_config {
   uint16 version;
   uint16 len;
   uint16 flags;            /* bit 0 to enable/disable the feature */
   uint16 bufsize;            /* Aggregate buffer size */
   uint16 flush_timeout;        /* Timeout for event flush */
   uint16 num_events_flush;    /* Number of events aggregated before flush */
} event_aggr_config_t;
 
#ifndef WL_TDMTX_TYPEDEF_HAS_ALIAS
typedef tdmtx_cnt_v1_t tdmtx_cnt_t;
typedef tdmtx_cnt_shm_v1_t tdmtx_cnt_shm_t;
typedef wl_tdmtx_ecounters_v1_t wl_tdmtx_ecounters_t;
#define WL_CNT_TDMTX_STRUCT_SZ (sizeof(tdmtx_cnt_t))
#define WL_CNT_TDMTX_SHM_SZ (sizeof(tdmtx_cnt_shm_t))
#endif
 
/** chanctxt related statistics */
#define CHANCTXT_STATS_VERSION_1 1
#define CHANCTXT_STATS_CURRENT_VERSION CHANCTXT_STATS_VERSION_1
typedef struct wlc_chanctxt_stats {
   uint32  excursionq_end_miss;
   uint32    activeq_end_miss;
   uint32    no_chanctxt_count;
   uint32    txqueue_end_incomplete;
   uint32    txqueue_start_incomplete;
} wlc_chanctxt_stats_core_t;
 
typedef struct chanctxt_stats {
   uint16    version;
   uint16    length;
   wlc_chanctxt_stats_core_t corestats[MAX_NUM_D11CORES];
} wlc_chanctxt_stats_t;
 
typedef struct wl_txdc_ioc {
   uint8 ver;
   uint8 id;    /* ID of the sub-command */
   uint16 len;    /* total length of all data[] */
   uint8  data[];    /* var len payload */
} wl_txdc_ioc_t;
 
/*
 * iovar subcommand ids
 */
enum {
   IOV_TXDC_ENB = 1,
   IOV_TXDC_MODE = 2,
   IOV_TXDC_DUMP = 3,
   IOV_TXDC_LAST
};
 
/* WL_NAN_XTLV_SLOT_STATS */
/* WL_NAN_EVENT_SLOT_START, WL_NAN_EVENT_SLOT_END */
typedef struct nan_slot_event_data {
   uint32 cur_slot_idx; /* current idx in channel schedule */
   uint32 fw_time; /* target current time in microseconds */
   uint32 band; /* current band (2G/5G) for which the event is received */
} nan_slot_event_data_t;
 
#ifndef BCMUTILS_ERR_CODES
 
/* SAE (Simultaneous Authentication of Equals) error codes.
 * These error codes are local.
 */
 
/*  SAE status codes are reserved from -3072 to -4095 (1K) */
 
enum wl_sae_status {
   WL_SAE_E_AUTH_FAILURE            = -3072,
   /* Discard silently */
   WL_SAE_E_AUTH_DISCARD            = -3073,
   /* Authentication in progress */
   WL_SAE_E_AUTH_CONTINUE            = -3074,
   /* Invalid scalar/elt */
   WL_SAE_E_AUTH_COMMIT_INVALID        = -3075,
   /* Invalid confirm token */
   WL_SAE_E_AUTH_CONFIRM_INVALID        = -3076,
   /* Peer scalar validation failure */
   WL_SAE_E_CRYPTO_SCALAR_VALIDATION    = -3077,
   /* Peer element prime validation failure */
   WL_SAE_E_CRYPTO_ELE_PRIME_VALIDATION    = -3078,
   /* Peer element is not on the curve */
   WL_SAE_E_CRYPTO_ELE_NOT_ON_CURVE    = -3079,
   /* Generic EC error (eliptic curve related) */
   WL_SAE_E_CRYPTO_EC_ERROR        = -3080,
   /* Both local and peer mac addrs are same */
   WL_SAE_E_CRYPTO_EQUAL_MACADDRS        = -3081,
   /* Loop exceeded in deriving the scalar */
   WL_SAE_E_CRYPTO_SCALAR_ITER_EXCEEDED    = -3082,
   /* ECC group is unsupported */
   WL_SAE_E_CRYPTO_UNSUPPORTED_GROUP    = -3083,
   /* Exceeded the hunting-and-pecking counter */
   WL_SAE_E_CRYPTO_PWE_COUNTER_EXCEEDED    = -3084,
   /* SAE crypto component is not initialized */
   WL_SAE_E_CRYPTO_NOT_INITED        = -3085,
   /* bn_get has failed */
   WL_SAE_E_CRYPTO_BN_GET_ERROR        = -3086,
   /* bn_set has failed */
   WL_SAE_E_CRYPTO_BN_SET_ERROR        = -3087,
   /* PMK is not computed yet */
   WL_SAE_E_CRYPTO_PMK_UNAVAILABLE        = -3088,
   /* Peer confirm did not match */
   WL_SAE_E_CRYPTO_CONFIRM_MISMATCH    = -3089,
   /* Element K is at infinity no the curve */
   WL_SAE_E_CRYPTO_KEY_AT_INFINITY        = -3090,
   /* SAE Crypto private data magic number mismatch */
   WL_SAE_E_CRYPTO_PRIV_MAGIC_MISMATCH    = -3091,
   /* Max retry exhausted */
   WL_SAE_E_MAX_RETRY_LIMIT_REACHED    = -3092
};
 
/* PMK manager block. Event codes from -5120 to -6143 */
 
/* PSK hashing event codes */
typedef enum wlc_pmk_psk_hash_status {
   WL_PMK_E_PSK_HASH_FAILED =  -5120,
   WL_PMK_E_PSK_HASH_DONE =    -5121,
   WL_PMK_E_PSK_HASH_RUNNING = -5122,
   WL_PMK_E_PSK_INVALID = -5123,
   WL_PMK_E_PSK_NOMEM = -5124
} wlc_pmk_psk_hash_status_t;
 
#endif    /* BCMUTILS_ERR_CODES */
 
/* Block Channel */
#define WL_BLOCK_CHANNEL_VER_1    1u
 
typedef struct wl_block_ch_v1 {
   uint16 version;
   uint16 len;
   uint32 band;        /* Band select */
   uint8 channel_num;    /* The number of block channels in the selected band */
   uint8 padding[3];
   uint8 channel[];    /* Channel to block, Variable Length */
} wl_block_ch_v1_t;
 
typedef struct dma_wl_addr_region {
   uint32 addr_low;
   uint32 addr_high;
} dma_wl_addr_region_t;
 
#define WL_ROAMSTATS_IOV_VERSION 1
 
#define MAX_PREV_ROAM_EVENTS   16u
 
#define ROAMSTATS_UNKNOWN_CNT  0xFFFFu
 
/* roaming statistics counter structures */
typedef struct wlc_assoc_roamstats_event_msg_v1 {
   uint32  event_type;             /* Message (see below) */
   uint32  status;                 /* Status code (see below) */
   uint32  reason;                 /* Reason code (if applicable) */
   uint32  timestamp;              /* Timestamp of event */
} wlc_assoc_roamstats_event_msg_v1_t;
 
enum wl_roamstats_cmd_id {
   WL_ROAMSTATS_XTLV_CMD_VER = 0,
   WL_ROAMSTATS_XTLV_CMD_RESET = 1,
   WL_ROAMSTATS_XTLV_CMD_STATUS = 2,
   WL_ROAMSTATS_XTLV_CMD_LAST      /* Keep this at the end */
};
 
enum wl_roamstats_xtlv_id {
   WL_ROAMSTATS_XTLV_VER           = 0x0,
   WL_ROAMSTATS_XTLV_COUNTER_INFO          = 0x1,
   WL_ROAMSTATS_XTLV_PREV_ROAM_EVENTS      = 0x2,
   WL_ROAMSTATS_XTLV_REASON_INFO           = 0x3
};
 
/* WL_ROAMSTATS_XTLV_COUNTER_INFO */
typedef struct {
   uint32 initial_assoc_time;
   uint32 prev_roam_time;
   uint32 host_access_time;
   uint16 roam_success_cnt;
   uint16 roam_fail_cnt;
   uint16 roam_attempt_cnt;
   uint16 max_roam_target_cnt;
   uint16 min_roam_target_cnt;
   uint16 max_cached_ch_cnt;
   uint16 min_cached_ch_cnt;
   uint16 partial_roam_scan_cnt;
   uint16 full_roam_scan_cnt;
} roamstats_counter_info_v1_t;
 
/* WL_ROAMSTATS_XTLV_PREV_ROAM_EVENTS */
typedef struct {
   uint16 max;
   uint16 pos;
   wlc_assoc_roamstats_event_msg_v1_t roam_event[];
} roamstats_prev_roam_events_v1_t;
 
/* WL_ROAMSTATS_XTLV_REASON_INFO */
typedef struct {
   uint16 max;
   uint16 reason_cnt[];
} roamstats_reason_info_v1_t;
 
#ifdef HEALTH_CHECK_WLIOCTL
/* Health check status format:
 * reporting status size = uint32
 * 8 LSB bits are reserved for: WARN (0), ERROR (1), and other levels
 * MSB 24 bits are reserved for client to fill in its specific status
 */
#define HEALTH_CHECK_STATUS_OK            0
/* Bit positions. */
#define HEALTH_CHECK_STATUS_WARN        0x1
#define HEALTH_CHECK_STATUS_ERROR        0x2
#define HEALTH_CHECK_STATUS_TRAP        0x4
#define HEALTH_CHECK_STATUS_NOEVENT        0x8
 
/* Indication that required information is populated in log buffers */
#define HEALTH_CHECK_STATUS_INFO_LOG_BUF    0x80
#define HEALTH_CHECK_STATUS_MASK        (0xFF)
 
#define HEALTH_CHECK_STATUS_MSB_SHIFT        8
#endif /* HEALTH_CHECK_WLIOCTL */
 
/** receive signal reporting module interface */
 
#define WL_RXSIG_IOV_MAJOR_VER       (1u)
#define WL_RXSIG_IOV_MINOR_VER       (1u)
#define WL_RXSIG_IOV_MAJOR_VER_SHIFT (8u)
#define WL_RXSIG_IOV_VERSION \
   ((WL_RXSIG_IOV_MAJOR_VER << WL_RXSIG_IOV_MAJOR_VER_SHIFT) | WL_RXSIG_IOV_MINOR_VER)
#define WL_RXSIG_IOV_GET_MAJOR(x)    (x >> WL_RXSIG_IOV_MAJOR_VER_SHIFT)
#define WL_RXSIG_IOV_GET_MINOR(x)    (x & 0xFF)
 
enum wl_rxsig_cmd_rssi_mode {
   WL_RXSIG_MODE_DB =   0x0,
   WL_RXSIG_MODE_QDB =  0x1,
   WL_RXSIG_MODE_LAST
};
 
/* structure defs for 'wl rxsig [cmd]' iovars */
enum wl_rxsig_iov_v1 {
   WL_RXSIG_CMD_RSSI =      0x1,     /**< combined rssi moving avg */
   WL_RXSIG_CMD_SNR =       0x2,     /**< combined snr moving avg */
   WL_RXSIG_CMD_RSSIANT =   0x3,     /**< rssi moving avg per-ant */
   WL_RXSIG_CMD_SNRANT =    0x4,     /**< snr moving avg per-snr */
   WL_RXSIG_CMD_SMPLWIN =   0x5,     /**< config for sampling window size */
   WL_RXSIG_CMD_SMPLGRP =   0x7,     /**< config for grouping of pkt type */
   WL_RXSIG_CMD_STA_MA =    0x8,
   WL_RXSIG_CMD_MAMODE =    0x9,
   WL_RXSIG_CMD_MADIV =     0xa,
   WL_RXSIG_CMD_DUMP =      0xb,
   WL_RXSIG_CMD_DUMPWIN =   0xc,
   WL_RXSIG_CMD_TOTAL
};
 
struct wl_rxsig_cfg_v1 {
   uint16 version;
   chanspec_t chan;       /**< chanspec info for querying stats */
   uint8 pmac[ETHER_ADDR_LEN];       /**< peer(link) mac address */
};
 
struct wl_rxsig_iov_rssi_v1 {
   int8 rssi;
   uint8 rssi_qdb;
   uint8 pad[2];
};
 
struct wl_rxsig_iov_snr_v1 {
   int16 snr;
   uint16 pad;
};
 
struct wl_rxsig_iov_rssi_ant_v1 {
   int8 deci[WL_RSSI_ANT_MAX];
   uint8 frac[WL_RSSI_ANT_MAX];
   uint8 rssi_mode;       /**< MODE_DB or MODE_QDB */
   uint8 num_of_ant;      /**< total number of ants */
   uint8 pad[2];          /**< padding for 32bit align */
};
 
#ifdef BCM_SDC
 
#define SDC_TRIGGER_CONFIG_VER_1    1
typedef struct {
   uint16  version;
   uint16    type;
   uint8    activate;
   uint8    pad;
} sdc_trigger_cfg_t;
 
typedef enum sdc_trigger_types {
   SDC_TYPE_STA_ONBOARD_DEBUG = 1,
   SDC_TYPE_SCAN_DEBUG = 2,
#ifdef SDC_TEST
   /*
    * This is for test purpose only. Don't assign specific value.
    * Keep at the end
    */
   SDC_TYPE_TEST1,
   SDC_TYPE_TEST2,
   SDC_TYPE_TEST3,
#endif /* SDC_TEST */
   SDC_TYPE_MAX_TRIGGER
} sdc_trigger_types_t;
 
/* *** SDC_TYPE_STA_ONBOARD_DEBUG specific ******* */
 
/* tlv IDs uniquely identifies tx and rx stats component */
enum wl_slice_hist_stats_xtlv_id {
   WL_STATE_HIST_TX_TOSS_REASONS = 0x1,
   WL_STATE_HIST_RX_TOSS_REASONS = 0x2
};
 
#ifndef WLC_HIST_TOSS_LEN
#define WLC_HIST_TOSS_LEN   (8u)
#endif
#define WL_HIST_COMPACT_TOSS_STATS_TX_VER_1    (1u)
#define WL_HIST_COMPACT_TOSS_STATS_RX_VER_1    (1u)
 
/* Format of running toss reasons with seq
 * [see  HIST_TOSS_xxxx macros]
 * bits [7..0]    : 8 bits : toss sts.
 *    [11..8]    : cfgidx
 *    [15..12]: ac
 *    [31..16]: seq
 */
#define HIST_TOSS_STS_POS    (0u)
#define HIST_TOSS_STS_MASK    (0x000000ffu)
#define HIST_TOSS_CFGIDX_POS    (8u)
#define HIST_TOSS_CFGIDX_MASK    (0x00000f00u)
#define HIST_TOSS_AC_POS    (12u)
#define HIST_TOSS_AC_MASK    (0x0000f000u)
#define HIST_TOSS_SEQ_POS    (16u)
#define HIST_TOSS_SEQ_MASK    (0xffff0000u)
 
/* Format of toss reasons with count
 * bits [15..0]    : 16 bits : toss reason
 * bits [31..16]: 16 bits : count
 */
#define HIST_TOSS_RC_REASON_POS        (0u)
#define HIST_TOSS_RC_REASON_MASK    (0xffffu)
#define HIST_TOSS_RC_COUNT_POS        (16u)
#define HIST_TOSS_RC_COUNT_MASK        (0xffff0000u)
 
typedef struct {
   uint16    version;
   uint8    hist_toss_type;        /* from wl_slice_hist_XX_stats_xtlv_id */
   uint8    hist_toss_num;        /* number of elements in hist_toss_xxx */
   uint32    hist_toss_cur_idx;    /* latest data is in this index */
   uint32    hist_toss_reasons[WLC_HIST_TOSS_LEN];    /* last 8 reasons along with seq, etc as
                            * per HIST_TOSS_xxx format
                            */
   uint32    hist_toss_counts[WLC_HIST_TOSS_LEN];    /* toss counts corr to reasons */
} wl_hist_compact_toss_stats_v1_t;
 
#define WL_HIST_COMPACT_TOSS_STATS_TX_VER_2    (2u)
#define WL_HIST_COMPACT_TOSS_STATS_RX_VER_2    (2u)
 
typedef struct {
   uint16    version;
   uint8    htr_type;    /* from wl_slice_hist_XX_stats_xtlv_id */
   uint8    htr_num;    /* number of elements in htr_running or htr_rc */
   uint16    htr_rnidx;    /* htr_running[rnidx-1] has latest data */
   uint16    htr_rcidx;    /* htr_rc[rcidx-1] has latest data */
   uint32    htr_running[WLC_HIST_TOSS_LEN];    /* last 8 reasons along with seq, etc as
                        * per WLC_SDC_COMPACT_TOSS_REASON() format
                        */
   uint32    htr_rn_ts[WLC_HIST_TOSS_LEN]; /* time stamps corr to htr_running data */
   uint32    htr_rc[WLC_HIST_TOSS_LEN];    /* last 8 toss reasons and counts in
                        * WLC_SDC_COMPACT_TOSS_RC() format
                        */
   uint32    htr_rc_ts[WLC_HIST_TOSS_LEN]; /* time stamps corr to htr_rc */
} wl_hist_compact_toss_stats_v2_t;
 
#define WL_HIST_COMPACT_TOSS_STATS_TX_VER_3    (3u)
#define WL_HIST_COMPACT_TOSS_STATS_RX_VER_3    (3u)
 
typedef struct {
   uint8    toss_reason;
   uint8    cfg_ac;
   uint16    toss_seq;
} toss_info_t;
 
typedef struct {
   uint16    toss_reason;
   uint16    toss_cnt;
} toss_cnt_t;
 
typedef struct {
   uint16        version;
   uint8        htr_type;    /* from wl_slice_hist_XX_stats_xtlv_id */
   uint8        htr_num;    /* number of elements in htr_running or htr_rc */
   uint16        htr_rnidx;    /* htr_running[rnidx-1] has latest data */
   uint16        htr_rcidx;    /* htr_rc[rcidx-1] has latest data */
   toss_info_t    htr_running[WLC_HIST_TOSS_LEN];    /* last 8 reasons along with seq, etc as
                        * per WLC_SDC_COMPACT_TOSS_REASON() format
                        */
   uint32        htr_rn_ts[WLC_HIST_TOSS_LEN]; /* time stamps corr to htr_running data */
   toss_cnt_t    htr_rc[WLC_HIST_TOSS_LEN];    /* last 8 toss reasons and counts in
                        * WLC_SDC_COMPACT_TOSS_RC() format
                        */
   uint32    htr_rc_ts[WLC_HIST_TOSS_LEN]; /* time stamps corr to htr_rc */
} wl_hist_compact_toss_stats_v3_t;
 
/* ***END of SDC_TYPE_STA_ONBOARD_DEBUG specific ******* */
 
#endif /* BCM_SDC */
 
typedef struct wl_avs_info_v1 {
   uint16 version;        /* Structure version */
   uint16 equ_version;    /* Equation Version */
   uint32 RO;        /* RO in OTP */
   uint32 equ_csr;        /* Equated CSR */
   uint32 read_csr;    /* Read Back CSR */
   uint32 aging;        /* aging setting in nvram */
} wl_avs_info_v1_t;
 
#define WL_AVS_INFO_VER_1    1
 
/* bitmap for clm_flags iovar */
#define WL_CLM_TXBF                0x01u /**< Flag for Tx beam forming */
#define WL_CLM_RED_EU              0x02u /* Flag for EU RED */
#define WL_CLM_EDCRS_EU            0x04u /**< Use EU post-2015 energy detect */
#define WL_CLM_DFS_TPC             0x08u /**< Flag for DFS TPC */
#define WL_CLM_RADAR_TYPE_EU       0x10u /**< Flag for EU */
#define WL_CLM_DSA                 0x20u /**< Flag for DSA */
#define WL_CLM_PER_ANTENNA         0x40u /**< Flag for PER_ANTENNA */
#define WL_CLM_LO_GAIN_NBCAL       0x20u /**< Flag for LO_GAIN_NBCAL */
#define WL_CLM_PSD                 0x80u /**< Flag for PSD */
#define WL_CLM_HE                  0x100u /**< Flag for HE */
#define WL_CLM_NO_80MHZ            0x200u /**< Flag for NO_80MHZ */
#define WL_CLM_NO_40MHZ            0x400u /**< Flag for NO_40MHZ */
#define WL_CLM_NO_MIMO             0x800u /**< Flag for NO_MIMO */
#define WL_CLM_HAS_DSSS_EIRP       0x1000u /**< Flag for HAS_DSSS_EIRP */
#define WL_CLM_HAS_OFDM_EIRP       0x2000u /**< Flag for HAS_OFDM_EIRP */
#define WL_CLM_NO_160MHZ           0x4000u /**< Flag for NO_160MHZ */
#define WL_CLM_NO_80_80MHZ         0x8000u /**< Flag for NO_80_80MHZ */
#define WL_CLM_NO_240MHZ           0x10000u /**< Flag for NO_240MHZ */
#define WL_CLM_NO_320MHZ           0x200000u /**< Flag for NO_320MHZ */
#define WL_CLM_NO_160_160MHZ       0x400000u /**< Flag for NO_160_160MHZ */
#define WL_CLM_DFS_FCC             WL_CLM_DFS_TPC /**< Flag for DFS FCC */
#define WL_CLM_DFS_EU              (WL_CLM_DFS_TPC | WL_CLM_RADAR_TYPE_EU) /**< Flag for DFS EU */
 
/* SC (scan core) command IDs */
enum wl_sc_cmd {
   WL_SC_CMD_DBG = 0,
   WL_SC_CMD_CNX = 1,
   WL_SC_CMD_CAP = 2,
   WL_SC_CMD_CONFIG = 3,
   WL_SC_CMD_PMALERT_ADJ_FACTOR = 4,
   WL_SC_CMD_LAST
};
 
/* WBUS sub-command IDs for unit test */
#define WL_WBUS_INA_SLOT_START                0x01u /**< Inactive slot start sub command ID. */
#define WL_WBUS_INA_SLOT_STOP                 0x02u /**< Inactive slot stop sub command ID. */
 
/* WBUS (WiFi BT uniform scheduler) command IDs */
enum wl_wbus_cmd {
   WL_WBUS_CMD_VER = 0,
   WL_WBUS_CMD_STATS = 1,
   WL_WBUS_CMD_UNIT_TEST = 2,
   WL_WBUS_CMD_BT_TEST = 3,
   WL_WBUS_CMD_CAP = 4,
   WL_WBUS_CMD_LAST
};
 
#define WBUS_BT_SCHED_TEST_PARAMS_VER_1    1
 
typedef struct wbus_bt_sched_test_params_v1 {
   uint16    version;
   uint8    min_duty_cycle;
   uint8    type;
   uint32    flags;
   uint32    action;
   uint32    duration;
   uint32    interval;
} wbus_bt_sched_test_params_v1_t;
 
enum wl_wbus_bt_test_type {
   WBUS_TEST_BT_USER_TYPE_LE_SCAN        = 0u,
   WBUS_TEST_BT_USER_TYPE_PAGE_SCAN    = 1u,
   WBUS_TEST_BT_USER_TYPE_MAX        = 2u
};
 
#define WBUS_BT_SCHED_ADD    0u
#define WBUS_BT_SCHED_REMOVE    1u
#define WBUS_BT_SCHED_INVALID    0xFFu
 
enum wlc_btcec_iocv_subcmds {
   WL_BTCEC_SUBCMD_TEST = 0,
   WL_BTCEC_SUBCMD_STATS = 1,
   WL_BTCEC_SUBCMD_TEST_BTMC_MODE = 2,
   WL_BTCEC_SUBCMD_LAST
};
 
/* btcec - bt schedule id's */
typedef enum {
   BTCEC_SCHED_ID_LE_SCAN        = 1,
   BTCEC_SCHED_ID_PAGE_SCAN    = 2
} BTCEC_SCHED_IDS;
/* max schedule id must be equal to last valid schedule id */
#define BTCEC_SCHED_MAX_V1    BTCEC_SCHED_ID_PAGE_SCAN
 
/* meanings of flags */
/* bit0: schedule with the given sch_id is present in btcec */
#define BTCEC_SCHSTATS_FLAG_ACTIVE        (0x1)
/* bit1: schedule with the given sch_id is successfully registered with wbus */
#define BTCEC_SCHSTATS_FLAG_WBUS_REG_OK        (0x2)
/* bit2: schedule with the given sch_id is being scheduled in wbus */
#define BTCEC_SCHSTATS_FLAG_WBUS_SCHEDULED    (0x4)
 
/* v1 supports pmdur only */
#define WLC_BTCEC_STATS_V1    1u
typedef struct wlc_btcec_stats_v1 {
   uint16 ver;
   uint16 len;
   uint32 pmdur;    /* duration in millisec granted for bt corr to which wlsc slept */
} wlc_btcec_stats_v1_t;
 
/* v2 supports 1 page scan and 1 le scan */
#define WLC_BTCEC_STATS_V2    2u
/* btcec per schedule stats for general reporting */
typedef struct wlc_btcec_sch_stats_v2 {
   uint8    sch_id;        /* schedule id */
   uint8    flags;        /* flags. see BTCEC_SCHSTATS_FLAG_xxx */
   uint8    pad[2];
   uint32    slcnt;        /* num slots granted to bt */
   uint32    skip;        /* count of btsc le/page scan, skipped */
   uint32    btdur;        /* duration in millisec granted for bt corr to which wlsc slept */
   uint32    overlap;    /* wlsc was awake and btsc le/page scan overlapped, in ms */
   uint32    txblnk;        /* wlauxtx blanked btsc le/page scan, in ms */
} wlc_btcec_sch_stats_v2_t;
 
/* btcec stats for general reporting */
typedef struct wlc_btcec_stats_v2 {
   uint16    ver;
   uint16    len;
   uint32    rx_msg_cnt;    /* received messages counter */
   uint32    tx_msg_cnt;    /* transmitted messages counter */
   uint32    add_msg_cnt;    /* rx add messages counter */
   uint32    del_msg_cnt;    /* rx del messages counter */
   uint32    stats_dur;    /* dur in sec for which stats is accumulated */
   uint8    pad[3];
   uint8    num_sstats;    /* number of elements in sstats struct */
   wlc_btcec_sch_stats_v2_t sstats[];    /* sch specific stats */
} wlc_btcec_stats_v2_t;
 
/* v3 = v2 + ac_overlap */
#define WLC_BTCEC_STATS_V3    3u
/* btcec per schedule stats for general reporting */
typedef struct wlc_btcec_sch_stats_v3 {
   uint8    sch_id;        /* schedule id */
   uint8    flags;        /* flags. see BTCEC_SCHSTATS_FLAG_xxx */
   uint8    pad[2];
   uint32    slcnt;        /* num slots granted to bt */
   uint32    skip;        /* count of btsc le/page scan, skipped */
   uint32    btdur;        /* duration in millisec granted for bt corr to which wlsc slept */
   uint32    overlap;    /* wlsc was awake and btsc le/page scan overlapped, in ms */
   uint32    txblnk;        /* wlauxtx blanked btsc le/page scan, in ms */
   uint32    ac_overlap;    /* wlaux overlapped btsc le/page scan, in ms */
   uint16    sched_duration;    /* duration finally scheduled in msch, in ms */
   uint16    sched_interval;    /* interval finally scheduled in msch, in ms */
   uint16    req_duration;    /* duration finally scheduled in msch, in ms */
   uint16    req_interval;    /* interval finally scheduled in msch, in ms */
   uint16    min_duty_cycle;    /* interval finally scheduled in msch, in ms */
   uint16    pad2;
} wlc_btcec_sch_stats_v3_t;
 
/* btcec stats for general reporting */
typedef struct wlc_btcec_stats_v3 {
   uint16    ver;
   uint16    len;
   uint32    rx_msg_cnt;    /* received messages counter */
   uint32    tx_msg_cnt;    /* transmitted messages counter */
   uint32    add_msg_cnt;    /* rx add messages counter */
   uint32    del_msg_cnt;    /* rx del messages counter */
   uint32    stats_dur;    /* dur in sec for which stats is accumulated */
   uint8    pad[3];
   uint8    num_sstats;    /* number of elements in sstats struct */
   wlc_btcec_sch_stats_v3_t sstats[];    /* sch specific stats */
} wlc_btcec_stats_v3_t;
 
/* btcec periodic ecounters structs
 *  [similar to wlc_btcec_stats_vX_t, but constrained in size due to its periodicity of reporting]
 */
#define WLC_BTCEC_PERIODIC_CNTRS_V1    (1u)
 
/* btcec per schedule stats for periodic ecounters reporting */
typedef struct wlc_btcec_periodic_sch_stats_v1 {
   uint8    sch_id;        /* schedule id from BTCEC_SCHED_IDS */
   uint8    flags;        /* flags. see BTCEC_SCHSTATS_FLAG_xxx */
   uint8    slcnt;        /* num slots granted to bt */
   uint8    skip;        /* count of btsc le/page scan, skipped */
   uint16    btdur;        /* duration in millisec granted for bt corr to which wlsc slept */
   uint16    overlap;    /* wlsc was awake and btsc le/page scan overlapped, in ms */
   uint16    txblnk;        /* wlauxtx blanked btsc le/page scan, in ms */
   uint16    ac_overlap;    /* wlaux overlapped btsc le/page scan, in ms */
   uint16    sched_duration;    /* duration finally scheduled in msch, in ms */
   uint16    sched_interval;    /* interval finally scheduled in msch, in ms */
   uint16    req_duration;    /* duration finally scheduled in msch, in ms */
   uint16    req_interval;    /* interval finally scheduled in msch, in ms */
   uint16    min_duty_cycle;    /* interval finally scheduled in msch, in ms */
   uint16    pad2;
} wlc_btcec_periodic_sch_stats_v1_t;
 
/* btcec stats for periodic ecounters reporting */
typedef struct {
   uint16    ver;
   uint16    len;
   uint8    rx_msg_cnt;    /* received messages counter */
   uint8    tx_msg_cnt;    /* transmitted messages counter */
   uint8    add_msg_cnt;    /* rx add messages counter */
   uint8    del_msg_cnt;    /* rx del messages counter */
   uint8    pad[3];
   uint8    num_sstats;    /* number of elements in sstats struct */
   wlc_btcec_periodic_sch_stats_v1_t sstats[BTCEC_SCHED_MAX_V1];    /* sch specific */
} wlc_btcec_periodic_stats_v1_t;
 
#define WBUS_OFFLOAD_STATS_V1        1u
#define WBUS_OFFLOAD_USER_STATS_V1    1u
 
typedef struct wbus_offload_user_stats_v1 {
   uint16    version;            /* version of this structure */
   uint16    len;                /* size of this structure */
   uint8    type;                /* Offload type */
   uint8    pad[3];
   uint32    num_accepted;            /* num of times user got accepted */
   uint32    num_rejected;            /* num of times user got rejected */
   uint32    num_failed;            /* num of times user accept failed */
} wbus_offload_user_stats_v1_t;
 
typedef struct wbus_offload_stats_v1 {
   uint16    version;                /* version of this structure */
   uint16    len;                    /* size of this structure */
   uint32    num_accept_ok;                /* num accept pass */
   uint32    num_accept_fail;            /* num accept fail */
   uint32    num_rejected;                /* num of rejected users so far */
   uint32    num_rejected_bt;            /* num of rejected users so far for BT */
   uint32    num_rejected_all;            /* num times all offloads are rejected */
   uint8    pad[3];
   uint8    num_user;                /* num of users stats */
   wbus_offload_user_stats_v1_t user_stats[];    /* per user stats */
} wbus_offload_stats_v1_t;
 
#define KEY_UPDATE_INFO_VER_V1    1
typedef struct key_update_info_v1
{
   uint16 ver;
   uint8 pad;
   uint8 flags;
   uint32 timestamp;
   uint32 algo;
   uint32 key_flags;
   struct ether_addr ea;
   struct ether_addr sa;
} key_update_info_v1_t;
 
/* Key update flag bit field */
#define KEY_UPD_FLAG_ADD_KEY 0x1 /* 0 - Removal, 1 - Add key */
 
#ifdef WLLLW
/* LLW Session */
#define LLW_VERSION                1
#define LLW_STATS_VERSION        1
 
/* LLW roles */
#define LLW_ROLE_SCHEDULER        0
#define LLW_ROLE_CLIENT            1
 
/* LLW modes */
#define LLW_MODE_GAPS            0
#define LLW_MODE_BACK_TO_BACK    1
 
/* LLW session max values */
#define LLW_MAX_SESSION_ID        10
#define LLW_MAX_FLOW_ID            40
#define LLW_MAX_CLIENT_NUM        15
#define LLW_MAX_GAPS_PERIOD        20
#define LLW_MAX_GAPS_VAR            3
#define LLW_MAX_RETX_CNT            10
#define LLW_MAX_AIFSN            EDCF_AIFSN_MAX
#define LLW_MAX_CWMIN            EDCF_ECW_MAX
#define LLW_MAX_CWMAX            EDCF_ECW_MAX
#define LLW_MAX_PER_NUMERATOR    100
#define LLW_MAX_PER_DENOM        10000
#define LLW_MAX_CLIENT_ID        15
#define LLW_MAX_PKT_SIZE            1500
#define LLW_MAX_PKT_NUM            10
#define LLW_MAX_MCS                9
#define LLW_MAX_NUM_STREAMS        8
#define LLW_MAX_IBS                32
 
/* Per LLW session config */
/* WL_LLW_CMD_SESSION_CREATE, WL_LLW_CMD_SESSION_UPDATE */
typedef struct wl_llw_session_cfg {
   uint8 session_id;
   uint8 role;
   uint8 mode;
   uint8 client_id;
   uint8 gaps_period;
   uint8 gaps_var;
   uint8 aifsn;
   uint8 ecwmin;        /* exponent value for minimum contention window */
   uint8 ecwmax;        /* exponent value for maximum contention window */
   uint8 mcs;
   uint8 num_streams;
   uint8 ibs;    /* interblock spacing in usecs, for spacing between Transaction Blocks */
   uint16 ul_pkt_size;
   uint16 dl_pkt_size;
   uint16 per_denom;    /* denominator for target PER */
   uint8 per_numerator;    /* this value divided by per_denom gives the target PER */
   uint8 dl_pkt_num;
   uint8 client_num;
   uint8 retx_cnt;
   uint8 pwr_save;
   uint8 auto_ba;        /* automatic RX/TX BA session setup (no negotiation needed) */
   uint8 if_index;
   uint8 padding[3];
   struct ether_addr multicast_addr;
   struct ether_addr scheduler_addr;
} wl_llw_session_cfg_t;
 
/* WL_LLW_CMD_SESSION_DELETE, WL_LLW_CMD_SESSION_ENABLE, WL_LLW_CMD_SESSION_DISABLE, */
/* WL_LLW_CMD_SESSION_GET */
typedef struct wl_llw_session_cmd {
   uint8 session_id;
   uint8 padding[3];
} wl_llw_session_cmd_t;
 
/* LLW client config */
/* WL_LLW_CMD_CLIENT_ADD, WL_LLW_CMD_CLIENT_DELETE, WL_LLW_CMD_CLIENT_GET */
typedef struct wl_llw_client_cfg {
   uint8 session_id;
   uint8 client_id;
   struct ether_addr mac;
} wl_llw_client_cfg_t;
 
/* Get list of session IDs from FW */
/* WL_LLW_CMD_SESSION_ID */
typedef struct llw_session_id_list {
   uint8 id_count;    /* Number of session IDs */
   uint8 list[];    /* list of session IDs */
} llw_session_id_list_t;
 
/* LLW XTLV structures */
typedef struct wl_llw_iov_cmd {
   uint16 version;
   uint8 cmd_cnt;
   uint8 pad;
   uint8 cmds[];
} wl_llw_iov_cmd_t;
 
typedef struct wl_llw_iov_sub_cmd {
   uint16 type;
   uint16 len;
   union {
       int32 status;    /* Processed status - Set by FW */
       uint32 options;    /* Command Process Options - Set by Host */
   } u;
   uint8 data[];
} wl_llw_iov_sub_cmd_t;
 
/* to be used in type field of wl_llw_iov_sub_cmd_t structure while issuing LLW commands */
typedef enum wl_llw_sub_cmd_xtlv_id {
   WL_LLW_CMD_SESSION_ID,
   WL_LLW_CMD_SESSION_CREATE,
   WL_LLW_CMD_SESSION_DELETE,
   WL_LLW_CMD_SESSION_UPDATE,
   WL_LLW_CMD_SESSION_ENABLE,
   WL_LLW_CMD_SESSION_DISABLE,
   WL_LLW_CMD_SESSION_GET,
   WL_LLW_CMD_CLIENT_ADD,
   WL_LLW_CMD_CLIENT_DELETE,
   WL_LLW_CMD_CLIENT_GET,
   WL_LLW_CMD_FLOW_ADD,
   WL_LLW_CMD_FLOW_DELETE,
   WL_LLW_CMD_FLOW_GET,
   WL_LLW_CMD_STATS
} wl_llw_sub_cmd_xtlv_id_t;
 
/* LLW stats */
typedef enum wl_llw_xtlv {
   WL_LLW_XTLV_STATS
} wl_llw_xtlv_t;
 
typedef struct wl_llw_stats {
   uint32 txpackets;
   uint32 txbytes;
   uint32 txrts;
   uint32 txnocts;
   uint32 txnoack;
   uint32 txfail;
   uint32 txretry;
   uint32 txdropped;
   uint32 tx_avg_q_time;
   uint32 tx_min_q_time;
   uint32 tx_max_q_time;
   uint32 tx_avg_rem_lifetime;
   uint32 tx_min_rem_lifetime;
   uint32 tx_max_rem_lifetime;
   uint32 rxpackets;
   uint32 rxbytes;
   uint32 rxfail;
   uint32 rxretry;
   uint32 txschedfrm;
   uint32 retxschedfrm;
} wl_llw_stats_t;
 
typedef struct wl_llw_stats_hdr {
   uint16 version;
   uint16 stats_cnt;
   uint32 tot_len;
   uint8 stat_xtlvs[];
} wl_llw_stats_hdr_t;
 
/* WL_LLW_XTLV_STATS */
typedef struct wl_llw_stats_xtlv {
   uint16 type;
   uint16 len;
   uint8 stats[];
} wl_llw_stats_xtlv_t;
 
/* WL_LLW_CMD_STATS */
typedef struct wl_llw_stats_cmd {
   uint8 session_id;
   uint8 client_id;
   uint16 padding;
} wl_llw_stats_cmd_t;
 
/* LLW flow ring ID config */
/* WL_LLW_CMD_FLOW_ADD, WL_LLW_CMD_FLOW_DELETE, WL_LLW_CMD_FLOW_GET */
typedef struct wl_llw_flow_cfg {
   uint8 session_id;
   uint8 flow_id;
   uint16 padding;
} wl_llw_flow_cfg_t;
#endif /* End of LLW Session */
 
#define WL_OMI_CONFIG_VERSION_1    1u
 
/* values for valid_bm */
#define OMI_CONFIG_VALID_BMP_RXNSS            0x0001u
#define OMI_CONFIG_VALID_BMP_BW                0x0002u
#define OMI_CONFIG_VALID_BMP_ULMU_DISABLE        0x0004u
#define OMI_CONFIG_VALID_BMP_TXNSTS            0x0008u
#define OMI_CONFIG_VALID_BMP_ERSU_DISABLE        0x0010u
#define OMI_CONFIG_VALID_BMP_DLMU_RSD_RCM        0x0020u
#define OMI_CONFIG_VALID_BMP_ULMU_DATA_DISABLE        0x0040u
#define OMI_CONFIG_VALID_BMP_ALL            0x0FFFu
 
#define OMI_CONFIG_BW_MAX            3u
 
typedef struct wl_omi_config {
   uint16    valid_bm;        /* validity bitmask for each config */
   uint8    rxnss;
   uint8    bw;
   uint8   ulmu_disable;
   uint8    txnsts;
   uint8    ersu_disable;
   uint8    dlmu_resound_rec;
   uint8    ulmu_data_disable;
   uint8    pad[3];
} wl_omi_config_t;
 
typedef struct wl_omi_req {
   uint16    version;
   uint16    len;
   wl_omi_config_t config;
} wl_omi_req_v1_t;
 
/* Bits for ULMU disable reason */
#define OMI_ULMU_DISABLED_HOST            0x01u   /* Host has disabled through he omi */
 
#ifdef WLAWDL
#define OMI_ULMU_DISABLED_AWDL            0x02u   /* Disabled due to AWDL enabled */
#endif /* WLAWDL */
 
#define OMI_ULMU_DISABLED_NAN            0x04u   /* Disabled due to NAN enabled */
#define OMI_ULMU_DISABLED_BTCOEX        0x08u   /* Disabled while in BT Coex activity */
#define OMI_ULMU_DISABLED_LTECOEX        0x10u   /* Disabled due to LTE Coex activity */
#define OMI_ULMU_DISABLED_NON11AX_CONN    0x20u    /* Disabled due to not associated to 11ax AP */
#define OMI_ULMU_DISABLED_THROTTLE_ENABLE    0x40u    /* Disabled due to throttle timer running */
#define OMI_ULMU_DISABLED_TXCHAIN_DOWNGRADE    0x80u /* Disabled due to Txchain downgrade */
#define OMI_ULMU_DISABLED_TX_DUTY_CYCLE        0x100u /* Disabled due to tx duty cycle */
 
/* Bits for DLMU Resound Recommendation reason */
#define OMI_DLMU_RSD_RCM_HOST    (0x1u << 0u)    /* Host directly set the bit */
#define OMI_DLMU_RSD_RCM_MPF    (0x1u << 1u)    /* Set on MPF state change */
 
#define WL_OMI_STATUS_VERSION_1    1u
typedef struct wl_omi_status {
   uint16    version;
   uint16    len;
   wl_omi_config_t    omi_pending;    /* OMI requests pending */
   uint16    omi_data;        /* current OM Control field for completed OMI requests */
   uint16    ulmu_disable_reason;    /* Bits representing UL OFDMA disable reasons */
   uint32    ulmu_disable_duration;    /* Duration (ms) for which UL OFDMA is disabled */
} wl_omi_status_v1_t;
 
#define WL_OMI_STATUS_VERSION_2    2u
typedef struct wl_omi_status_v2 {
   uint16    version;
   uint16    len;
   wl_omi_config_t    omi_pending;    /* OMI requests pending */
   uint16    omi_data;        /* Current OM Control field for completed OMI requests */
   uint16    ulmu_disable_reason;    /* Bits representing UL OFDMA disable reasons */
   uint32    ulmu_disable_duration;    /* Duration (ms) for which UL OFDMA is disabled */
   uint32    dlmu_rsd_rcm_duration;    /* Dur (ms) for which ResoundRecommentation is set */
   uint16    dlmu_rsd_rcm_mpf_state;    /* The MPF state value */
   uint16    dlmu_rsd_rcm_reason;    /* DL MU-MIMO recommendation reasons bitmap */
} wl_omi_status_v2_t;
 
#define WL_ULMU_DISABLE_STATS_VERSION_1    1u
typedef struct wl_ulmu_disable_stats {
   uint16 version;
   uint16 len;
   uint32 ulmu_disable_ts;    /* UL OFDMA disabled timestamp (ms) */
   uint16 ulmu_disable_reason;    /* Bits representing UL OFDMA disable reasons */
   uint16 ulmu_disable_count;    /* UL MU disable count during current infra association */
   uint32 last_trig_rx_ts;    /* Last trigger frame received timestamp (ms) */
   uint16 trig_rx_count;    /* No of trigger frames received after last UL OFDMA disable */
   uint16 max_latency;    /* Max latency by AP to re-act for UL OFDMA disable request (ms) */
   uint16 min_latency;    /* Min latency by AP to re-act for UL OFDMA disable request (ms) */
   uint16 avg_latency;    /* Avg latency by AP to re-act for UL OFDMA disable request (ms) */
} wl_ulmu_disable_stats_v1_t;
 
/* sub-xtlv IDs within WL_STATS_XTLV_WL_SLICE_TX_HISTOGRAMS */
enum wl_tx_histogram_id {
   WL_TX_HIST_TXQ_ID        = 1,
   WL_TX_HIST_LOW_TXQ_ID        = 2,
   WL_TX_HIST_SCBQ_ID        = 3,
   WL_TX_HIST_EXCUR_TXQ_ID        = 4,
   WL_TX_HIST_EXCUR_LOW_TXQ_ID    = 5
};
 
/* common tx histogram structure */
typedef struct wl_tx_hist {
   uint16 hist_bmap;    /* bit N indicates histogram follows for priority or fifo N */
   uint16 hist_count;    /* count of histograms in var len array */
   uint32 hist[1];         /* var len array of histograms each prefix by hist length */
} wl_tx_hist_t;
 
#define WL_TX_HIST_FIXED_LEN    (OFFSETOF(wl_tx_hist_t, hist))
#define WL_TX_HIST_FULL_LEN(num_hist, max_hist_size)    \
   (WL_TX_HIST_FIXED_LEN + (num_hist) *        \
   (max_hist_size + 1) * sizeof(uint32))
 
/* structure for WL_TX_HIST_TXQ, WL_TX_HIST_EXCUR_TXQ_ID */
typedef struct wl_tx_hist_txq {
   uint32 bsscfg_bmap;      /* bitmap of bsscfg indexes associated with this queue */
   wl_tx_hist_t tx_hist;    /* tx histograms */
} wl_tx_hist_txq_t;
 
#define WL_TX_HIST_TXQ_FIXED_LEN    \
   (OFFSETOF(wl_tx_hist_txq_t, tx_hist) + WL_TX_HIST_FIXED_LEN)
#define WL_TX_HIST_TXQ_FULL_LEN(num_hist, max_hist_size)    \
   (OFFSETOF(wl_tx_hist_txq_t, tx_hist) +            \
   WL_TX_HIST_FULL_LEN(num_hist, max_hist_size))
 
/* sub-xtlv IDs within WL_STATS_XTLV_WL_SLICE_TX_HISTOGRAMS */
enum wl_txq_stop_histogram_id {
   WL_TXQ_STOP_HIST_SW        = 1,
   WL_TXQ_STOP_HIST_HW        = 2,
   WL_TXQ_STOP_HIST_PKTS_SW    = 3,
   WL_TXQ_STOP_HIST_PKTS_HW    = 4,
   WL_TXQ_STOP_HIST_MAX        = WL_TXQ_STOP_HIST_PKTS_HW
};
 
/* common tx histogram structure */
typedef struct wl_txq_stop_hist {
   wl_tx_hist_t tx_hist;    /* tx histograms */
} wl_txq_stop_hist_t;
 
#define WL_TXQ_STOP_HIST_FIXED_LEN    \
   (OFFSETOF(wl_txq_stop_hist_t, tx_hist) + WL_TX_HIST_FIXED_LEN)
#define WL_TXQ_STOP_HIST_FULL_LEN(num_hist, max_hist_size)    \
   (OFFSETOF(wl_txq_stop_hist_t, tx_hist) +        \
   WL_TX_HIST_FULL_LEN(num_hist, max_hist_size))
 
/* structure for WL_TX_HIST_LOW_TXQ, WL_TX_HIST_EXCUR_LOW_TXQ_ID */
typedef struct wl_tx_hist_low_txq {
   wl_tx_hist_t tx_hist;    /* tx histograms */
} wl_tx_hist_low_txq_t;
 
#define WL_TX_HIST_LOW_TXQ_FIXED_LEN    \
   (OFFSETOF(wl_tx_hist_low_txq_t, tx_hist) + WL_TX_HIST_FIXED_LEN)
#define WL_TX_HIST_LOW_TXQ_FULL_LEN(num_hist, max_hist_size)    \
   (OFFSETOF(wl_tx_hist_low_txq_t, tx_hist) +        \
   WL_TX_HIST_FULL_LEN(num_hist, max_hist_size))
 
/* structure for WL_TX_HIST_SCBQ */
typedef struct wl_tx_hist_scbq {
   struct ether_addr ea;    /* ether addr of peer */
   uint16 bsscfg_idx;    /* bsscfg index */
   wl_tx_hist_t tx_hist;    /* tx histograms */
} wl_tx_hist_scbq_t;
 
#define WL_TX_HIST_SCBQ_FIXED_LEN    \
   (OFFSETOF(wl_tx_hist_scbq_t, tx_hist) + WL_TX_HIST_FIXED_LEN)
#define WL_TX_HIST_SCBQ_FULL_LEN(num_hist, max_hist_size)    \
   (OFFSETOF(wl_tx_hist_scbq_t, tx_hist) +            \
   WL_TX_HIST_FULL_LEN(num_hist, max_hist_size))
 
/* sub-xtlv IDs within WL_STATS_XTLV_WL_SLICE_TX_QUEUE_DEPTH */
enum wl_tx_queue_depth_id {
   WL_TX_QUEUE_DEPTH_TXQ_ID        = 1,
   WL_TX_QUEUE_DEPTH_LOW_TXQ_ID        = 2,
   WL_TX_QUEUE_DEPTH_SCBQ_ID        = 3,
   WL_TX_QUEUE_DEPTH_EXCUR_TXQ_ID        = 4,
   WL_TX_QUEUE_DEPTH_EXCUR_LOW_TXQ_ID    = 5
};
 
/* common tx queue depth structure */
typedef struct wl_tx_queue_depth {
   uint16 queue_depth_bmap;    /* bitmap of queue depth in var len array */
   uint16 queue_depth_count;    /* count of queue depth in var len array */
   uint16 queue_depth[1];        /* var len array of queue depth */
} wl_tx_queue_depth_t;
 
#define WL_TX_QUEUE_DEPTH_FIXED_LEN    (OFFSETOF(wl_tx_queue_depth_t, queue_depth))
#define WL_TX_QUEUE_DEPTH_FULL_LEN(num_queue_depth)        \
   (WL_TX_QUEUE_DEPTH_FIXED_LEN + (num_queue_depth) *    \
   sizeof(uint16))
 
/* structure for WL_TX_QUEUE_DEPTH_TXQ_ID, WL_TX_QUEUE_DEPTH_EXCUR_TXQ_ID */
typedef struct wl_tx_queue_depth_txq {
   uint32 bsscfg_map;      /* bitmap of bsscfg indexes associated with this queue */
   wl_tx_queue_depth_t tx_queue_depth;    /* queue depth */
} wl_tx_queue_depth_txq_t;
 
#define WL_TX_QUEUE_DEPTH_TXQ_FIXED_LEN    \
   (OFFSETOF(wl_tx_queue_depth_txq_t, tx_queue_depth) + WL_TX_QUEUE_DEPTH_FIXED_LEN)
#define WL_TX_QUEUE_DEPTH_TXQ_FULL_LEN(num_queue_depth)        \
   (OFFSETOF(wl_tx_queue_depth_txq_t, tx_queue_depth) +    \
   WL_TX_QUEUE_DEPTH_FULL_LEN(num_queue_depth))
 
/* structure for WL_TX_QUEUE_DEPTH_LOW_TXQ_ID, WL_TX_QUEUE_DEPTH_EXCUR_LOW_TXQ_ID */
typedef struct wl_tx_queue_depth_low_txq {
   wl_tx_queue_depth_t tx_queue_depth;    /* queue depth */
} wl_tx_queue_depth_low_txq_t;
 
#define WL_TX_QUEUE_DEPTH_LOW_TXQ_FIXED_LEN    \
   (OFFSETOF(wl_tx_queue_depth_low_txq_t, tx_queue_depth) + WL_TX_QUEUE_DEPTH_FIXED_LEN)
#define WL_TX_QUEUE_DEPTH_LOW_TXQ_FULL_LEN(num_queue_depth)        \
   (OFFSETOF(wl_tx_queue_depth_low_txq_t, tx_queue_depth) +    \
   WL_TX_QUEUE_DEPTH_FULL_LEN(num_queue_depth))
 
/* structure for WL_TX_QUEUE_DEPTH_SCBQ_ID */
typedef struct wl_tx_queue_depth_scbq {
   struct ether_addr ea;            /* ether addr of peer */
   uint16 bsscfg_idx;            /* bsscfg index */
   wl_tx_queue_depth_t tx_queue_depth;    /* queue depth */
} wl_tx_queue_depth_scbq_t;
 
#define WL_TX_QUEUE_DEPTH_SCBQ_FIXED_LEN    \
   (OFFSETOF(wl_tx_queue_depth_scbq_t, tx_queue_depth) + WL_TX_QUEUE_DEPTH_FIXED_LEN)
#define WL_TX_QUEUE_DEPTH_SCBQ_FULL_LEN(num_queue_depth)    \
   (OFFSETOF(wl_tx_queue_depth_scbq_t, tx_queue_depth) +    \
   WL_TX_QUEUE_DEPTH_FULL_LEN(num_queue_depth))
 
/* sub-xtlv IDs within WL_STATS_XTLV_BUS_PCIE_TX_HISTOGRAMS */
enum wl_pcie_tx_histogram_id {
   WL_PCIE_TX_HIST_ID = 1
};
 
/* structure for PCIE_TX_HIST_ID */
typedef struct wl_pcie_tx_hist {
   uint16 ring_id;        /* PCIe ring id */
   uint16 pad;        /* 4-byte alignment */
   wl_tx_hist_t tx_hist;    /* hist_bmap:
                *    0x1=tx histogram
                *    0x2=tx status pending histogram
                */
} wl_pcie_tx_hist_t;
 
#define WL_PCIE_TX_HIST_FIXED_LEN    \
   (OFFSETOF(wl_pcie_tx_hist_t, tx_hist) + WL_TX_HIST_FIXED_LEN)
#define WL_PCIE_TX_HIST_FULL_LEN(num_hist, max_hist_size)    \
   (OFFSETOF(wl_pcie_tx_hist_t, tx_hist) +            \
   WL_TX_HIST_FULL_LEN(num_hist, max_hist_size))
 
/* sub-xtlv IDs within WL_STATS_XTLV_BUS_PCIE_TX_QUEUE_DEPTH */
enum wl_pcie_tx_queue_depth_id {
   WL_PCIE_TX_QUEUE_DEPTH_ID = 1
};
 
/* structure for WL_PCIE_TX_QUEUE_DEPTH_ID */
typedef struct wl_pcie_tx_queue_depth {
   uint16 ring_id;        /* PCIe ring id */
   uint16 queue_depth;    /* queue depth of ring id */
   uint16 tx_status_pend;    /* tx status pending of ring id */
   uint16 pad;        /* 4-byte alignment */
} wl_pcie_tx_queue_depth_t;
 
#define WL_PCIE_TX_QUEUE_DEPTH_FIXED_LEN    sizeof(wl_pcie_tx_queue_depth_t)
 
#define WL_WSEC_DEL_PMK_VER_V1 1u
/* tlv ids for del pmk */
#define WL_DEL_PMK_TLV_ID            1u
#define WL_DEL_PMKID_TLV_ID            2u
#define WL_DEL_PEER_ADDR_TLV_ID        3u
typedef struct wl_wsec_del_pmk {
   uint16 version;
   uint16 length;
   uint8 xtlvs[];
} wl_wsec_del_pmk_t;
#define WL_WSEC_DEL_PMK_FIXED_LEN_V1    OFFSETOF(wl_wsec_del_pmk_t, xtlvs)
 
/* WTC */
#define WLC_WTC_ROAM_VER_1    1
 
#define WLC_WTC_ROAM_CUR_VER        WLC_WTC_ROAM_VER_1
#define WLC_WTC_ROAM_CONFIG_HDRLEN    4u
 
typedef enum wtc_band_list {
   WTC_BAND_2G = 0,
   WTC_BAND_5G = 1,
   WTC_MAX_BAND = 2
} wtc_band_list_e;
 
typedef struct wlc_wtcroam {
   uint16 ver;
   uint16 len;
   uint8 data[];
} wlc_wtc_args_t;
 
typedef struct wlc_wtcconfig_info {
   uint8    mode;                /* enable or disable wtc. static config */
   uint8    scantype;            /* type of scan for wtc roam */
   int8    rssithresh[WTC_MAX_BAND];    /* rssi value below which wtc is active */
   int8    ap_rssithresh[WTC_MAX_BAND];    /* rssi value above which candidate AP is good */
} wlc_wtcconfig_info_v1_t;
 
/* RCROAM */
#define WLC_RC_ROAM_VER_1    1
 
typedef struct wlc_rcroam {
   uint16 ver;
   uint16 len;
   uint8 data[];
} wlc_rcroam_t;
 
typedef struct wlc_rcroam_info_v1 {
   uint16    inactivity_period; /* inactivty monitor period */
   uint16    roam_scan_timeout;
   uint16    periodic_roam_scan_timeout;
   uint8    roam_trig_step; /* roaming trigger step value */
   bool enab;
} wlc_rcroam_info_v1_t;
 
#define WLC_RC_ROAM_CUR_VER        WLC_RC_ROAM_VER_1
#define RCROAM_HDRLEN            4u
#define MAX_RCSCAN_TIMER        300u
 
/* Reasons for re-setting RC ROAM params */
#define WLC_RCROAM_RESET_JOIN    0 /* New  join */
#define WLC_RCROAM_REASON_ROAM_SUCCESS    1 /* Successful roam */
#define WLC_RCROAM_RESET_RSSI_CHANGE    2 /* RSSI of the link which was bad regained/worsened */
#define WLC_RCROAM_RESET_BCN_LOSS    3    /* Beacon loss */
#define WLC_RCROAM_RESET_DISASSOC_RX    4    /* Disassoc was received */
#define WLC_RCROAM_RESET_DEAUTH_RX    5    /* Deauth was received */
#define WLC_RCROAM_RESET_IOVAR    6    /* Iovar to disable rcroam was received from host */
#define WLC_RCROAM_RESET_WTCREQ    7    /* WTC request overriding rcroam */
#define WLC_RCROAM_RESET_RSN_ABORT      8 /* Reset RCROAM params due to roam abort */
 
#define WLC_SILENT_ROAM_VER_1    1
/* silent roam information struct */
typedef struct wlc_sroam_info_v1 {
   /* Silent roam Set/Get value */
   uint8 sroam_on;            /* sroam on/off */
   int8 sroam_min_rssi;        /* minimum rssi threshold to activate the feature */
   uint8 sroam_rssi_range;        /* rssi tolerance to determine stationary status */
   uint8 sroam_score_delta;    /* roam score delta value to prune candidate ap */
   uint8 sroam_period_time;    /* required monitoring period to trigger roaming scan */
   uint8 sroam_band;        /* band setting of roaming scan (all, 5g, 2g) */
   uint8 sroam_inact_cnt;        /* tx/rx frame count threshold for checking inactivity */
   /* Silent roam monitor value */
   int8 sroam_ref_rssi;        /* reference rssi which is picked when monitoring is
                    * started. it is updated to current rssi when it's
                    * out from rssi range
                    */
   uint8 sroam_time_since;        /* elapsed time since start monitoring */
   uint8 pad[3];
   uint32 sroam_txfrm_prev;    /* save current tx frame counts */
   uint32 sroam_rxfrm_prev;    /* save current rx frame counts */
} wlc_sroam_info_v1_t;
 
typedef struct wlc_sroam {
   uint16 ver;
   uint16 len;
   uint8 data[];
} wlc_sroam_t;
 
#define WLC_SILENT_ROAM_CUR_VER        WLC_SILENT_ROAM_VER_1
#define SROAM_HDRLEN            4u
 
#define    DEF_SROAM_OFF            0
#define    DEF_SROAM_MIN_RSSI        -65
#define    DEF_SROAM_RSSI_RANGE        3u
#define    DEF_SROAM_SCORE_DELTA        1u
#define    DEF_SROAM_PERIOD_TIME        10u
#define    DEF_SROAM_INACT_CNT        5u
#define    MAX_SROAM_RSSI            -70
#define    MAX_SROAM_RSSI_RANGE        5u
#define    MAX_SROAM_SCORE_DELTA        10u
#define    MAX_SROAM_PERIOD_TIME        250u
#define    SROAM_BAND_AUTO            3u
 
/* MACSMPL IOVAR parameters */
typedef enum wl_macdbg_macsmpl_iovar_id {
   WL_MACSMPL_START    = 0,
   WL_MACSMPL_STOP        = 1,
   WL_MACSMPL_DUMP        = 2,
   WL_MACSMPL_STATUS    = 3,
   WL_MACSMPL_SIZE        = 4
} wl_macdbg_macsmpl_iovar_id_t;
 
/* WL_MACSMPL_STATUS values */
typedef enum wl_macdbg_macsmpl_status {
   WL_MACSMPL_STATUS_IDLE        = 0,
   WL_MACSMPL_STATUS_ACTIVE    = 1,
   WL_MACSMPL_STATUS_WAIT_FOR_TRIG    = 2,
   WL_MACSMPL_STATUS_TRIGGERED    = 3
} wl_macdbg_macsmpl_status_t;
 
/* WL_MACSMPL_START_PARAM subcommand data */
typedef struct wl_macsmpl_start_param {
   uint32 trig_condition;    /* trigger condition */
   uint16 gpio_mux;    /* MACControl1 GPIOSel field */
   uint8 pad[2];        /* 4-byte struct alignment */
} wl_macsmpl_param_start_t;
 
/* MAC SC fragment request data */
typedef struct wl_macsmpl_frag_req_param {
   uint32 offset;        /* requested MAC SC fragment offset */
   uint32 size;        /* requested MAC SC fragment size, bytes */
} wl_macsmpl_frag_req_param_t;
 
/* MAC SC fragment response data */
typedef struct wl_macsmpl_frag_resp_param {
   uint32 offset;        /* MAC SC response fragment offset */
   uint32 size;        /* MAC SC reponse fragment size, bytes */
   uint8 data[];        /* MAC SC response fragment data, flexible array */
} wl_macsmpl_frag_resp_param_t;
 
/* MAC SC status data */
typedef struct wl_macsmpl_status {
   uint32 maccontrol1;    /* MACControl1 register value */
   uint32 macsc_flags;    /* M_MACSC_FLAGS SHM register value */
   uint16 sc_play_ctrl;    /* TXE SampleCollectPlayCtrl register value */
   uint16 sc_cur_ptr;    /* TXE SampleCollectCurPtr register value */
   uint16 sc_start_ptr;    /* TXE SampleCollectStartPtr register value */
   uint16 sc_stop_ptr;    /* TXE SampleCollectStopPtr register value */
} wl_macsmpl_status_t;
 
/* WL_MACSMPL parameters data */
typedef struct wl_macsmpl_param {
   wl_macdbg_macsmpl_iovar_id_t subcmd_id;
   union {
       wl_macsmpl_param_start_t start;
       wl_macsmpl_frag_req_param_t frag_req;
   } u;
} wl_macsmpl_param_t;
 
/* High priority P2P */
#define WL_HP2P_COUNTERS_VER        2u
typedef struct hp2p_counters {
   uint16 frames_queued;
   uint16 frames_processed;
   uint16 frames_exp;
   uint16 frames_preempt;
   uint16 frames_retried;
   uint16 reserved;        /* reserved, rsvd2 and rsvd3 are experimental counters */
   uint16 rsvd2;
   uint16 rsvd3;
} hp2p_counters_t;
 
typedef struct hp2p_counters_v2 {
   uint32 frames_queued;        /* Number of AMPDUs processed */
   uint16 frames_exp;        /* Number of Lifetime expiries */
   uint16 edt_retry;        /* Exceed due to - retry */
   uint16 mpif_reconf;        /* MPIF Reconfigure */
   uint16 exceed_delay;        /* Exceed delay threshold */
   uint16 edt_nav_thresh;        /* Exceed due to - NAV threshold */
   uint16 edt_dc_def;        /* Exceed due to - DC based deferral */
   uint16 edt_tx_fifo_full;    /* Exceed due to - Tx FIFO full */
   uint16 edt_cts_thresh;        /* Exceed due to - CTS threshold */
   uint16 dbg1;            /* dbgX are for internal debugging */
   uint16 dbg2;
   uint16 dbg3;
   uint16 dbg4;
   uint16 dbg5;
   uint16 dbg6;
   uint16 dbg7;
   uint16 dbg8;
   uint16 dbg9;
   uint16 dbg10;
} hp2p_counters_v2_t;
 
typedef struct hp2p_counters_hdr {
   uint16 version;        /* version of hp2p_counters_t structure */
   uint16 len;
   uint16 slice_idx;
   uint16 pad;
   uint8 counters[];
} hp2p_counters_hdr_t;
 
/* HP2P RLLW Stats */
#define WL_HP2P_RLLW_STATS_VER    1u
typedef struct hp2p_rllw_stats_hdr {
   uint16    version;    /* version of hptp_rllw_stats structure */
   uint16    len;        /* length of the payload */
   uint8    slice_idx;    /* Slice idx BAND_2G_INDEX - 0 / BAND_5G_INDEX - 1 */
   uint8    pad[3];
   uint8 stats[];        /* rllw_stats instance */
} hp2p_rllw_stats_hdr_t;
 
/*
 * rllw stats common & per band
 *
 */
typedef struct hp2p_rllw_stats_v1 {
   /* Slice Specific Stats */
   uint16    n_hnav_intrs;            /* # of high nav interrupts */
   uint16    n_switches;            /* # of Switches to band n */
   /* Stats on wlc_trig */
   uint16    n_override_pkts;        /* # of pkts enqd with ovrd bit set */
   uint16    n_overrides;            /* # of overrides - this is only trig_wlc */
   uint16    n_override_pkts_acked;        /* # of ovrd pkts that got an ACK */
   uint16    n_override_pkts_not_acked;    /* # of ovrd pkts that werent ACKed */
} hp2p_rllw_stats_v1_t;
 
/* TX enable flags */
#define WL_HP2P_TX_AMPDU                0x0001u
#define WL_HP2P_TX_AMSDU                0x0002u
#define WL_HP2P_TX_RDG                    0x0004u
#define WL_HP2P_TX_TXOP                    0x0008u
#define WL_HP2P_TX_TXOP_RTS                0x0010u
 
/* RX enable flags */
#define WL_HP2P_RX_AMPDU                0x0001u
#define WL_HP2P_RX_AMSDU                0x0002u
#define WL_HP2P_RX_RDG                    0x0004u
#define WL_HP2P_RX_AMPDU_REORDER            0x0008u
#define WL_HP2P_RX_DELETE                0x0010u
 
/* Max/min values for configuration parameters to check validity */
#define WL_HP2P_MAX_RETRY_MAX            14u
#define WL_HP2P_MAX_RETRY_MIN            6u
#define WL_HP2P_LATENCY_TARGET_MAX        30u
#define WL_HP2P_BURST_INTERVAL_MAX        64u
#define WL_HP2P_MAX_FIFO            5u
#define WL_HP2P_MAX_UCODE_LATENCY_THR        500u
#define WL_HP2P_MAX_UCODE_RECOV_TO        500u
#define WL_HP2P_MAX_UCODE_NAV_THR        50000u
 
#define WLC_HP2P_DEF_NAV_THRESH            13u
#define WLC_HP2P_MIN_NAV_THRESH            1u
#define WLC_HP2P_MAX_NAV_THRESH            35u
#define WLC_HP2P_MAX_HOF_WAIT_THRESH        65u
 
#define WL_HP2P_VERSION        1u
typedef struct hp2p_tx_config {
   struct ether_addr peer_addr;
   uint16 max_burst;
   uint16 txop;        /* stored in network order (ls octet first) */
   uint16 flags;    /* flags to enable/disable AMPDU, AMSDU, RDG, TXOP, TXOP_RTS */
   uint8 aci;
   uint8 ecw;
   uint8 fifo;
   uint8 tid;
   uint8 burst_interval;
   uint8 latency_target;
   uint8 max_retry;
   uint8 pad;
} hp2p_tx_config_t;
 
typedef struct hp2p_rx_config {
   struct ether_addr peer_addr;
   uint16 flags;    /* flags to enable/disable AMPDU, AMSDU, RDG, AMPDU Reorder */
   uint8 tid;
   uint8 pad;
   uint16 ba_wsize; /* AMPDU BA Window size */
} hp2p_rx_config_t;
 
typedef struct hp2p_udbg_config {
   uint16 recovery_timeout;    /* multiples of 256 usecs */
   uint16 latency_thresh;        /* multiples of 256 usecs */
   uint16 enable_trap;        /* trap if ucode delay exceeds latency_thresh */
   uint16 nav_thresh;        /* in usec */
} hp2p_udbg_config_t;
 
#define WLC_HP2P_RLLW_RETRY_LIMIT    7u
#define WLC_HP2P_MAX_PKTLIFETIME_IN_MS    2000u    /* 2 seconds */
 
/*
 * nav_thresh:    13    : By default set to 13ms
 * retry_limit: 0    : Auto / Default retry limit to be applied
 *            Max retry limit is 7
 * pkt_lifetime: 0    : Auto / Default pkt lifetime to be applied
 *            Max value cant exceed 2000u (2seconds)
 * floor_rate: 0    : Auto / Default min rate to be applied
 * ceiling_rate: 0    : Auto / Default max rate to be applied
 * hof_wait_thr: 0    : Disabled by default
 * hof_switch_dur: 0    : Disabled by default
 */
typedef struct hp2p_rllw_cfg {
   uint8    nav_thresh;        /* NAV threshold in ms */
   uint8    retry_limit;        /* # max retries before pkt is discarded */
   uint16    pkt_lifetime;        /* Pkt lifetime in ms */
   uint16    floor_rate;        /* Min rate in Mbps */
   uint16    ceiling_rate;        /* Max rate in Mbps */
   uint16    hof_wait_thr;        /* HOF packet wait threshold in ms */
   uint16    hof_switch_dur;        /* How long to stay in the switched band in ms */
   uint16    hof_pkt_life_thr;    /* HOF remaining pkt lifetime threshold in ms */
   uint16    pad;
} hp2p_rllw_cfg_t;
 
#define WL_HP2P_CAP_MPEER    0x01u    /* Multipeer Hp2p */
#define WL_HP2P_CAP_MPEER_TXOP    0x02u    /* Same txop transmit on mpeer Hp2p */
#define WL_HP2P_CAP_RLLW    0x04u    /* Band switching and override on NAV */
#define WL_HP2P_CAP_SPLIT_TXS    0x08u    /* Spilt tx status for rllw sub feature */
 
typedef uint32 hp2p_cap_t;    /* HP2P capabilities */
 
typedef struct hp2p_cmd {
   uint16 type;
   uint16 len;
   uint8 data[];
} hp2p_cmd_t;
 
#define WL_HP2P_CTRL_MPEER_TXOP_ENAB    0x01u    /* Same txop transmit on mpeer Hp2p */
/*
 * Band switching on NAV. Control for band
 * switching for HPP traffic, applies only
 * for dual local/peer map availability.
 */
#define WL_HP2P_CTRL_RLLW_SWITCH_ENAB    0x02u    /* RLLW Band switching enabled */
#define WL_HP2P_CTRL_RLLW_PRIMARY_OVR    0x04u    /* RLLW Override enab on primary band. */
#define WL_HP2P_CTRL_RLLW_DENY_BT    0x08u    /* RLLW Give WiFi priority over BT */
#define WL_HP2P_CTRL_RLLW_PKTLT_ENAB    0x10u    /* RLLW pkt lifetime based decision enabled */
#define WL_HP2P_CTRL_RLLW_HOF_SW_ENAB    0x20u    /* RLLW Band switching due to HOF timeout enabled */
 
typedef uint32 hp2p_ctrl_t;    /* HP2P Ctrl bits */
 
/* TLVs for HP2P related IOVARs */
typedef enum wl_hp2p_tlv {
   HP2P_TLV_RLLW_SLICE_STATS    = 1u,
   HP2P_TLV_RLLW_PEER_STATS    = 2u
} wl_hp2p_tlv_t;
 
/* Top level HP2P RLLW stats header */
typedef struct wl_hp2p_stats_hdr {
   uint32    n_stats;    /* # of TLVs in the payload */
   uint32    totlen;        /* total length of TLVs following this field */
   uint8   stats_tlvs[];    /* chain of TLVs for reader to decode based on length */
} wl_hp2p_stats_hdr;
 
/* Per Slice RLLW Stats */
typedef struct wlc_hp2p_rllw_slice_stats {
   uint8    slice;                /* slice number */
   uint8    pad;
   uint16    n_hnav_intrs;            /* # of high nav interrupts on slice n */
   uint16    n_overrides;            /* # of overrides */
   uint16    n_switches;            /* # of switches */
   uint32    n_switched_pkts;        /* # of packets after switching to slice n */
   uint32    n_switched_pkts_not_acked;    /* # of packets after switch & Not ACKed */
   uint32    n_override_pkts;        /* # of pkts enqd with ovrd bit set on slice n */
   uint32    n_override_pkts_not_acked;    /* # of ovrd pkts that werent ACKed on slice n */
   uint32    n_no_switch_in_pktlife;        /* # of no switch happened,pkts within lifetime */
   uint32    n_no_override_in_pktlife;    /* # of no ovrd happened,pkts within lifetime */
   uint16    n_no_hof_switch_in_pktlife;    /* # of skipped HOF switches due to pkt lifetime */
   uint16    n_no_hof_switch_null_pkt;    /* # of skipped HOF switches due to NULL HOF pkt */
   uint16    n_hof_switches;            /* # of switches triggered by HOF timeout */
   uint16    n_hof_intrs;            /* # of HOF interrupts on slice n */
} wlc_hp2p_rllw_slice_stats_t;
 
/* Peer specific stats */
typedef struct {
   uint8    slice;                /* slice number */
   uint8    pad[3];
   uint16    n_overrides;            /* # of overrides */
   uint16    n_switches;            /* # of switches */
   uint32    n_switched_pkts;        /* # of packets after switching to slice n */
   uint32    n_switched_pkts_not_acked;    /* # of packets after switch & Not ACKed */
   uint32    n_override_pkts;        /* # of pkts enqd with ovrd bit set on slice n */
   uint32    n_override_pkts_not_acked;    /* # of ovrd pkts that werent ACKed on slice n */
   uint32    n_no_switch_in_pktlife;        /* # of no switch happened,pkts within lifetime */
   uint32    n_no_override_in_pktlife;    /* # of no ovrd happened,pkts within lifetime */
   uint16    n_no_hof_switch_in_pktlife;    /* # of skipped HOF switches due to pkt lifetime */
   uint16    n_hof_switches;            /* # of switches triggered by HOF timeout */
} wlc_hp2p_rllw_peer_stats_t;
 
/* Peer Stats Info to host */
typedef struct wlc_hp2p_peer_stats_info {
   struct ether_addr        peer_mac;    /* Mac Address of the HP2P peer */
   uint16                nslices;    /* Number of slices */
   wlc_hp2p_rllw_peer_stats_t    peer_stats[MAX_NUM_D11CORES];    /* Peer specific stats */
} wlc_hp2p_peer_stats_info_t;
 
typedef struct hp2p_cmd_hdr {
   uint16 version;
   uint16 slice_idx;
   uint8 cmd[];
} hp2p_cmd_hdr_t;
 
/* to be used in type field of hp2p_cmd_t structure while issuing HP2P commands */
typedef enum hp2p_cmd_id {
   WL_HP2P_CMD_ENABLE        = 0,    /* Enable HP2P */
   WL_HP2P_CMD_TX_CONFIG        = 1,    /* Tx Configuration */
   WL_HP2P_CMD_RX_CONFIG        = 2,    /* Rx Configuration */
   WL_HP2P_CMD_COUNTERS        = 3,    /* HP2P Counters */
   WL_HP2P_CMD_UDBG_CONFIG        = 4,    /* ucode debug config */
   WL_HP2P_CMD_RLLW_CFG        = 5,    /* HP2P RLLW config */
   WL_HP2P_CMD_RLLW_STATS        = 6,    /* HP2P RLLW Stats */
   WL_HP2P_CMD_CAP            = 7,    /* HP2P Capability */
   WL_HP2P_CMD_CTRL        = 8,    /* HP2P feature ctrl */
   WL_HP2P_CMD_RLLW_CFG_V2        = 9,    /* HP2P RLLW config v2 */
   WL_HP2P_CMD_RLLW_STATS_V2    = 10    /* HP2P RLLW Stats v2 */
} hp2p_cmd_id_t;
 
/**
 * TX Profile.
 *
 * TX Profile allows the host to configure frames with a specific profile. This
 * includes but is not limited to transmit rate, number of retries, whether or
 * not to use frame aggregation, whether or not to use AMSDU and RTS protection
 * threshold. The original intent is for the host to be able to specify transmit
 * "reliability".
 */
 
/* IOVAR */
typedef struct wlc_tx_profile_ioc {
   uint16    id;
   uint16    length;
   union {
       uint32 options;
       uint32 status;
   } u;
   uint8    data[];
} wlc_tx_profile_ioc_t;
 
#define TX_PROFILE_IOV_HDR_SIZE (OFFSETOF(wlc_tx_profile_ioc_t, u))
#define TX_PROFILE_IOV_OPTION_SIZE (sizeof(wlc_tx_profile_ioc_t) - TX_PROFILE_IOV_HDR_SIZE)
 
/* TX Profile parameter TLV */
enum tx_profile_param_id {
   WL_TX_PROFILE_PARAM_RATE    = 0,
   WL_TX_PROFILE_PARAM_RTS        = 1,
   WL_TX_PROFILE_PARAM_RETRY    = 2,
   WL_TX_PROFILE_PARAM_BW        = 3,
   WL_TX_PROFILE_PARAM_AGGRE    = 4,
   WL_TX_PROFILE_PARAM_AMSDU    = 5,
   WL_TX_PROFILE_PARAM_AMPDU    = 6,
   WL_TX_PROFILE_PARAM_LAST    = 7
};
 
typedef enum tx_profile_param_id tx_profile_param_id_t;
 
typedef struct tx_profile_param {
   uint16            param_id;
   uint16            length;
   uint8            param[];
} tx_profile_param_t;
 
/* Subcommands */
typedef enum tx_profile_cmd_id {
   /* The IOVAR to enable/disable the TX Profile in general. An integer
    *  is passed to the firmware with value 0 or 1.
    */
   WL_TX_PROFILE_ENABLE    = 0,
   /* Create a TX Profile with provided parameters. */
   WL_TX_PROFILE_CREATE    = 1,
   /* Update a TX profile with provided parameters. */
   WL_TX_PROFILE_UPDATE    = 2,
   /* Delete a TX Profile. */
   WL_TX_PROFILE_DELETE    = 3,
   /* Dump TX Profile related debug information. */
   WL_TX_PROFILE_DUMP    = 4,
   /* Show TX Profile stats */
   WL_TX_PROFILE_STATS    = 5,
   /* Show Tx Profile tagged packets log */
   WL_TX_PROFILE_PKT_LOGS    = 6
} tx_profile_cmd_id_t;
 
typedef struct tx_profile_index_params {
   uint16    profile_index;
   uint16    length;
   uint8    params[];
} tx_profile_index_params_t;
 
typedef struct tx_profile_index_stats {
   uint32    profile_index;
   uint32    tx_finish_cnt;
   uint32    tx_acked_cnt;
   uint32    tx_phy_err_cnt;
   uint32    tx_suspend_cnt;
} tx_profile_index_stats_t;
 
typedef struct tx_profile_pkt_log {
   uint32    rate;
   uint16    retries;
   uint16    rts;
} tx_profile_pkt_log_t;
 
/* End TX Profile section */
 
typedef enum wl_rffe_cmd_type {
   WL_RFFE_CMD_DEBUG_MODE        = 0,
   WL_RFFE_CMD_ELNABYP_MODE    = 1,
   WL_RFFE_CMD_REG            = 2,
   WL_RFFE_CMD_ELNA_VDD_MODE    = 3,
   WL_RFFE_CMD_LAST
} wl_rffe_cmd_type_t;
 
/** RFFE struct passed through ioctl */
typedef struct {
   uint32    regaddr;    /**< rFEM_RegAddr */
   uint32    antnum;        /**< rFEM AntNum */
   uint32    slaveid;    /**< rFEM SlaveID */
   uint32    value;        /**< read/write value */
} rffe_reg_t;
 
#ifndef BCMUTILS_ERR_CODES
 
/*
 * SOE (Security Offload Engine) status codes.
 */
 
/*  SOE status codes are reserved from -6144 to -7167 (1K) */
 
enum wl_soe_status {
   /* Invalid operational context */
   WL_SOE_E_BAD_OP_CONTEXT                = -6144,
 
   /* Invalid operational type */
   WL_SOE_E_BAD_OP_TYPE                = -6145,
 
   /* Failure to get NAF3 encoded scalar */
   WL_SOE_E_BN_GET_NAF3_ERROR            = -6146,
 
   /* Failure to get NAF3 params */
   WL_SOE_E_ECG_GET_NAF3_PARAMS_ERROR        = -6147,
 
   /* FAILURE to get Montgomery params */
   WL_SOE_E_MONT_PARAMS_GET_ERROR            = -6148,
 
   /* Invalid OSL handle */
   WL_SOE_E_BAD_SI_OSH                = -6149,
 
   /* Invalid ECG group */
   WL_SOE_E_BAD_ECG_GROUP                = -6150,
 
   /* Invalid BN context */
   WL_SOE_E_BAD_BN_CTX                = -6151,
 
   /* Invalid SOE core register base address */
   WL_SOE_E_BAD_SOE_REGBASE            = -6152,
 
   /* Invalid SOE context */
   WL_SOE_E_BAD_SOE_CONTXT                = -6153,
 
   /* Number of words are too short (i.e., not enough
    * room to encode the PKA sequence)
    */
   WL_SOE_E_PKA_SEQUENCE_WORDS_TOO_SHORT        = -6154,
 
   /* Generic bn_get error */
   WL_SOE_E_PKA_BN_GET_ERROR            = -6155,
 
   /* Sequence buf too short for BN */
   WL_SOE_E_PKA_BN_BUF_TOO_SHORT_BN        = -6156,
 
   /* Sequence buf too short for ECG prime */
   WL_SOE_E_PKA_BN_BUF_TOO_SHORT_ECG_PRIME        = -6157,
 
   /* Sequence buf too short for Montgomery N' */
   WL_SOE_E_PKA_SEQ_BUF_TOO_SHORT_MONT_PRIME    = -6158,
 
   /* Sequence buf too short for Accumulator registers */
   WL_SOE_E_PKA_SEQ_BUF_TOO_SHORT_ACCM_REG        = -6159,
 
   /* Sequence buf too short for the point P */
   WL_SOE_E_PKA_SEQ_BUF_TOO_SHORT_P        = -6160,
 
   /* Sequence buf too short for -P */
   WL_SOE_E_PKA_SEQ_BUF_TOO_SHORT_PN        = -6161,
 
   /* Sequence buf too short for 3P */
   WL_SOE_E_PKA_SEQ_BUF_TOO_SHORT_3P        = -6162,
 
   /* Sequence buf too short for -3P */
   WL_SOE_E_PKA_SEQ_BUF_TOO_SHORT_3PN        = -6163,
 
   /* Sequence buf too short for NAF3 scalar */
   WL_SOE_E_PKA_SEQ_BUF_TOO_SHORT_NAF3_SCALAR    = -6164,
 
   /* Sequence buf too short for load shift count */
   WL_SOE_E_PKA_SEQ_BUF_TOO_SHORT_PRE_JMP        = -6165,
 
   /* SOE engine(SHA/PKA) failed to complete the operation */
   WL_SOE_E_ENGINE_UNABLE_TO_COMPLETE        = -6166,
 
   /* Wrong LIR (Long Integer Register) type */
   WL_SOE_E_PKA_BAD_LIR_TYPE            = -6167,
 
   /* Reference count has reached maximum */
   WL_SOE_E_MAX_REF_COUNT_REACHED            = -6168,
 
   /* Failed to get the SOE context reference */
   WL_SOE_E_GET_REF_FAILED                = -6169,
 
   /* Incoming digest length is invalid */
   WL_SOE_E_SHA_WRONG_DIGEST_LEN            = -6170
};
 
#endif /* BCMUTILS_ERR_CODES */
 
#define NR5GCX_STATUS_VER_1 1
/* NR coex status structures */
typedef struct wlc_nr5gcx_status_v1 {
   uint16 version;            /* version info */
   uint16 len;            /* status length */
   uint32 mode;            /* NR coex status */
   uint32 nr_req_cnt;        /* NR req number since last read */
   uint32 nr_dur;            /* NR duration since last read, us */
   uint32 nr_duty_cycle;        /* NR duty cycle since last read */
   uint32 nr_max_dur;        /* NR max duration in a single request */
   uint32 wlan_crit_cnt;        /* aggregated # of WLAN critical events */
   uint32 wlan_crit_dur;        /* aggregated WLAN critical event duration, ms */
   uint32 wlan_crit_max_dur;    /* Duration of the WLAN critical events whose dur is max */
   uint16 wlan_crit_evt_bitmap;    /* WLAN critical event occurrence bitmap,
                   * 1 event per bit.
                   */
   uint16 wlan_crit_max_evt_type;    /* The event type of the WLAN critical
                   * event whose dur is max
                   */
} wlc_nr5gcx_status_v1_t;
 
#define NR5GCX_STATUS_VER_2 2
/* NR coex status structures */
typedef struct wlc_nr5gcx_status_v2 {
   uint16 version;            /* version info */
   uint16 len;            /* status length */
   uint32 mode;            /* NR coex status */
   uint32 nr_req_cnt;        /* NR req number since last read */
   uint32 nr_dur;            /* NR duration since last read, us */
   uint32 nr_duty_cycle;        /* NR duty cycle since last read */
   uint32 nr_max_dur;        /* NR max duration in a single request */
   uint32 wlan_crit_cnt;        /* aggregated # of WLAN critical events */
   uint32 wlan_crit_dur;        /* aggregated WLAN critical event duration, ms */
   uint32 wlan_crit_max_dur;    /* Duration of the WLAN critical events whose dur is max */
   uint16 wlan_crit_evt_bitmap;    /* WLAN critical event occurrence bitmap,
                   * 1 event per bit.
                   */
   uint16 wlan_crit_max_evt_type;    /* The event type of the WLAN critical
                   * event whose dur is max
                   */
   uint16 data_stall_cnt;        /* # of data stall, i.e., # of rate recovery. */
   uint16 nr_deny_cnt_data_stall;    /* # of NR deny due to data stall. */
   uint16 nr_deny_dur_data_stall;    /* Duration of NR deny due to data stall. */
   uint16 succ_rr_cnt;        /* # of successful rate recovery. */
} wlc_nr5gcx_status_v2_t;
 
#define RC1CX_STATUS_VER_1 1
/* RC1 coex status structures */
typedef struct wlc_rc1cx_status_v1 {
   uint16 version;            /* version info */
   uint16 len;            /* status length */
   uint32 mode;            /* RC1 coex status */
   uint32 rc1_req_cnt;        /* RC1 req number since last read */
   uint32 rc1_dur;            /* RC1 duration since last read, us */
   uint32 rc1_duty_cycle;        /* RC1 duty cycle since last read */
   uint32 rc1_max_dur;        /* RC1 max duration in a single request */
   uint32 wlan_crit_cnt;        /* aggregated # of WLAN critical events */
   uint32 wlan_crit_dur;        /* aggregated WLAN critical event duration, ms */
   uint32 wlan_crit_max_dur;    /* Duration of the WLAN critical events whose dur is max */
   uint16 wlan_crit_evt_bitmap;    /* WLAN critical event occurrence bitmap,
                   * 1 event per bit.
                   */
   uint16 wlan_crit_max_evt_type;    /* The event type of the WLAN critical
                   * event whose dur is max
                   */
} wlc_rc1cx_status_v1_t;
 
#define RC1CX_STATUS_VER_2 2
/* RC1 coex status structures */
typedef struct wlc_rc1cx_status_v2 {
   uint16 version;            /* version info */
   uint16 len;            /* status length */
   uint32 mode;            /* RC1 coex status */
   uint32 rc1_req_cnt;        /* RC1 req number since last read */
   uint32 rc1_dur;            /* RC1 duration since last read, us */
   uint32 rc1_duty_cycle;        /* RC1 duty cycle since last read */
   uint32 rc1_max_dur;        /* RC1 max duration in a single request */
   uint32 wlan_crit_cnt;        /* aggregated # of WLAN critical events */
   uint32 wlan_crit_dur;        /* aggregated WLAN critical event duration, ms */
   uint32 wlan_crit_max_dur;    /* Duration of the WLAN critical events whose dur is max */
   uint16 wlan_crit_evt_bitmap;    /* WLAN critical event occurrence bitmap,
                   * 1 event per bit.
                   */
   uint16 wlan_crit_max_evt_type;    /* The event type of the WLAN critical
                   * event whose dur is max
                   */
   uint16 data_stall_cnt;        /* # of data stall, i.e., # of rate recovery. */
   uint16 rc1_deny_cnt_data_stall;    /* # of RC1 deny due to data stall. */
   uint16 rc1_deny_dur_data_stall;    /* Duration of RC1 deny due to data stall. */
   uint16 succ_rr_cnt;        /* # of successful rate recovery. */
} wlc_rc1cx_status_v2_t;
 
/* ifdef (WLC_OBSS_HW) */
/* OBSS HW specific Macros */
#define WLC_OBSS_HW_CMD_VERSION_1    1u
 
/* OBSS HW config sub command identification flag */
#define OBSS_HW_CFG_SUB_CMD_ENABLE        (1u << 0u)
#define OBSS_HW_CFG_SUB_CMD_SW_CACHE_INTVL    (1u << 1u)
#define OBSS_HW_CFG_SUB_CMD_PHY_SENSE_DUR    (1u << 2u)
#define OBSS_HW_CFG_SUB_CMD_MASK        (OBSS_HW_CFG_SUB_CMD_ENABLE | \
                       OBSS_HW_CFG_SUB_CMD_SW_CACHE_INTVL | \
                       OBSS_HW_CFG_SUB_CMD_PHY_SENSE_DUR)
 
#define WLC_OBSS_HW_DEF_SW_CACHE_INTVL        1u /* 1 sec */
#define WLC_OBSS_HW_MAX_SW_CACHE_INTVL        5u /* 5 sec */
#define WLC_OBSS_HW_DEF_PHY_SENSE_DUR        30 /* 30 msec */
#define WLC_OBSS_HW_MAX_PHY_SENSE_DUR        500 /* 500 msec */
 
/* OBSS HW test sub command identification flag */
#define WLC_OBSS_HW_TEST_SUB_CMD_TEST_MODE    (1u << 0u)
#define WLC_OBSS_HW_TEST_SUB_CMD_MITI_MODE    (1u << 1u)
#define WLC_OBSS_HW_TEST_SUB_CMD_MASK        (WLC_OBSS_HW_TEST_SUB_CMD_TEST_MODE |\
                           WLC_OBSS_HW_TEST_SUB_CMD_MITI_MODE)
 
/* Test mode values */
#define WLC_OBSS_HW_TEST_MODE_STOP        0u /* Stop the test */
#define WLC_OBSS_HW_TEST_MODE_TRIGGER        1u /* Trigger mode */
#define WLC_OBSS_HW_TEST_MODE_FREE_RUNNING    2u /* Free running stats collection */
 
#define WLC_OBSS_HW_TEST_MITI_TX_RX_DISABLE    0u /* Both Tx and Rx mitigation disabled */
#define WLC_OBSS_HW_TEST_MITI_RX_FILT_PKTENG    1u /* Rx mitigation via filter override enabled */
                           /* All Tx miti disabled; Only pkteng */
#define WLC_OBSS_HW_TEST_MITI_TX_ONLY        2u /* Rx mitigation disabled, Tx mitigation */
#define WLC_OBSS_HW_TEST_MITI_TX_RX_FILT    3u /* Rx Tx mitigation enabled */
#define WLC_OBSS_HW_TEST_MITI_CHAN_CHANGE    4u /* Mitigation by chanspec change */
 
#define WL_OBSS_ANT_MAX            2u    /* Max Antennas */
#define ACPHY_OBSS_STATS_BIN_CNT    8u    /* min 1 for default */
#define ACPHY_OBSS_SUBBAND_CNT        8u    /* Max sub band counts i.e., 160Mhz = 8 * 20MHZ */
 
enum wlc_obss_hw_cmd_id {
   WLC_OBSS_HW_CMD_VER        = 1u,
   WLC_OBSS_HW_CMD_CONFIG        = 2u,
   WLC_OBSS_HW_CMD_DUMP_STATS    = 3u,
   WLC_OBSS_HW_CMD_TEST        = 4u,
   WLC_OBSS_HW_CMD_LAST
};
 
/* OBSS HW specific structures */
typedef struct wlc_obss_hw_cfg_v1 {
   uint16 sub_cmd_flags;        /* Flag bits to Identify configuring sub command */
   uint8 is_enable;        /* Feature is enabled or not */
   uint8 sw_cache_interval;    /* SW cache interval to cache OBSS stats in sec */
   uint16 phy_sensing_duration;    /* PHY OBSS sensing duration in msec */
} wlc_obss_hw_cfg_v1_t;
 
typedef struct  wlc_obss_hw_stats_v1 {
   uint16 avg_obss_stats[WL_OBSS_ANT_MAX][ACPHY_OBSS_SUBBAND_CNT][ACPHY_OBSS_STATS_BIN_CNT];
   uint16 obss_det_stats[ACPHY_OBSS_SUBBAND_CNT];
   uint16 stats_cnt;        /* Stats count */
   uint8 obss_mit_status;        /* OBSS mitigation status */
   uint8 mit_bw;            /* Mitigation BW that got selected */
} wlc_obss_hw_stats_v1_t;
 
typedef struct wlc_obss_hw_test_v1 {
   uint16 sub_cmd_flags;        /* Flag bits to Identify configuring sub command */
   uint8 test_mode;        /* To stop/start respective test mode */
   uint8 mitigation_mode;        /* mitigation enabling/disabling options */
} wlc_obss_hw_test_v1_t;
 
#define STA_PM_SC_OFLD_CFG_VER_V1                1u
#define STA_PM_SC_OFLD_ENAB_FLAG                 (1u << 0u)
 
#define STA_PM_SC_FLAG_MASK                      (1u << 0u)
#define STA_PM_SC_CONS_EXP_BCN_RX_THR_MASK       (1u << 1u)
#define STA_PM_SC_MISSED_BCN_THR_MASK            (1u << 2u)
#define STA_PM_SC_OFLD_RSSI_THR_MASK             (1u << 3u)
#define STA_PM_SC_OFLD_RSSI_HYST_MASK            (1u << 4u)
#define STA_PM_SC_OFLD_TIM_EXIT_DLY_MASK         (1u << 5u)
#define STA_PM_SC_OFLD_FIELD_MASK_ALL    (STA_PM_SC_FLAG_MASK | \
               STA_PM_SC_CONS_EXP_BCN_RX_THR_MASK | \
               STA_PM_SC_MISSED_BCN_THR_MASK | \
               STA_PM_SC_OFLD_RSSI_THR_MASK | \
               STA_PM_SC_OFLD_RSSI_HYST_MASK | \
               STA_PM_SC_OFLD_TIM_EXIT_DLY_MASK)
 
#define STA_PM_SC_OFLD_RSSI_HYST_MAX              80u
 
typedef struct wlc_sta_pm_sc_ofld_cfg_v1 {
   uint16 version;
   uint16 len;
   uint16 field_mask;           /* Provides info on which of the following fields are valid */
   uint16 flags;                /* enable 0x1 */
   uint8  cons_exp_bcn_rx_thr;  /* Consecutive expected bcn in true slice to offload to SC */
   uint8  sc_missed_bcn_thr;    /* Missed beacons threshold in SC to exit offload */
   int8   sc_offload_rssi_thr;  /* Bcn RSSI threshold to exit offload, must be negative */
   uint8  sc_offload_rssi_hyst; /* Hysteresis for the RSSI threshold, 0 - RSSI_HYST_MAX */
   uint8  tim_exit_delay_ms;    /* TIM exit delay when DTIM AID=0 is also set */
   uint8  PAD[3];
} wlc_sta_pm_sc_ofld_cfg_v1_t;
 
typedef enum wlc_sta_pm_sc_ofld_fail_reason {
   STA_PM_SC_OFLD_FAIL_RSSI =            (1u << 0u),  /* Low rssi */
   STA_PM_SC_OFLD_FAIL_UNSUPPORTED =        (1u << 1u),  /* Unsupported by WBUS */
   STA_PM_SC_OFLD_FAIL_MISSED_BCN =        (1u << 2u),  /* missed bcns on true slice */
   STA_PM_SC_OFLD_FAIL_NO_PS =            (1u << 3u),  /* not in PM */
   STA_PM_SC_OFLD_FAIL_TX_ACTIVE =            (1u << 4u),  /* Active TX in true slice */
   STA_PM_SC_OFLD_FAIL_CSA =            (1u << 5u),  /* CSA */
   STA_PM_SC_OFLD_FAIL_MRC =            (1u << 6u),  /* in MRC */
   STA_PM_SC_OFLD_FAIL_AS_STATE =            (1u << 7u),  /* Assoc state not IDLE */
   STA_PM_SC_OFLD_FAIL_NO_BASIC_RATESET =        (1u << 8u),  /* AP bcn has no basic rate */
   STA_PM_SC_OFLD_FAIL_UNSUP_BCN_RATE_RX =        (1u << 8u),  /* AP bcn at SC unsup rate */
   STA_PM_SC_OFLD_FAIL_DISABLED =            (1u << 9u),  /* Offload disabled */
   STA_PM_SC_OFLD_FAIL_CAL =            (1u << 10u), /* Cal on main/aux core */
   STA_PM_SC_OFLD_FAIL_UNSUP_BCMC_RATE_RX =    (1u << 11u), /* unsupported bcmc rate rx */
   STA_PM_SC_OFLD_FAIL_TWT_ACTIVE =        (1u << 12u), /* TWT is active */
   STA_PM_SC_OFLD_FAIL_AP_ENAB =            (1u << 13u), /* AP cfg is enabled */
   STA_PM_SC_OFLD_FAIL_SLOTTED_BSS_ENAB =        (1u << 14u), /* Slotted BSS is enabled */
   STA_PM_SC_OFLD_FAIL_BTMC_ACTIVE =        (1u << 15u), /* BT Main Core is active */
   STA_PM_SC_OFLD_FAIL_UNSUP_BASIC_RATE =        (1u << 16u)  /* SC Unsupported basic rate */
} wlc_sta_pm_sc_ofld_fail_reason_t;
 
typedef enum wlc_sta_pm_sc_ofld_exit_reason {
   STA_PM_SC_OFLD_EXIT_AS_STATE        = 1u,    /* Exit due to assoc state not IDLE */
   STA_PM_SC_OFLD_EXIT_BCN_LOSS        = 2u,    /* Exit due to beacon loss */
   STA_PM_SC_OFLD_EXIT_TIM            = 3u,    /* Exit due to TIM bit set */
   STA_PM_SC_OFLD_EXIT_PM            = 4u,    /* Exit due to exit out of PM mode */
   STA_PM_SC_OFLD_EXIT_TX            = 5u,    /* Exit due to tx on true slice */
   STA_PM_SC_OFLD_EXIT_CSA            = 6u,    /* Exit due to CSA */
   STA_PM_SC_OFLD_EXIT_LOW_RSSI        = 7u,    /* Exit due to rssi lower than threshold */
   STA_PM_SC_OFLD_EXIT_MRC            = 8u,    /* Exit due to MRC being active */
   STA_PM_SC_OFLD_EXIT_BSSCFG_DOWN        = 9u,    /* Exit due to bsscfg down */
   STA_PM_SC_OFLD_EXIT_WLC_DOWN        = 10u,    /* Exit due to wlc down */
   STA_PM_SC_OFLD_EXIT_WBUS_REJECT        = 11u,    /* Exit due to wbus reject */
   STA_PM_SC_OFLD_EXIT_HOST_DISABLE    = 12u,    /* Exit due to disable by host */
   STA_PM_SC_OFLD_EXIT_CAL_TVPM        = 13u,    /* Exit due to Cal/TVPM on main/aux core */
   STA_PM_SC_OFLD_EXIT_DISASSOC        = 14u,    /* Exit due to disassoc */
   STA_PM_SC_OFLD_EXIT_CAC            = 15u,    /* Exit due to CAC admit */
   STA_PM_SC_OFLD_EXIT_CHN_OVERLAP        = 16u,    /* Exit due to true slice chan overlap */
   STA_PM_SC_OFLD_EXIT_UNSUP_BCMC_RATE_RX    = 17u,    /* Exit due to unsupported bcmc rate rx */
   STA_PM_SC_OFLD_EXIT_BCMC_LOSS        = 18u,    /* Exit due to bcmc pkt loss */
   STA_PM_SC_OFLD_EXIT_TWT            = 19u,    /* Exit due to TWT active */
   STA_PM_SC_OFLD_EXIT_SLOTTED_BSS        = 20u,    /* Exit due to Slotted BSS active */
   STA_PM_SC_OFLD_EXIT_AP_BSS        = 21u,    /* Exit due to AP BSS active */
   STA_PM_SC_OFLD_EXIT_MAX            = 255u    /* Max, uint8 for now */
} wlc_sta_pm_sc_ofld_exit_reason_t;
 
#define STA_PM_SC_OFLD_STATUS_VER_V1                1u
 
#define STA_PM_SC_OFLD_STATUS_CLEAR          (1u << 0u)
#define STA_PM_SC_OFLD_STATUS_OFFLOADED      (1u << 1u)
#define STA_PM_SC_OFLD_STATUS_ASSOCIATED     (1u << 2u)
 
typedef struct wlc_sta_pm_sc_status_v1 {
   uint16 version;
   uint16 len;
   uint32 flags;
   uint32 sc_offload_enter_cnt;           /* Offload enter cnt */
   uint32 sc_offload_exit_cnt;            /* Offload exit cnt */
   uint32 sc_offload_wbus_reject_cnt;     /* WBUS reject reg cnt */
   uint32 sc_offload_exp_bcn_cnt;         /* SC ofld expected bcn cnt */
   uint32 sc_offload_exp_bcn_missed_cnt;  /* SC ofld missed bcn cnt */
   uint32 sc_offload_last_exit_reason;    /* Previous exit reason */
   uint32 sc_offload_enter_fail_reason;   /* SC ofld enter fail reason  */
   uint32 sc_offload_total_dur_ms;        /* Cumulative duration in offload (ms) */
   uint32 sc_offload_tim_exit_dly_cnt;    /* TIM exit delay cnt */
} wlc_sta_pm_sc_status_v1_t;
 
#define WL_SDTC_IOV_VERSION        1
#define SDTC_SUB_IOV_VERSION_1        1
#define SDTC_SUB_IOV_VERSION_1_1    1
#define MAX_ATID_CORES            5u
#define SDTC_ID_ALL            0xFFu
 
/* SDTC IOV ID's */
enum wl_sdtc_iov_id {
   SDTC_ID_INVALID    = 0x0,
   SDTC_ID_CB    = 0x1,
   SDTC_ID_PCIE    = 0x2,
   SDTC_ID_SYSMEM    = 0x3,
   SDTC_ID_AUXMAC    = 0x4,
   SDTC_ID_MAINMAC = 0x5
};
 
/* SDTC Iovars */
enum wl_sdtc_cmd_ids {
   WL_SDTC_CMD_EN            = 0x1,
   WL_SDTC_CMD_CONFIG        = 0x2,
   WL_SDTC_CMD_CORE_ENAB        = 0x3,
   WL_SDTC_CMD_ETB_INFO        = 0x4,
   WL_SDTC_CMD_LAST
};
 
enum wl_sdtc_xtlv_version {
   WL_SDTC_ENABLE_V1  = 0x1
};
 
typedef struct sdtc_regs {
   uint32 addr;
   uint32 val;
} sdtc_regs_t;
 
typedef struct sdtc_config {
   uint16        version;
   uint16        len;
 
   uint8        sdtc_id;    /* 0xFF indicates, all core id's enable */
   uint8        pad;        /* 32 bit alignment */
   uint16        num_of_registers; /* if no of reg is "0",it will use default SDTC config */
   sdtc_regs_t    regs[1];    /* Array of register list */
} sdtc_config_t;
 
typedef struct sdtc_enab_atid_list {
   uint16    version;
   uint16    len;
 
   uint32    sdtc_id_bmp;
   uint32    sdtc_id_mask;
} sdtc_enab_atid_list_t;
 
typedef struct etb_addr_info {
   uint16    version;
   uint16    len;
   uint32    etbinfo_addr;    /* etb_info address */
} etb_addr_info_t;
 
typedef struct etb_info {
   uint16    version;
   uint16    len;
   uint32    read_write_p;    /* read write pointer address */
   uint8    etb_full;    /* status bit */
   uint8    pad[3];        /* 32bit alignment */
   uint32    addr;        /* H/W Address */
   uint32    read_bytes;    /* Size of ETB(Embedded Trace Buffer) Memory */
} etb_info_t;
 
/* This ROAM RSSI limit value is used in order to prune LOW RSSI candidate
 * for Priority roam and Beacon lost
 * WLC_E_REASON_DEAUTH, WLC_E_REASON_DISASSOC, WLC_E_REASON_BCNS_LOST
 */
#define WLC_ROAM_RSSI_LMT_VER_1    1
typedef struct wlc_roam_rssi_lmt_info_v1 {
   int16 rssi_limit_2g;
   int16 rssi_limit_5g;
} wlc_roam_rssi_lmt_info_v1_t;
 
typedef struct wlc_wlc_roam_rssi_limit {
   uint16 ver;
   uint16 len;
   uint8 data[];
} wlc_roam_rssi_limit_t;
 
#define ROAMRSSI_HDRLEN        4u
#define ROAMRSSI_2G_DEFAULT    -128
#define ROAMRSSI_2G_MAX        -70
#define ROAMRSSI_2G_MIN        -128
#define ROAMRSSI_5G_DEFAULT    -128
#define ROAMRSSI_5G_MAX        -70
#define ROAMRSSI_5G_MIN        -128
 
#define WLC_ROAM_MIN_DELTA_VER_1  1
typedef struct wlc_roam_min_score_delta_info_v1 {
   uint32 roam_min_delta_2g;
   uint32 roam_min_delta_5g;
} wlc_roam_min_delta_info_v1_t;
 
typedef struct wlc_roam_min_delta {
   uint16 ver;
   uint16 len;
   uint8 data[];
} wlc_roam_min_delta_t;
 
#define ROAM_MIN_DELTA_HDRLEN    4u
#define ROAM_MIN_DELTA_DEFAULT    0u
/* MAX score is (RSSI Factor MAX * RSSI weight) + (CU factor MAX * CU weight)
 * 10000 = (100 * 65) + (100 * 35)
 */
#define ROAM_MIN_DELTA_MAX        10000u
 
/* Beacon mute mitigation specific Macros */
 
/* Macro flags to identify the specific config commands in IOVAR set operation */
#define WLC_BCN_MUTE_MITI_CFG_CMD_ENABLE        (1u << 0u)
#define WLC_BCN_MUTE_MITI_CFG_CMD_PM0_PERIOD        (1u << 1u)
#define WLC_BCN_MUTE_MITI_CFG_CMD_MAX_MITI_TIMEOUT    (1u << 2u)
#define WLC_BCN_MUTE_MITI_CFG_CMD_MASK            (WLC_BCN_MUTE_MITI_CFG_CMD_ENABLE |\
                           WLC_BCN_MUTE_MITI_CFG_CMD_PM0_PERIOD |\
                           WLC_BCN_MUTE_MITI_CFG_CMD_MAX_MITI_TIMEOUT)
 
/* Configurable PM0 period range in sec */
#define WLC_BCN_MUTE_MITI_CFG_PM0_PERIOD_MIN        (0u)    /* Minimum PM0 periodicity */
#define WLC_BCN_MUTE_MITI_CFG_PM0_PERIOD_DEFAULT    (1u)    /* Default PM0 periodicity */
#define WLC_BCN_MUTE_MITI_CFG_PM0_PERIOD_MAX        (10u)    /* Maximum PM0 priodicity */
 
/* Configurable mitigation Timeout range */
#define WLC_BCN_MUTE_MITI_CFG_TIMEOUT_MIN        (30u)    /* Minimum Timeout in sec */
#define WLC_BCN_MUTE_MITI_CFG_TIMEOUT_DEFAULT        (60u)    /* Default Timeout in sec */
#define WLC_BCN_MUTE_MITI_CFG_TIMEOUT_MAX        (120u)    /* Maximum Timeout in sec */
 
#define WLC_BCN_MUTE_MITI_CMD_VER_1    1u /* Version number for wlc_bcn_mute_miti_cfg_v1 struct */
typedef struct wlc_bcn_mute_miti_cfg_v1 {
   uint16    version;        /* Structure version */
   uint16    length;            /* Length of whole struct */
   uint32    cmd_flags;        /* Flag bits to Identify configuring command */
   uint8    is_enabled;        /* Feature is enabled or not */
   uint8    pm0_periodicity;    /* Interval between consecutive PM0 during mitigation
                    * period (in sec)
                    */
   uint16    max_miti_timeout;    /* Maximum mitigation timeout in sec to send
                    * Mitigation Timeout event.
                    */
} wlc_bcn_mute_miti_cfg_v1_t;
 
#define WLC_BCN_TBTT_CMD_VER_1    (1u)    /* Ver num for wlc_bcn_tbtt_cfg struct */
/* Configurable mitigation Timeout range */
#define WLC_BCN_TBTT_CFG_EVENT_PERIOD    (3u)    /* Send event after this value of drift */
#define WLC_BCN_TBTT_CFG_DRIFT_THRESH    (3)        /* in ms */
#define WLC_BCN_TBTT_CFG_JITTER_THRESH    (1)        /* in ms */
 
/* Macro flags to identify the specific config commands in IOVAR set operation */
#define WLC_BCN_DRIFT_BCN_OFFSET    (1u << 0u)
#define WLC_BCN_DRIFT_EVENT_PERIOD    (1u << 1u)
#define WLC_BCN_DRIFT_DRIFT_THRESHOLD    (1u << 2u)
#define WLC_BCN_DRIFT_JITTER_THRESHOLD    (1u << 3u)
 
/* configurable range */
#define WLC_BCN_DRIFT_BCN_OFFSET_MAX    (15u)
#define WLC_BCN_DRIFT_BCN_OFFSET_MIN    (5u)
 
#define WLC_BCN_DRIFT_DRIFT_THRESHOLD_MAX    (10)
#define WLC_BCN_DRIFT_DRIFT_THRESHOLD_MIN    (-4)
 
#define WLC_BCN_DRIFT_JITTER_THRESHOLD_MAX    (2)
#define WLC_BCN_DRIFT_JITTER_THRESHOLD_MIN    (-2)
 
typedef struct wlc_bcn_tbtt_cfg_v1 {
   uint16    version;        /* Structure version */
   uint16    length;            /* Length of whole struct */
   uint32    cmd;            /* type of cmd */
   uint8    tbtt_bcn_off;    /* num btw (5-15u) for uatbtt */
   uint8    event_period;    /* continous / periodic event */
   int8    drift_thres;    /* drift threshold for event in ms */
   int8    jitter_thres;    /* jitter threshold for event in ms */
} wlc_bcn_tbtt_cfg_v1_t;
 
/* SC scan retry config params */
#define SC_SCAN_RETRY_CFG_VERSION_1    1u
#define SC_SCAN_RETRY_CFG_VERSION_2    2u
 
/* Bits indicating which are the valid params in the set command. */
#define SC_SCAN_RETRY_CFG_PARAMS_THRESHOLD        (1u << 0u)
#define SC_SCAN_RETRY_CFG_PARAMS_MODE            (1u << 1u)
#define SC_SCAN_RETRY_CFG_PARAMS_BTMCRX_WEIGHT        (1u << 2u)
 
#ifndef SC_SCAN_RETRY_CFG_HAS_ALIAS
#define SC_SCAN_RETRY_CFG_VERSION SC_SCAN_RETRY_CFG_VERSION_1
#endif
 
/* Input structure for sc_scan_retry_cfg IOVAR */
typedef struct sc_scan_retry_cfg_params_v1 {
   uint16 version;        /* config version. */
   uint16 len;        /* Length of this struct. */
   uint32 set_flag;    /* Flag bits to Identify valid param type to be set */
   uint8 threshold;    /* Amount of Tx-Blanking in percentage considered as failed scan. */
   uint8 scan_mode;    /* Scan mode in which scan need to be re-scheduled. */
   uint8 PAD[2];        /* 32bit alignment */
} sc_scan_retry_cfg_params_v1_t;
 
/* Input structure for sc_scan_retry_cfg v2 IOVAR */
typedef struct sc_scan_retry_cfg_params_v2 {
   uint16 version;                /* config version. */
   uint16 len;                /* Length of this struct. */
   uint32 set_flag;            /* Flag bits to Identify valid param type to
                        * be set.
                        */
   uint8 threshold;            /* Amount of Tx-Blanking + the weighted
                        * BTMC Rx overlap.
                        * in percentage considered as failed scan.
                       */
   uint8 scan_mode;            /* Scan mode in which scan need to be
                        *re-scheduled..
                        */
   uint8 btmc_rx_overlap_weightage;    /* weightage for btmc_rx_overlap duration in % */
   uint8 PAD;                /* 32bit alignment */
} sc_scan_retry_cfg_params_v2_t;
 
/* host queries RNG version from 'wl cap' iovar */
#define BCM_RNG_VERSION_1    1u /* for initial "reseed" version */
/* Supported entropy size, bytes */
#define BCM_RNG_ENTROPY_SIZE_BYTES    64u
 
/* RNG top level command IDs */
typedef enum wl_rng_cmd_id {
   WL_RNG_CMD_RESEED = 0u,
   WL_RNG_CMD_LAST = 1u
} wl_rng_cmd_id_t;
 
/* RNG reseed host entropy */
typedef struct bcm_rng_reseed {
   uint16        entropy_size;        /* host entropy size, bytes */
   uint8        entropy[];        /* host entropy, flexible array */
} bcm_rng_reseed_t;
 
/* RNG IOVAR data */
typedef struct wl_rng_iovar {
   uint16    version;            /* Version of this structure */
   uint16    subcmd_id;            /* RNG subcmd ID */
   uint16    pad;                /* padding for 32-bit struct alignment */
   uint16    length;                /* Length of data following this length field */
   union {
       bcm_rng_reseed_t reseed;    /* RNG reseed data */
   } u;
} wl_rng_iovar_t;
 
#ifdef RC2CX
#define RC2CX_STATUS_VER_1 1
/* RC2 coex status structures */
typedef struct wlc_rc2cx_stats_v1 {
   uint16    version;        /* version info */
   uint8    len;            /* status length */
   uint8    mode;            /* RC2 coex mode */
   uint16    rc2_req_cnt;        /* RC2 req number since last read. */
   uint16    rc2_grant_cnt;        /* RC2 grant count since last read. */
   uint32    rc2_dur;        /* RC2 duration since last read, us. */
   uint16    rc2_succ_pm_prot_cnt;    /* RC2 number of successfully acked PM. */
   uint16    rc2_succ_cts_prot_cnt;    /* RC2 number of successfully TXed CTS2A. */
   uint16    rc2_grant_delay_cnt;    /* RC2 grant delay counter, delay > 4.5ms. */
   uint16    rc2_crit_phycal_cnt;    /* RC2 WLAN/BT critical: PHY cal. counter. */
   uint16    rc2_crit_rate_cnt;    /* RC2 WLAN/BT critical: rate recovery counter. */
   uint16    rc2_crit_bcnloss_cnt;    /* RC2 WLAN/BT critical: beacon loss counter. */
   uint16    rc2_crit_hpp_cnt;    /* RC2 WLAN/BT critical: HPP counter. */
   uint16    rc2_crit_bt_cnt;    /* RC2 WLAN/BT critical: BT counter. */
   uint16    rc2_crit_slotbss_cnt;    /* RC2 WLAN/BT critical: AWDL/NAN counter. */
   uint16    rsvd;
   uint32    rc2_crit_cnt;        /* RC2 WLAN/BT critical counter, aggregate. */
} wlc_rc2cx_stats_v1_t;
 
/* Definitions for RC2 coex iovar */
#define WL_RC2CX_VERSION    1
 
/* RC2 coex IOV sub command IDs */
typedef enum rc2cx_cmd_id {
   WL_RC2CX_CMD_VER    = 0,    /* RC2CX version sub command */
   WL_RC2CX_CMD_MODE    = 1,    /* RC2CX Mode sub command */
   WL_RC2CX_CMD_PM_PROT    = 2,    /* RC2CX PM Protection sub command */
   WL_RC2CX_CMD_PER_CTS    = 3    /* RC2CX Periodic CTS sub command */
} rc2cx_cmd_id_t;
 
/* first byte of bcm_iov_batch_subcmd.data for the WL_RC2CX_CMD_MODE command */
#define RC2CX_MODE_TDD        0x01u
#define RC2CX_MODE_DISABLED    0x00u
 
/* first byte of bcm_iov_batch_subcmd.data for the WL_RC2CX_CMD_PM_PROT command */
#define RC2CX_PM_PROT_ENABLED    0x01u
#define RC2CX_PM_PROT_DISABLED    0x00u
 
/* first byte of bcm_iov_batch_subcmd.data for the WL_RC2CX_CMD_PER_CTS command */
#define RC2CX_PER_CTS_ENABLED    0x01u
#define RC2CX_PER_CTS_DISABLED    0x00u
 
#define RC2CX_PER_CTS_DENY_BT    0x02u
#define RC2CX_PER_CTS_GRANT_BT    0x01u
 
/* payload for the WL_RC2CX_CMD_PER_CTS command */
typedef struct rc2cx_per_cts_config {
   uint8 enable_flag;    /* 0: feature disabled;
               * 1: grant BT when granting RC2;
               * 2: deny BT when granting RC2
               */
   uint8 duration_val;    /* Must be valid with enable command */
   uint8 interval_val;    /* Must be valid with enable command */
   uint8 pad;
} rc2cx_per_cts_config_t;
 
#endif /* RC2CX */
 
enum phy_rxgcrs_ed_enhncd_cmd_id {
   PHY_RXGCRS_ED_ENHNCD_CMD_EN        = 1u,
   PHY_RXGCRS_ED_ENHNCD_CMD_STATUS        = 2u,
   PHY_RXGCRS_ED_ENHNCD_CMD_COREMASK    = 3u,
   PHY_RXGCRS_ED_ENHNCD_CMD_LAST
};
 
/* SAE command
 * Only IOV batching support - see bcmiov.h
 */
 
/* SAE command version */
#define WL_SAE_CMD_VERSION    1
 
/* SAE sub-commands */
typedef enum sae_cmd_id {
   WL_SAE_CMD_AP_SESSION_HOLD_TIME    = 1, /* AP rate limit session hold time
                                        * Data: uint32,
                                        * miliseconds
                                        */
   WL_SAE_CMD_AP_MAX_ACTIVE_SESSIONS    = 2, /* AP max sessions
                                           * Data:
                                           * uint32
                                           */
} sae_cmd_id_t;
 
/* Frameburst COT IOVAR data */
#define    WL_FRAMEBURST_COT_VERSION    1u /* current version of frameburst_cot structure */
#define WL_FRAMEBURST_MAX_AC        4u
typedef struct frameburst_cot {
   uint16 version;        /* version of frameburst_cot_t structure */
   uint16 length;
   chanspec_t chspec;
   uint16    pad;    /* padding */
   uint16 fbcot[WL_FRAMEBURST_MAX_AC];    /* per AC (BK, BE, VI, and VO) in us units */
} frameburst_cot_t;
 
typedef enum {
   BCM_TRACE_VER        = 1,
   BCM_TRACE_ENAB        = 2,
   BCM_TRACE_EVENT_ENAB    = 3
} bcm_trace_sub_cmds_t;
 
/* Trace events
 * Max trace event allowed = 255
 */
enum {
   BCM_TRACE_E_INVALID    = 0,
   BCM_TRACE_E_WBUS    = 1,
   BCM_TRACE_E_MSCH    = 2,
   BCM_TRACE_E_SC        = 3,
   BCM_TRACE_E_SCAN    = 4,
   BCM_TRACE_E_LAST
};
 
#define BCM_TRACE_VERSION_1    1u
 
typedef struct bcm_trace_event_enab_v1 {
   uint8 version;
   uint8 event;
   uint8 enab;
   uint8 pad[1];
} bcm_trace_event_enab_v1_t;
 
/* rate_info command version */
#define WL_RATE_INFO_VERSION 1
typedef struct wl_rate_info {
   uint16    version;        /**< structure version */
   uint16  length;            /**< length of this struct */
   uint32    mode_tx_rate;    /**< the most used tx rate in tx_rate_histo */
   uint32    mode_rx_rate;    /**< the most used rx rate in rx_rate_histo */
} wl_rate_info_t;
 
/* "rng_test" IOVAR param */
typedef struct {
   uint32 rounds_no;    /* IN number of generate cycles */
   uint32 gen_no;        /* IN number of buffers per cycle */
   uint32 time_max;    /* OUT max time of one cycle, us */
   uint32 time_min;    /* OUT min time of one cycle, us */
   uint32 time_aver;    /* OUT time of all cycles, us */
} rng_test_t;
 
/* latency_critical_data mode to reduce a latency */
typedef enum {
   LATENCY_CRT_DATA_MODE_OFF    = 0,    /* Turn off */
   LATENCY_CRT_DATA_MODE_1        = 1u,    /* Remap BLE scan window size */
   LATENCY_CRT_DATA_MODE_2        = 2u,    /* Remap BLE scan window size +
                        * Prevent full roam scan
                        */
   LATENCY_CRT_DATA_MODE_LAST
} latency_crt_mode_t;
 
typedef struct wl_ext_auth_evt {
   wlc_ssid_t ssid;
   struct ether_addr bssid;
   unsigned int key_mgmt_suite;
   int status;
} wl_ext_auth_evt_t;
 
#define WL_AUTH_START_EVT_V1 1u
typedef struct wl_auth_start_evt {
   uint16 version;
   uint16 len;
   wlc_ssid_t ssid;
   struct ether_addr bssid;
   uint8 PAD[2];
   uint32 key_mgmt_suite;
   uint8 opt_tlvs[];
} wl_auth_start_evt_t;
#endif /* _wlioctl_h_ */