hc
2023-02-14 b625cdcd68479b3d540a915785b6d9809b52a2f8
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
1290
1291
1292
1293
1294
1295
1296
1297
1298
1299
1300
1301
1302
1303
1304
1305
1306
1307
1308
1309
1310
1311
1312
1313
1314
1315
1316
1317
1318
1319
1320
1321
1322
1323
1324
1325
1326
/*
 * Allwinner A10 SoCs pinctrl driver.
 *
 * Copyright (C) 2014 Maxime Ripard
 *
 * Maxime Ripard <maxime.ripard@free-electrons.com>
 *
 * This file is licensed under the terms of the GNU General Public
 * License version 2.  This program is licensed "as is" without any
 * warranty of any kind, whether express or implied.
 */
 
#include <linux/init.h>
#include <linux/platform_device.h>
#include <linux/of.h>
#include <linux/of_device.h>
#include <linux/pinctrl/pinctrl.h>
 
#include "pinctrl-sunxi.h"
 
static const struct sunxi_desc_pin sun4i_a10_pins[] = {
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ERXD3 */
         SUNXI_FUNCTION(0x3, "spi1"),        /* CS0 */
         SUNXI_FUNCTION(0x4, "uart2"),        /* RTS */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GRXD3 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ERXD2 */
         SUNXI_FUNCTION(0x3, "spi1"),        /* CLK */
         SUNXI_FUNCTION(0x4, "uart2"),        /* CTS */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GRXD2 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ERXD1 */
         SUNXI_FUNCTION(0x3, "spi1"),        /* MOSI */
         SUNXI_FUNCTION(0x4, "uart2"),        /* TX */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GRXD1 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ERXD0 */
         SUNXI_FUNCTION(0x3, "spi1"),        /* MISO */
         SUNXI_FUNCTION(0x4, "uart2"),        /* RX */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GRXD0 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ETXD3 */
         SUNXI_FUNCTION(0x3, "spi1"),        /* CS1 */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GTXD3 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ETXD2 */
         SUNXI_FUNCTION(0x3, "spi3"),        /* CS0 */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GTXD2 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 6),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ETXD1 */
         SUNXI_FUNCTION(0x3, "spi3"),        /* CLK */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GTXD1 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 7),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ETXD0 */
         SUNXI_FUNCTION(0x3, "spi3"),        /* MOSI */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GTXD0 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 8),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ERXCK */
         SUNXI_FUNCTION(0x3, "spi3"),        /* MISO */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GRXCK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 9),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ERXERR */
         SUNXI_FUNCTION(0x3, "spi3"),        /* CS1 */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GNULL / ERXERR */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION_VARIANT(0x6, "i2s1",    /* MCLK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 10),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ERXDV */
         SUNXI_FUNCTION(0x4, "uart1"),        /* TX */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GRXDV */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 11),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* EMDC */
         SUNXI_FUNCTION(0x4, "uart1"),        /* RX */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* EMDC */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 12),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* EMDIO */
         SUNXI_FUNCTION(0x3, "uart6"),        /* TX */
         SUNXI_FUNCTION(0x4, "uart1"),        /* RTS */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* EMDIO */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 13),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ETXEN */
         SUNXI_FUNCTION(0x3, "uart6"),        /* RX */
         SUNXI_FUNCTION(0x4, "uart1"),        /* CTS */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GTXCTL / ETXEN */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 14),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ETXCK */
         SUNXI_FUNCTION(0x3, "uart7"),        /* TX */
         SUNXI_FUNCTION(0x4, "uart1"),        /* DTR */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GNULL / ETXCK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION_VARIANT(0x6, "i2s1",    /* BCLK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 15),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ECRS */
         SUNXI_FUNCTION(0x3, "uart7"),        /* RX */
         SUNXI_FUNCTION(0x4, "uart1"),        /* DSR */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GTXCK / ECRS */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION_VARIANT(0x6, "i2s1",    /* LRCK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 16),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ECOL */
         SUNXI_FUNCTION(0x3, "can"),        /* TX */
         SUNXI_FUNCTION(0x4, "uart1"),        /* DCD */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GCLKIN / ECOL */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION_VARIANT(0x6, "i2s1",    /* DO */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(A, 17),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "emac"),        /* ETXERR */
         SUNXI_FUNCTION(0x3, "can"),        /* RX */
         SUNXI_FUNCTION(0x4, "uart1"),        /* RING */
         SUNXI_FUNCTION_VARIANT(0x5, "gmac",    /* GNULL / ETXERR */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION_VARIANT(0x6, "i2s1",    /* DI */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "i2c0"),        /* SCK */
         SUNXI_FUNCTION_VARIANT(0x3, "pll_lock_dbg",
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "i2c0")),        /* SDA */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x2, "pwm",    /* PWM0 */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20),
         SUNXI_FUNCTION_VARIANT(0x3, "pwm",    /* PWM0 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x2, "ir0",    /* TX */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20),
         SUNXI_FUNCTION_VARIANT(0x3, "pwm",    /* PWM1 */
                    PINCTRL_SUN8I_R40),
       /*
        * The SPDIF block is not referenced at all in the A10 user
        * manual. However it is described in the code leaked and the
        * pin descriptions are declared in the A20 user manual which
        * is pin compatible with this device.
        */
         SUNXI_FUNCTION(0x4, "spdif")),        /* SPDIF MCLK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ir0")),        /* RX */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         /*
          * On A10 there's only one I2S controller and the pin group
          * is simply named "i2s". On A20 there's two and thus it's
          * renamed to "i2s0". Deal with these name here, in order
          * to satisfy existing device trees.
          */
         SUNXI_FUNCTION_VARIANT(0x2, "i2s",    /* MCLK */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s0",    /* MCLK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x3, "ac97")),        /* MCLK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 6),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s",    /* BCLK */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s0",    /* BCLK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x3, "ac97")),        /* BCLK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 7),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s",    /* LRCK */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s0",    /* LRCK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x3, "ac97")),        /* SYNC */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 8),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s",    /* DO0 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s0",    /* DO0 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x3, "ac97")),        /* DO */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 9),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s",    /* DO1 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s0",    /* DO1 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION_VARIANT(0x4, "pwm",    /* PWM6 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 10),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s",    /* DO2 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s0",    /* DO2 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION_VARIANT(0x4, "pwm",    /* PWM7 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 11),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s",    /* DO3 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s0",    /* DO3 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 12),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s",    /* DI */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x2, "i2s0",    /* DI */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x3, "ac97"),        /* DI */
       /* Undocumented mux function on A10 - See SPDIF MCLK above */
         SUNXI_FUNCTION_VARIANT(0x4, "spdif",    /* SPDIF IN */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 13),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi2"),        /* CS1 */
       /* Undocumented mux function on A10 - See SPDIF MCLK above */
         SUNXI_FUNCTION(0x4, "spdif")),        /* SPDIF OUT */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 14),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi2"),        /* CS0 */
         SUNXI_FUNCTION(0x3, "jtag")),        /* MS0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 15),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi2"),        /* CLK */
         SUNXI_FUNCTION(0x3, "jtag")),        /* CK0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 16),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi2"),        /* MOSI */
         SUNXI_FUNCTION(0x3, "jtag")),        /* DO0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 17),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi2"),        /* MISO */
         SUNXI_FUNCTION(0x3, "jtag")),        /* DI0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 18),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "i2c1")),        /* SCK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 19),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "i2c1")),        /* SDA */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 20),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "i2c2"),        /* SCK */
         SUNXI_FUNCTION_VARIANT(0x4, "pwm",    /* PWM4 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 21),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "i2c2"),        /* SDA */
         SUNXI_FUNCTION_VARIANT(0x4, "pwm",    /* PWM5 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 22),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "uart0"),        /* TX */
         SUNXI_FUNCTION_VARIANT(0x3, "ir1",    /* TX */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 23),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "uart0"),        /* RX */
         SUNXI_FUNCTION(0x3, "ir1")),        /* RX */
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NWE */
         SUNXI_FUNCTION(0x3, "spi0")),        /* MOSI */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NALE */
         SUNXI_FUNCTION(0x3, "spi0")),        /* MISO */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NCLE */
         SUNXI_FUNCTION(0x3, "spi0")),        /* SCK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0")),    /* NCE1 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0")),    /* NCE0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NRE# */
         SUNXI_FUNCTION_VARIANT(0x3, "mmc2",    /* DS */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 6),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NRB0 */
         SUNXI_FUNCTION(0x3, "mmc2")),        /* CMD */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 7),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NRB1 */
         SUNXI_FUNCTION(0x3, "mmc2")),        /* CLK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 8),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NDQ0 */
         SUNXI_FUNCTION(0x3, "mmc2")),        /* D0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 9),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NDQ1 */
         SUNXI_FUNCTION(0x3, "mmc2")),        /* D1 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 10),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NDQ2 */
         SUNXI_FUNCTION(0x3, "mmc2")),        /* D2 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 11),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NDQ3 */
         SUNXI_FUNCTION(0x3, "mmc2")),        /* D3 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 12),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NDQ4 */
         SUNXI_FUNCTION_VARIANT(0x3, "mmc2",    /* D4 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 13),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NDQ5 */
         SUNXI_FUNCTION_VARIANT(0x3, "mmc2",    /* D5 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 14),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NDQ6 */
         SUNXI_FUNCTION_VARIANT(0x3, "mmc2",    /* D6 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 15),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NDQ7 */
         SUNXI_FUNCTION_VARIANT(0x3, "mmc2",    /* D7 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 16),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0")),    /* NWP */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 17),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0")),    /* NCE2 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 18),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0")),    /* NCE3 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 19),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NCE4 */
         SUNXI_FUNCTION(0x3, "spi2")),        /* CS0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 20),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NCE5 */
         SUNXI_FUNCTION(0x3, "spi2")),        /* CLK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 21),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NCE6 */
         SUNXI_FUNCTION(0x3, "spi2")),        /* MOSI */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 22),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NCE7 */
         SUNXI_FUNCTION(0x3, "spi2")),        /* MISO */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 23),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x3, "spi0")),        /* CS0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 24),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "nand0"),        /* NDQS */
         SUNXI_FUNCTION_VARIANT(0x3, "mmc2",    /* RST */
                    PINCTRL_SUN8I_R40)),
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D0 */
         SUNXI_FUNCTION(0x3, "lvds0")),    /* VP0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D1 */
         SUNXI_FUNCTION(0x3, "lvds0")),    /* VN0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D2 */
         SUNXI_FUNCTION(0x3, "lvds0")),    /* VP1 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D3 */
         SUNXI_FUNCTION(0x3, "lvds0")),    /* VN1 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D4 */
         SUNXI_FUNCTION(0x3, "lvds0")),    /* VP2 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D5 */
         SUNXI_FUNCTION(0x3, "lvds0")),    /* VN2 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 6),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D6 */
         SUNXI_FUNCTION(0x3, "lvds0")),    /* VPC */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 7),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D7 */
         SUNXI_FUNCTION(0x3, "lvds0")),    /* VNC */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 8),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D8 */
         SUNXI_FUNCTION(0x3, "lvds0")),    /* VP3 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 9),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D9 */
         SUNXI_FUNCTION(0x3, "lvds0")),    /* VM3 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 10),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D10 */
         SUNXI_FUNCTION(0x3, "lvds1")),    /* VP0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 11),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D11 */
         SUNXI_FUNCTION(0x3, "lvds1")),    /* VN0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 12),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D12 */
         SUNXI_FUNCTION(0x3, "lvds1")),    /* VP1 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 13),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D13 */
         SUNXI_FUNCTION(0x3, "lvds1")),    /* VN1 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 14),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D14 */
         SUNXI_FUNCTION(0x3, "lvds1")),    /* VP2 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 15),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D15 */
         SUNXI_FUNCTION(0x3, "lvds1")),    /* VN2 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 16),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D16 */
         SUNXI_FUNCTION(0x3, "lvds1")),    /* VPC */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 17),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D17 */
         SUNXI_FUNCTION(0x3, "lvds1")),    /* VNC */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 18),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D18 */
         SUNXI_FUNCTION(0x3, "lvds1")),    /* VP3 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 19),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D19 */
         SUNXI_FUNCTION(0x3, "lvds1")),    /* VN3 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 20),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D20 */
         SUNXI_FUNCTION(0x3, "csi1")),        /* MCLK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 21),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D21 */
         SUNXI_FUNCTION(0x3, "sim")),        /* VPPEN */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 22),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D22 */
         SUNXI_FUNCTION(0x3, "sim")),        /* VPPPP */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 23),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* D23 */
         SUNXI_FUNCTION(0x3, "sim")),        /* DET */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 24),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* CLK */
         SUNXI_FUNCTION(0x3, "sim")),        /* VCCEN */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 25),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* DE */
         SUNXI_FUNCTION(0x3, "sim")),        /* RST */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 26),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* HSYNC */
         SUNXI_FUNCTION(0x3, "sim")),        /* SCK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 27),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd0"),        /* VSYNC */
         SUNXI_FUNCTION(0x3, "sim")),        /* SDA */
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* CLK */
         SUNXI_FUNCTION(0x3, "csi0")),        /* PCK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* ERR */
         SUNXI_FUNCTION(0x3, "csi0")),        /* CK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* SYNC */
         SUNXI_FUNCTION(0x3, "csi0")),        /* HSYNC */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* DVLD */
         SUNXI_FUNCTION(0x3, "csi0")),        /* VSYNC */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* D0 */
         SUNXI_FUNCTION(0x3, "csi0")),        /* D0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* D1 */
         SUNXI_FUNCTION(0x3, "csi0"),        /* D1 */
         SUNXI_FUNCTION(0x4, "sim")),        /* VPPEN */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 6),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* D2 */
         SUNXI_FUNCTION(0x3, "csi0")),        /* D2 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 7),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* D3 */
         SUNXI_FUNCTION(0x3, "csi0")),        /* D3 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 8),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* D4 */
         SUNXI_FUNCTION(0x3, "csi0")),        /* D4 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 9),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* D5 */
         SUNXI_FUNCTION(0x3, "csi0")),        /* D5 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 10),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* D6 */
         SUNXI_FUNCTION(0x3, "csi0")),        /* D6 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 11),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts0"),        /* D7 */
         SUNXI_FUNCTION(0x3, "csi0")),        /* D7 */
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* D1 */
         SUNXI_FUNCTION(0x4, "jtag")),        /* MSI */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* D0 */
         SUNXI_FUNCTION(0x4, "jtag")),        /* DI1 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* CLK */
         SUNXI_FUNCTION(0x4, "uart0")),    /* TX */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* CMD */
         SUNXI_FUNCTION(0x4, "jtag")),        /* DO1 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* D3 */
         SUNXI_FUNCTION(0x4, "uart0")),    /* RX */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc0"),        /* D2 */
         SUNXI_FUNCTION(0x4, "jtag")),        /* CK1 */
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* CLK */
         SUNXI_FUNCTION(0x3, "csi1"),        /* PCK */
         SUNXI_FUNCTION(0x4, "mmc1")),        /* CMD */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* ERR */
         SUNXI_FUNCTION(0x3, "csi1"),        /* CK */
         SUNXI_FUNCTION(0x4, "mmc1")),        /* CLK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* SYNC */
         SUNXI_FUNCTION(0x3, "csi1"),        /* HSYNC */
         SUNXI_FUNCTION(0x4, "mmc1")),        /* D0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* DVLD */
         SUNXI_FUNCTION(0x3, "csi1"),        /* VSYNC */
         SUNXI_FUNCTION(0x4, "mmc1")),        /* D1 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* D0 */
         SUNXI_FUNCTION(0x3, "csi1"),        /* D0 */
         SUNXI_FUNCTION(0x4, "mmc1"),        /* D2 */
         SUNXI_FUNCTION(0x5, "csi0")),        /* D8 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* D1 */
         SUNXI_FUNCTION(0x3, "csi1"),        /* D1 */
         SUNXI_FUNCTION(0x4, "mmc1"),        /* D3 */
         SUNXI_FUNCTION(0x5, "csi0")),        /* D9 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 6),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* D2 */
         SUNXI_FUNCTION(0x3, "csi1"),        /* D2 */
         SUNXI_FUNCTION(0x4, "uart3"),        /* TX */
         SUNXI_FUNCTION(0x5, "csi0")),        /* D10 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 7),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* D3 */
         SUNXI_FUNCTION(0x3, "csi1"),        /* D3 */
         SUNXI_FUNCTION(0x4, "uart3"),        /* RX */
         SUNXI_FUNCTION(0x5, "csi0")),        /* D11 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 8),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* D4 */
         SUNXI_FUNCTION(0x3, "csi1"),        /* D4 */
         SUNXI_FUNCTION(0x4, "uart3"),        /* RTS */
         SUNXI_FUNCTION(0x5, "csi0")),        /* D12 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 9),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* D5 */
         SUNXI_FUNCTION(0x3, "csi1"),        /* D5 */
         SUNXI_FUNCTION(0x4, "uart3"),        /* CTS */
         SUNXI_FUNCTION(0x5, "csi0"),        /* D13 */
         SUNXI_FUNCTION_VARIANT(0x6, "bist",    /* RESULT0 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 10),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* D6 */
         SUNXI_FUNCTION(0x3, "csi1"),        /* D6 */
         SUNXI_FUNCTION(0x4, "uart4"),        /* TX */
         SUNXI_FUNCTION(0x5, "csi0"),        /* D14 */
         SUNXI_FUNCTION_VARIANT(0x6, "bist",    /* RESULT1 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 11),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ts1"),        /* D7 */
         SUNXI_FUNCTION(0x3, "csi1"),        /* D7 */
         SUNXI_FUNCTION(0x4, "uart4"),        /* RX */
         SUNXI_FUNCTION(0x5, "csi0")),        /* D15 */
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D0 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAA0 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION(0x4, "uart3"),        /* TX */
         SUNXI_FUNCTION_IRQ(0x6, 0),        /* EINT0 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D1 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAA1 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION(0x4, "uart3"),        /* RX */
         SUNXI_FUNCTION_IRQ(0x6, 1),        /* EINT1 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D1 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D2 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAA2 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION(0x4, "uart3"),        /* RTS */
         SUNXI_FUNCTION_IRQ(0x6, 2),        /* EINT2 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D2 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D3 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAIRQ */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION(0x4, "uart3"),        /* CTS */
         SUNXI_FUNCTION_IRQ(0x6, 3),        /* EINT3 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D3 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D4 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD0 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION(0x4, "uart4"),        /* TX */
         SUNXI_FUNCTION_IRQ(0x6, 4),        /* EINT4 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D4 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D5 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD1 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION(0x4, "uart4"),        /* RX */
         SUNXI_FUNCTION_IRQ(0x6, 5),        /* EINT5 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D5 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 6),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D6 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD2 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION(0x4, "uart5"),        /* TX */
         SUNXI_FUNCTION_VARIANT(0x5, "ms",    /* BS */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20),
         SUNXI_FUNCTION_IRQ(0x6, 6),        /* EINT6 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D6 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 7),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D7 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD3 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION(0x4, "uart5"),        /* RX */
         SUNXI_FUNCTION_VARIANT(0x5, "ms",    /* CLK */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20),
         SUNXI_FUNCTION_IRQ(0x6, 7),        /* EINT7 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D7 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 8),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D8 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD4 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ERXD3 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* IN0 */
         SUNXI_FUNCTION_VARIANT(0x5, "ms",    /* D0 */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20),
         SUNXI_FUNCTION_IRQ(0x6, 8),        /* EINT8 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D8 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 9),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D9 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD5 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ERXD2 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* IN1 */
         SUNXI_FUNCTION_VARIANT(0x5, "ms",    /* D1 */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20),
         SUNXI_FUNCTION_IRQ(0x6, 9),        /* EINT9 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D9 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 10),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D10 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD6 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ERXD1 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* IN2 */
         SUNXI_FUNCTION_VARIANT(0x5, "ms",    /* D2 */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20),
         SUNXI_FUNCTION_IRQ(0x6, 10),        /* EINT10 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D10 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 11),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D11 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD7 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ERXD0 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* IN3 */
         SUNXI_FUNCTION_VARIANT(0x5, "ms",    /* D3 */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20),
         SUNXI_FUNCTION_IRQ(0x6, 11),        /* EINT11 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D11 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 12),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D12 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD8 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION(0x4, "ps2"),        /* SCK1 */
         SUNXI_FUNCTION_IRQ(0x6, 12),        /* EINT12 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D12 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 13),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D13 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD9 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION(0x4, "ps2"),        /* SDA1 */
         SUNXI_FUNCTION(0x5, "sim"),        /* RST */
         SUNXI_FUNCTION_IRQ(0x6, 13),        /* EINT13 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D13 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 14),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D14 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD10 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ETXD3 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* IN4 */
         SUNXI_FUNCTION(0x5, "sim"),        /* VPPEN */
         SUNXI_FUNCTION_IRQ(0x6, 14),        /* EINT14 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D14 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 15),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D15 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD11 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ETXD2 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* IN5 */
         SUNXI_FUNCTION(0x5, "sim"),        /* VPPPP */
         SUNXI_FUNCTION_IRQ(0x6, 15),        /* EINT15 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D15 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 16),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D16 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD12 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ETXD1 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* IN6 */
         SUNXI_FUNCTION(0x5, "sim"),        /* DET */
         SUNXI_FUNCTION_IRQ(0x6, 16),        /* EINT16 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D16 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 17),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D17 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD13 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ETXD0 */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* IN7 */
         SUNXI_FUNCTION(0x5, "sim"),        /* VCCEN */
         SUNXI_FUNCTION_IRQ(0x6, 17),        /* EINT17 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D17 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 18),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D18 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD14 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ERXCK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* OUT0 */
         SUNXI_FUNCTION(0x5, "sim"),        /* SCK */
         SUNXI_FUNCTION_IRQ(0x6, 18),        /* EINT18 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D18 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 19),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D19 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAD15 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ERXERR */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* OUT1 */
         SUNXI_FUNCTION(0x5, "sim"),        /* SDA */
         SUNXI_FUNCTION_IRQ(0x6, 19),        /* EINT19 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D19 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 20),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D20 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAOE */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ERXDV */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "can"),        /* TX */
         SUNXI_FUNCTION_IRQ(0x6, 20),        /* EINT20 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D20 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 21),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D21 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATADREQ */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* EMDC */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "can"),        /* RX */
         SUNXI_FUNCTION_IRQ(0x6, 21),        /* EINT21 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D21 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 22),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D22 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATADACK */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* EMDIO */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* OUT2 */
         SUNXI_FUNCTION(0x5, "mmc1"),        /* CMD */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D22 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 23),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* D23 */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATACS0 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ETXEN */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* OUT3 */
         SUNXI_FUNCTION(0x5, "mmc1"),        /* CLK */
         SUNXI_FUNCTION(0x7, "csi1")),        /* D23 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 24),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* CLK */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATACS1 */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ETXCK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* OUT4 */
         SUNXI_FUNCTION(0x5, "mmc1"),        /* D0 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* PCLK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 25),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* DE */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAIORDY */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ECRS */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* OUT5 */
         SUNXI_FUNCTION(0x5, "mmc1"),        /* D1 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* FIELD */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 26),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* HSYNC */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAIOR */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ECOL */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* OUT6 */
         SUNXI_FUNCTION(0x5, "mmc1"),        /* D2 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* HSYNC */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 27),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "lcd1"),        /* VSYNC */
         SUNXI_FUNCTION_VARIANT(0x3, "pata",    /* ATAIOW */
                    PINCTRL_SUN4I_A10),
         SUNXI_FUNCTION_VARIANT(0x3, "emac",    /* ETXERR */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION(0x4, "keypad"),    /* OUT7 */
         SUNXI_FUNCTION(0x5, "mmc1"),        /* D3 */
         SUNXI_FUNCTION(0x7, "csi1")),        /* VSYNC */
   /* Hole */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 0),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x3, "i2c3",    /* SCK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 1),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x3, "i2c3",    /* SDA */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 2),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION_VARIANT(0x3, "i2c4",    /* SCK */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 3),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "pwm"),        /* PWM1 */
         SUNXI_FUNCTION_VARIANT(0x3, "i2c4",    /* SDA */
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 4),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc3")),        /* CMD */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 5),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc3")),        /* CLK */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 6),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc3")),        /* D0 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 7),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc3")),        /* D1 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 8),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc3")),        /* D2 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 9),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "mmc3")),        /* D3 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 10),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi0"),        /* CS0 */
         SUNXI_FUNCTION(0x3, "uart5"),        /* TX */
         SUNXI_FUNCTION_IRQ(0x6, 22)),        /* EINT22 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 11),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi0"),        /* CLK */
         SUNXI_FUNCTION(0x3, "uart5"),        /* RX */
         SUNXI_FUNCTION_IRQ(0x6, 23)),        /* EINT23 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 12),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi0"),        /* MOSI */
         SUNXI_FUNCTION(0x3, "uart6"),        /* TX */
         SUNXI_FUNCTION_VARIANT(0x4, "clk_out_a",
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION_IRQ(0x6, 24)),        /* EINT24 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 13),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi0"),        /* MISO */
         SUNXI_FUNCTION(0x3, "uart6"),        /* RX */
         SUNXI_FUNCTION_VARIANT(0x4, "clk_out_b",
                    PINCTRL_SUN7I_A20 |
                    PINCTRL_SUN8I_R40),
         SUNXI_FUNCTION_IRQ(0x6, 25)),        /* EINT25 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 14),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi0"),        /* CS1 */
         SUNXI_FUNCTION(0x3, "ps2"),        /* SCK1 */
         SUNXI_FUNCTION(0x4, "timer4"),    /* TCLKIN0 */
         SUNXI_FUNCTION_IRQ(0x6, 26)),        /* EINT26 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 15),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi1"),        /* CS1 */
         SUNXI_FUNCTION(0x3, "ps2"),        /* SDA1 */
         SUNXI_FUNCTION(0x4, "timer5"),    /* TCLKIN1 */
         SUNXI_FUNCTION_IRQ(0x6, 27)),        /* EINT27 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 16),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi1"),        /* CS0 */
         SUNXI_FUNCTION(0x3, "uart2"),        /* RTS */
         SUNXI_FUNCTION_IRQ(0x6, 28)),        /* EINT28 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 17),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi1"),        /* CLK */
         SUNXI_FUNCTION(0x3, "uart2"),        /* CTS */
         SUNXI_FUNCTION_IRQ(0x6, 29)),        /* EINT29 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 18),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi1"),        /* MOSI */
         SUNXI_FUNCTION(0x3, "uart2"),        /* TX */
         SUNXI_FUNCTION_IRQ(0x6, 30)),        /* EINT30 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 19),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "spi1"),        /* MISO */
         SUNXI_FUNCTION(0x3, "uart2"),        /* RX */
         SUNXI_FUNCTION_IRQ(0x6, 31)),        /* EINT31 */
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 20),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ps2"),        /* SCK0 */
         SUNXI_FUNCTION(0x3, "uart7"),        /* TX */
         SUNXI_FUNCTION_VARIANT(0x4, "hdmi",    /* HSCL */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20),
         SUNXI_FUNCTION_VARIANT(0x6, "pwm",    /* PWM2 */
                    PINCTRL_SUN8I_R40)),
   SUNXI_PIN(SUNXI_PINCTRL_PIN(I, 21),
         SUNXI_FUNCTION(0x0, "gpio_in"),
         SUNXI_FUNCTION(0x1, "gpio_out"),
         SUNXI_FUNCTION(0x2, "ps2"),        /* SDA0 */
         SUNXI_FUNCTION(0x3, "uart7"),        /* RX */
         SUNXI_FUNCTION_VARIANT(0x4, "hdmi",    /* HSDA */
                    PINCTRL_SUN4I_A10 |
                    PINCTRL_SUN7I_A20),
         SUNXI_FUNCTION_VARIANT(0x6, "pwm",    /* PWM3 */
                    PINCTRL_SUN8I_R40)),
};
 
static const struct sunxi_pinctrl_desc sun4i_a10_pinctrl_data = {
   .pins = sun4i_a10_pins,
   .npins = ARRAY_SIZE(sun4i_a10_pins),
   .irq_banks = 1,
   .irq_read_needs_mux = true,
   .disable_strict_mode = true,
};
 
static int sun4i_a10_pinctrl_probe(struct platform_device *pdev)
{
   unsigned long variant = (unsigned long)of_device_get_match_data(&pdev->dev);
 
   return sunxi_pinctrl_init_with_variant(pdev, &sun4i_a10_pinctrl_data,
                          variant);
}
 
static const struct of_device_id sun4i_a10_pinctrl_match[] = {
   {
       .compatible = "allwinner,sun4i-a10-pinctrl",
       .data = (void *)PINCTRL_SUN4I_A10
   },
   {
       .compatible = "allwinner,sun7i-a20-pinctrl",
       .data = (void *)PINCTRL_SUN7I_A20
   },
   {
       .compatible = "allwinner,sun8i-r40-pinctrl",
       .data = (void *)PINCTRL_SUN8I_R40
   },
   {}
};
 
static struct platform_driver sun4i_a10_pinctrl_driver = {
   .probe    = sun4i_a10_pinctrl_probe,
   .driver    = {
       .name        = "sun4i-pinctrl",
       .of_match_table    = sun4i_a10_pinctrl_match,
   },
};
builtin_platform_driver(sun4i_a10_pinctrl_driver);