hc
2023-05-26 a23f51ed7a39e452c1037343a84d7db1ca2c5bd7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
* ZTE ZX296702 DMA controller
 
Required properties:
- compatible: Should be "zte,zx296702-dma"
- reg: Should contain DMA registers location and length.
- interrupts: Should contain one interrupt shared by all channel
- #dma-cells: see dma.txt, should be 1, para number
- dma-channels: physical channels supported
- dma-requests: virtual channels supported, each virtual channel
       have specific request line
- clocks: clock required
 
Example:
 
Controller:
   dma: dma-controller@09c00000{
       compatible = "zte,zx296702-dma";
       reg = <0x09c00000 0x1000>;
       clocks = <&topclk ZX296702_DMA_ACLK>;
       interrupts = <GIC_SPI 66 IRQ_TYPE_LEVEL_HIGH>;
       #dma-cells = <1>;
       dma-channels = <24>;
       dma-requests = <24>;
   };
 
Client:
Use specific request line passing from dmax
For example, spdif0 tx channel request line is 4
   spdif0: spdif0@b004000 {
       #sound-dai-cells = <0>;
       compatible = "zte,zx296702-spdif";
       reg = <0x0b004000 0x1000>;
       clocks = <&lsp0clk ZX296702_SPDIF0_DIV>;
       clock-names = "tx";
       interrupts = <GIC_SPI 21 IRQ_TYPE_LEVEL_HIGH>;
       dmas = <&dma 4>;
       dma-names = "tx";
   }