hc
2023-02-14 796a7ef0befd21e25c2b9e42f53a6d7a4421941d
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
/*
 * MPC85xx PM operators
 *
 * Copyright 2015 Freescale Semiconductor Inc.
 *
 * This program is free software; you can redistribute  it and/or modify it
 * under  the terms of  the GNU General  Public License as published by the
 * Free Software Foundation;  either version 2 of the  License, or (at your
 * option) any later version.
 */
 
#define pr_fmt(fmt) "%s: " fmt, __func__
 
#include <linux/kernel.h>
#include <linux/of.h>
#include <linux/of_address.h>
#include <linux/fsl/guts.h>
 
#include <asm/io.h>
#include <asm/fsl_pm.h>
 
static struct ccsr_guts __iomem *guts;
 
static void mpc85xx_irq_mask(int cpu)
{
 
}
 
static void mpc85xx_irq_unmask(int cpu)
{
 
}
 
static void mpc85xx_cpu_die(int cpu)
{
   u32 tmp;
 
   tmp = (mfspr(SPRN_HID0) & ~(HID0_DOZE|HID0_SLEEP)) | HID0_NAP;
   mtspr(SPRN_HID0, tmp);
 
   /* Enter NAP mode. */
   tmp = mfmsr();
   tmp |= MSR_WE;
   asm volatile(
       "msync\n"
       "mtmsr %0\n"
       "isync\n"
       :
       : "r" (tmp));
}
 
static void mpc85xx_cpu_up_prepare(int cpu)
{
 
}
 
static void mpc85xx_freeze_time_base(bool freeze)
{
   uint32_t mask;
 
   mask = CCSR_GUTS_DEVDISR_TB0 | CCSR_GUTS_DEVDISR_TB1;
   if (freeze)
       setbits32(&guts->devdisr, mask);
   else
       clrbits32(&guts->devdisr, mask);
 
   in_be32(&guts->devdisr);
}
 
static const struct of_device_id mpc85xx_smp_guts_ids[] = {
   { .compatible = "fsl,mpc8572-guts", },
   { .compatible = "fsl,p1020-guts", },
   { .compatible = "fsl,p1021-guts", },
   { .compatible = "fsl,p1022-guts", },
   { .compatible = "fsl,p1023-guts", },
   { .compatible = "fsl,p2020-guts", },
   { .compatible = "fsl,bsc9132-guts", },
   {},
};
 
static const struct fsl_pm_ops mpc85xx_pm_ops = {
   .freeze_time_base = mpc85xx_freeze_time_base,
   .irq_mask = mpc85xx_irq_mask,
   .irq_unmask = mpc85xx_irq_unmask,
   .cpu_die = mpc85xx_cpu_die,
   .cpu_up_prepare = mpc85xx_cpu_up_prepare,
};
 
int __init mpc85xx_setup_pmc(void)
{
   struct device_node *np;
 
   np = of_find_matching_node(NULL, mpc85xx_smp_guts_ids);
   if (np) {
       guts = of_iomap(np, 0);
       of_node_put(np);
       if (!guts) {
           pr_err("Could not map guts node address\n");
           return -ENOMEM;
       }
       qoriq_pm_ops = &mpc85xx_pm_ops;
   }
 
   return 0;
}