hc
2023-03-13 2ec15ae1cb4be1b4fcb56c6d621123d7ebdaad6c
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
/*
 * Copyright 2010 Freescale Semiconductor, Inc.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <config.h>
#include <common.h>
#include <asm/io.h>
#include <asm/immap_85xx.h>
#include <asm/fsl_serdes.h>
 
#define SRDS1_MAX_LANES        8
 
static u32 serdes1_prtcl_map;
 
static u8 serdes1_cfg_tbl[][SRDS1_MAX_LANES] = {
   [0x3] = {PCIE1, PCIE1, PCIE1, PCIE1, SRIO1, SRIO1, SRIO1, SRIO1},
   [0x4] = {PCIE1, PCIE1, PCIE1, PCIE1, SRIO1, SRIO1, SRIO1, SRIO1},
   [0x5] = {NONE, NONE, NONE, NONE, SRIO1, SRIO1, SRIO1, SRIO1},
   [0x6] = {NONE, NONE, NONE, NONE, SRIO1, SRIO1, SRIO1, SRIO1},
   [0x7] = {PCIE1, PCIE1, PCIE1, PCIE1, PCIE1, PCIE1, PCIE1, PCIE1},
};
 
int is_serdes_configured(enum srds_prtcl prtcl)
{
   if (!(serdes1_prtcl_map & (1 << NONE)))
       fsl_serdes_init();
 
   return (1 << prtcl) & serdes1_prtcl_map;
}
 
void fsl_serdes_init(void)
{
   ccsr_gur_t *gur = (void *)(CONFIG_SYS_MPC85xx_GUTS_ADDR);
   u32 pordevsr = in_be32(&gur->pordevsr);
   u32 srds1_cfg = (pordevsr & MPC85xx_PORDEVSR_IO_SEL) >>
               MPC85xx_PORDEVSR_IO_SEL_SHIFT;
   int lane;
 
   if (serdes1_prtcl_map & (1 << NONE))
       return;
 
   debug("PORDEVSR[IO_SEL] = %x\n", srds1_cfg);
 
   if (srds1_cfg >= ARRAY_SIZE(serdes1_cfg_tbl)) {
       printf("Invalid PORDEVSR[IO_SEL] = %d\n", srds1_cfg);
       return ;
   }
 
   for (lane = 0; lane < SRDS1_MAX_LANES; lane++) {
       enum srds_prtcl lane_prtcl = serdes1_cfg_tbl[srds1_cfg][lane];
       serdes1_prtcl_map |= (1 << lane_prtcl);
   }
 
   /* Set the first bit to indicate serdes has been initialized */
   serdes1_prtcl_map |= (1 << NONE);
}