hc
2023-11-06 15ade055295d13f95d49e3d99b09f3bbfb4a43e7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
/* SPDX-License-Identifier: GPL-2.0 */
/******************************************************************************
 *
 * Copyright(c) 2007 - 2017  Realtek Corporation.
 *
 * This program is free software; you can redistribute it and/or modify it
 * under the terms of version 2 of the GNU General Public License as
 * published by the Free Software Foundation.
 *
 * This program is distributed in the hope that it will be useful, but WITHOUT
 * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
 * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
 * more details.
 *
 * The full GNU General Public License is included in this distribution in the
 * file called LICENSE.
 *
 * Contact Information:
 * wlanfae <wlanfae@realtek.com>
 * Realtek Corporation, No. 2, Innovation Road II, Hsinchu Science Park,
 * Hsinchu 300, Taiwan.
 *
 * Larry Finger <Larry.Finger@lwfinger.net>
 *
 *****************************************************************************/
 
#ifndef __PHYDMDYNAMICTXPOWER_H__
#define __PHYDMDYNAMICTXPOWER_H__
 
#ifdef CONFIG_DYNAMIC_TX_TWR
/* @============================================================
 *  Definition
 * ============================================================
 */
 
/*@#define DYNAMIC_TXPWR_VERSION    "1.0"*/
/*@#define DYNAMIC_TXPWR_VERSION    "1.3" */ /*@2015.08.26, Add 8814 Dynamic TX power*/
#define DYNAMIC_TXPWR_VERSION "1.4" /*@2015.11.06, Add CE 8821A Dynamic TX power*/
 
#if (DM_ODM_SUPPORT_TYPE == ODM_AP)
#define TX_POWER_NEAR_FIELD_THRESH_LVL2 74
#define TX_POWER_NEAR_FIELD_THRESH_LVL1 60
#define TX_POWER_NEAR_FIELD_THRESH_AP 0x3F
#elif (DM_ODM_SUPPORT_TYPE == ODM_WIN)
#define TX_POWER_NEAR_FIELD_THRESH_LVL2 74
#define TX_POWER_NEAR_FIELD_THRESH_LVL1 67
#elif (DM_ODM_SUPPORT_TYPE == ODM_CE)
#define TX_POWER_NEAR_FIELD_THRESH_LVL2 74
#define TX_POWER_NEAR_FIELD_THRESH_LVL1 60
#endif
 
#define tx_high_pwr_level_normal 0
#define tx_high_pwr_level_level1 1
#define tx_high_pwr_level_level2 2
#define tx_high_pwr_level_level3 3
#define tx_high_pwr_level_unchange 4
 
/* @============================================================
 * enumrate
 * ============================================================
 */
enum phydm_dtp_power_offset {
   PHYDM_OFFSET_ZERO = 0,
   PHYDM_OFFSET_MINUS_3DB = 1,
   PHYDM_OFFSET_MINUS_7DB = 2,
   PHYDM_OFFSET_MINUS_11DB = 3,
   PHYDM_OFFSET_ADD_3DB = 4,
   PHYDM_OFFSET_ADD_6DB = 5
};
 
enum phydm_dtp_power_offset_2ndtype {
   PHYDM_2ND_OFFSET_ZERO = 0,
   PHYDM_2ND_OFFSET_MINUS_3DB = 2,
   PHYDM_2ND_OFFSET_MINUS_7DB = 3,
   PHYDM_2ND_OFFSET_MINUS_11DB = 1
};
 
enum phydm_dtp_power_offset_bbram {
   /*@ HW min use 0.25*/
   PHYDM_BBRAM_OFFSET_ZERO = 0,
   PHYDM_BBRAM_OFFSET_MINUS_3DB = -3,
   PHYDM_BBRAM_OFFSET_MINUS_7DB = -7,
   PHYDM_BBRAM_OFFSET_MINUS_11DB = -11
};
 
/* @============================================================
 *  structure
 * ============================================================
 */
 
/* @============================================================
 *  Function Prototype
 * ============================================================
 */
 
extern void
odm_set_dyntxpwr(void *dm_void, u8 *desc, u8 mac_id);
 
void phydm_dynamic_tx_power(void *dm_void);
 
void phydm_dynamic_tx_power_init(void *dm_void);
 
void phydm_dtp_debug(void *dm_void, char input[][16], u32 *_used, char *output,
                u32 *_out_len);
 
#if (DM_ODM_SUPPORT_TYPE == ODM_WIN)
void odm_dynamic_tx_power_win(void *dm_void);
#endif
 
#endif
#endif