hc
2023-11-06 15ade055295d13f95d49e3d99b09f3bbfb4a43e7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
/*
 * Copyright 2016 Red Hat Inc.
 *
 * Permission is hereby granted, free of charge, to any person obtaining a
 * copy of this software and associated documentation files (the "Software"),
 * to deal in the Software without restriction, including without limitation
 * the rights to use, copy, modify, merge, publish, distribute, sublicense,
 * and/or sell copies of the Software, and to permit persons to whom the
 * Software is furnished to do so, subject to the following conditions:
 *
 * The above copyright notice and this permission notice shall be included in
 * all copies or substantial portions of the Software.
 *
 * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
 * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
 * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
 * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
 * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
 * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
 * OTHER DEALINGS IN THE SOFTWARE.
 *
 * Authors: Ben Skeggs <bskeggs@redhat.com>
 */
#include "nv50.h"
#include "head.h"
#include "ior.h"
#include "channv50.h"
#include "rootnv50.h"
 
static void
gp102_disp_intr_error(struct nv50_disp *disp, int chid)
{
   struct nvkm_subdev *subdev = &disp->base.engine.subdev;
   struct nvkm_device *device = subdev->device;
   u32 mthd = nvkm_rd32(device, 0x6111f0 + (chid * 12));
   u32 data = nvkm_rd32(device, 0x6111f4 + (chid * 12));
   u32 unkn = nvkm_rd32(device, 0x6111f8 + (chid * 12));
 
   nvkm_error(subdev, "chid %d mthd %04x data %08x %08x %08x\n",
          chid, (mthd & 0x0000ffc), data, mthd, unkn);
 
   if (chid < ARRAY_SIZE(disp->chan)) {
       switch (mthd & 0xffc) {
       case 0x0080:
           nv50_disp_chan_mthd(disp->chan[chid], NV_DBG_ERROR);
           break;
       default:
           break;
       }
   }
 
   nvkm_wr32(device, 0x61009c, (1 << chid));
   nvkm_wr32(device, 0x6111f0 + (chid * 12), 0x90000000);
}
 
static const struct nv50_disp_func
gp102_disp = {
   .init = gf119_disp_init,
   .fini = gf119_disp_fini,
   .intr = gf119_disp_intr,
   .intr_error = gp102_disp_intr_error,
   .uevent = &gf119_disp_chan_uevent,
   .super = gf119_disp_super,
   .root = &gp102_disp_root_oclass,
   .head = { .cnt = gf119_head_cnt, .new = gf119_head_new },
   .sor = { .cnt = gf119_sor_cnt, .new = gm200_sor_new },
};
 
int
gp102_disp_new(struct nvkm_device *device, int index, struct nvkm_disp **pdisp)
{
   return nv50_disp_new_(&gp102_disp, device, index, pdisp);
}