hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
/*
 * (C) Copyright 2010
 * Texas Instruments Incorporated, <www.ti.com>
 *
 *    Sricharan R        <r.sricharan@ti.com>
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
#ifndef _EVM5430_MUX_DATA_H
#define _EVM5430_MUX_DATA_H
 
#include <asm/arch/mux_omap5.h>
 
const struct pad_conf_entry core_padconf_array_essential[] = {
 
   {EMMC_CLK, (PTU | IEN | M0)}, /*  EMMC_CLK   */
   {EMMC_CMD, (PTU | IEN | M0)}, /*  EMMC_CMD   */
   {EMMC_DATA0, (PTU | IEN | M0)}, /*  EMMC_DATA0 */
   {EMMC_DATA1, (PTU | IEN | M0)}, /*  EMMC_DATA1 */
   {EMMC_DATA2, (PTU | IEN | M0)}, /*  EMMC_DATA2 */
   {EMMC_DATA3, (PTU | IEN | M0)}, /*  EMMC_DATA3 */
   {EMMC_DATA4, (PTU | IEN | M0)}, /*  EMMC_DATA4 */
   {EMMC_DATA5, (PTU | IEN | M0)}, /*  EMMC_DATA5 */
   {EMMC_DATA6, (PTU | IEN | M0)}, /*  EMMC_DATA6 */
   {EMMC_DATA7, (PTU | IEN | M0)}, /*  EMMC_DATA7 */
   {SDCARD_CLK, (PTU | IEN | M0)}, /*  SDCARD_CLK  */
   {SDCARD_CMD, (PTU | IEN | M0)}, /*  SDCARD_CMD  */
   {SDCARD_DATA0, (PTU | IEN | M0)}, /*  SDCARD_DATA0*/
   {SDCARD_DATA1, (PTU | IEN | M0)}, /*  SDCARD_DATA1*/
   {SDCARD_DATA2, (PTU | IEN | M0)}, /*  SDCARD_DATA2*/
   {SDCARD_DATA3, (PTU | IEN | M0)}, /*  SDCARD_DATA3*/
   {UART3_RX_IRRX, (PTU | IEN | M0)}, /*  UART3_RX_IRRX    */
   {UART3_TX_IRTX, (M0)},    /*  UART3_TX_IRTX    */
   {USBB1_HSIC_STROBE, (PTU | IEN | M0)},    /*  USBB1_HSIC_STROBE */
   {USBB1_HSIC_DATA, (PTU | IEN | M0)},    /*  USBB1_HSIC_DATA */
   {USBB2_HSIC_STROBE, (PTU | IEN | M0)},    /*  USBB2_HSIC_STROBE */
   {USBB2_HSIC_DATA, (PTU | IEN | M0)},    /*  USBB2_HSIC_DATA  */
   {USBB3_HSIC_STROBE, (PTU | IEN | M0)},    /*  USBB3_HSIC_STROBE*/
   {USBB3_HSIC_DATA, (PTU | IEN | M0)},    /*  USBB3_HSIC_DATA  */
   {USBD0_HS_DP, (IEN | M0)},    /*  USBD0_HS_DP */
   {USBD0_HS_DM, (IEN | M0)},    /*  USBD0_HS_DM */
   {USBD0_SS_RX, (IEN | M0)},    /*  USBD0_SS_RX */
   {I2C5_SCL, (IEN | M0)}, /* I2C5_SCL */
   {I2C5_SDA, (IEN | M0)}, /* I2C5_SDA */
   {HSI2_ACWAKE, (PTU | M6)},    /*  HSI2_ACWAKE */
   {HSI2_CAFLAG, (PTU | M6)},    /*  HSI2_CAFLAG */
};
 
const struct pad_conf_entry wkup_padconf_array_essential[] = {
 
   {SR_PMIC_SCL, (PTU | IEN | M0)}, /* SR_PMIC_SCL */
   {SR_PMIC_SDA, (PTU | IEN | M0)}, /* SR_PMIC_SDA */
   {SYS_32K, (IEN | M0)}, /*  SYS_32K     */
   {FREF_CLK1_OUT, (PTD | IEN | M0)},    /*  FREF_CLK1_OUT  */
 
};
 
#endif /* _EVM4430_MUX_DATA_H */