hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
/*
 * (C) Copyright 2014
 * Vikas Manocha, ST Micoelectronics, vikas.manocha@st.com.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <common.h>
#include <dm.h>
#include <miiphy.h>
#include <asm/arch/stv0991_periph.h>
#include <asm/arch/stv0991_defs.h>
#include <asm/arch/hardware.h>
#include <asm/arch/gpio.h>
#include <netdev.h>
#include <asm/io.h>
#include <dm/platform_data/serial_pl01x.h>
 
DECLARE_GLOBAL_DATA_PTR;
 
struct gpio_regs *const gpioa_regs =
       (struct gpio_regs *) GPIOA_BASE_ADDR;
 
#ifndef CONFIG_OF_CONTROL
static const struct pl01x_serial_platdata serial_platdata = {
   .base = 0x80406000,
   .type = TYPE_PL011,
   .clock = 2700 * 1000,
};
 
U_BOOT_DEVICE(stv09911_serials) = {
   .name = "serial_pl01x",
   .platdata = &serial_platdata,
};
#endif
 
#ifdef CONFIG_SHOW_BOOT_PROGRESS
void show_boot_progress(int progress)
{
   printf("%i\n", progress);
}
#endif
 
void enable_eth_phy(void)
{
   /* Set GPIOA_06 pad HIGH (Appli board)*/
   writel(readl(&gpioa_regs->dir) | 0x40, &gpioa_regs->dir);
   writel(readl(&gpioa_regs->data) | 0x40, &gpioa_regs->data);
}
int board_eth_enable(void)
{
   stv0991_pinmux_config(ETH_GPIOB_10_31_C_0_4);
   clock_setup(ETH_CLOCK_CFG);
   enable_eth_phy();
   return 0;
}
 
int board_qspi_enable(void)
{
   stv0991_pinmux_config(QSPI_CS_CLK_PAD);
   clock_setup(QSPI_CLOCK_CFG);
   return 0;
}
 
/*
 * Miscellaneous platform dependent initialisations
 */
int board_init(void)
{
   board_eth_enable();
   board_qspi_enable();
   return 0;
}
 
int board_uart_init(void)
{
   stv0991_pinmux_config(UART_GPIOC_30_31);
   clock_setup(UART_CLOCK_CFG);
   return 0;
}
 
#ifdef CONFIG_BOARD_EARLY_INIT_F
int board_early_init_f(void)
{
   board_uart_init();
   return 0;
}
#endif
 
int dram_init(void)
{
   gd->ram_size = PHYS_SDRAM_1_SIZE;
   return 0;
}
 
int dram_init_banksize(void)
{
   gd->bd->bi_dram[0].start = PHYS_SDRAM_1;
   gd->bd->bi_dram[0].size = PHYS_SDRAM_1_SIZE;
 
   return 0;
}
 
#ifdef CONFIG_CMD_NET
int board_eth_init(bd_t *bis)
{
   int ret = 0;
 
#if defined(CONFIG_ETH_DESIGNWARE)
   u32 interface = PHY_INTERFACE_MODE_MII;
   if (designware_initialize(GMAC_BASE_ADDR, interface) >= 0)
       ret++;
#endif
   return ret;
}
#endif