hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
/*
 * (C) Copyright 2008
 * Texas Instruments
 * Nishanth Menon <nm@ti.com>
 *
 * Derived from: board/omap3/beagle/beagle.h
 * Dirk Behme <dirk.behme@gmail.com>
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
#ifndef _BOARD_ZOOM1_H_
#define _BOARD_ZOOM1_H_
 
const omap3_sysinfo sysinfo = {
   DDR_STACKED,
   "OMAP3 Zoom MDK Rev 1",
   "NAND",
};
 
#define ZOOM1_ENET_GPMC_CONF1  0x00611000
#define ZOOM1_ENET_GPMC_CONF2  0x001F1F01
#define ZOOM1_ENET_GPMC_CONF3  0x00080803
#define ZOOM1_ENET_GPMC_CONF4  0x1D091D09
#define ZOOM1_ENET_GPMC_CONF5  0x041D1F1F
#define ZOOM1_ENET_GPMC_CONF6  0x1D0904C4
 
/*
 * IEN    - Input Enable
 * IDIS    - Input Disable
 * PTD    - Pull type Down
 * PTU    - Pull type Up
 * DIS    - Pull type selection is inactive
 * EN    - Pull type selection is active
 * M0    - Mode 0
 * The commented string gives the final mux configuration for that pin
 */
#define MUX_ZOOM1_MDK() \
 /*SDRC*/\
   MUX_VAL(CP(SDRC_D0),        (IEN  | PTD | DIS | M0)) /*SDRC_D0*/\
   MUX_VAL(CP(SDRC_D1),        (IEN  | PTD | DIS | M0)) /*SDRC_D1*/\
   MUX_VAL(CP(SDRC_D2),        (IEN  | PTD | DIS | M0)) /*SDRC_D2*/\
   MUX_VAL(CP(SDRC_D3),        (IEN  | PTD | DIS | M0)) /*SDRC_D3*/\
   MUX_VAL(CP(SDRC_D4),        (IEN  | PTD | DIS | M0)) /*SDRC_D4*/\
   MUX_VAL(CP(SDRC_D5),        (IEN  | PTD | DIS | M0)) /*SDRC_D5*/\
   MUX_VAL(CP(SDRC_D6),        (IEN  | PTD | DIS | M0)) /*SDRC_D6*/\
   MUX_VAL(CP(SDRC_D7),        (IEN  | PTD | DIS | M0)) /*SDRC_D7*/\
   MUX_VAL(CP(SDRC_D8),        (IEN  | PTD | DIS | M0)) /*SDRC_D8*/\
   MUX_VAL(CP(SDRC_D9),        (IEN  | PTD | DIS | M0)) /*SDRC_D9*/\
   MUX_VAL(CP(SDRC_D10),        (IEN  | PTD | DIS | M0)) /*SDRC_D10*/\
   MUX_VAL(CP(SDRC_D11),        (IEN  | PTD | DIS | M0)) /*SDRC_D11*/\
   MUX_VAL(CP(SDRC_D12),        (IEN  | PTD | DIS | M0)) /*SDRC_D12*/\
   MUX_VAL(CP(SDRC_D13),        (IEN  | PTD | DIS | M0)) /*SDRC_D13*/\
   MUX_VAL(CP(SDRC_D14),        (IEN  | PTD | DIS | M0)) /*SDRC_D14*/\
   MUX_VAL(CP(SDRC_D15),        (IEN  | PTD | DIS | M0)) /*SDRC_D15*/\
   MUX_VAL(CP(SDRC_D16),        (IEN  | PTD | DIS | M0)) /*SDRC_D16*/\
   MUX_VAL(CP(SDRC_D17),        (IEN  | PTD | DIS | M0)) /*SDRC_D17*/\
   MUX_VAL(CP(SDRC_D18),        (IEN  | PTD | DIS | M0)) /*SDRC_D18*/\
   MUX_VAL(CP(SDRC_D19),        (IEN  | PTD | DIS | M0)) /*SDRC_D19*/\
   MUX_VAL(CP(SDRC_D20),        (IEN  | PTD | DIS | M0)) /*SDRC_D20*/\
   MUX_VAL(CP(SDRC_D21),        (IEN  | PTD | DIS | M0)) /*SDRC_D21*/\
   MUX_VAL(CP(SDRC_D22),        (IEN  | PTD | DIS | M0)) /*SDRC_D22*/\
   MUX_VAL(CP(SDRC_D23),        (IEN  | PTD | DIS | M0)) /*SDRC_D23*/\
   MUX_VAL(CP(SDRC_D24),        (IEN  | PTD | DIS | M0)) /*SDRC_D24*/\
   MUX_VAL(CP(SDRC_D25),        (IEN  | PTD | DIS | M0)) /*SDRC_D25*/\
   MUX_VAL(CP(SDRC_D26),        (IEN  | PTD | DIS | M0)) /*SDRC_D26*/\
   MUX_VAL(CP(SDRC_D27),        (IEN  | PTD | DIS | M0)) /*SDRC_D27*/\
   MUX_VAL(CP(SDRC_D28),        (IEN  | PTD | DIS | M0)) /*SDRC_D28*/\
   MUX_VAL(CP(SDRC_D29),        (IEN  | PTD | DIS | M0)) /*SDRC_D29*/\
   MUX_VAL(CP(SDRC_D30),        (IEN  | PTD | DIS | M0)) /*SDRC_D30*/\
   MUX_VAL(CP(SDRC_D31),        (IEN  | PTD | DIS | M0)) /*SDRC_D31*/\
   MUX_VAL(CP(SDRC_CLK),        (IEN  | PTD | DIS | M0)) /*SDRC_CLK*/\
   MUX_VAL(CP(SDRC_DQS0),        (IEN  | PTD | DIS | M0)) /*SDRC_DQS0*/\
   MUX_VAL(CP(SDRC_DQS1),        (IEN  | PTD | DIS | M0)) /*SDRC_DQS1*/\
   MUX_VAL(CP(SDRC_DQS2),        (IEN  | PTD | DIS | M0)) /*SDRC_DQS2*/\
   MUX_VAL(CP(SDRC_DQS3),        (IEN  | PTD | DIS | M0)) /*SDRC_DQS3*/\
 /*GPMC*/\
   MUX_VAL(CP(GPMC_A1),        (IDIS | PTD | DIS | M0)) /*GPMC_A1*/\
   MUX_VAL(CP(GPMC_A2),        (IDIS | PTD | DIS | M0)) /*GPMC_A2*/\
   MUX_VAL(CP(GPMC_A3),        (IDIS | PTD | DIS | M0)) /*GPMC_A3*/\
   MUX_VAL(CP(GPMC_A4),        (IDIS | PTD | DIS | M0)) /*GPMC_A4*/\
   MUX_VAL(CP(GPMC_A5),        (IDIS | PTD | DIS | M0)) /*GPMC_A5*/\
   MUX_VAL(CP(GPMC_A6),        (IDIS | PTD | DIS | M0)) /*GPMC_A6*/\
   MUX_VAL(CP(GPMC_A7),        (IDIS | PTD | DIS | M0)) /*GPMC_A7*/\
   MUX_VAL(CP(GPMC_A8),        (IDIS | PTD | DIS | M0)) /*GPMC_A8*/\
   MUX_VAL(CP(GPMC_A9),        (IDIS | PTD | DIS | M0)) /*GPMC_A9*/\
   MUX_VAL(CP(GPMC_A10),        (IDIS | PTD | DIS | M0)) /*GPMC_A10*/\
   MUX_VAL(CP(GPMC_D0),        (IEN  | PTD | DIS | M0)) /*GPMC_D0*/\
   MUX_VAL(CP(GPMC_D1),        (IEN  | PTD | DIS | M0)) /*GPMC_D1*/\
   MUX_VAL(CP(GPMC_D2),        (IEN  | PTD | DIS | M0)) /*GPMC_D2*/\
   MUX_VAL(CP(GPMC_D3),        (IEN  | PTD | DIS | M0)) /*GPMC_D3*/\
   MUX_VAL(CP(GPMC_D4),        (IEN  | PTD | DIS | M0)) /*GPMC_D4*/\
   MUX_VAL(CP(GPMC_D5),        (IEN  | PTD | DIS | M0)) /*GPMC_D5*/\
   MUX_VAL(CP(GPMC_D6),        (IEN  | PTD | DIS | M0)) /*GPMC_D6*/\
   MUX_VAL(CP(GPMC_D7),        (IEN  | PTD | DIS | M0)) /*GPMC_D7*/\
   MUX_VAL(CP(GPMC_D8),        (IEN  | PTD | DIS | M0)) /*GPMC_D8*/\
   MUX_VAL(CP(GPMC_D9),        (IEN  | PTD | DIS | M0)) /*GPMC_D9*/\
   MUX_VAL(CP(GPMC_D10),        (IEN  | PTD | DIS | M0)) /*GPMC_D10*/\
   MUX_VAL(CP(GPMC_D11),        (IEN  | PTD | DIS | M0)) /*GPMC_D11*/\
   MUX_VAL(CP(GPMC_D12),        (IEN  | PTD | DIS | M0)) /*GPMC_D12*/\
   MUX_VAL(CP(GPMC_D13),        (IEN  | PTD | DIS | M0)) /*GPMC_D13*/\
   MUX_VAL(CP(GPMC_D14),        (IEN  | PTD | DIS | M0)) /*GPMC_D14*/\
   MUX_VAL(CP(GPMC_D15),        (IEN  | PTD | DIS | M0)) /*GPMC_D15*/\
   MUX_VAL(CP(GPMC_NCS0),        (IDIS | PTU | EN  | M0)) /*GPMC_nCS0*/\
   MUX_VAL(CP(GPMC_NCS1),        (IDIS | PTU | EN  | M0)) /*GPMC_nCS1*/\
   MUX_VAL(CP(GPMC_NCS2),        (IDIS | PTU | DIS | M7)) /*GPMC_nCS2*/\
   MUX_VAL(CP(GPMC_NCS3),        (IEN  | PTU | DIS | M4)) /*GPMC_nCS3 -> GPIO54*/\
   MUX_VAL(CP(GPMC_NCS4),        (IDIS | PTU | DIS | M4)) /*GPMC_nCS4 -> GPIO 55*/\
   MUX_VAL(CP(GPMC_NCS5),        (IDIS | PTD | DIS | M4)) /*GPMC_nCS5 -> GPIO 56*/\
   MUX_VAL(CP(GPMC_NCS6),        (IEN  | PTD | DIS | M7)) /*GPMC_nCS6*/\
   MUX_VAL(CP(GPMC_NCS7),        (IEN  | PTU | EN  | M1)) /*GPMC_nCS7 -> GPMC_IO_DIR*/\
   MUX_VAL(CP(GPMC_CLK),        (IDIS | PTD | DIS | M0)) /*GPMC_CLK*/\
   MUX_VAL(CP(GPMC_NADV_ALE),    (IDIS | PTD | DIS | M0)) /*GPMC_nADV_ALE*/\
   MUX_VAL(CP(GPMC_NOE),        (IDIS | PTD | DIS | M0)) /*GPMC_nOE*/\
   MUX_VAL(CP(GPMC_NWE),        (IDIS | PTD | DIS | M0)) /*GPMC_nWE*/\
   MUX_VAL(CP(GPMC_NWP),        (IDIS | PTU | DIS | M0)) /*GPMC_nWP*/\
   MUX_VAL(CP(GPMC_NBE0_CLE),    (IDIS | PTD | DIS | M0)) /*GPMC_nBE0_CLE*/\
   MUX_VAL(CP(GPMC_NBE1),        (IEN  | PTD | DIS | M0)) /*GPMC_nBE1*/\
   MUX_VAL(CP(GPMC_WAIT0),        (IEN  | PTD | EN  | M0)) /*GPMC_WAIT0*/\
   MUX_VAL(CP(GPMC_WAIT1),        (IEN  | PTU | EN  | M0)) /*GPMC_WAIT1*/\
   MUX_VAL(CP(GPMC_WAIT2),        (IEN  | PTU | EN  | M0)) /*GPMC_WAIT2*/\
   MUX_VAL(CP(GPMC_WAIT3),        (IEN  | PTU | EN  | M0)) /*GPMC_WAIT3*/
 
#endif /* _BOARD_ZOOM_H_ */