hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
/*
 * (C) Copyright 2000-2003
 * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
 *
 * Copyright (C) 2004-2007, 2012 Freescale Semiconductor, Inc.
 * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <config.h>
#include <common.h>
#include <asm/immap.h>
#include <asm/io.h>
 
DECLARE_GLOBAL_DATA_PTR;
 
int checkboard(void)
{
   puts("Board: ");
   puts("Freescale M5235 EVB\n");
   return 0;
};
 
int dram_init(void)
{
   sdram_t *sdram = (sdram_t *)(MMAP_SDRAM);
   gpio_t *gpio = (gpio_t *)(MMAP_GPIO);
   u32 dramsize, i, dramclk;
 
   /*
    * When booting from external Flash, the port-size is less than
    * the port-size of SDRAM.  In this case it is necessary to enable
    * Data[15:0] on Port Address/Data.
    */
   out_8(&gpio->par_ad,
       GPIO_PAR_AD_ADDR23 | GPIO_PAR_AD_ADDR22 | GPIO_PAR_AD_ADDR21 |
       GPIO_PAR_AD_DATAL);
 
   /* Initialize PAR to enable SDRAM signals */
   out_8(&gpio->par_sdram,
       GPIO_PAR_SDRAM_SDWE | GPIO_PAR_SDRAM_SCAS |
       GPIO_PAR_SDRAM_SRAS | GPIO_PAR_SDRAM_SCKE |
       GPIO_PAR_SDRAM_SDCS(3));
 
   dramsize = CONFIG_SYS_SDRAM_SIZE * 0x100000;
   for (i = 0x13; i < 0x20; i++) {
       if (dramsize == (1 << i))
           break;
   }
   i--;
 
   if (!(in_be32(&sdram->dacr0) & SDRAMC_DARCn_RE)) {
       dramclk = gd->bus_clk / (CONFIG_SYS_HZ * CONFIG_SYS_HZ);
 
       /* Initialize DRAM Control Register: DCR */
       out_be16(&sdram->dcr, SDRAMC_DCR_RTIM_9CLKS |
           SDRAMC_DCR_RTIM_6CLKS |
           SDRAMC_DCR_RC((15 * dramclk) >> 4));
 
       /* Initialize DACR0 */
       out_be32(&sdram->dacr0,
           SDRAMC_DARCn_BA(CONFIG_SYS_SDRAM_BASE) |
           SDRAMC_DARCn_CASL_C1 | SDRAMC_DARCn_CBM_CMD20 |
           SDRAMC_DARCn_PS_32);
       asm("nop");
 
       /* Initialize DMR0 */
       out_be32(&sdram->dmr0,
           ((dramsize - 1) & 0xFFFC0000) | SDRAMC_DMRn_V);
       asm("nop");
 
       /* Set IP (bit 3) in DACR */
       setbits_be32(&sdram->dacr0, SDRAMC_DARCn_IP);
 
       /* Wait 30ns to allow banks to precharge */
       for (i = 0; i < 5; i++) {
           asm("nop");
       }
 
       /* Write to this block to initiate precharge */
       *(u32 *) (CONFIG_SYS_SDRAM_BASE) = 0xA5A59696;
 
       /*  Set RE (bit 15) in DACR */
       setbits_be32(&sdram->dacr0, SDRAMC_DARCn_RE);
 
       /* Wait for at least 8 auto refresh cycles to occur */
       for (i = 0; i < 0x2000; i++) {
           asm("nop");
       }
 
       /* Finish the configuration by issuing the MRS. */
       setbits_be32(&sdram->dacr0, SDRAMC_DARCn_IMRS);
       asm("nop");
 
       /* Write to the SDRAM Mode Register */
       *(u32 *) (CONFIG_SYS_SDRAM_BASE + 0x400) = 0xA5A59696;
   }
 
   gd->ram_size = dramsize;
 
   return 0;
};
 
int testdram(void)
{
   /* TODO: XXX XXX XXX */
   printf("DRAM test not implemented!\n");
 
   return (0);
}