hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
/*
 * (C) Copyright 2011
 * Graeme Russ, <graeme.russ@gmail.com>
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <common.h>
#include <linux/errno.h>
#include <asm/mtrr.h>
 
DECLARE_GLOBAL_DATA_PTR;
 
/* Get the top of usable RAM */
__weak ulong board_get_usable_ram_top(ulong total_size)
{
   return gd->ram_size;
}
 
int init_cache_f_r(void)
{
#if CONFIG_IS_ENABLED(X86_32BIT_INIT) && !defined(CONFIG_HAVE_FSP)
   int ret;
 
   ret = mtrr_commit(false);
   /* If MTRR MSR is not implemented by the processor, just ignore it */
   if (ret && ret != -ENOSYS)
       return ret;
#endif
   /* Initialise the CPU cache(s) */
   return init_cache();
}