hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
/*
 * (C) Copyright 2014 Google, Inc
 *
 * SPDX-License-Identifier:    GPL-2.0+
 *
 * Memory Type Range Regsters - these are used to tell the CPU whether
 * memory is cacheable and if so the cache write mode to use.
 *
 * These can speed up booting. See the mtrr command.
 *
 * Reference: Intel Architecture Software Developer's Manual, Volume 3:
 * System Programming
 */
 
#include <common.h>
#include <asm/io.h>
#include <asm/msr.h>
#include <asm/mtrr.h>
 
DECLARE_GLOBAL_DATA_PTR;
 
/* Prepare to adjust MTRRs */
void mtrr_open(struct mtrr_state *state)
{
   if (!gd->arch.has_mtrr)
       return;
 
   state->enable_cache = dcache_status();
 
   if (state->enable_cache)
       disable_caches();
   state->deftype = native_read_msr(MTRR_DEF_TYPE_MSR);
   wrmsrl(MTRR_DEF_TYPE_MSR, state->deftype & ~MTRR_DEF_TYPE_EN);
}
 
/* Clean up after adjusting MTRRs, and enable them */
void mtrr_close(struct mtrr_state *state)
{
   if (!gd->arch.has_mtrr)
       return;
 
   wrmsrl(MTRR_DEF_TYPE_MSR, state->deftype | MTRR_DEF_TYPE_EN);
   if (state->enable_cache)
       enable_caches();
}
 
int mtrr_commit(bool do_caches)
{
   struct mtrr_request *req = gd->arch.mtrr_req;
   struct mtrr_state state;
   uint64_t mask;
   int i;
 
   if (!gd->arch.has_mtrr)
       return -ENOSYS;
 
   mtrr_open(&state);
   for (i = 0; i < gd->arch.mtrr_req_count; i++, req++) {
       mask = ~(req->size - 1);
       mask &= (1ULL << CONFIG_CPU_ADDR_BITS) - 1;
       wrmsrl(MTRR_PHYS_BASE_MSR(i), req->start | req->type);
       wrmsrl(MTRR_PHYS_MASK_MSR(i), mask | MTRR_PHYS_MASK_VALID);
   }
 
   /* Clear the ones that are unused */
   for (; i < MTRR_COUNT; i++)
       wrmsrl(MTRR_PHYS_MASK_MSR(i), 0);
   mtrr_close(&state);
 
   return 0;
}
 
int mtrr_add_request(int type, uint64_t start, uint64_t size)
{
   struct mtrr_request *req;
   uint64_t mask;
 
   if (!gd->arch.has_mtrr)
       return -ENOSYS;
 
   if (gd->arch.mtrr_req_count == MAX_MTRR_REQUESTS)
       return -ENOSPC;
   req = &gd->arch.mtrr_req[gd->arch.mtrr_req_count++];
   req->type = type;
   req->start = start;
   req->size = size;
   debug("%d: type=%d, %08llx  %08llx\n", gd->arch.mtrr_req_count - 1,
         req->type, req->start, req->size);
   mask = ~(req->size - 1);
   mask &= (1ULL << CONFIG_CPU_ADDR_BITS) - 1;
   mask |= MTRR_PHYS_MASK_VALID;
   debug("   %016llx %016llx\n", req->start | req->type, mask);
 
   return 0;
}