hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
/*
 * Copyright (C) 1998  Dan Malek <dmalek@jlc.net>
 * Copyright (C) 1999  Magnus Damm <kieraypc01.p.y.kie.era.ericsson.se>
 * Copyright (C) 2000, 2001,2002 Wolfgang Denk <wd@denx.de>
 * Copyright Freescale Semiconductor, Inc. 2004, 2006.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <config.h>
#include <ppc_asm.tmpl>
#include <ppc_defs.h>
 
#include <asm/cache.h>
 
/*------------------------------------------------------------------------------- */
/* Function:     ppcDcbf */
/* Description:     Data Cache block flush */
/* Input:     r3 = effective address */
/* Output:     none. */
/*------------------------------------------------------------------------------- */
   .globl    ppcDcbf
ppcDcbf:
   dcbf    r0,r3
   blr
 
/*------------------------------------------------------------------------------- */
/* Function:     ppcDcbi */
/* Description:     Data Cache block Invalidate */
/* Input:     r3 = effective address */
/* Output:     none. */
/*------------------------------------------------------------------------------- */
   .globl    ppcDcbi
ppcDcbi:
   dcbi    r0,r3
   blr
 
/*--------------------------------------------------------------------------
 * Function:     ppcDcbz
 * Description:     Data Cache block zero.
 * Input:     r3 = effective address
 * Output:     none.
 *-------------------------------------------------------------------------- */
 
   .globl    ppcDcbz
ppcDcbz:
   dcbz    r0,r3
   blr
 
/*------------------------------------------------------------------------------- */
/* Function:     ppcSync */
/* Description:     Processor Synchronize */
/* Input:     none. */
/* Output:     none. */
/*------------------------------------------------------------------------------- */
   .globl    ppcSync
ppcSync:
   sync
   blr
 
/*
 * Write any modified data cache blocks out to memory and invalidate them.
 * Does not invalidate the corresponding instruction cache blocks.
 *
 * flush_dcache_range(unsigned long start, unsigned long stop)
 */
_GLOBAL(flush_dcache_range)
#if defined(CONFIG_MPC85xx) || defined(CONFIG_MPC86xx)
   li    r5,L1_CACHE_BYTES-1
   andc    r3,r3,r5
   subf    r4,r3,r4
   add    r4,r4,r5
   srwi.    r4,r4,L1_CACHE_SHIFT
   beqlr
   mtctr    r4
 
1:    dcbf    0,r3
   addi    r3,r3,L1_CACHE_BYTES
   bdnz    1b
   sync                /* wait for dcbst's to get to ram */
#endif
   blr
 
/*
 * Like above, but invalidate the D-cache.  This is used by the 8xx
 * to invalidate the cache so the PPC core doesn't get stale data
 * from the CPM (no cache snooping here :-).
 *
 * invalidate_dcache_range(unsigned long start, unsigned long stop)
 */
_GLOBAL(invalidate_dcache_range)
#if defined(CONFIG_MPC85xx) || defined(CONFIG_MPC86xx)
   li    r5,L1_CACHE_BYTES-1
   andc    r3,r3,r5
   subf    r4,r3,r4
   add    r4,r4,r5
   srwi.    r4,r4,L1_CACHE_SHIFT
   beqlr
   mtctr    r4
 
   sync
1:    dcbi    0,r3
   addi    r3,r3,L1_CACHE_BYTES
   bdnz    1b
   sync                /* wait for dcbi's to get to ram */
#endif
   blr