hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
/*
 * (C) Copyright 2000-2004
 * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <common.h>
#include <mpc8xx.h>
#include <asm/processor.h>
#include <asm/io.h>
 
DECLARE_GLOBAL_DATA_PTR;
 
/*
 * get_clocks() fills in gd->cpu_clock depending on CONFIG_8xx_GCLK_FREQ
 */
int get_clocks(void)
{
   uint immr = get_immr(0);    /* Return full IMMR contents */
   immap_t __iomem *immap = (immap_t __iomem *)(immr & 0xFFFF0000);
   uint sccr = in_be32(&immap->im_clkrst.car_sccr);
   uint divider = 1 << (((sccr & SCCR_DFBRG11) >> 11) * 2);
 
   /*
    * If for some reason measuring the gclk frequency won't
    * work, we return the hardwired value.
    * (For example, the cogent CMA286-60 CPU module has no
    * separate oscillator for PITRTCLK)
    */
   gd->cpu_clk = CONFIG_8xx_GCLK_FREQ;
 
   if ((sccr & SCCR_EBDF11) == 0) {
       /* No Bus Divider active */
       gd->bus_clk = gd->cpu_clk;
   } else {
       /* The MPC8xx has only one BDF: half clock speed */
       gd->bus_clk = gd->cpu_clk / 2;
   }
 
   gd->arch.brg_clk = gd->cpu_clk / divider;
 
   return 0;
}