hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
menu "MIPS architecture"
   depends on MIPS
 
config SYS_ARCH
   default "mips"
 
config SYS_CPU
   default "mips32" if CPU_MIPS32
   default "mips64" if CPU_MIPS64
 
choice
   prompt "Target select"
   optional
 
config TARGET_QEMU_MIPS
   bool "Support qemu-mips"
   select SUPPORTS_BIG_ENDIAN
   select SUPPORTS_LITTLE_ENDIAN
   select SUPPORTS_CPU_MIPS32_R1
   select SUPPORTS_CPU_MIPS32_R2
   select SUPPORTS_CPU_MIPS64_R1
   select SUPPORTS_CPU_MIPS64_R2
   select ROM_EXCEPTION_VECTORS
 
config TARGET_MALTA
   bool "Support malta"
   select DM
   select DM_SERIAL
   select DYNAMIC_IO_PORT_BASE
   select MIPS_CM
   select MIPS_L2_CACHE
   select OF_CONTROL
   select OF_ISA_BUS
   select SUPPORTS_BIG_ENDIAN
   select SUPPORTS_LITTLE_ENDIAN
   select SUPPORTS_CPU_MIPS32_R1
   select SUPPORTS_CPU_MIPS32_R2
   select SUPPORTS_CPU_MIPS32_R6
   select SUPPORTS_CPU_MIPS64_R1
   select SUPPORTS_CPU_MIPS64_R2
   select SUPPORTS_CPU_MIPS64_R6
   select SWAP_IO_SPACE
   select MIPS_L1_CACHE_SHIFT_6
   select ROM_EXCEPTION_VECTORS
 
config TARGET_VCT
   bool "Support vct"
   select SUPPORTS_BIG_ENDIAN
   select SUPPORTS_CPU_MIPS32_R1
   select SUPPORTS_CPU_MIPS32_R2
   select SYS_MIPS_CACHE_INIT_RAM_LOAD
   select ROM_EXCEPTION_VECTORS
 
config TARGET_DBAU1X00
   bool "Support dbau1x00"
   select SUPPORTS_BIG_ENDIAN
   select SUPPORTS_LITTLE_ENDIAN
   select SUPPORTS_CPU_MIPS32_R1
   select SUPPORTS_CPU_MIPS32_R2
   select SYS_MIPS_CACHE_INIT_RAM_LOAD
   select ROM_EXCEPTION_VECTORS
   select MIPS_TUNE_4KC
 
config TARGET_PB1X00
   bool "Support pb1x00"
   select SUPPORTS_LITTLE_ENDIAN
   select SUPPORTS_CPU_MIPS32_R1
   select SUPPORTS_CPU_MIPS32_R2
   select SYS_MIPS_CACHE_INIT_RAM_LOAD
   select ROM_EXCEPTION_VECTORS
   select MIPS_TUNE_4KC
 
config ARCH_ATH79
   bool "Support QCA/Atheros ath79"
   select OF_CONTROL
   select DM
 
config ARCH_BMIPS
   bool "Support BMIPS SoCs"
   select OF_CONTROL
   select DM
   select CLK
   select CPU
   select RAM
   select SYSRESET
 
config MACH_PIC32
   bool "Support Microchip PIC32"
   select OF_CONTROL
   select DM
 
config TARGET_BOSTON
   bool "Support Boston"
   select DM
   select DM_SERIAL
   select OF_CONTROL
   select MIPS_CM
   select MIPS_L1_CACHE_SHIFT_6
   select MIPS_L2_CACHE
   select OF_BOARD_SETUP
   select SUPPORTS_BIG_ENDIAN
   select SUPPORTS_LITTLE_ENDIAN
   select SUPPORTS_CPU_MIPS32_R1
   select SUPPORTS_CPU_MIPS32_R2
   select SUPPORTS_CPU_MIPS32_R6
   select SUPPORTS_CPU_MIPS64_R1
   select SUPPORTS_CPU_MIPS64_R2
   select SUPPORTS_CPU_MIPS64_R6
   select ROM_EXCEPTION_VECTORS
 
config TARGET_XILFPGA
   bool "Support Imagination Xilfpga"
   select OF_CONTROL
   select DM
   select DM_SERIAL
   select DM_GPIO
   select DM_ETH
   select SUPPORTS_LITTLE_ENDIAN
   select SUPPORTS_CPU_MIPS32_R1
   select SUPPORTS_CPU_MIPS32_R2
   select MIPS_L1_CACHE_SHIFT_4
   select ROM_EXCEPTION_VECTORS
   help
     This supports IMGTEC MIPSfpga platform
 
endchoice
 
source "board/dbau1x00/Kconfig"
source "board/imgtec/boston/Kconfig"
source "board/imgtec/malta/Kconfig"
source "board/imgtec/xilfpga/Kconfig"
source "board/micronas/vct/Kconfig"
source "board/pb1x00/Kconfig"
source "board/qemu-mips/Kconfig"
source "arch/mips/mach-ath79/Kconfig"
source "arch/mips/mach-bmips/Kconfig"
source "arch/mips/mach-pic32/Kconfig"
 
if MIPS
 
choice
   prompt "Endianness selection"
   help
     Some MIPS boards can be configured for either little or big endian
     byte order. These modes require different U-Boot images. In general there
     is one preferred byteorder for a particular system but some systems are
     just as commonly used in the one or the other endianness.
 
config SYS_BIG_ENDIAN
   bool "Big endian"
   depends on SUPPORTS_BIG_ENDIAN
 
config SYS_LITTLE_ENDIAN
   bool "Little endian"
   depends on SUPPORTS_LITTLE_ENDIAN
 
endchoice
 
choice
   prompt "CPU selection"
   default CPU_MIPS32_R2
 
config CPU_MIPS32_R1
   bool "MIPS32 Release 1"
   depends on SUPPORTS_CPU_MIPS32_R1
   select 32BIT
   help
     Choose this option to build an U-Boot for release 1 through 5 of the
     MIPS32 architecture.
 
config CPU_MIPS32_R2
   bool "MIPS32 Release 2"
   depends on SUPPORTS_CPU_MIPS32_R2
   select 32BIT
   help
     Choose this option to build an U-Boot for release 2 through 5 of the
     MIPS32 architecture.
 
config CPU_MIPS32_R6
   bool "MIPS32 Release 6"
   depends on SUPPORTS_CPU_MIPS32_R6
   select 32BIT
   help
     Choose this option to build an U-Boot for release 6 or later of the
     MIPS32 architecture.
 
config CPU_MIPS64_R1
   bool "MIPS64 Release 1"
   depends on SUPPORTS_CPU_MIPS64_R1
   select 64BIT
   help
     Choose this option to build a kernel for release 1 through 5 of the
     MIPS64 architecture.
 
config CPU_MIPS64_R2
   bool "MIPS64 Release 2"
   depends on SUPPORTS_CPU_MIPS64_R2
   select 64BIT
   help
     Choose this option to build a kernel for release 2 through 5 of the
     MIPS64 architecture.
 
config CPU_MIPS64_R6
   bool "MIPS64 Release 6"
   depends on SUPPORTS_CPU_MIPS64_R6
   select 64BIT
   help
     Choose this option to build a kernel for release 6 or later of the
     MIPS64 architecture.
 
endchoice
 
menu "General setup"
 
config ROM_EXCEPTION_VECTORS
   bool "Build U-Boot image with exception vectors"
   help
     Enable this to include exception vectors in the U-Boot image. This is
     required if the U-Boot entry point is equal to the address of the
     CPU reset exception vector (e.g. U-Boot as ROM loader in Qemu,
     U-Boot booted from parallel NOR flash).
     Disable this, if the U-Boot image is booted from DRAM (e.g. by SPL).
     In that case the image size will be reduced by 0x500 bytes.
 
config MIPS_CM_BASE
   hex "MIPS CM GCR Base Address"
   depends on MIPS_CM
   default 0x16100000 if TARGET_BOSTON
   default 0x1fbf8000
   help
     The physical base address at which to map the MIPS Coherence Manager
     Global Configuration Registers (GCRs). This should be set such that
     the GCRs occupy a region of the physical address space which is
     otherwise unused, or at minimum that software doesn't need to access.
 
endmenu
 
menu "OS boot interface"
 
config MIPS_BOOT_CMDLINE_LEGACY
   bool "Hand over legacy command line to Linux kernel"
   default y
   help
     Enable this option if you want U-Boot to hand over the Yamon-style
     command line to the kernel. All bootargs will be prepared as argc/argv
     compatible list. The argument count (argc) is stored in register $a0.
     The address of the argument list (argv) is stored in register $a1.
 
config MIPS_BOOT_ENV_LEGACY
   bool "Hand over legacy environment to Linux kernel"
   default y
   help
     Enable this option if you want U-Boot to hand over the Yamon-style
     environment to the kernel. Information like memory size, initrd
     address and size will be prepared as zero-terminated key/value list.
     The address of the environment is stored in register $a2.
 
config MIPS_BOOT_FDT
   bool "Hand over a flattened device tree to Linux kernel"
   default n
   help
     Enable this option if you want U-Boot to hand over a flattened
     device tree to the kernel. According to UHI register $a0 will be set
     to -2 and the FDT address is stored in $a1.
 
endmenu
 
config SUPPORTS_BIG_ENDIAN
   bool
 
config SUPPORTS_LITTLE_ENDIAN
   bool
 
config SUPPORTS_CPU_MIPS32_R1
   bool
 
config SUPPORTS_CPU_MIPS32_R2
   bool
 
config SUPPORTS_CPU_MIPS32_R6
   bool
 
config SUPPORTS_CPU_MIPS64_R1
   bool
 
config SUPPORTS_CPU_MIPS64_R2
   bool
 
config SUPPORTS_CPU_MIPS64_R6
   bool
 
config CPU_MIPS32
   bool
   default y if CPU_MIPS32_R1 || CPU_MIPS32_R2 || CPU_MIPS32_R6
 
config CPU_MIPS64
   bool
   default y if CPU_MIPS64_R1 || CPU_MIPS64_R2 || CPU_MIPS64_R6
 
config MIPS_TUNE_4KC
   bool
 
config MIPS_TUNE_14KC
   bool
 
config MIPS_TUNE_24KC
   bool
 
config MIPS_TUNE_34KC
   bool
 
config MIPS_TUNE_74KC
   bool
 
config 32BIT
   bool
 
config 64BIT
   bool
 
config SWAP_IO_SPACE
   bool
 
config SYS_MIPS_CACHE_INIT_RAM_LOAD
   bool
 
config MIPS_INIT_STACK_IN_SRAM
   bool
   default n
   help
     Select this if the initial stack frame could be setup in SRAM.
     Normally the initial stack frame is set up in DRAM which is often
     only available after lowlevel_init. With this option the initial
     stack frame and the early C environment is set up before
     lowlevel_init. Thus lowlevel_init does not need to be implemented
     in assembler.
 
config SYS_DCACHE_SIZE
   int
   default 0
   help
     The total size of the L1 Dcache, if known at compile time.
 
config SYS_DCACHE_LINE_SIZE
   int
   default 0
   help
     The size of L1 Dcache lines, if known at compile time.
 
config SYS_ICACHE_SIZE
   int
   default 0
   help
     The total size of the L1 ICache, if known at compile time.
 
config SYS_ICACHE_LINE_SIZE
   int
   default 0
   help
     The size of L1 Icache lines, if known at compile time.
 
config SYS_CACHE_SIZE_AUTO
   def_bool y if SYS_DCACHE_SIZE = 0 && SYS_ICACHE_SIZE = 0 && \
       SYS_DCACHE_LINE_SIZE = 0 && SYS_ICACHE_LINE_SIZE = 0
   help
     Select this (or let it be auto-selected by not defining any cache
     sizes) in order to allow U-Boot to automatically detect the sizes
     of caches at runtime. This has a small cost in code size & runtime
     so if you know the cache configuration for your system at compile
     time it would be beneficial to configure it.
 
config MIPS_L1_CACHE_SHIFT_4
   bool
 
config MIPS_L1_CACHE_SHIFT_5
   bool
 
config MIPS_L1_CACHE_SHIFT_6
   bool
 
config MIPS_L1_CACHE_SHIFT_7
   bool
 
config MIPS_L1_CACHE_SHIFT
   int
   default "7" if MIPS_L1_CACHE_SHIFT_7
   default "6" if MIPS_L1_CACHE_SHIFT_6
   default "5" if MIPS_L1_CACHE_SHIFT_5
   default "4" if MIPS_L1_CACHE_SHIFT_4
   default "5"
 
config MIPS_L2_CACHE
   bool
   help
     Select this if your system includes an L2 cache and you want U-Boot
     to initialise & maintain it.
 
config DYNAMIC_IO_PORT_BASE
   bool
 
config MIPS_CM
   bool
   help
     Select this if your system contains a MIPS Coherence Manager and you
     wish U-Boot to configure it or make use of it to retrieve system
     information such as cache configuration.
 
endif
 
endmenu