hc
2024-12-19 9370bb92b2d16684ee45cf24e879c93c509162da
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
/*
 * Copyright (C) 2015 Atmel Corporation
 *              Wenyou Yang <wenyou.yang@atmel.com>
 *
 * SPDX-License-Identifier:    GPL-2.0+
 */
 
#include <common.h>
#include <asm/io.h>
#include <asm/arch/sama5_matrix.h>
 
void matrix_init(void)
{
   struct atmel_matrix *h64mx = (struct atmel_matrix *)ATMEL_BASE_MATRIX0;
   struct atmel_matrix *h32mx = (struct atmel_matrix *)ATMEL_BASE_MATRIX1;
   int i;
 
   /* DDR port 1 ~ port 7 */
   for (i = H64MX_SLAVE_DDRC_PORT1; i <= H64MX_SLAVE_DDRC_PORT7; i++) {
       writel(0x000f0f0f, &h64mx->ssr[i]);
       writel(0x0000ffff, &h64mx->sassr[i]);
       writel(0x0000000f, &h64mx->srtsr[i]);
   }
 
   /* EBI CS3 (NANDFlash 128M) and NFC Command Registers(128M) */
   writel(0x00c0c0c0, &h32mx->ssr[H32MX_SLAVE_EBI]);
   writel(0xff000000, &h32mx->sassr[H32MX_SLAVE_EBI]);
   writel(0xff000000, &h32mx->srtsr[H32MX_SLAVE_EBI]);
 
   /* NFC SRAM */
   writel(0x00010101, &h32mx->ssr[H32MX_SLAVE_NFC_SRAM]);
   writel(0x00000001, &h32mx->sassr[H32MX_SLAVE_NFC_SRAM]);
   writel(0x00000001, &h32mx->srtsr[H32MX_SLAVE_NFC_SRAM]);
}